SU583424A1 - Устройство дл сопр жени - Google Patents

Устройство дл сопр жени

Info

Publication number
SU583424A1
SU583424A1 SU7602339642A SU2339642A SU583424A1 SU 583424 A1 SU583424 A1 SU 583424A1 SU 7602339642 A SU7602339642 A SU 7602339642A SU 2339642 A SU2339642 A SU 2339642A SU 583424 A1 SU583424 A1 SU 583424A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
shift
information
Prior art date
Application number
SU7602339642A
Other languages
English (en)
Inventor
Валерий Васильевич Иванов
Original Assignee
Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Украинской Сср filed Critical Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority to SU7602339642A priority Critical patent/SU583424A1/ru
Application granted granted Critical
Publication of SU583424A1 publication Critical patent/SU583424A1/ru

Links

Landscapes

  • Dram (AREA)

Description

1 Изобретение относитс  к вычиспитепьной технике и может найти применение в многомашинных системах дл  сопр жени  между ЭВМ и с аппаратурой передачи данных Известны устройства сопр жени  содержащие оперативные запоминающие устройс-рва на сдвигающих регистрах, группы вентилей по числу г регистров, реверсивный тактовый распределитель (: мироватепь импульсо сдвига, вход и выход синхронизадии i J Однако эти устройства, обладают нвзкой надежностью, так как возможно искажение информации, если скорость ввода в пам ть устройства превышает скорость вывода из пам ти. Наиболее близким к изобретению по технической сути  вл етс  устройство сопр ж&ни , содержащее распределитель и блок пам  ти,:включаю1дай -прупггу сдвиговых регистров и матрицу элементов И по одному на каждый разр д регистра Бьгходы элементов И матри цы соединень11с информационньпи входом -оответствующего разр да сдвигового регистра , выхода .первых разр дов каждого сдвигового регистра подключены к соответствук щему информационному выходу устройства, первые входы элементов И каждой строки матрицы соединены с соответствующим информационным входом устройства, вторые входы элементов И каждого, столбца соединены с соответствующим выходом распределител , первый вход которого подключен к первому входу синхронизации ввода Устройства 21 . Недостатками этого устройства  вл етс  его сложность и невысока  надежность. Целью изобретени   вл етс  упрощение устройства. Дл  этого устройство содержит элемент И, эле ме нт ИЛ Й- НЕ и фор мировате ль и мпульсов сдвига, причем три входа элемента ИЛИНЕ соединены соответственно с первым, вторым и третьим входами синхронизации ввода устройства, а выход - с первым входом элемента И, второй вход которого подключен к входу синхронизации вывода устройства, второй вход распределител  ,и в;4оды продвиже-ни  сдвиговых регистров соединены с выходом формировател  импульсов сдвига, вход которого подключен к выходу элемента И.
На чертеже представлена структурна  схема устройства.
Устройство содержит блок 1 пам ти, включающий сдвиговые регистры 2 и элементы И 3 матрицы, распределитель 4, формирователь 5 импульсов сдвига, элемент ИЛИ-НЕ 6, элемент И 7, входы 8, 9 и 10 тринхронизации ввода, вход 11 синхронизации вьшода , информационные входы 12   информационные выходы 13, Устройство работает следующим образом. Код, поступающий из источника на входы 12 дл  записр в блок 1, сопровождаетс  серией импульсов по входам 8, 9, 10. Первый импульс этой серии, по вл ющийс  ва входе 8, осуществл ет блокировку поступлени  сиг налов синхронизации вывода на входе 11 и разрешает завершение операции вывода кода, если эта операци  (началась в предшествующий момент времени. При наличии сигнала на входе 8 код на входы 12 не подаетс . По окончании сигнала на входе 8 по вл етс  сигнал н входе 9 и код на входах 12, В интервале присутстви  сигнала на входе 9 происходит запись в соответствующие разр ды сдвиговьк регистров 2 кода, присутств.ующегр на входах 12. По окончании записи и пропадании сигнала на входе 9 по вл етс  сигнал на входе 10, который сдвигает распределитель 4 на один щаг влево, подготавлива  к записи очередного кода в соответствующие разр ды сдвиговых регистров 2.
После сн ти  импульсов с входа 10 эл&мент И 7 разблокируетс  и может осущест вл тьс  вывод кодов иа блока 1 пам ти. При этом КАЖДЫЙ импульс Ra входе 11 проювсьгает распределитель 4 и информацию в сдвиговых регистрах на один шаг вправо, так что распределитель 4 фактически всегда находитс  на  чейке блоке 1« куда можно записывать очередной код.
Таким образом устройство обеспечивает прортрЗ ввод и бывод информации и при этом
гарантирует иевоэможшють наложени1 иифо{ мации.
Ф
рмула изобретенн
Устройство дл  сопр жени , содержащее .распределитель и блок пам ти, включающий группу сдвиговых регистров и матрицу элементов И по одному на каждый разр д каждснго регистра, выходы элементов И матрицы соединены с : информациоТйным входом соответствующего разр да сдвигового регистра, выходы первых разр дов каждого сдвигового регистра подключены к соответствующему информационному выходу устройства, первые вхды элементов И каждой строки матрицы соединены с соответствующим инфсюмационным входом устройства, вторые входы элементов И каждого столбца соединены с соответствз ющим выходом распределител , первый вход которого подключен к первому входу синхронизации ввода устройства, отличающ е е с   тем, что, с целью упрощени  устройства, оно содержит элемент И, элемен ИЛИ-НЕ и формирователь импульсов сдвига, причем три входа зиемента ИЛИ-НЕ соединены соответственно с первым,, вторым и третьи входами синхронизации ввода устройства, а ;выход - с первым входом элемента И, второй вход которого подключен к входу синхронизации вывода устройства, второй вход распределител  и входы продвижени  сдвиговых регистров соединены с выходом формировател  импульсов сдвига, вход которого подключен к выходу элемента И,
Источники- информации, прин тые во внимание при экспертизе;
1, Авторское свидетельство СССР М 401999, М. кл, GO6F 13/02, 1971..
-2-. За вка № 216616 7/24. М. кл. G Об F 3/04,1975, по которой прин то решение о выдаче авторского свидетельства.
SU7602339642A 1976-03-25 1976-03-25 Устройство дл сопр жени SU583424A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602339642A SU583424A1 (ru) 1976-03-25 1976-03-25 Устройство дл сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602339642A SU583424A1 (ru) 1976-03-25 1976-03-25 Устройство дл сопр жени

Publications (1)

Publication Number Publication Date
SU583424A1 true SU583424A1 (ru) 1977-12-05

Family

ID=20654076

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602339642A SU583424A1 (ru) 1976-03-25 1976-03-25 Устройство дл сопр жени

Country Status (1)

Country Link
SU (1) SU583424A1 (ru)

Similar Documents

Publication Publication Date Title
SU583424A1 (ru) Устройство дл сопр жени
SU586452A1 (ru) Устройство управлени вводом-выводом
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1509992A1 (ru) Устройство дл цифровой магнитной записи
SU746735A1 (ru) Буферное запоминающее устройство
SU999035A1 (ru) Устройство дл ввода информации
SU1596335A1 (ru) Устройство дл формировани контрольного кода по модулю два
US3026500A (en) Electronic circuits for selectively shifting the time position of digital data
SU1368978A2 (ru) Пороговый элемент
FR2275842A1 (fr) Appareil d'enregistrement electrostatique
SU1547076A1 (ru) Преобразователь параллельного кода в последовательный
SU1302280A1 (ru) Устройство дл обслуживани запросов
SU739516A1 (ru) Устройство дл сопр жени
SU1182696A1 (ru) Мажоритарно-резервированное устройство
RU1805548C (ru) Преобразователь последовательного кода в параллельный
SU767827A1 (ru) Устройство дл воспроизведени информации с магнитной ленты
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
SU543933A1 (ru) Устройство дл отображени информации
SU476601A1 (ru) Устройство сдвига цифровой информации
SU1003145A1 (ru) Буферное запоминающее устройство
SU985827A1 (ru) Буферное запоминающее устройство
SU396704A1 (ru) Устройство для выбора такта в системах управления светофорной сигнализацией
SU881747A1 (ru) Микропрограммное устройство управлени
SU1617443A1 (ru) Устройство дл приемопередачи информации последовательным кодом
SU1037258A1 (ru) Устройство дл определени количества единиц в двоичном коде