KR860003717A - 암호 디지탈 신호 송수신 방법 및 장치 - Google Patents
암호 디지탈 신호 송수신 방법 및 장치 Download PDFInfo
- Publication number
- KR860003717A KR860003717A KR1019850007610A KR850007610A KR860003717A KR 860003717 A KR860003717 A KR 860003717A KR 1019850007610 A KR1019850007610 A KR 1019850007610A KR 850007610 A KR850007610 A KR 850007610A KR 860003717 A KR860003717 A KR 860003717A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- digital
- digital signal
- subband
- bit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/66—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission
- H04B1/667—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission using a division in frequency subbands
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04K—SECRET COMMUNICATION; JAMMING OF COMMUNICATION
- H04K1/00—Secret communication
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 수행하는데 이용될 하드웨어와 전체 하드웨어 구조에 대한 개략적 블럭선도.
*도면의 주요부분에 대한 부호의 설명
10:송신기, 12:수신기, 14:제어마이크로프로세서, 22:코덱, 24:음성코딩회로, 26:DES(데이타암호화 표준)회로, 28:DES키 메모리, 32: 송신 및 수신 인터페이스, 34:GMSK(가우시안 최소 시프트키) 필터, 36: 제한기, 102: 4대역 QMF필터뱅크, 112,408, 810:멀티플렉서, 114, 410: 디멀티플랙서, 116:4대역 QMF역 필터 뱅크.
Claims (38)
- 신호성분의 주파수 대역을, 부대역이 공통디지탈 통신채털에 걸쳐서 통신하기 위해 후속적으로 결합되는 대응 2진 값 디지탈 신호로 분리 인코링되는 신호성분의 다수의 주파수 부대역으로 분리시킴으로서 신호성분의 주파수 대역을 갖는 입력 전기신호를 처리하기 위한 수단을 포함하는 암호 디지탈 신호 송수신기에 있어서, 제1예정 인코링 알고리즘에 따라 상기 부대역중 최소한 하나에 대한 신호 성분을 인코링하고, 이와는 다른 제2예정 인코링 알로리즘에 따라 상기 부대역중 최소한 다른 하나에 대한 신호성분을 인코링하는 하이브리드 인코링 수단과,시간 지연에 영향을 미치기 위하여 디지탈 메모리 요구조건을 감소시키면서 시간지연을 제공하기 위해 인크링된 비트 압출 디지탈 포맷에서 상기 디지탈 신호를 시간지연시키도록 상기 부대역중 최소한 한 댁에서 작동하는 시간지연 수단과, 진행중 송신 기간동안 암호 동기화 및 프레임 동기화 신호를 순환적으로 포함하도록 상기 공통 통신채널을 거쳐서 송신되는 디지탈 데이타를 포맷화하고 이에 의해 송신된 디지탈 데이터의 후 진입 수신이 용이해지게 만드는 제어수단을 포함하는 것을 특징으로 하는 암호디지탈 신호송수신기.
- 제1항에 있어서, 상기 하이브리드 인코링 수단은 상기 제1예정 인코링 알고리즘에 따라 적응 펄스코드변조에 영향을 미치기 위한 APCM수단과, 상기 제2예정 인코딩 알코리즘에 다라 블럭 압축 펄스 코드 변조에 영향을 미치기 위한 BCPCM수단을 포함하는 것을 특징으로 하는 암호 디지탈 신호 송수신기.
- 제1항에 있어서, 디지탈화된 출력 신호를 그 내에 서로 다른 각각의 시간지연을 가지며 신호 주파수 성분의 대응부대역을 표시하는 디지탈 신호의 다수의 부대역으로 분리하기 위한 QMF필터 수단과, 상기 부대역 각각에 압축된 코드화 디지탈 신호를 제공하기 위해 디지탈식으로 압축된 형태로 각각의 부대역에서의 디지탈 신호를 분리 코딩하는 상기 하이브 인코딩 코딩 수단과, 상기 부대역 각각에서 예정된 지점에 실제로 시간 동기 디지탈 신호를 제공하기 위하여 예정된 시간 주기동안 상기 부대역중 최소한 하나에서 상기 시간 압축된 코드화 디지탈 신호를 시간 지연시키는 상기 시간 지연 수단과, 상기 실제로 시간동기 디지탈 신호를 코드와 압축 디지탈 신호의 출력흐름에 결합하기 위한 멀티 플렉스 수단을 포함하는 것을 특징으로 하는 암호 디지탈 신호 송수신기.
- 제1항에 있어서, 일련의 디지탈 신호를 송수신 하기 위한 송신 및 수신 수단을 포함하며, 상기 제어수단은 상기 송신 및 수신 수단에 연결되고, 다음의 기능 즉,1)프레임 동기화, 어드레스 지정 및 암호 동기와 신호가 추출되는 초기의 전문 부분에 대해 상기 수신된 디지탈 신호가 주사되는 초기 동기화 습득과, 2) 상기 전문 부분을 있는 데이타 프레임에 대해 상기 수신된 디지탈 신호가 주사되고, 그 데이타 프레임으로부터 최소한 상기 프레임 동기화 및 상기 암호 동기화 신호가 반복적으로 추출되여, 다수의 그와 같은 데이타 프레임을 포함하는 암호화 메시지의 해독을 통하여 그러한 동기화를 유지할 수 있게 되는 진행중 동기화 유지와, 3) 이때 프레임 동기화와 암호 동기화가 상기 전문으로부터 상실되거나 획득되지 않고, 그 동기화로부터 어드레스 지정 및 암호화 동기 신호가 추출되며, 적절히 어드레스 지정된 암호화 메시지 데이타 흐름의 잔여 부분이 성공적으로 디코딩되도록 제어가 상기 진행중 동기화 유지형태로 되돌아 전해지는 후진입을 실행하도록 프로그램 작성된 디지탈 데이타 마이크로 프로세서 시스템을 포함하는 것을 특징으로 하는 암호디지탈 신호 송수신기.
- 통신 패널을 통하여 디지탈화되고 암호 방식으로 암호화된 데이타 신호를 전송하고 수신하기 위한 송수신기에 있어서,상기 송수신기는 일련의 수신된 디지탈 신호를 제공하기 위한 수신 수단과, 일련의 발생된 디지탈 신호를 송신하기 위한 송신 수단과, 상기 수신된 디지탈 신호를 오디오 출력으로 되게 처리하고 오디오 신호 입력으로 부터 상기 발생된 디지탈 신호를 발생시키기 위하여 상기 송신 수단과 상기 수신 수단에 연결된 디지탈 신호 처리 및 제어수단과, 디지탈 신호를 다수의 부대역으로 분할하고, 최소한 하나의 다른 부대역에서 이용된 인코딩 및 디코딩 알고리즘보다도 최소한 하나의 부대역에서 서로 다른 인코딩 및 디코팅 알고리즘을 이용함로서 상기 디지탈 신호의 하이브리드 부대역 인코딩 및 디코딩에 영향을 미치는 상기 디지탈 신호 처리 및 제어 수단을 포함하며; 상기 수신된 디지탈 및 상기 발생된 디지탈 신호 모두는1) 타이밍 동기화 신호 및 암호 동기화 신호를 포함하는 초기 전문부분과, 2) 삽입된 타이밍 동기화 신호 및 삽입된 암호동기화 신호도 포함하는 암호화 데이타에 대한 일련의 후속 프레임을 포함하도록 포맷화 되며, 상기 디지탈 신호 처리 수단은 상기 수신된 디지탈 신호내에서 상기 삽입된 동기화 신호를 자동적으로 검출하고 모니터하도록 적용되어, 정확한 타이밍 및 암호 동기화 데이타들 유지하게 되고, 주어진 수신 메시지의 진행동안 정확한 타이밍 암호 동기화들 이루게되는 것을 특징으로 하는 송수신기.
- 제5항에 있어서, 상기 디지탈 신호 처리 및 제어 수단은 상기 초기의 전문 부분에 둘다 하고 암호화 데이타의 상기 프레임에 삽입되는 소망의 메시지들 식별하는 어드레스 지정 신호들 포함하는 디지탈 신호들 처리하고, 상기 디지탈 신호 처리 수단은 상기 삽입된 어드레스 신호를 자동적으로 검출하고 모니터하도록 적용되어, 주어진 수신 메시지의 진행동안 정확한 어드레스 데이타의 뒤늦은 신호수신 또는 일시적 상실의 경우에 상기 전문 부분의 발생후 조차도 메시지에 대해 정확히 어드레스 지정된 수신을 가능케 하는 것을 특징으로 하는 송수신기.
- 부대역이 대응하는 2진값 디지탈 신호로 분리 인코딩되고, 이 디지탈 신호가 공통 디지탈 통신 채널에 걸쳐서 송신하도록 후속적으로 결합되는 신호 성분을 다수의 부대역으로 분리함으로써 신호성분의 주파수 대역을 갖는 입력 전기신호를 처리하기 위한 부대역 신호처리 방법에 있어서,1)제1예정 인코딩 알고리즘에 다라 상기 부대역중 최소한 하나의 신호 성분을 인코딩하고 이와 다른 제2예정 인코딩 알고리즘에 따라 상기 부대역중 최소한 다른 하나의 신호 성분을 인코딩하고, 2)시간지연에 영향을 미치기 위하여 디지탈 메모리의 요구조건을 감소시키면서 시간 지연을 제공하기 위하여 최소한 하나의 상기 부대역에서 비트 압축된 인코드디지탈 포맷으로 상기 디지탈 신호를 시간 지연시키며, 3) 프레임 동기화, 어드레스 지정 및 암호동기화 신호가 추출되는 초기 전문 부분에 대해 수신된 신호를 주사하며, 4) 전문 부분을 잇는 데이타 프레임에 대해 상기 수신된 디지탈 신호를 주사하고, 그 데이타 프레임으로부터 최소한 상기 프레임 동기화 및 상기 암호 동기화 신호가 반복적으로 추출되어 그러한 데이타 프레임을 포함하는 암호화 메시지의 인코딩을 통하여 그러한 동기화 상태를 유지하도록 허용하며, 5)프레임 동기화 및 암호 동기화가 상실되거나 상기 전문으로부터 획득되지 않는 경우에, 동기화, 어드레스 지정 및 암호 지정 동기화 신호가 추출되고, 적절히 어드레스 지정된 암호화 음성 메시지 데이타 흐름의 잔여 부분이 성공적으로 디코딩 되도록 제어가 다시 상기 진행중 동기 유지 기능으로 넘어가는 상기 데이타 프레임을 주사하는 단계를 포함하는 것을 특징으로 하는 부대역 신호 처리방법.
- 제7항에 있어서, 상기 디지탈 신호는 완전한 메시지에 대하여 실제로 다음의 시간순서,1)① 교번 1,0데이타 패턴과, ②(ⅰ)다중비트 바커 코드를 포함하는 16비트 동기화 워드, (ⅱ)완성된 형태로 최소한 1회 반복되는 다중 비트 어드레스를 포함하는 16비트 외부 어드레스 워드, (ⅲ)최소한 1회반복된 다중 비트수 코드(12회 반복중 어느것이 수반되는가를 식별)를 포함하고 패리티비트중 최소한 1비트를 포함하는 16비트 동기수 코드의 12회 반복된 세트와, ③(ⅰ)64비트 감시 대역, (ⅱ)64 비트 암호 초기화 벡터, (ⅲ)의도된 메시지 수단을 식별하는 16비트 선택 신호와 코드의 9회 반복된 세트를 구비하는 전문 부분과, 2)①(ⅰ)다중 비트 바커 코드를 포함하는 16비트 동기화 워드, (ⅱ)최소한 1회 반복된 다중 비트 어드레스를 포함하는 16비트 외부 어드레스 워드, (ⅲ)의도된 메시지 수신을 식별하는 16비트 선택 신호화 코드, (ⅳ) 16비트 암호 초기화 벡터, (ⅴ)후 진입 상태의 검출을 허용하도록 전문에서의 각각의 대응하는 필드와 구별되는 헤더 부분에서의 비트 필드중 최소한 하나를 구비하는 112비트 헤더 부분과, ②암호 식으로 코딩된 디지탈 데이타의 2040비트열을 각각 포함하는 연속 데이타 프레임과, 3)주어진 메시지 끝을 나타내는 메시지 끝 워드의 순서로 발생하는 것을 특징으로 하는 부대역 신호처리방법.
- 제7항에 있어서, 적응펄스 코드 변조는 상기 제1 예정 인코딩 알고리즘으로써 이용되고, 블럭 압축펄스 코드 변조는 상기 제2예정 인코딩 알고리즘으로써 이용되는것을 특징으로 하는 부대역 신호 처리방법.
- 통신 채널을 통하여 디지탈화 되고 암호식으로 암호화된 데이타 신호를 송수신 하는 방법에 있어서, 상기 방법은1)부대역중 최소한 다른 한 부대역에서 이용된 인코딩 및 디코딩 알고리즘과는 다른 최소한 한 채널에서 인코딩 및 디코딩 알고리즘을 이용하여 부대역 신호가 디지탈식으로 대역 압축되는 다수의 주파수 부대역으로 상기 디지탈 신호를 하이브리드 부대역 인코딩하고, 2)수신된 하이브 부대역 인코딩된 디지탈 신호를 오디오 출력으로 되도록 처리하고 논리적 입력 오디오 신호로부터 디지탈 신호를 발생하며, 여기서 상기 수신되고 상기 발생된 디지탈 신호가① 타이밍 동기화 신호 및 암호 동기화 신호를 포함하는 초기 전문 부분, ② 삽입된 타이밍 동기화 신호 및 삽입된 양호 동기화 신호도 포함하는 암호확된 데이타의 프레임의 후속 순서, ③정확한 타이밍과 암호 동기화 데이타를 유지하고, 주어진 수신 메시지의 진행동안 뒤늦은 신호 수신이나 또는 정확한 동기확 데이타의 일시적 손실의 경우에 상기 전문부분의 발생후 조차도 정확한 타이밍과 암호 동기화를 이루기 위하여 상기 수신된 디지탈 신호내에서 상기 삽입된 동기확 신호를 자동 검출 및 모니터링 하는 것을 포함하도록 포맷화 되는 단계를 포함하는 것을 특징으로 하는 디지탈화 및 암호화 신호 송수신 방법.
- 제10항에 있어서, 상기 디지탈 신호는 상기 초기 전문 부분에 수신하고 암호화된 데이타의 상기 프레임에 삽입된 소망의 메시지를 식별하며, 주어진 수신 메시지의 진행 동안 뒤늦은 신호 수신이나 정확한 어드레스 데이타의 일시적 손실의 경우에 상기 전문 부분의 발생후 조차도 메시지의 뒤늦은 정확히 어드레스 지정된 수신을 가능하게 하도록 상기 삽입된 어드레스 신호를 자동검출하고, 모니터하는 어드레스 지정 신호를 포함하는 것을 특징으로 하는 디지탈화 및 암호화 신호 송수신 방법.
- 제10항에 있어서, 시간 지연에 영향을 미치기 위해 디지탈 메모리 요구 조건을 감소시키도록 상기 부대역중 최소한 하나에서 상기 디지탈식 대역 압축 신호를 시간지연시키는 단계를 포함하는 것을 특징으로 하는 디지탈화 및 암호화 신호 송수신 방법.
- 신호 성분의 주파수 대역을, 부대역이 대응 2진값 디지탈 신호로 분리 인코딩되고 이 디지탈 신호가 공통 디지탈 통신 채널에 걸쳐서 송신하기 위해 후속적으로 결합되는 신호 성분의 다수의 주파수 부대역으로 분리함으로써, 신호 성분의 주파수 대역을 갖는 입력 전기신호를 처리하기 위한 수단을 포함하는 부대역 코너에 있어서, 제1예정 인코딩 알고리즘에 다라서 상기 부대역중 최소한 하나의 부대역의 신호성분을 인코딩하고, 이와는 다른 제2예정 인코딩 알고리즘에 따라서 상기 부대역중 최소한 다른 하나의 부대역의 신호 성분을 인코딩하는 하이브리드 인코딩 수단을 포함하는 것을 특징으로 하는 부대역 코더.
- 제13항에 있어서, 상기 하이브리드 인코딩 수단은 상기 제1예정 인코딩 알고리즘에 따라 적응 펄스코드 변조에 영향을 미치는 APCM수단과, 상기 제2예정 인코딩 알고리즘에 따라 블럭압축 펄스 코드 변조에 영향을 미치기 위한 BCPCM수단을 포함하는 것을 특징으로 하는 부대역 코너.
- 하이브리드 부대역 전기 신호 처리기에 있어서, 주파수 성분의 한 대역을 표시하는 디지탈 전기신호를 받아들이기 위한 입력과, 서로다른 주파수 대역 내에서 입력 전기 신호의 신호 성분을 표시하는 디지탈 부대역 신호를 각각 발생하는 다수의 출력을 구비하는 필터 수단과, 상기 출력중 하나로부터 디지탈부대역 신호를 수신하고, 제1인코딩된 디지탈 신호를 발생하도록 제1예정 인코딩 알고리즘에 따라 디지탈부대역 신호를 인코딩 하기 위한 제1디지탈 인코더 수단과, 상기 출력중 다른 것으로 부터 디지탈 부대역신호를 수신하고, 제2인코딩된 디지탈 신호를 발생하도록 다른 제2예정 인코딩 알고리즘에 따라 디지탈부대역 신호를 인코딩하기 위한 제2디지탈 인코더 수단과, 디지탈 신호 통신 채널에 걸쳐서 송신하기 위하여 상기 제1 및 제2인코딩된 디지탈 신호를 디지탈 신호의 공통 열에 결합하기 위한 멀티플랙스 수단을 포함하는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리기.
- 제15항에 있어서, 상기 제1인코더 수단으 APCM인코딩 알고리즘을 이용하고, 상기 제2인코더 수단은 BCPCM인코딩 알고리즘을 이용하는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리기.
- 제15항에 있어서, 디지탈 신호의 인입 비트 직렬 열을 다른 주파수 대역내에서의 신호 성분을 나타내는 인코딩된 인입 디지탈 신호를 갖는 다수의 부대역 채널로 분리하기 위한 디멀티플렉스 수단과, 상기 부대역 채널중 최소한 한 채널에서 상기 인코딩된 인입 디지탈 신호를 수신하고 제1예정의 인코딩된 알고리즘에 따라 그로부터 디코딩된 인입디지탈 신호를 발생하기 위한 제1디지탈 디코더 수단과, 상기 부대역채널중 최소한 다른 한 채널에서 상기 디코딩된 인입 디지탈 신호를 수신하고 제2예정의 디코딩된 알고리즘에 따라 그로부터 디코딩된 인입 디지탈 신호를 발생하는 제2디지탈 디코더 수단과, 각각의 부대역 채널로부터 상기 인코딩된 인입 디지탈 신호를 받아들이고 디코딩된 디지탈 신호열을 발생하는 역 필터 수단을 포함하는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리기.
- 신호 성분의 주파수 대역을, 부대역이 대응 1진값 디지탈 신호로 분리 인코딩되고, 이 디지탈 신호가 공통 디지탈 통신 채널을 통해 송신하기 위해 후속적으로 결합되는 신호 성분의 다수의 주파수 대역으로 분리함으로써 신호 성분의 주파수 대역을 갖는 입력 전기 신호를 처리하기 위한 부대역 신호처리 방법에 있어서, 제1예정 인코딩 알고리즘에 따라 상기부대역중 최소한 한 부대역의 신호 성분을 인코딩하고, 다른 제2예정 인코딩 알고리즘에 다라 상기 부대역중 최소한 하나의 다른 부대역을 신호성분을 인코딩하는 단계를 포함하는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리기.
- 제18항에 있어서, 적응 펄스 코드 변조는 상기 제1 예정 인코딩 알고리즘으로 이용되고 블럭 압축펄스 코드 변조는 상기 제2예정 인코딩 알고리즘으로 이용되는 것을 특징으로 하는 부대역 신호 처리 방법.
- 하이브리드 부대역 전기 신호 처리 방법에 있어서, 주파수 성분의 대역을 표시하는 디지탈 전기 신호를 받아들이고, 다른 주파수 대역내에 입력 전기 신호의 신호 성분을 표시하는 디지탈 부대역 신호를 각각 구비하는 다수의 출력을 발생하며, 상기 출력중 하나로부터 디지탈 부대역 신호를 수신하고, 제1 인코딩된 디지탈 신호를 발생하기 위해 제1 예정 인코딩 알고리즘에 따라 이 디지탈 부대역 신호를 인코딩하여, 상기 출력중 다른 출력으로부터 디지탈 부대역 신호를 수신하고, 제2인코딩된 디지탈 신호를 발생하도록 다른 제2 예정 인코딩 알고리즘에 따라 이 디지탈 부대역 신호를 인코딩하며, 디지탈 신호 통신 채널을 거쳐서 송신하기 위하여 상기 제1 및 제2 인코딩된 디지탈 신호를 디지탈 신호의 공통열에 결합하는 단계를 포함하는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리 방법.
- 제20항에 있어서, APCM인코딩 알고리즘과 인코딩 알고리즘은 상기 수신 단계중 각 단계에서 동시에 이용되는 것을 특징으로 하는 하이브리드 부대역 전기 신호 처리 방법.
- 제20항에 있어서, 디지탈 신호의 인입 열을 다른 주파수 대역내의 신호 성분을 표시하는 인코딩된 인입 디지탈 신호를 갖는 다수의 부대역 채널로 분리하고, 상기 부대역 채널중 최소한 하나의 부대역에서 상기 인코딩된 인입 디지탈 신호를 수신하고 제1예정의 인코딩된 알고리즘에 따라 그로부터 인코딩된 인입 디지탈 신호를 발생하며, 상기 부대역 채널중 최소한 하나의 부대역 채널에서 상기 인코딩된 인입 디지탈 신호를 수신하고, 제2 예정된 인코딩 알고리즘에 따라 그로부터 인코딩된 인입 디지탈 신호를 발생하며, 각각의 부대역 채널로부터 상기 인코딩된 인입 디지탈 신호를 받아들이고, 디지탈 신호의 디코딩된 열을 발생하는 단계를 포함하는 것을 특징으로 하는 하이브러드 부대역 전기 신호 처리 방법.
- 통신 채널을 통하여 디지탈 제어 및 암호식으로 인코딩된 디지탈 데이타 신호를 송수신 하기 위한 송수신기에 있어서, 연속의 디지탈 신호를 송수신하기 위한 송신 및 수신수단과, 상기 송신 및 수신 수단에 연결되고 다음의 기능,1)프레임 동기화, 어드레스 지정 및 암호 동기화 신호가 추출되는 초기 전문 부분에 대해 상기 수신된 디지탈 신호가 주사되는 초기 동기화 획득과, 2)상기 전문 부분을 잇는 데이타 프레임에 대해 상기 수신된 디지탈 신호가 주사되고, 그 데이타 프레임으로부터 최소한 상기 프레임 동기화 및 상기 암호 동기화신호가 반복적으로 추출되어, 다수의 그러한 데이타 프레임을 포함하는 암호화된 메시지의 디코딩을 통하여 그러한 동기화를 유지할 수 있게 되는 진행중 동기화 유지와, 3)프레임 동기화 및 암호 동기화가 상실되거나 또는 전문에서 획득되지 않는 경우, 어드레스 지정 및 암호 동기화 신호가 추출되며, 적절히 어드레스 지정된 암호화된 메시지 데이타 흐름의 잔여 부분이 성공적으로 디코딩 되도록 제어는 다시 상기 진행중 동기화 유지 기능으로 전해지는 후진입을 실행하도록 프로그램 작성된 디지탈 데이타 마이크로 프로세서 시스템을 포함하는 것을 특징으로 하는 송수신기.
- 통신채널을 통하여 디지탈화 되고 암호식으로 암호화된 데이타 신호를 송수신 하기 위한 송수신기에 있어서, 수신된 일련의 디지탈 신호를 제공하기 위한 수신 수단과, 일련의 발생된 디지탈 신호를 송신하기 위한 송신 수단과, 상기 수신된 디지탈 신호를 오디오 출력으로 되도록 처리하고 입력된 오디오 신호로부터 상기 발생됨 디지탈 신호를 발생하기 위해 상기 수신 수단과 상기 송신 수단에 연결되며, 여기서 상기 수신된 디지탈 신호와 상기 발생된 디지탈 신호가,1) 타이밍 동기화 신호와 암호 동기화 신호를 포함하는 초기전문 부분과, 2)삽입된 타이밍 동기화 신호와 삽입된 암호 동기화 신호도 포함하는 암호화된 데이타의 일련의 후속 프레임을 포함하도록 포맷 작성되는 디지탈 신호처리 수단과, 정확한 타이밍 및 암호 동기화 데이타를 유지하고, 주어진 수신 메시지의 진행동안 뒤늦은 신호 수신이나 또는 정확한 동기화 데이타의 일시적 상실의 경우에 상기 전문 부분의 발생후 조차도 정확한 타이밍 및 암호 동기화를 이룩할 수 있게 되도록 하기 위하여 상기 수신된 디지탈 신호내에서 상기 삽입된 동기화 신호를 자동적으로 검출하고 모니터하도록 적용된 상기 디지탈 신호 처리수단을 포함하는 것을 특징으로 하는 송수신기.
- 제24항에 있어서, 상기 디지탈 신호 처리 수단은 모두 상기 초기 전문 부분에 수신하고 암호화된 데이타의 상기 프레임에 삽입된 소망의 메시지를 식별하는 어드레스 지정 신호를 포함하는 디지탈 신호를 처리하고, 상기 디지탈 신호 처리 수단은 주어진 수신 메시지의 진행동안 뒤늦은 신호 수신이나 정확한 어드레스 데이타의 일시적 상실의 경우에 상기 전문 부분의 발생후 조차도 메시지를 뒤늦게 정확히 어드레스 지정하여 수신할 수 있게 하도록 상기 삽입된 어드레스 신호를 자동적으로 검출하고 모니터하는 것을 특징으로 하는 송수신기.
- 디지탈화되고 암호식으로 인코딩된 신호를 처리하기 위한 무선통신 시스템에서 그러한 디지탈 신호를 포맷화 하는 개선된 방법에 있어서, 상기의 방법은 다음의 식별된 디지탈 신호,1) ①교번하는 1.0데이타 패턴과 ②(ⅰ)비트 바커 코드를 포함하는 16비트 동기화 워드, (ⅱ) 완전한 형태로 1회 반복된 8비트 로어드레스를 포함하는 16비트외부어드레스 워드, (ⅲ)제2의 반복이 완전한 형태인 상태에서 3회 반복된 5비트수 코드(12회 반복중 어느 것이 수반되는 가를 식별)를 포함하고 기수패리티 코드의 1비트의 포함하는 16비트 동기수 코드의 12회 반복된 세트와, ③(ⅰ) 64비트 감시 대역, (ⅱ) 64비트 암호초기화 벡터, (ⅲ)의도된 메시지 수단을 식별하는 16비트 선택 신호화 코드를 구비하는 전문 부분과, 2)①(ⅰ)11비트 바커 코드를 포함하는 16비트 동기화 워드, (ⅱ)1회 반복된 8비트 어드레스를 포함하는 16비트 외부 어드레스 워드, (ⅲ)의도된 메시지 수신을 식별하는 16비트 선택 신호화 코드, (ⅳ)64비트 암호 초기화 벡터를 구비하는 112비트 헤더 부분과, ②암호식으로 인코팅된 디지탈 데이타의 2040트열을 각각 포함하는 연속데이타 프레임과, 3)주어진 메시지의 끝을 의미하는 메시지 끝워드를 시간 정해진 순서로 통과시키는 단계를 포함하는 것을 특징으로 하는 디지탈 신호 포매팅 방법.
- 통신 채널을 거쳐서 제어 및 암호식으로 인코딩된 데이타 디지탈 신호를 송수신 하기 위한 방법에 있어서, 1)프레임 동기화, 어드레스 지정 및 암호 동기화 신호가 추출되는 초기 전문부분에 대한 수신된 신호를 주사하고, 2)상기 전문 부분을 잇는 데이타 프레임에 대해 상기 수신된 디지탈 신호를 주사하고, 그 데이타 프레임으로부터 최소한 상기 프레임 동기화 및 상기 암호 동기화 신호가 반복적으로 추출되어, 다수의 그와같은 데이타 프레임을 포함하는 암호화 메시지의 디코딩을 통하여 그와같이 동기화를 유지하는 것을 허용하게 되며, 3)프레임 동기화 및 암호 동기화가 상실되거나 또는 상기 전문으로부터 획득되지 않을 경우, 적절하게 어드레스 지정되고 암호화된 음성메시지 데이타 흐름의 잔여 부분이 성공적으로 디코딩 되도록 동기화, 어드레스 지정 및 암호 동기화 신호가 추출되고 제어가 다시 상기 진행중 동기화유지 기능으로 되돌아가는 상기 데이타 프레임을 주사하는 단계를 포함하는 것을 특징으로 하는 제어 및 암호식으로 인코딩된 데이타 디지탈 신호 송수신 방법.
- 제27항에 있어서, 상기 디지탈 신호는 완전한 메시지에 대해 다음의 시간순서, 1)①교번 1.0데이타 패턴과, ②(ⅰ) 다중 비트 바커 코드를 포함하는 16비트 동기화 워드 (ⅱ) 완전한 형태로 최소 1회 반복된 다중 비트 어드레스를 포함하는 16비트 외부 어드레스 워드, (ⅲ)최소 1회 반복된 다중 비트수 코드(12회 반복중 어느 것이 수반되는 가를 식별함)를 포함하고 패리티비트중 최소 1비트를 포함하는 16비트 외부 어드레스 워드의 12회 반복된 세트와, ③(ⅰ)64비트 감시 대역, (ⅱ)64비트 암호 초기화 벡터, (ⅲ)의도된 메시지 수신을 식별하는 16비트 선택 신호화 코트의 9회 반복된 세트와, 2)①(ⅰ)다중 비트 바커 코드를 포함하는 16비트 동기화 워드, (ⅱ) 최소한 1회 반복된 다중 비트어드레스를 포함하는 16비트 외부 어드레스 워드, (ⅲ)의도된 메시지 수신을 식별하는 16비트 선택 신호화코드, (ⅳ)64비트 암호 초기화 벡터, (ⅴ)후 진입 상태의 검출을 허용하도록 전문에서 각각 대응하는 필드로부터 구별할 수 있는 헤더 부분에서의 비트 필드중 최소한 한 필드를 갖는 112비트 헤더 부분과, ②암호식으로 인코딩된 디지탈 데이타의 2040비트열을 각각 포함하는 연속 데이타 프레임과, 3)주어진 메시지의 끝을 의미하는 메시지 끝 워드의 시간 순서로 발생하는 것을 특징으로 하는 제어 및 암호식으로 인코딩된 데이타 디지탈 신호 송수신 방법.
- 통신 채널을 통하여 디지탈화 되고 암호식으로 암호화된 데이타 신호를 송수신하는 방법에 있어서, 수신된 디지탈 신호를 오디오 출력으로 처리하고, 논리적 입력 오디오 신호로부터 디지탈 신호를 발생하며, 여기서 상기 수신된 디지탈 신호와 상기 발생된 디지탈 신호는,1)타이밍 동기와 신호와 암호 동기화 신호를 포함하는 초기 전문 부분과, 2)삽입된 타이밍 동기화 신호와 십입된 암호동기화 신호를 포함하는 암호화된 데이타의 프레임에 대한 후속 순서를 포함하도록 포맷작성 되며, 주어진 수신 메시지의 진행동안 정확한 타이밍 및 암호 동기화를 유지하고, 정확한 동기화 데이타의 뒤늦은 신호 수신이나 일시적 상실의 경우에 상기 전문부분의 발생후 조차도 정확한 타이밍과 암호 동기화를 이룩하도록 상기 수신된 디지탈 신호내에서 상기 삽입된 동기화 신호를 자동적으로 검출하고 모니터하는 단계를 포함하는 것을 특징으로 하는 디지탈화 및 암호화 데이타신호 송수신 방법.
- 제29항에 있어서, 상기 디지탈 신호는 상기 초기 전문 부분에 모두 수신되고 암호화 데이타의 상기 프레임에 삽입된 소망의 메시지를 식별하고, 주어진 수신 베시지의 진행동안 정확한 어드레스 데이타의 뒤늦은 신호 수신이나 일시적 손실의 경우에 상기 전문부분의 발생후 조차도 메시지의 뒤늦은 정확히 어드레스 지정된 수신을 가능하게 하도록 상기 삽입된 어드레스 신호를 자동 검출하고 모니터하는 어드레스 지정 신호를 포함하는 것을 특징으로 하는 디지탈화 및 암호화 데이타신호 송수신 방법.
- 통신 채널을 통해 송신하기 위해 비트 압축 디지탈 포맷으로 코딩된 디지탈 신호의 다수의 부대역 채널을 규정짓기 위하여 비대칭 QMF필터 기술을 이용하는 디지탈 시간 지연 압축 신호 처리기에 있어서, 그러한 시간 지연 보상에 영향을 미치기 위해 디지탈 메모리 요구조건을 최소화 하면서 상기 비대칭 QMF필터 기술에 나타나는 불균등 시간 지연을 보상하도록 비트 압축 디지탈 포맷으로 상기 디지탈 신호를 시간 지연시키기 위하여 상기 부대역 채널에서 작동하는 시간 지연 보상 수단을 포함하는 것을 특징으로 하는 디지탈 시간 지연 압축 신호 처리기.
- 디지탈 시간 지연 보상 부대역 신호 처리기에 있어서, 디지탈화된 입력신호를 그내에 서로 다른 각각의 시간 지연을 갖추고 있고 신호 주파수 성분의 대응 부대역을 표시하는 디지탈 신호의 다수의 부대역채널로 분리하기 위한 QMF필터 수단과, 상기 부대역 채널 각각에 압축된 코드화 디지탈 신호를 제공하기 위해 디지탈식으로 압축된 형태로 각각의 부대역 채널에서 디지탈 신호를 분리 코딩하기 위한 디지탈 코딩 수단과, 상기 부대역 채널 각각에서 실제적인 시간 동기 디지탈 신호를 제공하기 위하여 예정된 시간 주기동안 상기 부대역 채널중 최소한 하나에서 상기 압축 코드 디지탈 신호를 일시적으로 시간 지연시키기 위한 시간 지연 보상 수단과, 상기 실제적인 시간 동기 디지탈 신호를 코드 압축 디지탈 신호의 공통 비트 직렬 출력 흐름에 결합하기 위한 멀티플렉스 수단을 포함하는 것을 특징으로 하는 디지탈 시간지연 보상 신호 처리기.
- 제32항에 있어서, 상기 코드 압축 디지탈 신호의 수신된 비트 직렬 입력 흐름을 수신된 디지탈 신호의 다수의 수신 부대역 채널로 분리시키기 위한 더멀티플렉싱 수단과, 상기 수신된 부대역 채널중 최소한 한 채널에서의 상기 수신된 디지탈 신호를 예정된 시간 주기만큼 일시적으로 시간 지연시키기 위한 제2시간 지연 보상 수단과, 디지탈 신호의 확대된 세트를 제공하기 위하여 각각의 수신된 부대역 채널에서 시간 지연된 디지탈 신호를 분리 디코딩하기 위한 디코딩 수단과, 각각 수신된 부대역 채널로부터 상기 확장된 디지탈 신호를, 제2시간 지연 보상 수단에 의해 유도된 시간 지연과 공동으로 디코딩된 확대 디지탈 신호의 시간 동기 단일 비트 직렬 출력 흐름을 발생하는 다른 각각의 시간 지연과 결합하기 위한 역 QMF필터 수단을 포함하는 것을 특징으로 하는 디지탈 시간 지연 보상 부대역 신호 처리기.
- 디지탈 시간 지연 보상 신호 처리기에 있어서, 코드 압축 디지탈 신호의 수신된 비트 직렬 입력 흐름을 수신된 디지탈 신호의 다수의 수신된 부대역 채널로 분리하기 위한 디멀티플렉싱 수단과, 상기 수신된 부대역 채널중 최소한 한 채널에서의 상기 수신된 디지탈 신호를 에정된 시간 주기만큼 일시적으로 시간 지연 보상 수단과, 디지탈 신호의 확대 세트를 제공하기 위하여 시간 지연 디지탈 신호를 분리 디코딩하기 위한 디코딩 수단과, 디코드된 확대 디지탈 신호의 시간 동기 단일 비트열 출력 흐름을 발생하기 위하여 각각의 수신된 부대역 채널로부터의 상기 확대된 디지탈 신호를 다른 각각의 시간지연과 결합하기 위한 역 QMF필터 수단을 포함하는 것을 특징으로 하는 디지탈 시간 지연 압축 신호 처리기.
- 통신 채널을 통해 송신하기 위해 비트 압축 디지탈 포맷으로 코딩돔 디지탈 신호의 다수의 부대역 채널을 규정짓는 비대칭 QMF필터 기술을 이용하는 디지탈 시간 지연 보상 신호 처리 방법에 있어서, 그러한 시간 지연 보상에 영향을 미치기 위하여 디지탈 메모리 요구조건을 최소화 하면서, 상기 비대칭 QMF필터 기술에 나타나는 불균등 시간 지연에 대해 보상하도록 상기 부대역 채널에서 비트 압축 디지탈포맷으로 상기 디지탈 신호를 시간 지연하는 것을 특징으로 하는 디지탈 시간지연 보상 신호 처리 방법.
- 디지탈 시간 지연 보상 부대역 신호 처리 방법에 있어서, 디지탈화된 입력 신호를, 서로 다른 각각의 시간 지연을 갖추고 있고 신호 주파수 성분의 대응 부대역을 나타내는 디지탈 신호의 다수의 부대역 채널로 분리하고, 상기 각각의 부대역 채널에서 압축된 코드 디지탈 신호를 제공하도록 디지탈식 압축형태로 각각의 부대역 채널에서 디지탈 신호를 분리 코딩하며, 상기 부대역 채널 각각에서 실제적인 시간 동기 디지탈 신호를 제공하도록 예정된 시간 주기동안 상기 부대역 채널중 최소한 한 채널에서의 상기 압축된 코드 디지탈 신호를 일시적으로 시간 지연시키며, 상기 실제적인 시간 동기 디지탈 신호를 코딩된 압축 디지탈 신호의 공통 비트 직렬 흐름에 결합하는 단계를 포함하는 것을 특징으로 하는 디지탈 시간 지연 보상 부대역 신호 처리 방법.
- 제36항에 있어서, 상기 코드 압축 디지탈 신호의 수신된 비트 직렬 입력 흐름을 수신된 디지탈 신호의 다수의 수신된 부대역 채널로 분리하고, 상기 수신된 부대역 채널중 최소한 한 채널에서의 상기 수신된 디지탈 신호를 예정된 시간 주기만큼 일시적으로 시간 지연시키고, 디지탈 신호의 확대 세트를 제공하도록 각각의 수신된 부대역 채널에서의 시간 지연 디지탈 신호를 분리디코딩 하며, 각각의 수신된 부대역 채널로부터의 상기 확대 디지탈 신호를, 상기 제2시간 지연 보상 수단에 의해 유도된 시간 지연과 공동으로, 디코딩된 확대 디지탈 신호의시간 동기 단일 비트직렬 출력 흐름을 발생하는 다른 각각의 시간지연과 결합하는 단계를 포함하는 것을 특징으로 하는 디지탈 시간 지연 보상 부대역 신호 처리 방법.
- 디지탈 시간 지연 보상 신호 처리 방법에 있어서, 코드 압축 디지탈 신호의 수신된 비트 직렬 입력흐름을 수신된 디지탈 신호의 다수의 수신된 부대역 채널로 분리하고, 상기 수신된 부대역 채널중 최소한 채널에서의 상기 수신된 디지탈 신호를 예정된 시간 주기만큼 일시적으로 시간 지연시키며, 디지탈 신호의 확대 세트를 제공하기 위하여 시간 지연된 디지탈 신호를 분리 디코딩하며, 디코딩된 확대 디지탈신호의 시간동기 단일 비트 직렬 출력 흐름을 발생하기 위하여 각각의 수신된 부대역 채널로부터의 상기확대 디지탈 신호를 다른 각각의 시간 지연과 결합하는 단계를 포함하는 것을 특징으로 하는 디지탈 시간지연 보상 신호 처리 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US661,740 | 1984-10-17 | ||
US661,733 | 1984-10-17 | ||
US06/661,597 US4817146A (en) | 1984-10-17 | 1984-10-17 | Cryptographic digital signal transceiver method and apparatus |
US?????661,597 | 1984-10-17 | ||
US661,597 | 1984-10-17 | ||
US661,740? | 1984-10-17 | ||
US06/661,598 US4622680A (en) | 1984-10-17 | 1984-10-17 | Hybrid subband coder/decoder method and apparatus |
US06/661,733 US4757536A (en) | 1984-10-17 | 1984-10-17 | Method and apparatus for transceiving cryptographically encoded digital data |
US06/661,740 US5051991A (en) | 1984-10-17 | 1984-10-17 | Method and apparatus for efficient digital time delay compensation in compressed bandwidth signal processing |
US661,598 | 1991-02-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860003717A true KR860003717A (ko) | 1986-05-28 |
KR940004461B1 KR940004461B1 (ko) | 1994-05-25 |
Family
ID=27505309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850007610A KR940004461B1 (ko) | 1984-10-17 | 1985-10-16 | 암호 디지탈 신호 송수신 방법 및 장치 |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP0178608B1 (ko) |
JP (1) | JP2571761B2 (ko) |
KR (1) | KR940004461B1 (ko) |
DE (1) | DE3587710T2 (ko) |
HK (1) | HK54594A (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4893339A (en) * | 1986-09-03 | 1990-01-09 | Motorola, Inc. | Secure communication system |
US4905234A (en) * | 1987-06-03 | 1990-02-27 | General Electric Company | Apparatus and method for transmitting digital data over a radio communications channel |
US4979188A (en) * | 1988-04-29 | 1990-12-18 | Motorola, Inc. | Spectrally efficient method for communicating an information signal |
US4910777A (en) * | 1988-09-20 | 1990-03-20 | At&T Bell Laboratories | Packet switching architecture providing encryption across packets |
NL9000338A (nl) * | 1989-06-02 | 1991-01-02 | Koninkl Philips Electronics Nv | Digitaal transmissiesysteem, zender en ontvanger te gebruiken in het transmissiesysteem en registratiedrager verkregen met de zender in de vorm van een optekeninrichting. |
EP0554934B1 (en) * | 1992-02-03 | 2001-11-21 | Koninklijke Philips Electronics N.V. | Transmission of digital wideband signals |
BE1007617A3 (nl) * | 1993-10-11 | 1995-08-22 | Philips Electronics Nv | Transmissiesysteem met gebruik van verschillende codeerprincipes. |
US6411714B1 (en) | 1995-09-13 | 2002-06-25 | Hitachi, Ltd. | Data decompression/decryption method and system |
US6122378A (en) * | 1995-09-13 | 2000-09-19 | Hitachi, Ltd. | Data compression/encryption method and system |
DE19906223B4 (de) * | 1999-02-15 | 2004-07-08 | Siemens Ag | Verfahren und Funk-Kommunikationssystem zur Sprachübertragung, insbesondere für digitale Mobilkummunikationssysteme |
DE102008021360A1 (de) * | 2008-04-29 | 2009-11-05 | Siemens Aktiengesellschaft | Verfahren und Vorrichtung zum Erkennen eines Lagerschadens |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4027243A (en) * | 1975-05-12 | 1977-05-31 | General Electric Company | Message generator for a controlled radio transmitter and receiver |
GB2086106B (en) * | 1980-10-13 | 1984-06-27 | Motorola Ltd | Pager decoding system with intelligent synchronisation circuit |
JPS594718B2 (ja) * | 1981-05-06 | 1984-01-31 | 日本電信電話株式会社 | 音声符号化方式 |
US4434323A (en) * | 1981-06-29 | 1984-02-28 | Motorola, Inc. | Scrambler key code synchronizer |
US4455649A (en) * | 1982-01-15 | 1984-06-19 | International Business Machines Corporation | Method and apparatus for efficient statistical multiplexing of voice and data signals |
DE3276651D1 (en) * | 1982-11-26 | 1987-07-30 | Ibm | Speech signal coding method and apparatus |
-
1985
- 1985-10-11 EP EP85112940A patent/EP0178608B1/en not_active Expired - Lifetime
- 1985-10-11 DE DE85112940T patent/DE3587710T2/de not_active Expired - Fee Related
- 1985-10-16 KR KR1019850007610A patent/KR940004461B1/ko not_active IP Right Cessation
- 1985-10-17 JP JP60230046A patent/JP2571761B2/ja not_active Expired - Lifetime
-
1994
- 1994-05-24 HK HK54594A patent/HK54594A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0178608A3 (en) | 1988-08-10 |
EP0178608A2 (en) | 1986-04-23 |
JPS6198035A (ja) | 1986-05-16 |
JP2571761B2 (ja) | 1997-01-16 |
HK54594A (en) | 1994-06-03 |
DE3587710T2 (de) | 1994-04-28 |
EP0178608B1 (en) | 1993-12-29 |
KR940004461B1 (ko) | 1994-05-25 |
DE3587710D1 (de) | 1994-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4744080A (en) | Apparatus for receiving digital sound/data information | |
CA2097058A1 (en) | Apparatus and method for recovering a time-varying signal using multiple sampling points | |
JPH0198336A (ja) | デジタル通信方法及び装置 | |
KR860003717A (ko) | 암호 디지탈 신호 송수신 방법 및 장치 | |
US5123014A (en) | Data link with an imbedded channel | |
JPH09168000A (ja) | チャネル多重分離方式およびチャネル多重分離装置 | |
US4972411A (en) | Signalling transmission system | |
JP2766228B2 (ja) | スタッフ同期フレーム制御方式 | |
JPH0275240A (ja) | 伝送スクランブル方式 | |
US4754455A (en) | Telephone signal transmission device | |
JPS62269435A (ja) | ボコ−ダ方式におけるフレ−ム同期信号の伝送方法 | |
JPH02206243A (ja) | 時分割多重伝送方式 | |
KR950010738B1 (ko) | 광 catv용 스테레오 오디오 전송장치 | |
JPH05191362A (ja) | ディジタル音声通信方法 | |
JP3041332B2 (ja) | 非同期符号化データ通信システムにおける符号化復号化方法 | |
JPH02206242A (ja) | 時分割多重伝送方式 | |
JPH0683169B2 (ja) | 音声圧縮伝送中での再同期確立方法 | |
JPS5862950A (ja) | データ伝送装置 | |
JPS59214372A (ja) | 同期方式 | |
JPH0865289A (ja) | 2値直列データ通信における同期方式 | |
JPS63232641A (ja) | ボコ−ダ方式による音声信号のデイジタル伝送方法 | |
JPH0756971B2 (ja) | ディジタル伝送中継方式 | |
JPS62189834A (ja) | デ−タフレ−ム多重化方式 | |
JPH02209033A (ja) | 高能率ディジタル多重装置の伝送方式 | |
JPH02143737A (ja) | ディジタル無線中継装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000519 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |