KR850005112A - 영상 표시 제어 장치 - Google Patents

영상 표시 제어 장치 Download PDF

Info

Publication number
KR850005112A
KR850005112A KR1019840004735A KR840004735A KR850005112A KR 850005112 A KR850005112 A KR 850005112A KR 1019840004735 A KR1019840004735 A KR 1019840004735A KR 840004735 A KR840004735 A KR 840004735A KR 850005112 A KR850005112 A KR 850005112A
Authority
KR
South Korea
Prior art keywords
video memory
display
display control
time
information
Prior art date
Application number
KR1019840004735A
Other languages
English (en)
Other versions
KR890001058B1 (ko
Inventor
게이조우 히구지
Original Assignee
가다야마 니하지로우
미쓰비시덴기 가부시기 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가다야마 니하지로우, 미쓰비시덴기 가부시기 가이샤 filed Critical 가다야마 니하지로우
Publication of KR850005112A publication Critical patent/KR850005112A/ko
Application granted granted Critical
Publication of KR890001058B1 publication Critical patent/KR890001058B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/64Constructional details of receivers, e.g. cabinets or dust covers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음

Description

영상 표시 제어장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명의 영상 표시 제어장치의 1실시예를 도시하는 구성 블록도.
제6도는 본 발명의 1실시예에 의한 클록과 비디오 메모리 어드레스와 그에 따라서 호출되는 표시 데이타와의 타이밍을 도시하는 타이밍 도면.
제7도는 본 발명의 1실시예에 있어서의 CPU에서 본 비디오 메모리의 논리 어드레스 배치를 도시한 도면.

Claims (2)

  1. 라스터 주사형의 표시 장치의 화면 위에 표시되는 표시 정보를 기억하는 비데오 메모리와, 해당 비데오 메모리에 기억된 표시 정보를 상기 화면의 주사 순서에 따라서 연속적으로 호출하는 비데오 메모리 어드레스 카운터와를 포함하는 영상 표시 제어장치에 있어서, 1표시 구간에 표시하여야 할 정보를 상기 비데오 메모리에서 시분할적으로 호출하기 위해 상기 비데오 메모리 어드레스 카운터로부터의 신호를 변환하는 비디오 메모리 어드레스 변환 회로와, 상기 변환된 어드레스를 시분할하기 위한 비디오 메모리 어드레스 발생 클록 발생기와를 구비하는 것을 특징으로 하는 영상 표시 제어장치.
  2. 상기 화면상에 다수의 정보를 동시에 표시하기 위하여, 상기 표시 구간에 표시하여야 할 다수에 시분할된 정보를 선택적으로 지연시켜서 시분할에 따른 지연을 보정하는 지연 회로를 구비한 것을 특징으로 하는 특허청구의 범위 제1항 기재의 영상 표시 제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840004735A 1983-11-29 1984-08-08 영상 표시 제어장치 KR890001058B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP58-227201 1983-11-29
JP58227201A JPS60117286A (ja) 1983-11-29 1983-11-29 映像表示制御装置

Publications (2)

Publication Number Publication Date
KR850005112A true KR850005112A (ko) 1985-08-21
KR890001058B1 KR890001058B1 (ko) 1989-04-22

Family

ID=16857077

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840004735A KR890001058B1 (ko) 1983-11-29 1984-08-08 영상 표시 제어장치

Country Status (6)

Country Link
US (1) US4707690A (ko)
JP (1) JPS60117286A (ko)
KR (1) KR890001058B1 (ko)
DE (1) DE3428099C2 (ko)
FR (1) FR2555787B1 (ko)
GB (1) GB2151824B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8432552D0 (en) * 1984-12-21 1985-02-06 Plessey Co Plc Control circuits
JP2516387Y2 (ja) * 1987-08-19 1996-11-06 三洋電機株式会社 情報ファイル装置
US5047958A (en) * 1989-06-15 1991-09-10 Digital Equipment Corporation Linear address conversion

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE795584A (fr) * 1972-02-18 1973-08-16 Philips Nv Procede et dispositif de visualisation de caracteres constitues par des points lumineux suivant une trame, sur une surface de protection
DE2317596C3 (de) * 1973-04-07 1975-09-18 Kienzle Apparate Gmbh, 7730 Villingen-Schwenningen Druckeinrichtung
US4052719A (en) * 1973-07-30 1977-10-04 Independent Broadcasting Authority Television receiver system having facility for storage and display of character information selected from digitally encoded broadcast transmissions
GB1526232A (en) * 1975-10-08 1978-09-27 Texas Instruments Ltd Digital data storage systems
DE2758811C2 (de) * 1977-12-30 1979-05-31 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung für Matrixdrucker zum Erzeugen von Schriftzeichen nach dem Prinzip des Doppeldruckes
DE2819286C3 (de) * 1978-05-02 1981-01-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zur Verbesserung der Anzeigenqualität bei der Darstellung von Zeichen auf Bildschirmen von nach dem Rasterprinzip arbeitenden Sichtgeräten
GB2072387A (en) * 1980-03-24 1981-09-30 Atari Inc Method and apparatus for memory address modification in digital systems
JPS5716487A (en) * 1980-04-11 1982-01-27 Ampex Computer graphic system
DD151237A1 (de) * 1980-05-29 1981-10-08 Wolfgang Matthes Einrichtung zur informationsdarstellung auf fernsehgeraeten
JPS6030037B2 (ja) * 1980-09-24 1985-07-13 日本電気ホームエレクトロニクス株式会社 メモリアドレス方式
JPS6048828B2 (ja) * 1980-09-25 1985-10-29 日本電気ホームエレクトロニクス株式会社 メモリアドレス方式
JPS57127982A (en) * 1981-01-27 1982-08-09 Nec Home Electronics Ltd Memory address system
JPS582874A (ja) * 1981-06-30 1983-01-08 富士通株式会社 フルグラフィックディスプレイ装置の画面構成変更回路
US4429306A (en) * 1981-09-11 1984-01-31 International Business Machines Corporation Addressing system for a multiple language character generator
GB2123656B (en) * 1982-06-09 1987-02-18 Tatsumi Denshi Kogyo Kk A method and an apparatus for displaying a unified picture on crt screens of multiple displaying devices
US4555763A (en) * 1982-07-01 1985-11-26 Decision Data Computer Corp. Method and apparatus for storage and accessing of characters, and electronic printer employing same
JPS5971105A (ja) * 1982-10-15 1984-04-21 Victor Co Of Japan Ltd アドレス信号発生回路

Also Published As

Publication number Publication date
GB8430204D0 (en) 1985-01-09
FR2555787B1 (fr) 1989-12-01
JPS60117286A (ja) 1985-06-24
KR890001058B1 (ko) 1989-04-22
DE3428099A1 (de) 1985-06-05
US4707690A (en) 1987-11-17
FR2555787A1 (fr) 1985-05-31
GB2151824B (en) 1987-08-05
DE3428099C2 (de) 1987-03-12
GB2151824A (en) 1985-07-24

Similar Documents

Publication Publication Date Title
KR890017977A (ko) 영상 신호의 방식변환장치
KR880013390A (ko) 확대 비디오 영상 발생회로
KR900002647A (ko) 수퍼 인포즈 장치
KR880010608A (ko) 픽쳐-인-픽쳐 비디오 신호 발생기
KR930010777A (ko) 테스트패턴신호 발생장치
KR850003600A (ko) 라스터 표시 어드레스 발생기 및 어드레스 발생 방법
KR910014945A (ko) 반도체기억장치
KR850005112A (ko) 영상 표시 제어 장치
KR910020697A (ko) 디지탈 비디오 신호 발생기
KR850003592A (ko) 비데오 표시 시스템 및 프로그램 가능 비데오 표시 발생기
KR900013396A (ko) Dram 콘트롤러
KR880003444A (ko) 고체촬상장치
KR960036681A (ko) 블럭킹 현상을 제거하기 위한 움직임 보상장치
KR870008313A (ko) 표시 어드레스 제어 장치
KR910006909A (ko) 디스플레이 제어장치
KR860002755A (ko) 컬러 화상(Color 畵像)의 표시장치
KR910010347A (ko) 랜덤 메모리 억세스를 이용한 화상기록장치
KR900001240A (ko) Tv와 텔레텍스트 정보 동시 표시장치
JPS62192794A (ja) 画像合成表示装置
KR880003519A (ko) Tv 수상기용 2배 주사화상 처리장치
KR930009444A (ko) Cif 영상신호 변환기
KR930003772A (ko) Cif 영산 신호를 ntsc 영상신호로 변환하는 방식
KR910010286A (ko) 비디오 디스플레이 어뎁터
KR890010678A (ko) 고해상도의 영상신호 발생회로
KR890004544A (ko) 화소밀도 변환 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010411

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee