KR850003600A - 라스터 표시 어드레스 발생기 및 어드레스 발생 방법 - Google Patents
라스터 표시 어드레스 발생기 및 어드레스 발생 방법 Download PDFInfo
- Publication number
- KR850003600A KR850003600A KR1019840007124A KR840007124A KR850003600A KR 850003600 A KR850003600 A KR 850003600A KR 1019840007124 A KR1019840007124 A KR 1019840007124A KR 840007124 A KR840007124 A KR 840007124A KR 850003600 A KR850003600 A KR 850003600A
- Authority
- KR
- South Korea
- Prior art keywords
- coupled
- computing device
- register
- bus
- raster display
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims 3
- 230000008878 coupling Effects 0.000 claims 2
- 238000010168 coupling process Methods 0.000 claims 2
- 238000005859 coupling reaction Methods 0.000 claims 2
- 238000002372 labelling Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/153—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Multimedia (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Controls And Circuits For Display Device (AREA)
- Television Systems (AREA)
- Image Generation (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 라스터 주사 표시 시스템에 대한 종합적인 블록선도. 제2도는 제1도의 시스템에 유용한 표시기 어드레스 발생기에 대한 블록선도.
Claims (10)
- 라스터 표시 어드레스 발생기로서, 출력을 제공하는 연산장치, 각각 연산장치에 결합된 제1 및 제2버스, 마이크로 프로세서로부터의 입력을 수신하기 위하여 제1버스에 결합된 제1 레지스터세트, 메모리에서 입력을 수신하기 위하여 제1버스에 결합된 하나이상의 레지스터, 연산장치의 출력을 수신하기 위하여 제1버스에 결합된 하나 이상의 레지스터, 마이크로프로세서의 입력을 수신하기 위하여 제2버스에 결합된 하나 이상의 레지스터, 비데오 데이터 발생기에서 입력을 수신하기 위하여 제2 버스에 결합된 하나 이상의 레지스터, 비데어 타이밍 입력을 수신하기 위하여 제2버스에 결합된 하나 이상의 레지스터, 비데오 데이터 발생기에서 입력을 수신하기 위하여 제2 버스에 결합된 하나 이상의 레지스터, 그리고 연산장치의 출력에서 입력을 수신하기 위하여 제2 버스에 결합된 제2 레지스터 세트를 포함하는 것을 특징으로 하는 라스터 표시어드 레스 발생기.
- 제1항에 있어서, 한 레지스터로부터의 내용을 연산장치의 출력에 결합된 레지스터에 전달하고자 할 때 0 이 제 1 버스에 결합된 레지스터중 하나로부터의 내용과 결합될 수 있도록 하기 위하여 제2버스상에 0을 배치하기 위한 수단을 포함하는 것을 특징으로 하는 표시 어드레스 발생기.
- 제1항에 있어서, 연산장치의 출력을 수신하기 위하여 제1버스에 결합된 하나 이상의 레지스터는 바란다면 연산장치의 출력이 다른 레지스터중 하나에 부가될 수 있도록 하기 위하여 연산장치의 출력을 일시적으로 기억하는데 이용되는 것을 특징으로 하는 라스터 표시 어드레스 발생기.
- 제1항에 있어서, 연산장치는 전가산기이며, 제2 레지스터 세트둘 이상의 레지스터는 라스터 표시 어드레스 발생기가 수직 및 수평 방향으로 스크롤링하는데 소용되는 어드레스를 제공할 수 있도록 수직 오프셋 및 수평 오프셋 정보를 수신하기 위한 것임을 특징으로 하는 라스터 표시 어드레스 발생기.
- 마이크로프로세서, 메모리 및 비데오 발생기를 구비한 비데오 표시 시스템에 대한 어드레스를 발생하기 위한 라스터 표시 어드레스 발생기로서, 결합용 제1수단, 상기 제1수단에 결합된 기본 어드레스를 제공하기 위한 수단, 상기 제1수단에 결합된 수직 오프셋 데이터를 제공하기 위한 수단, 상기 제1수단에 결합된 수평 오프셋 데이터를 제공하기 위한 수단, 상기 제1수단에 수직 규격 데이터를 제공하기 위한 수단, 제1 수단에 결합된 수직 규격 데이터를 제공하기 위한 수단, 제1수단에 결합된 수평 규격 데이터를 제공하기 위한 수단, 제1수단으로 부터의 출력을 일시적으로 기억하고, 제1수단에 다시 결합된 수단, 제1수단에 결합된 현 라스터 라인 위치를 제공하기 위한 수단, 그리고 제1수단에 결합된 라수터 표시 어드레스 발생기의 현 어드레스를 제공하기 위한 수단을 포함하는 것을 특징으로 하는 라스터 표시 어드레스 발생기.
- 제1수단에 결합된 메모리 리프레시 수단을 포함하는 제5항의 라스터 표시 어드레스 발생기로서, 제1수단은 연산장치이고, 제1수단에 결합된 모든 수단은 제1 수단에 제어할 수 있게 결합된 레지스터인 것을 특징으로 하는 라스터 표시 어드레스 발생기.
- 비데오 표시 시스템에 대한 어드레스 발생 방법으로서, 기본 비데오 어드레스를 설정하고, 비데오 표시기의 수직폭과 수직 오프셋의 곱을 기본 비데오 어드레스에 부가하며, 어드레스를 구하기 위해 수평오프셋을 부가하며, 수직 및 스평 스크롤링을 이루기 위하여 수직 오프셋 및 수평 오프셋을 변경시키는 단계를 구비하는 것을 특징으로 하는 비데오 표시 시스템용 어드레스 발생방법.
- 마이크로프로세서, 비데오 타이밍회로, 메모리, 비데오 발생기 및 표시 어드레스 발생기를 구비한 라스터 표시 시스템으로서, 라스터 표시 어드레스를 발생하기 위한 연산장치, 연산장치에 제어가능 하게 결합된 마이크로프로세서 로부터 기본 어드레스를 수신하기 위한 제1레지스터, 비데오 타이밍 회로에서 현 레지스터 라인을 수신하고, 연산 장치에 제어가능하게 결합된 현 라인 레지스터, 연산 장치에 제어가능하게 결합된 마이크로프로세서에서 수직 오프셋 데이터를 수신하기 위한 레지스터, 마이크로프로세서에서 수평 오프셋 데이터를 수신하고 연산장치에 제어할 수 있게 결합된 레지스터, 그리고 출력을 일시적으로 기억하고 연산장치의 입력에 제어할 수 있게 결합하기 위하여 연산장치의 출력에 결합된 레지스터를 포함하는 것을 특징으로 하는 라스터 표시 시스템.
- 제8항에 있어서, 메모리의 RAM의 리프레시정보를 일시적으로 기억하고 연산 장치에 제어가능하게 결합되게 하기 위한 레지스터를 포함하는 것을 특징으로 하는 라스터 표지 시스템.
- 제8항에 있어서, 마이크로프로세서에서 수평 규격 데이터를 수신하고 연산장치에 제어가능하게 결합되기 위한 레지스터와, 마이크로프로세서에서 수평 규격 데이터를 수신하고 연산장치에 제어가능하게 결합되기 위한 레지스터를 포함하는 것을 특징으로 하는 라스터 표시시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/551,811 US4670745A (en) | 1983-11-15 | 1983-11-15 | Video display address generator |
US551,811 | 1990-06-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR850003600A true KR850003600A (ko) | 1985-06-20 |
Family
ID=24202771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840007124A KR850003600A (ko) | 1983-11-15 | 1984-11-14 | 라스터 표시 어드레스 발생기 및 어드레스 발생 방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4670745A (ko) |
EP (1) | EP0149316A3 (ko) |
JP (1) | JPS60118889A (ko) |
KR (1) | KR850003600A (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4777485A (en) * | 1985-09-13 | 1988-10-11 | Sun Microsystems, Inc. | Method and apparatus for DMA window display |
US5319786A (en) * | 1987-05-20 | 1994-06-07 | Hudson Soft Co., Ltd. | Apparatus for controlling a scanning type video display to be divided into plural display regions |
JPH01225988A (ja) * | 1988-03-07 | 1989-09-08 | Iiguretsuku Syst:Kk | 情報処理回路チツプ |
JP3461980B2 (ja) * | 1995-08-25 | 2003-10-27 | 株式会社東芝 | 高速描画方法および装置 |
US7610447B2 (en) | 2001-02-28 | 2009-10-27 | Rambus Inc. | Upgradable memory system with reconfigurable interconnect |
US6889304B2 (en) | 2001-02-28 | 2005-05-03 | Rambus Inc. | Memory device supporting a dynamically configurable core organization |
US7500075B1 (en) | 2001-04-17 | 2009-03-03 | Rambus Inc. | Mechanism for enabling full data bus utilization without increasing data granularity |
US6825841B2 (en) * | 2001-09-07 | 2004-11-30 | Rambus Inc. | Granularity memory column access |
KR100529670B1 (ko) * | 2003-10-01 | 2005-11-17 | 동부아남반도체 주식회사 | Cmos 이미지 센서 및 그 제조 방법 |
US8190808B2 (en) * | 2004-08-17 | 2012-05-29 | Rambus Inc. | Memory device having staggered memory operations |
US7280428B2 (en) | 2004-09-30 | 2007-10-09 | Rambus Inc. | Multi-column addressing mode memory system including an integrated circuit memory device |
US7254075B2 (en) | 2004-09-30 | 2007-08-07 | Rambus Inc. | Integrated circuit memory system having dynamic memory bank count and page size |
US8595459B2 (en) | 2004-11-29 | 2013-11-26 | Rambus Inc. | Micro-threaded memory |
US20070260841A1 (en) | 2006-05-02 | 2007-11-08 | Hampel Craig E | Memory module with reduced access granularity |
TWI392349B (zh) * | 2008-12-17 | 2013-04-01 | Mstar Semiconductor Inc | 字幕視窗顯示裝置與顯示方法 |
CN101778238A (zh) * | 2009-01-12 | 2010-07-14 | 晨星软件研发(深圳)有限公司 | 字幕窗口显示装置与显示方法 |
US8730269B2 (en) * | 2010-05-14 | 2014-05-20 | Citrix Systems, Inc. | Interpreting a gesture-based instruction to selectively display a frame of an application user interface on a mobile computing device |
US9268719B2 (en) | 2011-08-05 | 2016-02-23 | Rambus Inc. | Memory signal buffers and modules supporting variable access granularity |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4197590A (en) * | 1976-01-19 | 1980-04-08 | Nugraphics, Inc. | Method for dynamically viewing image elements stored in a random access memory array |
JPS5297632A (en) * | 1976-02-12 | 1977-08-16 | Hitachi Ltd | Display unit |
JPS5858674B2 (ja) * | 1979-12-20 | 1983-12-26 | 日本アイ・ビ−・エム株式会社 | 陰極線管表示装置 |
US4375638A (en) * | 1980-06-16 | 1983-03-01 | Honeywell Information Systems Inc. | Scrolling display refresh memory address generation apparatus |
JPS5756885A (en) * | 1980-09-22 | 1982-04-05 | Nippon Electric Co | Video address control device |
US4404554A (en) * | 1980-10-06 | 1983-09-13 | Standard Microsystems Corp. | Video address generator and timer for creating a flexible CRT display |
US4437093A (en) * | 1981-08-12 | 1984-03-13 | International Business Machines Corporation | Apparatus and method for scrolling text and graphic data in selected portions of a graphic display |
-
1983
- 1983-11-15 US US06/551,811 patent/US4670745A/en not_active Expired - Fee Related
-
1984
- 1984-11-12 JP JP59238228A patent/JPS60118889A/ja active Pending
- 1984-11-14 KR KR1019840007124A patent/KR850003600A/ko not_active Application Discontinuation
- 1984-11-14 EP EP84307888A patent/EP0149316A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP0149316A2 (en) | 1985-07-24 |
EP0149316A3 (en) | 1988-09-14 |
US4670745A (en) | 1987-06-02 |
JPS60118889A (ja) | 1985-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850003600A (ko) | 라스터 표시 어드레스 발생기 및 어드레스 발생 방법 | |
TW349206B (en) | Image processing device and its method and electronic system having an image processing device | |
KR840006525A (ko) | Ram 데이타 선택회로 | |
KR900005276A (ko) | 하드웨어적으로 crt 해상도를 pdp 해상도로 변환하는 표시제어장치 | |
KR880005806A (ko) | 비디오 신호의 필드 처리 회로 | |
EP0250713A3 (en) | Character generator-based graphics apparatus | |
KR840001977A (ko) | 벡터성분 어드레싱을 갖는 디지탈 송신기 | |
KR910006338Y1 (ko) | 문자발생기에 의한 확대문자표시회로 | |
ES8407613A1 (es) | Procedimiento y dispositivo para la representacion de textos en una unidad de representacion de una estacion de textos | |
JPS63131176A (ja) | 画像表示装置 | |
KR850005112A (ko) | 영상 표시 제어 장치 | |
JPS60118888A (ja) | ビデオ表示発生装置用の水平平滑化スクローリングシステム及び方法 | |
KR860002754A (ko) | 음극선관 디스플레이 시스템에서 선그림과 텍스트를 혼합하는 시스템 | |
KR890003230Y1 (ko) | Crt 표시제어장치 | |
KR900702500A (ko) | 평판 디스플레이 보상방법 및 회로 | |
JPS59129895A (ja) | 携帯用小型電子機器用表示装置 | |
JPS5567865A (en) | Electronic desk computer | |
KR890004238A (ko) | 순차접근 기억장치 | |
KR910010347A (ko) | 랜덤 메모리 억세스를 이용한 화상기록장치 | |
JPS55123733A (en) | Display system in calculator | |
KR910012994A (ko) | 평판용 모니터회로 | |
JPS5427730A (en) | Display unut on repetitive scanning system | |
KR910010286A (ko) | 비디오 디스플레이 어뎁터 | |
JPS6488590A (en) | Character magnification display system for raster scan type crt display device | |
JPH07104660B2 (ja) | ビデオramアクセス制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |