KR910020697A - 디지탈 비디오 신호 발생기 - Google Patents

디지탈 비디오 신호 발생기 Download PDF

Info

Publication number
KR910020697A
KR910020697A KR1019910008299A KR910008299A KR910020697A KR 910020697 A KR910020697 A KR 910020697A KR 1019910008299 A KR1019910008299 A KR 1019910008299A KR 910008299 A KR910008299 A KR 910008299A KR 910020697 A KR910020697 A KR 910020697A
Authority
KR
South Korea
Prior art keywords
video signal
digital video
signal generator
central computing
storing
Prior art date
Application number
KR1019910008299A
Other languages
English (en)
Inventor
유이찌 하마나
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR910020697A publication Critical patent/KR910020697A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/004Diagnosis, testing or measuring for television systems or their details for digital television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Multimedia (AREA)
  • Synchronizing For Television (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음

Description

디지탈 비디오 신호 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예의 블럭도, 제2(a)도 내지 (c)도는 본 발명의 실시예의 타이밍 챠트도, 제3(a)도는 세로 방향의 표시가 동일한 화면에 제3(b)도는 n 라인째의 비디오 신호예, 제3(c)도는 수평 동기 신호와 서브 캐리어의 위상관계에 (NTSC)를 도시한 도.

Claims (1)

  1. 적어도 1조의 중앙 연산 장치와, 그 중앙 연산 장치에서 디지탈 비디오 신호를 산출하기 위한 계산 프로그램을 격납하는 판독 전용 메모리와, 상기 중앙 연산 장치에서 상기 계산 프로그램을 따라서 산출된 디지탈 비디오 신호를 격납하기 위한 랜덤 액세스 메모리를 가지며, 소망으로 하는 디지탈 비디오 신호의 종류 절환 요구에 따라서 상기 적어도 1조의 중앙 연산 장치에서 산출하고 상기 랜덤 액세스 메모리에 격납하고, 그 격납한 디지탈 비디오 신호를 읽어내어서 출력토록 구성한 것을 특징으로 하는 디지탈 비디오 신호 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910008299A 1990-05-25 1991-05-23 디지탈 비디오 신호 발생기 KR910020697A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2134165A JP2903637B2 (ja) 1990-05-25 1990-05-25 デジタルビデオ信号発生器
JP134165 1990-05-25

Publications (1)

Publication Number Publication Date
KR910020697A true KR910020697A (ko) 1991-12-20

Family

ID=15121974

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008299A KR910020697A (ko) 1990-05-25 1991-05-23 디지탈 비디오 신호 발생기

Country Status (3)

Country Link
US (1) US5392394A (ko)
JP (1) JP2903637B2 (ko)
KR (1) KR910020697A (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2970529B2 (ja) * 1996-05-08 1999-11-02 富士ゼロックス株式会社 画像処理装置
US6882346B1 (en) * 2000-11-17 2005-04-19 Hewlett-Packard Development Company, L.P. System and method for efficiently rendering graphical data
WO2002075341A1 (en) * 2001-03-19 2002-09-26 Hitachi, Ltd. Semiconductor device and its test method
US6683614B2 (en) * 2001-12-21 2004-01-27 Hewlett-Packard Development Company, L.P. System and method for automatically configuring graphics pipelines by tracking a region of interest in a computer graphical display system
US6700580B2 (en) * 2002-03-01 2004-03-02 Hewlett-Packard Development Company, L.P. System and method utilizing multiple pipelines to render graphical data
US6727904B2 (en) * 2002-03-01 2004-04-27 Hewlett-Packard Development Company, L.P. System and method for rendering graphical data
US7598958B1 (en) * 2004-11-17 2009-10-06 Nvidia Corporation Multi-chip graphics processing unit apparatus, system, and method
US7633505B1 (en) * 2004-11-17 2009-12-15 Nvidia Corporation Apparatus, system, and method for joint processing in graphics processing units
CN101710937B (zh) * 2009-11-24 2012-09-19 中国科学院长春光学精密机械与物理研究所 数字视频信号发生系统
EP3073583B1 (en) 2013-11-22 2019-10-23 Sony Semiconductor Solutions Corporation Connection device and reception device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3582573D1 (de) * 1984-12-27 1991-05-23 Fujitsu Ltd Datensystem fuer verkaufsstellen.
JPH0731491B2 (ja) * 1985-07-19 1995-04-10 ヤマハ株式会社 画像メモリの読出回路
US5036453A (en) * 1985-12-12 1991-07-30 Texas Instruments Incorporated Master/slave sequencing processor
US4941107A (en) * 1986-11-17 1990-07-10 Kabushiki Kaisha Toshiba Image data processing apparatus
US5121486A (en) * 1987-11-20 1992-06-09 Hitachi, Ltd Network control system for dynamically switching a logical connection between an identified terminal device and an indicated processing unit
US5086345A (en) * 1988-04-07 1992-02-04 Fuji Photo Film Co., Ltd. Method of operation in a still video camera system for transferring track information from a playback device to the still video camera
US5056000A (en) * 1988-06-21 1991-10-08 International Parallel Machines, Inc. Synchronized parallel processing with shared memory
JP2865676B2 (ja) * 1988-10-05 1999-03-08 株式会社日立製作所 画像表示装置
US5072374A (en) * 1989-11-07 1991-12-10 Ge Fanuc Automation North America, Inc. Method for communicating among a plurality of programmable logic controllers each having a dma controller

Also Published As

Publication number Publication date
JPH0435193A (ja) 1992-02-05
JP2903637B2 (ja) 1999-06-07
US5392394A (en) 1995-02-21

Similar Documents

Publication Publication Date Title
KR920013132A (ko) 우선변환 참조 버퍼
KR890004502A (ko) 신호 위상 정렬 회로
KR910020697A (ko) 디지탈 비디오 신호 발생기
KR910013262A (ko) 반도체 메모리 어레이의 워드라인 배열방법
KR890004307A (ko) 비데오 재생기
KR910015178A (ko) 화상데이터 처리장치
KR910014945A (ko) 반도체기억장치
KR920003740A (ko) 동화상차 검출장치
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR920007461A (ko) 필드결정회로
JPS5718169A (en) Synchronizing circuit of video control data
KR870008313A (ko) 표시 어드레스 제어 장치
KR890015601A (ko) 컬러영상신호의 처리장치
KR920001981A (ko) 뮤즈 디코더의 정지화면 계통 처리회로
KR930002955A (ko) 인터럽트 변경이 가능한 구조를 갖는 디지탈신호 프로세서
KR930003772A (ko) Cif 영산 신호를 ntsc 영상신호로 변환하는 방식
KR910020588A (ko) 영상과 그래픽 중첩회로
KR910007335A (ko) 수퍼 임포저의 화면 수평분할 디스플레이방식
KR920009191A (ko) 카메라일체형 비디오장치
KR930015896A (ko) 서브 샘플링 신호의 보간을 위한 영상메모리 시스템
KR920005824A (ko) 와이프 패턴의 발생장치
KR920014180A (ko) 티브이의 자동채널 기억방식
KR910007358A (ko) 순차주사변환 내삽기(interpolator)
KR870000637A (ko) 씨.알.티 터미널의 한글문자 합성장치
KR890009189A (ko) Vtr pip의 스트로브 타이밍 가변회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid