KR840007286A - 메모리의 제어방법 및 장치 - Google Patents

메모리의 제어방법 및 장치 Download PDF

Info

Publication number
KR840007286A
KR840007286A KR1019830004754A KR830004754A KR840007286A KR 840007286 A KR840007286 A KR 840007286A KR 1019830004754 A KR1019830004754 A KR 1019830004754A KR 830004754 A KR830004754 A KR 830004754A KR 840007286 A KR840007286 A KR 840007286A
Authority
KR
South Korea
Prior art keywords
memory
unit
grouping
input
flag
Prior art date
Application number
KR1019830004754A
Other languages
English (en)
Other versions
KR880002099B1 (ko
Inventor
겐지 시오다
Original Assignee
미다 가쓰시게
가부시기 가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기 가이샤 히다찌 세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR840007286A publication Critical patent/KR840007286A/ko
Application granted granted Critical
Publication of KR880002099B1 publication Critical patent/KR880002099B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Information Transfer Systems (AREA)
  • Memory System (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Communication Control (AREA)

Abstract

내용 없음

Description

메모리의 제어방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 멀티스테이션 시스템의 개략을 나타낸 블록도.
제2도는 마스터 스테이션에 있어서의 메모리 2의 개략적 기억배치를 나타낸 도면.
제3도는 Ⅰ/θ 버퍼에어리어의 개략구성을 나타낸 도면.

Claims (2)

  1. 메모리상에 요구된 용량을 포함하는 에어리어를 확보하는 메모리의 제어방법에 있어서, 상기 메모리를 기억용량이 상이한 복수의 그루우프로 분할하는 스텝과, 분할된 상기 메모리의 최소의 그루우프 대응에 당해 그루우프에 속하는 기억에어리어가 사용되고 있는지의 여부를 나타내는 플랙을 설정하는 스텝과, 이 메모리상에 어떤 용량분의 에어리어를 확보하는 요구에 따라서, 요구되는 용량을 포함하는 최소의 상기 어떤 그루우프를 산출하는 스텝과, 상기 산출결과에 의해서 일의적으로 구해지는 제1의 패터언을 소정단위씩 시프트하면서 상기 플랙이 나타내는 제2의 패너언과 비교하는 스텝과, 상기 비교결과에 따라서 미사용중인 어떤 그루우프를 구하는 스텝을 갖는 것을 특징으로 하는 메모리의 제어방법.
  2. 각기 복수의 입출력디바이스를 갖는 마스터 스테이션 및 이것에 접속된 슬레이브 스테이션으로 이루어진 멀티스테이션 시스템에 있어서, 마스터 스테이션 및 슬레이브 스테이션내의 입출력 디바이스에서 액세스될 수 있는 이 마스터 스테이션내에 설치된 메모리와, 기억용량이 상이한 복수종의 유니트그루우프로 분할된 이 메모리의 최소의 유니트 그루우프 대응에, 유니트 그루우프의 기억에어리어가 사용필인지 아닌지를 나타내는 플랙정보를 기억하는 기억부와, 어떤 입출력디바이스로부터의 요구에 의해서, 요구되는 용량을 포함하는 최소의 어떤 유니트 그루우프를 산출하고, 이 결과에 의해서 구해지는 디지트 패터언을 소정단위씩 시프트하면서 상기 플랙정보와 비교하고, 이 결과에 의해서 미사용중인 어떤 유니트 그루우프를 구하는 연산처리유니트와, 메모리상에 어떤 유니트그루우프를 확보한 입출력디바이스 대응에 확보된 유니트그루우프 및 그 선두어드레스에 관한 정보를 기억하는 테이블을 갖는 것을 특징으로 하는 메모리의 제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019830004754A 1982-10-15 1983-10-07 메모리의 제어방식 KR880002099B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP57179843A JPS5969826A (ja) 1982-10-15 1982-10-15 バツフア制御方式
JP179843 1982-10-15

Publications (2)

Publication Number Publication Date
KR840007286A true KR840007286A (ko) 1984-12-06
KR880002099B1 KR880002099B1 (ko) 1988-10-15

Family

ID=16072866

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019830004754A KR880002099B1 (ko) 1982-10-15 1983-10-07 메모리의 제어방식

Country Status (3)

Country Link
US (1) US4780815A (ko)
JP (1) JPS5969826A (ko)
KR (1) KR880002099B1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5179662A (en) * 1989-08-31 1993-01-12 International Business Machines Corporation Optimized i/o buffers having the ability to increase or decrease in size to meet system requirements
JP3110035B2 (ja) * 1990-06-07 2000-11-20 株式会社東芝 携帯可能電子装置
JPH05233426A (ja) * 1992-02-20 1993-09-10 Fujitsu Ltd フラッシュ・メモリ使用方法
JP2957354B2 (ja) * 1992-05-13 1999-10-04 三菱電機株式会社 信号転送方法
GB2271202B (en) * 1992-10-01 1995-12-13 Digital Equipment Int Dynamic non-coherent cache memory resizing mechanism
US5916309A (en) * 1997-05-12 1999-06-29 Lexmark International Inc. System for dynamically determining the size and number of communication buffers based on communication parameters at the beginning of the reception of message
US6046817A (en) * 1997-05-12 2000-04-04 Lexmark International, Inc. Method and apparatus for dynamic buffering of input/output ports used for receiving and transmitting print data at a printer
US6031624A (en) * 1997-09-08 2000-02-29 Lexmark International, Inc. Method and apparatus for adaptive data buffering in a parallelized printing system
US6088777A (en) * 1997-11-12 2000-07-11 Ericsson Messaging Systems, Inc. Memory system and method for dynamically allocating a memory divided into plural classes with different block sizes to store variable length messages
US6615243B1 (en) * 1999-04-01 2003-09-02 Thomson Licensing S.A. System and method for programming and transmitting macros for controlling audio/video devices
KR20010027606A (ko) * 1999-09-14 2001-04-06 구자홍 디스크 기록매체의 데이터 전송장치 및 방법
US7809806B1 (en) * 2001-08-02 2010-10-05 Cisco Technology, Inc. Neighbor discovery using address registration protocol over ELMI
US6681309B2 (en) * 2002-01-25 2004-01-20 Hewlett-Packard Development Company, L.P. Method and apparatus for measuring and optimizing spatial segmentation of electronic storage workloads
US6996676B2 (en) * 2002-11-14 2006-02-07 International Business Machines Corporation System and method for implementing an adaptive replacement cache policy
JP2007506536A (ja) * 2003-06-27 2007-03-22 バイオ−サーキット エーピーエス 嫌気性加水分解によるバイオガス生産設備
US7941585B2 (en) 2004-09-10 2011-05-10 Cavium Networks, Inc. Local scratchpad and data caching system
US7594081B2 (en) 2004-09-10 2009-09-22 Cavium Networks, Inc. Direct access to low-latency memory
DK1794979T3 (en) 2004-09-10 2017-07-24 Cavium Inc Selective copying of data structure
JP6162955B2 (ja) 2009-11-06 2017-07-12 アイロボット コーポレイション 自律ロボットにより表面を完全にカバーする方法およびシステム

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4435752A (en) * 1973-11-07 1984-03-06 Texas Instruments Incorporated Allocation of rotating memory device storage locations
NL7600816A (nl) * 1975-02-10 1976-08-12 Siemens Ag Geheugeninrichting.
US4393501A (en) * 1981-02-26 1983-07-12 General Electric Company Line protocol for communication system
US4520453A (en) * 1982-11-01 1985-05-28 Ampex Corporation Address transformation system having an address shuffler

Also Published As

Publication number Publication date
JPS6232518B2 (ko) 1987-07-15
JPS5969826A (ja) 1984-04-20
US4780815A (en) 1988-10-25
KR880002099B1 (ko) 1988-10-15

Similar Documents

Publication Publication Date Title
KR840007286A (ko) 메모리의 제어방법 및 장치
KR860004356A (ko) 데이타 처리장치
KR870006470A (ko) 인접 어드레스 공간을 제공하는 메모리 시스템
KR830009518A (ko) 병렬처리용(竝列處理用)데이터 처리 시스템
GB1495332A (en) Memory having non-fixed relationships between addresses and storage locations
KR920020495A (ko) 반도체 기억장치
KR860003603A (ko) 반도체 메모리
JPS5927425U (ja) 組合せ計量装置
ES8503868A1 (es) Una instalacion de control de almacenamiento intermedio en un procesador de datos
US4628482A (en) Common memory control system with two bus masters
US3982231A (en) Prefixing in a multiprocessing system
KR850700079A (ko) 내부 어드레스 맵퍼를 가진 마이크로 컴퓨터
KR880004376A (ko) 반도체 기억장치
KR850002620A (ko) 메모리 억세스 시스템
KR920010459A (ko) 메모리카드의 종류에 따라 리드 라이트 사이클을 가변하는 휴대형 컴퓨터
KR930008639A (ko) 메모리 콘트롤라 및 데이타 처리 시스템
JPS5661087A (en) Control system for dynamic memory
KR900016872A (ko) 메모리 용량이 확장 가능한 데이타 처리 장치
KR950009451A (ko) 데이타처리 시스템
JPS57208697A (en) Semiconductor storage device
GB1046357A (en) Word "selecting system" for data storage arrangement
GB1044580A (en) System for reading from a large computer-store
KR920008597A (ko) 마이크로 컴퓨터
KR890008827A (ko) 다이나믹 메모리
FR2253434A5 (en) Ordinator for computer virtual memory - compares segment size in auxiliary memory with available storage space in main memory

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020830

Year of fee payment: 15

EXPY Expiration of term