KR900016872A - 메모리 용량이 확장 가능한 데이타 처리 장치 - Google Patents

메모리 용량이 확장 가능한 데이타 처리 장치 Download PDF

Info

Publication number
KR900016872A
KR900016872A KR1019900005792A KR900005792A KR900016872A KR 900016872 A KR900016872 A KR 900016872A KR 1019900005792 A KR1019900005792 A KR 1019900005792A KR 900005792 A KR900005792 A KR 900005792A KR 900016872 A KR900016872 A KR 900016872A
Authority
KR
South Korea
Prior art keywords
memory
address
signal
data
memory module
Prior art date
Application number
KR1019900005792A
Other languages
English (en)
Other versions
KR930003990B1 (en
Inventor
츠토무 다케나카
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR900016872A publication Critical patent/KR900016872A/ko
Application granted granted Critical
Publication of KR930003990B1 publication Critical patent/KR930003990B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)
  • Memory System (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

메모리 용량이 확장 가능한 데이타 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 본 발명의 일 실시예에 관한 컴퓨터를 예시하는 블록도.
제 3(a)도, 제3(b)도는 제 2 도에 도시되는 메모리 모듈의 구성을 나타내는 블록도.
제 4 도는 제 2 도에 도시된 어드레스 디코더의 구성을 도시한 블록도.

Claims (14)

  1. 표준 장비로서 데이타를 기억하는 표준 메모리 수단(11)과 ; 메모리 용량을 확장하기 위하여 데이타를 기억하는 메모리 모듈 수단(12M,13M)이 실장 가능한 복수개의 슬롯 수단(12,13)과, 각 상기 슬롯 수단에 접속되고 각 슬롯 수단에 메모리 모듈 수단이 실장되었는지의 여부 및 메모리 모듈 수단이 실장되어 있는 경우에는 실장되어 있는 메모리 모듈 수단의 기억 용량을 나타내는 정보를 포함하는 상태 신호를 출력하는 상태 라인 수단(21,31)과 ; 상기 상태 라인 수단(21,31)에 접속되고 상기 상태 신호에 의하여 상기 슬롯 수단에 실장된 각 메모리 모듈 수단의 어드레스 범위를 지정하는 신호를 출력하는 지시수단(15,31,32)과 ; 상기 지정 수단에서의 상기 어드레스 범위를 지정하는 신호와 메모리 억세스를 위한 어드레스 신호를 받고, 상기 어드레스 범위를 지정하는 어드레스 신호에 의하여 상기 표준 메모리 수단과 상기 슬롯 수단에 실장된 적어도 하나의 메모리 모듈 수단의 어느것이 억세스 대상인가를 판별하는 판별 수단(15,34)과 ; 상기 판별 수단의 판별 결과에 따라서 억세스 대상인 표준 메모리 수단 또는 메모리 모듈 수단에 대하여 메모리 억세스를 실행하는 수단(14,16~18)을 포함하는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  2. 제 1 항에 있어서, 상기 슬롯 수단에 실장되는 각 메모리 모듈 수단은 상태수단(TA,TB)을 구비하는데, 상기상태수단(TA,TB)은, 대응하는 메모리 모듈 수단이 상기 슬롯 수단에 실장된때 상기 상태 라인 수단(21,31)에접속되고, 상기 상태 라인 수단(21,31)에 상기 메모리 모듈 수단이 상기 슬롯 수단에 실장되어 있는 것과, 이메모리 모듈 수단의 메모리 용량을 나타내는 신호를 상기 상태 라인 수단에 공급하는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  3. 제2항에 있어서, 상기 상태 수단은 상기 메모리 모듈 수단이 상기 슬롯 수단에 실장된때 상기 상태 라인 수단에 접속되는 복수의 단자를 구비하고 상기 복수의 단자는 상기 메모리 모듈 수단의 기억 용량에 따라서 미리 정해 진 전압치 S에 설정되어 있는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  4. 제 1항에 있어서, 상기 슬롯 수단마다 설치된 복수개의 신호선으로 구성되는 것을 특징으로 하는 메모리 용량확장 가능 컴퓨터 시스템.
  5. 제 1 항에 있어서, 상기 지시수단은 상기 상태 신호를 디코드하는 디코더(31)과 ; 상기 디코더의 출력에 응답하여 미리 정해진 어드레스 범위를 지정하는 신호를 출력하는 인코더(32)를 포함하는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  6. 제 1 항에 있어서, 상기 판별 수단은 상기 어드레스 범위를 지정하는 신호에 의하여 표시되는 어드레스 범위와, 어드레스 신호에 의하여 표시되는 어드레스치를 비교하여 억세스 대상을 판별하고 판별 결과를 나타내는 신호를 출력하는 비교기(34)를 구비하는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  7. 제 1 항에 있어서, 상기 실행 수단은 메모리 억세스를 제어하기 위한 메모리 제어 신호를 생성하는 수단과 ; 상기 판별 수단과 상기 생성 수단에 접속되고, 상기 판별 수단의 판별 결과에 응답하여 상기 메모리 제어 신호를 억세스 대상으로 공급하는 수단과 ; 상기 표준 메모리 수단과 상기 메모리 모듈 수단에 상기 어드레스 신호를 공급하는 수단과 ; 상기 표준 메모리 수단과 상기 메모리 모듈 수단에서 독출된 데이타와 상기 표준 메모리 수단 또는 상기 메모리 모듈 수단에 기록될 데이타를 전송하는 데이타 전송수단을 구비하는 것을 특징으로 하는 메모리 용량 확장 가능 컴퓨터 시스템.
  8. 메모리(12M,13M)가 착탈 가능하게 접속되는 복수의 접속 수단(12,13)과 ; 상기 복수의 접속 수단(12,13)의 각각에 대하여 메모리가 접속되어 있는가 여부를 검출하는 제 1 검출 수단(15,21,31)과 ; 상기 제 1 검출 수단에 접속되고 어드레스 데이타를 받고, 상기 제 1 검출 수단의 검출 결과와 상기 어드레스 데이타에 응답하여 억세스의 대상이 되는 메모리(단수)를 억세스 가능 상태로 설정하는 설정 수단(14-18)을 포함하는 것을 특징으로 하는 메모리 제어 시스템.
  9. 제 8항에 있어서, 상기 시스템은 또한 상기 접속 수단에 접속되어 있는 메모리의 각각에 대하여 그 메모리 용량을 검출하는 제 2 검출 수단(15,21,31)을 구비하고, 상기 설정 수단(14-18)은 상기 제1, 제 2 검출수단의 검출 결과와 어드레스 데이타에 응답하여 억세스의 대상이 되는 메모리를 억세스 가능 상태로 설정하는 것을 특징으로 하는 메모리 제어 시스템.
  10. 제 9 항에 있어서, 상기 설정 수단은, 상기 제 1 과 제 2 의 검출수단의 검출 결과에 응답하여 상기 접속 수단에 접속된 메모리의 각각에 대하여 어드레스 범위를 지정하는 신호를 출력하는 지정 수단(31,32)과 ; 상기 지정 수단(31,32)에서의 상기 신호와 상기 어드레스 데이타를 받고 어드레스 데이타에 의하여 지시되는 어드레스가 어느 메모리를 지시하고 있는가를 판별하는 수단(34)과 ; 상기 판별 수단의 판별 결과에 응답하여 억세스 대상이 되는 메모리를 억세스 가능 상태로 하는 수단(14-18);으로 구성되는 것을 특징으로 하는 메모리 제어 시스템.
  11. 데이타 처리를 위하여 어드레스 데이타와 메모리의 억세스를 지시하는 데이타 처리 수단(22,23)과 ; 상기 데이타 처리 수단에 접속되고 데이타를 기억하는 표준 메모리 수단(11)과 ; 부가 메모리 수단이 착탈 가능하게 접속되는 복수의 유지 수단(12,13)을 구비하는데 ; 각 상기 부가 메모리 수단은 상기 데이타 처리 수단의 사용 가능한 메모리 용량을 확장하기 위하여 상기 표준 메모리 수단에 부가되고 데이타를 기억하고 , 상기 유지 수단의 각각에 대하여 부가 메모리 수단이 접속되어 있는가 여, 접속되어 있을 경우는 그 기억 용량을 검출하는 수단(21,31,15)과 ; 상기 검출 수단의 검출 결과와의 상기 어드레스 데이타에 응답하고, 억세스 대상이 되는 표준 또는 부가 메모리 수단을 판별하고 억세스 대상의 메모리 수단을 억세스 가능케 하는 판별 수단(14-18)과 ; 상기 데이타 처리 수단, 표준 메모리 수단, 부가 메모리 수단에 접속되고, 상기 데이타 처리 수단의 지시에 따라 억세스 대상의 메모리 수단을 억세스 하는 수단(10,19,23)을 포함하는 것을 특징으로 하는 메모리 용량을 확장하는 기능을 갖는 데이타 처리 시스템.
  12. 제 11 항에 있어서, 상기 검출 수단은, 각 상기 유지 수단에 접속되고, 각 유지 수단에 부가 메모리 수단이 접속되어 있는가 여부 및 부가 메모리 수단이 접속되어 있을 경우에는 접속되어 있는 부가 메모리 수단의 기억 용량을 표시하는 정보를 포함하는 상태 신호를 전달하는 상태 라인 수단(21,31)을 포함하고 ; 상기 판별 수단은 상기 검출 수단의 검출 결과에 따라서 상기 유지 수단에 접속된 각 부가 메모리 수단의 어드레스 범위를 지정하는 수단(31,32)과 ; 상기 어드레스 데이타와 상기 지정 수단에 의하여 지시된 어드레스 범위를 비교하여 억세스의 대상이 되는 메모리 수단을 특정하는 수단(34)과 ; 특정 수단에 의하여 특정한 메모리 수단을 억세스 가능 상태로 하는 수단(14,16-18)을 포함하는 것을 특징으로 하는 메모리 용량을 확장하는 기능을 갖는 데이타 처리 시스템.
  13. 제11항에 있어서, 상기 부가 메모리 수단은 상기 접속 수단에 접속되었을때, 상기 상태 라인 수단에 접속되고, 상기 상태 신호를 상기 상태 라인 수단에 공급하는 상태 단자 수단(TA, TB)를 포함하는 것을 특징으로 하는 메모리 용량을 확장하는 기능을 갖는 데이타 처리 시스템.
  14. 제11항에 있어서, 상기 지시 수단은 상기 상태 신호를 디코드하는 디코더(31)와 ; 상기 디코더의 출력에 응답하여 미리 정해진 어드레스를 지정하는 신호를 출력하는 인코더(32)를 포함하는 것을 특징으로 하는 메모리 용량을 확장하는 기능을 갖는 데이타 처리 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR9005792A 1989-04-27 1990-04-25 Device for processing data KR930003990B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1108724A JPH02287646A (ja) 1989-04-27 1989-04-27 メモリ拡張方式
JP01-108724 1989-04-27

Publications (2)

Publication Number Publication Date
KR900016872A true KR900016872A (ko) 1990-11-14
KR930003990B1 KR930003990B1 (en) 1993-05-19

Family

ID=14491944

Family Applications (1)

Application Number Title Priority Date Filing Date
KR9005792A KR930003990B1 (en) 1989-04-27 1990-04-25 Device for processing data

Country Status (3)

Country Link
EP (1) EP0394935A3 (ko)
JP (1) JPH02287646A (ko)
KR (1) KR930003990B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0473139B1 (en) * 1990-08-30 1999-06-09 Gold Star Co. Ltd Memory decoding system for a portable data terminal
JPH04336347A (ja) * 1991-05-13 1992-11-24 Ricoh Co Ltd メモリ装置
WO1993004430A1 (en) * 1991-08-15 1993-03-04 Digital Equipment Corporation Self-configuration of memory addresses for computer memory having multiple memory module types
CA2092486C (en) * 1992-05-11 1999-05-11 Vincent Ferri Automatic slot identification and address decoding system
US5270964A (en) * 1992-05-19 1993-12-14 Sun Microsystems, Inc. Single in-line memory module
US5446860A (en) * 1993-01-11 1995-08-29 Hewlett-Packard Company Apparatus for determining a computer memory configuration of memory modules using presence detect bits shifted serially into a configuration register
EP0782076A1 (de) * 1995-12-29 1997-07-02 Siemens Aktiengesellschaft Anordnung zum Ermitteln der Konfiguration eines Speichers

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4281392A (en) * 1979-05-01 1981-07-28 Allen-Bradley Company Memory circuit for programmable machines
IT1142074B (it) * 1981-11-24 1986-10-08 Honeywell Inf Systems Sistema di elaborazione dati con allocazione automatica dell'indirizzo in una memoria modulare
JPS61129792A (ja) * 1984-11-27 1986-06-17 Fujitsu Ltd 混在実装メモリ・アクセス処理方式
US4951248A (en) * 1988-03-04 1990-08-21 Sun Microsystems, Inc. Self configuring memory system
GB2226667B (en) * 1988-12-30 1993-03-24 Intel Corp Self-identification of memory

Also Published As

Publication number Publication date
EP0394935A3 (en) 1991-09-25
JPH02287646A (ja) 1990-11-27
EP0394935A2 (en) 1990-10-31
KR930003990B1 (en) 1993-05-19

Similar Documents

Publication Publication Date Title
US5253357A (en) System for determining pluggable memory characteristics employing a status register to provide information in response to a preset field of an address
KR890702126A (ko) 자동 사이즈 조절 메모리 시스템
GB1495332A (en) Memory having non-fixed relationships between addresses and storage locations
KR910012924A (ko) 다중 소오스로부터 독립적으로 발생하는 에러를 선택적으로 잡아내기 위한 버스 모니터
CA1217873A (en) Program assignable i/o addresses for a computer
KR910003672A (ko) 연상 메모리 장치
KR930005200A (ko) 메모리 모듈, 메모리 모듈의 제어방법 및 메모리 모듈을 사용하기 위한 고장비트 테이블을 설정하기 위한 방법
US5003506A (en) Memory capacity detection apparatus and electronic applied measuring device employing the same
KR860000595A (ko) 정보처리장치를 위한 메모리액세스 제어방식
CA1273123C (en) VECTOR ACCESS CONTROL SYSTEM
KR900016872A (ko) 메모리 용량이 확장 가능한 데이타 처리 장치
KR970071302A (ko) 프로세서로부터의 프로그램가능한 판독/기록 억세스 신호 및 이 신호의 형성 방법
KR880000859A (ko) 마이크로 프로세서
KR910014819A (ko) 듀얼-포트 캐쉬 태그 메모리
KR910006847A (ko) 기억용량이 다른 2종류의 확장메모리를 액세스하는 퍼스널컴퓨터
KR950033914A (ko) 디지탈 영상/그래픽 프로세싱을 위한 데이타 프로세서 회로 및 프로세싱 방법
US4937820A (en) Method and apparatus for combining direct and indirect addressing schemes to multiplex further data with traffic data
KR880008172A (ko) 한 부시스템에 의해 발생된 또 다른 부시스템을 위한 버스 명령을 갖는 데이타 처리 시스템
US4747039A (en) Apparatus and method for utilizing an auxiliary data memory unit in a data processing system having separate program and data memory units
KR890005607A (ko) 데이타 처리 시스템
KR910006852A (ko) 메모리 제어 시스템 및 방법
KR910010340A (ko) 확장 어드레싱 회로 및 접합기 카드
US5797032A (en) Bus for connecting extension cards to a data processing system and test method
KR940011048B1 (ko) 확장용 메모리를 위한 어드레싱장치 및 방법
KR100198670B1 (ko) 플러그 앤 플레이 시스템의 자동 제어 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990417

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee