KR840005625A - 진단시간 지연장치 - Google Patents
진단시간 지연장치 Download PDFInfo
- Publication number
- KR840005625A KR840005625A KR1019830003485A KR830003485A KR840005625A KR 840005625 A KR840005625 A KR 840005625A KR 1019830003485 A KR1019830003485 A KR 1019830003485A KR 830003485 A KR830003485 A KR 830003485A KR 840005625 A KR840005625 A KR 840005625A
- Authority
- KR
- South Korea
- Prior art keywords
- time delay
- counter
- test
- input
- signal
- Prior art date
Links
- 238000003745 diagnosis Methods 0.000 claims 2
- 238000012905 input function Methods 0.000 claims 2
- 230000002401 inhibitory effect Effects 0.000 claims 1
- 238000002347 injection Methods 0.000 claims 1
- 239000007924 injection Substances 0.000 claims 1
- 230000002452 interceptive effect Effects 0.000 claims 1
- 238000000034 method Methods 0.000 claims 1
- 238000012806 monitoring device Methods 0.000 claims 1
- 238000012544 monitoring process Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/14—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- G—PHYSICS
- G08—SIGNALLING
- G08C—TRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
- G08C13/00—Arrangements for influencing the relationship between signals at input and output, e.g. differentiating, delaying
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Testing And Monitoring For Control Systems (AREA)
- Tests Of Electronic Circuits (AREA)
- Monitoring And Testing Of Nuclear Reactors (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Pulse Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 제1a도와 1b도를 연결해서 본 본 발명의 시험가능한 시간 지연장치의 간략한 회로도.
제2도는 중앙 시험제어 시스템에 결합된 시험가능한 시간지연장치의 블록 다이어그램.
Claims (7)
- 시간지연을 발생하기 위한 자기진단장치에 있어서, 입력기능 신호가 가해진후 예정된 시간에서 출력기능신호를 발생하기 위한 입력기능신호에 반응하는 장치와, 상기 시간지연 발생장치의 모든 동작을 감시하기 위해 상기 시간지연 발생장치에 연결된 장치를 포함하고, 상기 감시장치는 시간지연발생을 간섭함이 없이 상기 시간지연 발생장치의 어떠한 동작기간중에라도 작동가능한 것을 특징으로 하는 진단시간 지연장치.
- 제1항에 있어서, 상기 시간지연 발생장치는 플립플롭을 포함하고, 상기 플립플롭은 예정된 시간간격 보다 작은 주기를 갖는 입력신호에 반응하는 안정상태로의 변화를 방지하는 래치금지장치를 포함하는 것을 특징으로 하는 진단시간 지연장치.
- 제1항 또는 2항에 있어서, 상기 시간지연 발생장치는 제1카운터를 추가로 포함하고, 상기 제1카운터는 각 시간 및 시험을 위한 제수신호를 발생하기 위해 지속적으로 동작하며, 상기 카운터 장치는 오직 프리세트 계수를 리세트하기 위한 적어도 하나의 예정된 주기로 된 입력신호에 반응하는 것을 특징으로 하는 진단시간 지연장치.
- 제3항에 있어서, 상기 카운터 장치는 상기 입력으로 가는 귀환신호통로를 가지는 하향카운터를 포함하며, 상기 신호통로는 예정된 주기 이하의 펄스가 절달되는 것을 방지하는 저역통과 필터를 포함하는 것을 특징으로 하는 진단시간 지연장치.
- 제4항에 있어서, 상기 시험장치는 입력시험 패턴을 수신하는 인젝션 레지스터와, 시험반응패턴을 저장하는 합레지스터와, 상기 제1카운터에서 발생된 계수와 계속적으로 비교하기 위해 계수를 발생하는 시험카운터 장치를 포함하는 것을 특징으로 하는 진단시간 지연장치.
- 제5항에 있어서, 상기 시간지연 발생장치는 상기 제1카운터와 상기 시험카운터 장치에 결합된 발진기를 추가로 포함하고 상기 시험카운터 장치는 상기 제1카운터에 반대로 감지된 증가량에 반응하는 것을 특징으로 하는 진단시간 지연장치.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/402,323 US4519090A (en) | 1982-07-27 | 1982-07-27 | Testable time delay |
US402,323 | 1982-07-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR840005625A true KR840005625A (ko) | 1984-11-14 |
Family
ID=23591437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830003485A KR840005625A (ko) | 1982-07-27 | 1983-07-27 | 진단시간 지연장치 |
Country Status (7)
Country | Link |
---|---|
US (1) | US4519090A (ko) |
JP (1) | JPS5963000A (ko) |
KR (1) | KR840005625A (ko) |
DE (1) | DE3325362C2 (ko) |
ES (1) | ES8501586A1 (ko) |
IT (1) | IT1170168B (ko) |
SE (1) | SE8304114L (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4849702A (en) * | 1983-08-01 | 1989-07-18 | Schlumberger Techologies, Inc. | Test period generator for automatic test equipment |
US4789835A (en) * | 1983-08-01 | 1988-12-06 | Fairchild Camera & Instrument Corporation | Control of signal timing apparatus in automatic test systems using minimal memory |
AU572593B2 (en) * | 1983-12-22 | 1988-05-12 | Alcatel N.V. | Signal recognition system |
US4757523A (en) * | 1984-08-02 | 1988-07-12 | Texas Instruments Incorporated | High speed testing of integrated circuit |
US4649537A (en) * | 1984-10-22 | 1987-03-10 | Westinghouse Electric Corp. | Random pattern lock and key fault detection scheme for microprocessor systems |
US4982412A (en) * | 1989-03-13 | 1991-01-01 | Moore Push-Pin Company | Apparatus and method for counting a plurality of similar articles |
DE4142775C2 (de) * | 1991-12-23 | 1994-10-06 | Telefunken Microelectron | Verfahren zum Überprüfen eines in einem Schaltkreis integrierten Zeitglieds |
US5497475A (en) * | 1993-02-05 | 1996-03-05 | National Semiconductor Corporation | Configurable integrated circuit having true and shadow EPROM registers |
US5473651A (en) * | 1994-12-28 | 1995-12-05 | At&T Corp. | Method and apparatus for testing large embedded counters |
US6889349B2 (en) * | 2001-08-22 | 2005-05-03 | Hewlett-Packard Development Company, L.P. | Digital event sampling circuit and method |
EP1748299B1 (de) * | 2005-07-29 | 2008-03-19 | Siemens Aktiengesellschaft | Elektronische Schaltung, System mit einer elektronischen Schaltung und Verfahren zum Testen einer elektronischen Schaltung |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3845282A (en) * | 1972-09-01 | 1974-10-29 | Kearney & Trecker Corp | Apparatus and method for unambiguous counter reading |
US3934131A (en) * | 1975-01-06 | 1976-01-20 | The Unites States Of America As Represented By The Secretary Of The Navy | Output controller for initiating delayed or conditional commands via a general purpose computer |
US4082218A (en) * | 1976-12-27 | 1978-04-04 | Burroughs Corporation | Potential failure detecting circuit having improved means for detecting transitions in short duration signals |
FR2390856A1 (fr) * | 1977-05-10 | 1978-12-08 | Lannionnais Electronique | Base de temps |
US4144448A (en) * | 1977-11-29 | 1979-03-13 | International Business Machines Corporation | Asynchronous validity checking system and method for monitoring clock signals on separate electrical conductors |
US4223213A (en) * | 1978-05-22 | 1980-09-16 | Mcneil Akron, Inc. | Apparatus for rapid data verification of a programmable timer |
US4336448A (en) * | 1980-04-18 | 1982-06-22 | General Motors Corporation | Binary counter and circuit for testing same |
US4373201A (en) * | 1980-11-28 | 1983-02-08 | Honeywell Inc. | Fail safe digital timer |
DE3126747C2 (de) * | 1981-07-01 | 1983-06-01 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Schaltungsanordnung zur Anpassung der Länge eintreffender Impulse |
US4392226A (en) * | 1981-09-28 | 1983-07-05 | Ncr Corporation | Multiple source clock encoded communications error detection circuit |
-
1982
- 1982-07-27 US US06/402,323 patent/US4519090A/en not_active Expired - Fee Related
-
1983
- 1983-07-13 IT IT22043/83A patent/IT1170168B/it active
- 1983-07-14 DE DE3325362A patent/DE3325362C2/de not_active Expired
- 1983-07-22 SE SE8304114A patent/SE8304114L/ not_active Application Discontinuation
- 1983-07-26 ES ES524449A patent/ES8501586A1/es not_active Expired
- 1983-07-27 JP JP58135985A patent/JPS5963000A/ja active Pending
- 1983-07-27 KR KR1019830003485A patent/KR840005625A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
IT8322043A0 (it) | 1983-07-13 |
JPS5963000A (ja) | 1984-04-10 |
IT1170168B (it) | 1987-06-03 |
ES524449A0 (es) | 1984-12-01 |
ES8501586A1 (es) | 1984-12-01 |
SE8304114D0 (sv) | 1983-07-22 |
DE3325362C2 (de) | 1985-04-18 |
US4519090A (en) | 1985-05-21 |
SE8304114L (sv) | 1984-01-28 |
DE3325362A1 (de) | 1984-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840005625A (ko) | 진단시간 지연장치 | |
KR870009312A (ko) | 자동판매기용 제어장치 | |
JPS57157374A (en) | Remote test controlling system | |
KR960032138A (ko) | 마이크로 컴퓨터 | |
KR960015215A (ko) | 에지 트리거 래치를 갖춘 레벨 센서티브 래치를 에뮬레이션하는 시뮬레이션 방법 및 장치 | |
KR880000837A (ko) | 분주 검사 기능을 갖춘 집적 회로 | |
KR910014785A (ko) | 집적회로장치(integrated circuit device) | |
KR910017772A (ko) | 전자식 인버터의 주파수 제어 방법 및 장치 | |
JPS5538604A (en) | Memory device | |
ES440381A1 (es) | Un circuito para la supervision sin posible fallo de impul- sos periodicos. | |
JPS56153434A (en) | Contact detecting circuit for keyboard | |
SU1167574A1 (ru) | Электронное временное устройство с обнаружением отказов | |
SU1195428A1 (ru) | Устройство дл формировани серий импульсов | |
SU744526A1 (ru) | Формирователь равновесных кодов | |
SU1482660A1 (ru) | Тремометр | |
SU675424A1 (ru) | Устройство управлени | |
SU1385289A1 (ru) | Сенсорный коммутатор | |
SU798843A1 (ru) | Устройство дл контрол блокаСРАВНЕНи дВуХ чиСЕл | |
JPS5715296A (en) | Testing system for storage device | |
KR890015642A (ko) | 전자 레인지 | |
JPS5644888A (en) | Clock equipped with voice generation device | |
KR890018004A (ko) | 제트 스타아트식 전자레인지 | |
JPS56115964A (en) | Tester | |
JPS5737931A (en) | Pulse count device | |
JPS5663613A (en) | Operation check circuit of magnetic flux control unit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |