KR910017772A - 전자식 인버터의 주파수 제어 방법 및 장치 - Google Patents

전자식 인버터의 주파수 제어 방법 및 장치 Download PDF

Info

Publication number
KR910017772A
KR910017772A KR1019910003849A KR910003849A KR910017772A KR 910017772 A KR910017772 A KR 910017772A KR 1019910003849 A KR1019910003849 A KR 1019910003849A KR 910003849 A KR910003849 A KR 910003849A KR 910017772 A KR910017772 A KR 910017772A
Authority
KR
South Korea
Prior art keywords
frequency
control signal
clock signal
voltage pulses
time intervals
Prior art date
Application number
KR1019910003849A
Other languages
English (en)
Inventor
루이스 케슬러 리랜드
비드 알랜 폭스 데이
마이클 죤스 케빈
Original Assignee
에이. 미치 2세
웨스팅하우스 일렉트릭 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이. 미치 2세, 웨스팅하우스 일렉트릭 코오포레이숀 filed Critical 에이. 미치 2세
Publication of KR910017772A publication Critical patent/KR910017772A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/40Monitoring; Error detection; Preventing or correcting improper counter operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B23/00Generation of oscillations periodically swept over a predetermined frequency range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/662Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by adding or suppressing pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B2200/00Indexing scheme relating to details of oscillators covered by H03B
    • H03B2200/006Functional aspects of oscillators
    • H03B2200/0092Measures to linearise or reduce distortion of oscillator characteristics

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Inverter Devices (AREA)
  • Control Of Ac Motors In General (AREA)

Abstract

내용 없음

Description

전자식 인버터의 주파수 제어 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 포함할수 있는 전력 시스템의 개략도, 제2도는 본 발명의 바람직한 실시태양에 따라서 구성된 주파수 제어 회로의 개략도, 제3도는 본 발명에 따라서 동작되는 인버터의 출력 주파수를 도시하는 그래프도.

Claims (7)

  1. 주파수 제어회로로서, 제1주파수에서 발생하는 복수개의 전압 펄스를 가진 클럭 신호를 생성하는 수단(24)과; 상기 제1주파수 보다 낮은 주파수에서 발생하는 복수개의 전압펄스를 가진 제어신호를 생성하며, 복수개의 시간 간격들의 각각의 끝에서 상기 제어신호의 상기 전압 펄스들의 주파수를 변경하는 제어 신호 생성수단(28)과; 상기 시간 간격들의 각각의 후에 상기 제어신호와 상기 클럭신호를 조합하여, 상기 클럭 신호의 상기 전압펄스들의 하나가 상기 제어신호의 상기 전압펄스들의 각각에 대해 제거 됨으로써 변형된 클럭신호가 제공되게끔 하는 수단(26,36,38)을 포함하는 주파수 제어회로.
  2. 제1항에 있어서, 상기 제어신호 생성수단은 : 상기 클럭신호를 수신하게 접속되고, 상기 시간 간격들의 각각의 후에 상기 클럭신호의 펄스들의 주파수를 소정의 정수로 나눔으로써 상기 제어신호가 생성되게 프로그램된 마이크로프로세서를 포함하는 주파수 제어회로.
  3. 클럭신호의 주파수를 변형하는 방법으로서, 제1주파수에서 발생하는 복수개의 전압 펄스를 가진 클럭 신호를 생성하는 단계와; 상기 제1주파수 보다 낮은 주파수에서 발생하는 복수개의 전압펄스를 가진 제어신호를 생성하는 제어신호 생성 단계와: 복수개의 시간 간격들의 각각의 끝에서 상기 제어신호의 상기 전압 펄스들의 주파수를 변경하는 변경단계와; 상기 시간 간격들의 각각의 후에 상기 제어신호와 상기 클럭 신호를 조합하여, 상기 클럭 신호의 상기 전압펄스들의 하나가 상기 제어신호의 상기 전압펄스들의 각각에 대해 제거됨으로써 변형된 클럭신호가 제공되게끔 하는 단계를 포함하는 방법.
  4. 제3항에 있어서, 상기 제어신호 생성단계는 : 상기 시간 간격들의 각각의 후에 상기 클럭신호의 펄스들의 주파수를 소정의 정수로 나눔으로써 상기 제어신호가 생성되게 하는 단계를 포함하는 방법.
  5. 제3항에 있어서, 상기 제어신호의 주파수는 상기 변경 단계에서 상기 시간 간격들의 각각의 후에 증가되는 방법.
  6. 제3항에 있어서, 상기 제어신호의 주파수는 상기 변경 단계에서 상기 시간 간격들의 각각의 후에 감소되는 방법.
  7. 제3항에 있어서, 상기 변형된 클럭신호의 주파수는 시간에 대해 대체로 직선의 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910003849A 1990-03-12 1991-03-11 전자식 인버터의 주파수 제어 방법 및 장치 KR910017772A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/491,924 US5048065A (en) 1990-03-12 1990-03-12 Method and circuit for controlling the frequency of an electronic inverter
US491,924 1990-03-12

Publications (1)

Publication Number Publication Date
KR910017772A true KR910017772A (ko) 1991-11-05

Family

ID=23954232

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910003849A KR910017772A (ko) 1990-03-12 1991-03-11 전자식 인버터의 주파수 제어 방법 및 장치

Country Status (6)

Country Link
US (1) US5048065A (ko)
EP (1) EP0446527A3 (ko)
JP (1) JPH04222467A (ko)
KR (1) KR910017772A (ko)
CN (1) CN1055091A (ko)
CA (1) CA2036145A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USH1199H (en) 1991-05-28 1993-06-01 Multi-GHz frequency divider
US5414745A (en) * 1993-06-01 1995-05-09 Advanced Micro Devices, Inc. Synchronized clocking disable and enable circuit
US6547814B2 (en) 1998-09-30 2003-04-15 Impra, Inc. Selective adherence of stent-graft coverings
JP4592953B2 (ja) 1998-09-30 2010-12-08 バード・ペリフェラル・バスキュラー・インコーポレーテッド ステント−移植体被覆及びマンドレルの選択的接着並びにステント−移植体装置の製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5291471A (en) * 1976-01-28 1977-08-01 Toshiba Corp Clock pulse generator
US4184068A (en) * 1977-11-14 1980-01-15 Harris Corporation Full binary programmed frequency divider
DE2856840A1 (de) * 1978-12-30 1980-07-17 Thinh Van Ing Grad Truong Verfahren und ein zu dessen ausfuehrung dienendes geraet zur erzeugung rechteckfoermiger spannungen beliebiger frequenz mit digitaler eingabe durch tasten
GB2049245A (en) * 1979-05-09 1980-12-17 Marconi Co Ltd Frequency synthesisers
US4573175A (en) * 1983-09-12 1986-02-25 Case Communications Inc. Variable digital frequency generator with value storage
US4573176A (en) * 1983-11-18 1986-02-25 Rca Corporation Fractional frequency divider
US4618920A (en) * 1984-05-24 1986-10-21 Westinghouse Electric Corp. Frequency control circuit
DE3712975A1 (de) * 1987-04-16 1988-11-03 Kernforschungsanlage Juelich Verfahren und schaltungsanordnung zur digitalen einstellung einer steuerfrequenz
US4839603A (en) * 1987-09-24 1989-06-13 Unisys Corporation Multiple-loop microwave frequency synthesizer using two phase lockloops

Also Published As

Publication number Publication date
EP0446527A2 (en) 1991-09-18
CN1055091A (zh) 1991-10-02
JPH04222467A (ja) 1992-08-12
EP0446527A3 (en) 1991-10-23
CA2036145A1 (en) 1991-09-13
US5048065A (en) 1991-09-10

Similar Documents

Publication Publication Date Title
KR930020841A (ko) 클럭 발생 장치
KR890003084A (ko) 병렬식 ac전력 시스템에서의 전원을 동기시키기 위한 회로 및 방법
KR930009054A (ko) 전자장치
KR890001296A (ko) 입력 클럭과 회로의 출력 펄스를 동기시키기 위한 장지
KR940002712A (ko) 프로세싱 시스템에 있어서의 개선된 외부 메모리 접근 제어
KR910017772A (ko) 전자식 인버터의 주파수 제어 방법 및 장치
KR900003723A (ko) 마이크로프로세서 및 직접회로 장치
KR840005625A (ko) 진단시간 지연장치
KR890007491A (ko) 주파수 동기 루프용 주파수 검파기
KR900019368A (ko) 주기적인 실질적으로 포물선의 신호를 공급하는 회로장치
KR890012480A (ko) 타이밍 펄스 발생회로
KR910020698A (ko) 클럭 추출 회로
DE59009689D1 (de) Differenzstromschutzschalter mit Transduktorschaltung mit Einrichtung zum Symmetrieren von Signalkurven.
KR910014785A (ko) 집적회로장치(integrated circuit device)
KR940012090A (ko) 클럭분주회로
KR920009220A (ko) 화면문자 표시장치
KR930011432A (ko) 스텝펄스의 간격을 이용한 서브 스텝 제어신호 발생회로
KR920017354A (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR890015148A (ko) 탁상용 전자계산기
JPS6475982A (en) Jamming apparatus for electric wave source
KR910011042A (ko) 전원회로의 분주식 동기방법
KR920004070A (ko) 방전가공기의 전원제어회로
KR910006971A (ko) 반송파출력장치
KR910001641A (ko) 리듬박스의 챨레스톤리듬
KR940027583A (ko) 감시 카메라장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid