KR840001747Y1 - 인버터를 사용한 신호 반전 회로 - Google Patents

인버터를 사용한 신호 반전 회로 Download PDF

Info

Publication number
KR840001747Y1
KR840001747Y1 KR2019830000188U KR830000188U KR840001747Y1 KR 840001747 Y1 KR840001747 Y1 KR 840001747Y1 KR 2019830000188 U KR2019830000188 U KR 2019830000188U KR 830000188 U KR830000188 U KR 830000188U KR 840001747 Y1 KR840001747 Y1 KR 840001747Y1
Authority
KR
South Korea
Prior art keywords
inverter
signal
resistor
output
chattering
Prior art date
Application number
KR2019830000188U
Other languages
English (en)
Other versions
KR840004514U (ko
Inventor
백행주
이민기
Original Assignee
주식회사금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 허신구 filed Critical 주식회사금성사
Priority to KR2019830000188U priority Critical patent/KR840001747Y1/ko
Application granted granted Critical
Publication of KR840001747Y1 publication Critical patent/KR840001747Y1/ko
Publication of KR840004514U publication Critical patent/KR840004514U/ko

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

인버터를 사용한 신호 반전 회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
제3도는 스위치(SW1)가 온 되었을때의 본 고안의 등가회로도.
제4도는 본 고안의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
R1~R3: 저항 I1, I2: 인버터
C1: 콘덴서 D1: 다이오드
SW1: 키스위치
본 고안은 키 스위치의 한번 조작으로 체터링이 제거되 완전한 반전 신호를 출력할 수 있는 인버터를 사용한 신호 반전 회로에 관한 것이다.
종래에는 T플립플롭(Filp Flop)을 사용한 슈미트 트리거 회로 등을 사용하여 출력신호를 반전시켜 왔으나, 이는 경제성도 없었을 뿐더러, 키온, 오프시에 생기는 체터링(Chartering) 현상으로 인해 오동작이 발생되고, 체터링 현상을 제거하기 위해서는 별도의 보안회로가 필요하게 되어 회로가 복잡하게 되는 결점이 있었다.
본 고안은 이러한 점을 감안하여 저항과 콘덴서에 의한 적정한 시정수와 인버터를 사용해서 키 스위치의 한번 조작으로 오동작이 전혀없는 완전한 반전신호를 얻을수 있게 간단한 회로를 구성시켰으므로 별도의 체터링 방지회로가 없이도 키 스위치의 온, 오프시에 생기는 체터링 현상을 막을 수 있는 것으로 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.
인버터(I1)의 입력측(a)은 저항(R2)과 콘덴서(C1)의 접속점(e)에 접속된 키 스위치(SW1)와 인버터(I2)의 출력측(d)에 접속된 저항(R1)에 접속시키고, 인버터(I2)의 입력측(c)은 리세트 단자(Reset)에 접속된 다이오드(D1)와, 저항(R2)과 인버터(I1)의 출력측 접속점(b)에 접속된 저항(R3)에 접속시키어 구성시킨다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
초기 상태에서 리세트 단자(Reset)에 하이신호(High Pulse)를 인가시키면, 다이오드(D1)를 통해 인버터(I2)의 입력측(c)에 인가되므로, 인버터(I2)의 출력측(d)에는 로우신호(Low Pulse)가 출력된다.
이 로우신호는 저항(R1)을 통해 인버터(I1)의 입력측(a)에 인가되므로 출력측(b)에는 하이신호가 출력되어 인버터(I2)의 입력측(c)에 인가되게 된다.
따라서 인버터(I2)의 출력측(d)에는 토우신호 상태를 유지하게 된다.
이때 인버터(I1)의 출력측(b)은 하이신호 상태이므로 저항(R2), 콘덴서(C1)의 시정수를 가지고 콘덴서(C1)에 전하가 충전되게 되어 접속점(e)도 하이신호 상태이다.
따라서 출력신호가 로우신호인 오프 상태에서 출력신호 반전을 위해 키 스위치 (SW1)를 한번 누르게 되면 접속점(e)의 하이신호가 인버터(I1)의 입력측(a)에 인가되므로 인버터(I1)의 출력측(b)에는 로우신호가 출력되고, 이 로우신호는 저항(R3)을 통하여 인버터(I2)의 입력측(c)에 인가되므로 인버터(I2)의 출력측(d)에는 로우신호 상태에서 하이신호 상태로 반전되어 출력되는 것이다.
인버터(I2)의 출력측(d)이 하이신호 상태에서는 인버터(I1)의 출력측(b)에는 로우신호 상태이므로 콘덴서(C1)의 양단에는 전하가 충전되어 있지않는 상태이다.
따라서 인버터(I2)의 출력측(d)의 하이신호를 로우신호로 반전하기 위해 키 스위치(SW1)를 한번 누르면 저항(R1)과 콘덴서(C1)의 충전 사성 시간동안 인버터(I1)의 입력측(a)에는 로우신호가 인가되므로 출력측(b)에는 하이신호가 출력된다.
이 하이신호는 저항(R3)을 통하여 인버터(I2)의 입력측(c)에 인가되므로 인버터 (I2)의 출력측(d)에는 하이신호에서 로우신호로 반전되는것이다.
이와같이 본 고안은 키스위치(SW1)를 누를때마다 인버터(I2)의 출력신호는 반전되는 것이다.
또한 키 스위치(SW1)의 온, 오프시에 생기는 체터링에 의한 오동작이 방지되는 이유를 설명하면 다음과 같다.
제3도는 인버터(I2)의 입력측(c)에 하이신호가 인가되어 출력측(d)에 로우신호가 출력되는 초기상태에서 키 스위치(SW1)를 온 시킨 상태의 등가회로도이고, 제4도는 각부의 파형도이다.
키 스위치(SW1)가 처음 온 되는순간(제4도의 1영역) 인버터(I1,I2)의 입력측과 출력측의 신호는 상기에서와 같이 반전되며, 이때의 접속점(e)의 전위(eV0)는 등가회로도인 제3도에서와 같이 eV0 V0이다.
여기서 저항(R2)의 값은 저항(R1)의 값을 무시할 정도로 대단회 크므로 접속점 (e)의 전위(eV0)≒V0가 된다.
이러한 상태에서 체터링으로 인한 (2) 영역에서는 저항(R2), 콘덴서(C1)의 시정수를 가지고 콘덴서(C1)의 전하는 방전되므로 인버터(I1)의 드레스 홀드(Threshold) (TH) 전압까지 방전되지 않도록 시정수를 정하면, 다시 (3) 영역이 되더라도 신호 반전없이 콘덴서(C1)에는 다시 충전되기 시작하고, (4) 영역이 되더라도 접속점(e)의 전위 (eV0)는 드레스 홀드(TH)전압 이하까지 방전되지 않으므로 (5) 영역이 되더라도 신호 반전없이 접속점(e)의 전위(eV0)≒V0까지 충전하게 되는 것이다.
이와같이 키 스위치(SW1)를 온 시킬때 생기는 체터링 현상(제4도의 1-4영역)은 저항(R2), 콘덴서(C1)의 시정수를 적절히 조정하여 제거할 수가 있으며, 또한 키 스위치 (SW1)가 오프될 때 생기는 체터링 현상(제4도의 6,7영역)도 상기의 설명에서와 같은 원리로 제거되는 것이며, 키 스위치(SW1)의 체터링이 완전히 끝나고 오프되는 (8) 영역이 되면 접속점(e)의 전위는 저항(R2) 콘덴서(C1)의 시정수를 가지고 계속 방전하게 되어 인버터(I1)의 드레스 홀드(TH) 전압보다 낮은 전압이 되는 것이다.
따라서 키 스위치(SW1)가 다시 온 되는 (9) 영역에서는 인버터(I1)(I2)의 입, 출력신호는 반전이 되는 것이다.
이와같이 본 고안은 저항, 콘덴서의 시정수와 인버터를 이용한 간단한 회로로서 키 스위치의 온, 오프시 생그는 체터링 현상을 제거하므로 키 스위치를 온 시킬때마다 안정된 반전신호를 얻을 수 있는 고안인 것이다.

Claims (1)

  1. 인버터(I2)의 입력측은 리세트 단자(Reset)에 접속된 다이오드(D1)와 직렬 접속된 저항(R2), 콘덴서(C1)와 인버터(I1)의 출력측에 접속된 저항(R3)에 접속시키고, 인버터(I1)의 입력측은 저항(R2)과 콘덴서(C1)의 접속점에 접속된 키 스위치(SW1)와인버터 (I2)의 출력측에 접속된 저항(R1)에 접속시키에 구성시킴을 특징으로 하는 인버터를 사용한 신호반전회로.
KR2019830000188U 1983-01-12 1983-01-12 인버터를 사용한 신호 반전 회로 KR840001747Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019830000188U KR840001747Y1 (ko) 1983-01-12 1983-01-12 인버터를 사용한 신호 반전 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019830000188U KR840001747Y1 (ko) 1983-01-12 1983-01-12 인버터를 사용한 신호 반전 회로

Publications (2)

Publication Number Publication Date
KR840001747Y1 true KR840001747Y1 (ko) 1984-09-15
KR840004514U KR840004514U (ko) 1984-09-20

Family

ID=19228045

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019830000188U KR840001747Y1 (ko) 1983-01-12 1983-01-12 인버터를 사용한 신호 반전 회로

Country Status (1)

Country Link
KR (1) KR840001747Y1 (ko)

Also Published As

Publication number Publication date
KR840004514U (ko) 1984-09-20

Similar Documents

Publication Publication Date Title
EP0251275B1 (en) Noise cancelling circuit
JPH01132213A (ja) リセット信号発生回路
US4812687A (en) Dual direction integrating delay circuit
KR840001747Y1 (ko) 인버터를 사용한 신호 반전 회로
US4553054A (en) Power on reset circuit for microprocessor
JPH0832428A (ja) リセット回路
JPH0440112A (ja) 電圧制御発振器
US4507570A (en) Resettable one shot circuit having noise rejection
KR100189746B1 (ko) 파워 온 리세트 신호 출력 회로
KR920004509Y1 (ko) 스위칭소자를 이용한 리세트회로
SU1457153A1 (ru) Формирователь импульсов
KR960008160Y1 (ko) 펄스폭 가변 발진회로
SU566274A1 (ru) Реле времени
JPS587725Y2 (ja) パルス遅延回路
JPS5931255B2 (ja) 位相保持発振回路
SU1485388A1 (ru) УСТРОЙСТВО ЗАЩИТЫ ОТ ДРЕ'безга
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치
SU1083353A1 (ru) Устройство дл задержки импульсов
SU758120A1 (en) Device for preventing bounce of contacts
KR940006092Y1 (ko) 파워 온 리셋 회로
KR880003433Y1 (ko) 스타트 제어회로
SU1499454A1 (ru) Устройство дл защиты от дребезга контактов
SU465717A1 (ru) Мультивибратор
SU1457148A1 (ru) Одновибратор
JPS5924198Y2 (ja) センサ用コントロ−ラユニット

Legal Events

Date Code Title Description
A201 Request for examination
O032 Opposition [utility model]: request for opposition
O121 Withdrawal of opposition [utility model]
E701 Decision to grant or registration of patent right
O071 Decision to grant registration after opposition [utility model]: decision to grant registration
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19930329

Year of fee payment: 10

EXPY Expiration of term