KR930000989Y1 - 마이크로 컴퓨터용 리세트 장치 - Google Patents

마이크로 컴퓨터용 리세트 장치 Download PDF

Info

Publication number
KR930000989Y1
KR930000989Y1 KR2019870019858U KR870019858U KR930000989Y1 KR 930000989 Y1 KR930000989 Y1 KR 930000989Y1 KR 2019870019858 U KR2019870019858 U KR 2019870019858U KR 870019858 U KR870019858 U KR 870019858U KR 930000989 Y1 KR930000989 Y1 KR 930000989Y1
Authority
KR
South Korea
Prior art keywords
reset
microcomputer
flop
flip
inverter
Prior art date
Application number
KR2019870019858U
Other languages
English (en)
Other versions
KR890011331U (ko
Inventor
박재순
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870019858U priority Critical patent/KR930000989Y1/ko
Publication of KR890011331U publication Critical patent/KR890011331U/ko
Application granted granted Critical
Publication of KR930000989Y1 publication Critical patent/KR930000989Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

마이크로 컴퓨터용 리세트 장치
제 1도는 본 고안 장치의 회로도.
제 2도 a-c는 본 고안 장치를 설명하기 위한 파형도.
제 3도 a,b는 종래 리세트 장치의 회로도 및 파형도.
본 고안은 마이크로 컴퓨터에 리세트 신호를 공급하기 위한 리세트 장치에 관한 것으로서 특히 플립플롭을 설치하여 리세트 신호 파형을 정형 시키도록한 마이크로 컴퓨터용 리세트 장치에 관한 것이다.
종래의 리세트 장치는 제3도 a에 도시된 바와같이 전원(Vcc)을 저항(R1)과 콘덴서(C1)의 직렬회로로 접지하고 저항(R1)과 콘덴서(C1)의 접속점을 수동리세트 스위치(SW)로 접지함과 동시에 반전기(31)를 통하여 마이크로 컴퓨터(32)의 리세트 단자(RE)에 연결하여된 구성으로서 전원(Vcc)이 공급되는 최초 순간에는 제3도 나에 도시된 바와같이 곡선 형태로 콘덴서(C1)에 전하가 충전 된다.
전기(31)는 콘덴서(C1)의 충전전하가 2V 이상이 되면 그 출력이 '로우'가 되고 2V 미만인 경우에는 그 출력이 '하이'가 되는 소자이다. 여기에서 콘덴서(C1)의 충전전하가 시간(tw)에서 2V까지 충전되면 반전기(31)의 출력은 '로우'가 되고 이 신호는 마이크로 컴퓨터(32)의 리세트 단자(32)에 가해지는 것이나 전원(Vcc)이 불안정 하던가 또는 전원(Vcc)에 잡음이 혼입되면 오동작을 하는 단점이 있다.
본 고안은 이러한 종래의 단점을 해결하기 위하여 반전기와 마이크로 컴퓨터의 리세트 단자사이에 플립플롭을 설치하여 반전기에서의 리세트 신호 파형을 정형시켜 마이크로 컴퓨터의 리세트 단자에 공급하므로서 전원에 잡음이 끼거나 전원이 불안정 하여도 오동작하지 않도록한 마이크로 컴퓨터의 리세트 장치를 제공하는 것을 목적으로 하며, 이하 첨부된 도면을 참조하면서 본 고안 장치의 구성 및 작용효과를 설명하면 다음과 같다.
우선 제1도를 참조하면 콘덴서(C1)와 저항(R1)의 접속점을 리세트 스위치(SW)로 접지함과 동시에 반전기(1)에 연결하여된 리세트 장치에 있어 전원(Vcc)을 플립플롭(2)의 소거단자(CLR)과 입력(B)에 연결하고, 반전기(1)의 출력을 플립플롭(2)의 입력(A)에 연결하며, 플립플롭(2)의 출력(Q)을 마이크로 컴퓨터(3)의 리세트 입력(RES)에 연결하여된 구성으로서 여기에서, 미설명 부호 C2는 플립플롭(2)의 접지 가변 콘덴서, R2은 전원(B+)저항이다.
이러한 본 고안 장치의 작용효과는 제 2도 a-c를 참조하여 설명하면 전원(B+, Vcc)가 공급되는 최초 순간에는 저항(R1)과 콘덴서(C1)의 시정수(tw1)동안 반전기(1)의 입력에는 제 1도와 같이 '로우'상태가 된다.
콘덴서(C1)의 충전전압이 소정전압이상이 되면 반전기(1)의 입력은 하이로 판정되어 반전기 출력은 '로우'로 됨과 동시에 플립플롭(2)의 단자(A)에 하이신호가 가해진다.
따라서 반전기(1)의 출력은 반전기(1) 자체의 지연시간(td1)에 의하여 제 2도 나와같은 파형이 발생되어 플립플롭(2)의 입력(A)에 인가된다.
이에 따라서 플립플롭(2)의 출력(Q)에는 콘덴서(C2)와 저항(R1)의 시정수(tw2)에 의한 출력이 제 3도와 같이 발생되고 이때에는 플립플롭(2)내부의 지연시간(td2)만큼 지연된 파형이 된다.
이러한 플립플롭(2)의 출력이(Q)이 마이크로 컴퓨터(3)의 리세트 입력(RES)에 가해지므로 안정된 리세트동작을 수행하게 된다. 또한 콘덴서(C2)는 가변 콘덴서로 하면 제 2도 c의 파형의 폭(tw2)를 가변할 수 있어 더욱 안정된 리세트 작동을 수행할 수 있다.
만약 사용자가 리세트 스위치(SW)를 누르면 그 순간 반전기(1) 입력은 '로우'가 되고 출력이 '하이'가 된다.
이때 '하이' 출력의 펄스폭은 리세트 스위치(SW)를 누르고 있는 시간으로 결정되고 콘덴서(C1)의 작용은 없다.
이에 따라서 리세트 스위치를 놓으면 플립플롭(2)의 콘덴서(C2)와 저항(R2)에 의하여 결정된 시정수(tw2)의 펄스폭을 갖는 펄스가 플립플롭(2)자체의 지연시간(td2)만큼 지연되어 제 2도 c와 같이 발생된다.
따라서 마이크로 컴퓨터(3)의 리세트 단자(RES)에는 항상 일정한 주기(tw2)의 리세트 펄스만이 공급되므로 리세트 작동이 항상 안정 된다.
이상에서 설명된 바와같이 본 고안에 의하면 마이크로 컴퓨터의 리세트 단자에는 항상 일정한 펄스폭의 리세트 펄스만 공급되도록 하므로서 전원의 변동이나 전원 잡음등에 의한 리세트 오동작을 확실하게 방지할 수 있다.

Claims (1)

  1. 콘덴서(CL)와 저항(R1)의 접속점을 리세트 스위치(SW)로 접지함과 동시에 반전기(1)를 통해 마이크로 컴퓨터(3)의 리세트 단자(RE)에 연결하여된 리세트 장치에 있어서, 전원(Vcc)이 소거단자(CLR)와 입력단(B)에 가해지는 플립플롭(2)의 입력단(A)은 반전기(1)의 출력단에 연결하고, 상기 플립플롭(2)의 출력단(Q)은 마이크로 컴퓨터(3)의 리세트 입력(RES)에 연결하여 된 마이크로 컴퓨터용 리세트 장치.
KR2019870019858U 1987-11-17 1987-11-17 마이크로 컴퓨터용 리세트 장치 KR930000989Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870019858U KR930000989Y1 (ko) 1987-11-17 1987-11-17 마이크로 컴퓨터용 리세트 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870019858U KR930000989Y1 (ko) 1987-11-17 1987-11-17 마이크로 컴퓨터용 리세트 장치

Publications (2)

Publication Number Publication Date
KR890011331U KR890011331U (ko) 1989-07-13
KR930000989Y1 true KR930000989Y1 (ko) 1993-03-02

Family

ID=19269501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870019858U KR930000989Y1 (ko) 1987-11-17 1987-11-17 마이크로 컴퓨터용 리세트 장치

Country Status (1)

Country Link
KR (1) KR930000989Y1 (ko)

Also Published As

Publication number Publication date
KR890011331U (ko) 1989-07-13

Similar Documents

Publication Publication Date Title
US4716322A (en) Power-up control circuit including a comparator, Schmitt trigger, and latch
US3508167A (en) Pulse generator
ES2107350A1 (es) Circuito de vigilancia y proteccion de microordenador.
GB1030479A (en) A detector of pulses exceeding a predetermined length
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치
GB915314A (en) Improvements in or relating to electric waveform generators
GB1232732A (ko)
US3465257A (en) Function generating apparatus
KR960000214Y1 (ko) B+ 전원 시간지연 회로
KR960008160Y1 (ko) 펄스폭 가변 발진회로
KR880002864Y1 (ko) 시간 지연회로
JPS587725Y2 (ja) パルス遅延回路
GB1471563A (en) Output retaining electronic circuit
GB868998A (en) Improvements in or relating to transistor circuits
SU839019A1 (ru) Генератор установочного импульса
GB1491163A (en) Pulse generators for use with electronic fuel injectors and their applications
SU421113A1 (ru) Генератор импульсов
SU839021A1 (ru) Формирователь пр моугольных импуль-COB
JPS56160134A (en) Pulse generating circuit
JPH0212752Y2 (ko)
KR870000468Y1 (ko) 엘리베이터 제어반의 단일 펄스 발생회로
KR870003648Y1 (ko) 펄스계수 입력장치용 펄스 발생장치
KR880003433Y1 (ko) 스타트 제어회로
KR850000863Y1 (ko) 원격조정 테레비젼의 이니셜라이즈 펄스 발생회로
KR860002292Y1 (ko) 노아게이트를 이용한 타이머회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19991230

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee