KR880002864Y1 - 시간 지연회로 - Google Patents

시간 지연회로 Download PDF

Info

Publication number
KR880002864Y1
KR880002864Y1 KR2019850014344U KR850014344U KR880002864Y1 KR 880002864 Y1 KR880002864 Y1 KR 880002864Y1 KR 2019850014344 U KR2019850014344 U KR 2019850014344U KR 850014344 U KR850014344 U KR 850014344U KR 880002864 Y1 KR880002864 Y1 KR 880002864Y1
Authority
KR
South Korea
Prior art keywords
time
circuit
delay
flop
flip
Prior art date
Application number
KR2019850014344U
Other languages
English (en)
Other versions
KR870007501U (ko
Inventor
장철수
Original Assignee
금성전선 주식회사
문박
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성전선 주식회사, 문박 filed Critical 금성전선 주식회사
Priority to KR2019850014344U priority Critical patent/KR880002864Y1/ko
Publication of KR870007501U publication Critical patent/KR870007501U/ko
Application granted granted Critical
Publication of KR880002864Y1 publication Critical patent/KR880002864Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/26Time-delay networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/14Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines

Abstract

내용 없음.

Description

시간 지연회로
제1도는 본 고안의 회로도.
제2도는 본 고안 회로도 각 부분의 타임차트도.
* 도면의 주요부분에 대한 부호의 설명
FF : 플립플롭 I1-I3: 인버터
TR : 트랜지스터 C1-C2: 콘덴서
R1-R3: 저항 D : 다이오드
P : 미분회로 Q : 적분회로
본 고안은 제어공정 중에서 지연시간을 얻고자 하는 회로에 일정한 시간으로 부하대상을 제어하는 시간 지연회로에 관한 것이다.
일반적으로 각종의 시간 지연회로는 단순히 저항과 콘덴서를 이용하여 적분회로를 구성하였으므로 시간적인 오차가 크고 또 시간지연을 크게 하기 위해서는 저항과 콘덴서의 용량이 커지는 등 한정된 시간제어만 할수 있는 결점이 있었다.
따라서 본 고안의 목적은 종래의 폐단을 해결하기 위하여 시정수 회로의 미적분 회로를 병행하여 정말한 시간지연을하는데 있으며, 본 고안의 양호한 실시예는 플립플롭과 인버터 및 트랜지스터를 구성연결한 회로에 비분회로와 적분회로를 병용하여 개선 시킨바, 이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.
플립플롭(FF)의 세트단자(S)와 출력단자(Q)에 입력 신호단자(a)와 출력단자(b)를 연결하고, 플립플롭(FF)의 출력단자(Q)는 콘덴서(C1)와 저항(R1)을 연결한 미분회로(P)를 연결하며, 그 출력인(C)의 인버터(I1)와 트랜지스터(TR)의 콜랙터단자를 연결하고 베이스단자와 출력단자(b)사이에 저항(R3)을 연결한다.
트랜지스터(TR)의 에미터단자는 저항(R2)과 콘덴서(C2)를 연결한 적분회로(Q)에 연결하고, 그 출력인점(e)은 인버터(I2)(I3)를 연결하여 플립플롭(FF)의 리세트단자(R)에 연결하되, 점(e)은 다이오드(D)를 연결시켜 출력단자(b)에 연결하여 구성한다.
이와 같이 구성한 본 고안의 작용효과를 설명하면 다음과 같다.
입력신호단자(a)에 시간지연을 하기 위해 임의의 펄스신호가 제2도의 타임차트와 같이 플리플롭(FF)의 세트단자(S)에 입력되면, 플립플롭(FF)의 출력단자(Q)는 미분회로(P)인 콘덴서(C1)에 충전되면서 저항(R1) 양단의 전압은 서서히 감소하게 된다.
이때 인버터(I1)의 출력은 점(d)에서와 같이 콘덴서(C1)가 초기에 충전하여 저항(R1)양단의 전압이 인버터(I1)의 하이레벨 최소치 전압 즉 드레시홀드전압(Threshold Voltage·Vth)까지 로우레벨로 되고, 그 이하는 하이레벨로 될때 저항(R3)에 의해 이미 트랜지스터(TR)는 활성상태로 되어 하이레벨은 다시 적분회로(Q)인 저항(R2)과 콘덴서(C2)에 의하여, 콘덴서(C2)는 서서히 충전하면서 점(e)과 같은 전압이 나타나게 된다.
이때 하이레벨은 인버너(I2)에 의해 로우레벨로 되고 다시 인버터(I3)에 의하여 하이레벨로 되어 플립플롭(FF)의 리세트단자(R)에 입력되면서 리세트하게 되어 플립플롭(FF)의 출력단자(Q)는 로우상태로 시간지연은 끝나게된다.
결국 지연시간은 미분회로(P)의 시정수(R1×C1=T1)와 적분회로(Q)의 시정수(R2×C2=T2)를 더한 T1+T2=T의 값으로 정해지며 출력단자인 점(b)에 나타난다. 그리고 다이오드(D1)은 콘덴서(C2)에 충전된 전압이 클 경우 다시 입력단으로 피이드벡 시키는 역활을 한다.
이상에서와 같이 본 고안은 종래의 지연시간회로 보다 정확한 시간지연을 할 수 있어 각종 제어장치에 사용할 수 있고 또 소비전력을 줄일 수 있어 경제적으로 이용가치 효과가 크다.

Claims (1)

  1. 플립플롭(FF)에 미분회로(P)와 인버터(I1) 및 트랜지스터(TR)를 연결하고, 트랜지스터(TR)의 에미터에 적분회로(Q)와 인버터(I2)(I3)를 연결하여 플립플롭(FF)의 리세트단자(R)에 연결하여 구성된 시간 지연회로.
KR2019850014344U 1985-10-30 1985-10-30 시간 지연회로 KR880002864Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850014344U KR880002864Y1 (ko) 1985-10-30 1985-10-30 시간 지연회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850014344U KR880002864Y1 (ko) 1985-10-30 1985-10-30 시간 지연회로

Publications (2)

Publication Number Publication Date
KR870007501U KR870007501U (ko) 1987-05-13
KR880002864Y1 true KR880002864Y1 (ko) 1988-08-06

Family

ID=19246202

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850014344U KR880002864Y1 (ko) 1985-10-30 1985-10-30 시간 지연회로

Country Status (1)

Country Link
KR (1) KR880002864Y1 (ko)

Also Published As

Publication number Publication date
KR870007501U (ko) 1987-05-13

Similar Documents

Publication Publication Date Title
US4115748A (en) MOS IC Oscillation circuit
GB1030479A (en) A detector of pulses exceeding a predetermined length
KR880002864Y1 (ko) 시간 지연회로
JPS57140029A (en) Output circuit
SU410535A1 (ko)
JPS5791029A (en) Power-on reset circuit
KR960000214Y1 (ko) B+ 전원 시간지연 회로
KR860001361Y1 (ko) 모노 멀티바이브레이터
SU1101917A1 (ru) Реле времени
KR900002359Y1 (ko) 펄스 지연 회로
SU1192119A1 (ru) Одновибратор
KR890003753Y1 (ko) 마이콤의 오동작시 자동 리세트회로
SU1552357A1 (ru) Ждущий мультивибратор
SU1338014A1 (ru) Триггер-формирователь
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치
SU756610A1 (ru) Одновибратор 1
SU664295A1 (ru) Устройство дл установки схем цифровой автоматики в исходное состо ние
JPS56160134A (en) Pulse generating circuit
KR860003525Y1 (ko) 마이크로 컴퓨터의 리세트회로
SU1465994A1 (ru) Транзисторное реле
JPS57142027A (en) Pulse generating circuit
SU832710A1 (ru) Одновибратор
SU1670774A1 (ru) Устройство дл разр да конденсатора
SU389562A1 (ru) Реле времени
SU974581A1 (ru) Таймер

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19890131

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee