KR20230013823A - 더블 포고핀 및 이를 이용하는 테스트 소켓 - Google Patents
더블 포고핀 및 이를 이용하는 테스트 소켓 Download PDFInfo
- Publication number
- KR20230013823A KR20230013823A KR1020210094762A KR20210094762A KR20230013823A KR 20230013823 A KR20230013823 A KR 20230013823A KR 1020210094762 A KR1020210094762 A KR 1020210094762A KR 20210094762 A KR20210094762 A KR 20210094762A KR 20230013823 A KR20230013823 A KR 20230013823A
- Authority
- KR
- South Korea
- Prior art keywords
- pin
- barrel
- spring
- double
- insertion hole
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 65
- 238000003780 insertion Methods 0.000 claims abstract description 52
- 230000037431 insertion Effects 0.000 claims abstract description 52
- 238000000034 method Methods 0.000 claims description 3
- 230000008878 coupling Effects 0.000 abstract description 4
- 238000010168 coupling process Methods 0.000 abstract description 4
- 238000005859 coupling reaction Methods 0.000 abstract description 4
- 230000004308 accommodation Effects 0.000 abstract 2
- 238000003825 pressing Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 3
- 238000007689 inspection Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/04—Housings; Supporting members; Arrangements of terminals
- G01R1/0408—Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
- G01R1/0433—Sockets for IC's or transistors
- G01R1/0441—Details
- G01R1/0466—Details concerning contact pieces or mechanical details, e.g. hinges or cams; Shielding
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/06711—Probe needles; Cantilever beams; "Bump" contacts; Replaceable probe pins
- G01R1/06716—Elastic
- G01R1/06722—Spring-loaded
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/286—External aspects, e.g. related to chambers, contacting devices or handlers
- G01R31/2863—Contacting devices, e.g. sockets, burn-in boards or mounting fixtures
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Environmental & Geological Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Connecting Device With Holders (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Abstract
본 발명은 더블 포고핀 및 이를 이용하는 테스트 소켓에 관한 것으로 보다 상세하게는, 더블 포고핀을 이용하는 테스트 소켓에 있어서, 둘레에 복수의 제1삽입홀이 형성되는 소켓커버; 상부에는 반도체가 수용되는 수용구가 구비되고, 하부에는 상기 소켓커버가 결합되는 결합구가 구비되며, 상기 수용구의 하부 둘레에 복수의 제2삽입홀이 형성되고, 상기 제2삽입홀의 하부로 연장되는 제3삽입홀이 형성되는 소켓하우징; 상기 배럴은 상기 제3삽입홀에 삽입되고, 상기 제1핀은 상기 제1삽입홀에 삽입되며, 상기 제2핀은 상기 제2삽입홀에 삽입되는 복수의 더블 포고핀;을 포함하는 것을 특징으로 한다.
Description
본 발명은 더블 포고핀 및 이를 이용하는 테스트 소켓에 관한 것으로, 보다 상세하게는 배럴의 상부단에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하기 위한 더블 포고핀 및 이를 이용하는 테스트 소켓에 관한 것이다.
일반적으로 반도체 소자의 전기적 특성을 검사하기 위해서는 반도체 소자와 테스트 장치간의 전기적 연결이 원활하게 이루어져야 한다.
통상 반도체 소자와 테스트 장치의 전기적 연결을 위하여 그 사이에 포고핀이 마련된다.
보다 구체적으로, 포고핀은 반도체 소자의 단자와 테스트 장치의 패드를 전기적으로 연결하는 데 사용된다.
이러한 포고핀은, 상하단에 구멍이 형성된 원통형의 배럴과, 상기 배럴의 상측 구멍을 통하여 상하이동하며 상기 반도체 소자의 단자와 접촉되는 제1핀과, 상기 배럴의 하측 구멍을 통하여 상하이동하며 상기 테스트 장치의 패드와 접촉되는 제2핀과, 상기 제1핀과 제2핀 사이에 배치되는 스프링으로 이루어진다.
상기 반도체 소자의 단자와 접촉되는 제1핀의 상단은 날카로운 왕관형태로 되어 있다. 이에 따라 반도체 소자가 하강하여 그 단자가 제1핀의 상단과 접촉하게 되면, 상기 제1핀의 상단은 상기 반도체 소자의 단자의 표면을 파고들어 원활한 전기적 접속이 가능하게 한다.
이러한, 종래기술은 제1핀의 상단이 상기 반도체 소자의 단자의 표면을 파고들면서 단자에는 제1핀의 형태와 대응되는 형태의 손상이 발생된다. 그러나, 이러한 단자에 형성된 손상은 원래의 형태로 복원될 수 없는 단점이 있다. 이와 같은 손상된 단자는 그 구조적인 강도가 약화되어 장기간 반도체 소자를 사용할 수 없게 하는 문제점이 발생되었다.
또한, 반도체 소자의 단자를 파고드는 제1핀의 상단에도 이물질이 쌓이게 되고, 이러한 이물질이 누적적으로 쌓이게 되면, 제1핀이 상기 반도체 소자의 표면내로 파고드는 능력을 저하시키게 하여 전체적인 전기적 연결능력을 감소시킨다. 또한 이러한 이물질을 제거하는 과정에서 포고핀에 기계적인 손상이 가해져서 전체적인 포고핀의 수명을 감소시키는 문제점이 발생되었다.
한편, 종래에는 제작비용이 저렴하고 제작이 간편한 싱글포고핀을 많이 사용되었지만, 싱글포고핀은 핀의 일측을 테스트 보드(PCB)의 상부면에 용접 등의 고정방식을 통해 고정될 수 밖에 없어 유지보수가 용이하지 않은 문제점이 발생되었고, 더블포고핀은 고가의 제작비용이 소요되어 경제적인 문제점이 발생되었다.
본 발명은 상기와 같은 문제점을 감안하여 안출된 것으로, 본 발명의 목적은, 배럴의 상부단에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하기 위한 더블 포고핀 및 이를 이용하는 테스트 소켓을 제공하는데 있다.
본 발명의 다른 목적은, 배럴의 외주면에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하기 위한 더블 포고핀 및 이를 이용하는 테스트 소켓을 제공하는데 있다.
본 발명의 실시예들의 목적은 이상에서 언급한 목적으로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상기한 바와 같은 목적을 달성하기 위한 특징에 따르면, 본 발명은 테스트 보드의 상부와 접촉되는 제1핀;
상기 제1핀의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴;
상기 배럴의 내부에 구비되는 제1스프링;
하부는 상기 배럴의 내부에 삽입되어 상기 제1스프링의 상부를 지지하고, 상부는 상기 배럴의 상부보다 돌출되도록 구비되어 상기 제1스프링의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀;
상기 제2핀의 외주면에 삽입되고, 하부단은 상기 배럴의 상부단을 지지하는 제2스프링;
을 포함하되,
상기 제2스프링은, 상기 제1핀을 상기 테스트 보드의 상부를 항시 가압하도록 팽창하는 더블 포고핀이 제공될 수 있다.
또한, 본 발명의 다른 일 실시예에 따르면, 테스트 보드의 상부와 접촉되는 제1핀;
상기 제1핀의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴;
상기 배럴의 내부에 구비되는 제1스프링;
하부는 상기 배럴의 내부에 삽입되어 상기 제1스프링의 상부를 지지하고, 상부는 상기 배럴의 상부보다 돌출되도록 구비되어 상기 제1스프링의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀;
상기 배럴의 외주면에 삽입되고, 하부단은 상기 제1핀의 상부단을 지지하는 제2스프링;
을 포함하되,
상기 제2스프링은, 상기 제1핀을 상기 테스트 보드의 상부를 항시 가압하도록 팽창하는 더블 포고핀이 제공될 수 있다.
또한, 본 발명의 또 다른 일 실시예에 따르면, 더블 포고핀을 이용하는 테스트 소켓에 있어서,
둘레에 복수의 제1삽입홀이 형성되는 소켓커버;
상부에는 반도체가 수용되는 수용구가 구비되고, 하부에는 상기 소켓커버가 결합되는 결합구가 구비되며, 상기 수용구의 하부 둘레에 복수의 제2삽입홀이 형성되고, 상기 제2삽입홀의 하부로 연장되는 제3삽입홀이 형성되는 소켓하우징;
상기 배럴은 상기 제3삽입홀에 삽입되고, 상기 제1핀은 상기 제1삽입홀에 삽입되며, 상기 제2핀은 상기 제2삽입홀에 삽입되는 복수의 더블 포고핀;
을 포함하는 더블 포고핀을 이용하는 테스트 소켓이 제공될 수 있다.
또한, 본 발명의 실시예에 따르면, 상기 제1삽입홀의 상부와 상기 제3삽입홀의 하부 사이에 제1단차가 형성되어 상기 배럴의 하부를 지지하고,
상기 제2삽입홀의 하부와 상기 제3삽입홀의 상부 사이에 제2단차가 형성되어 상기 제2스프링의 상부를 지지하는 더블 포고핀을 이용하는 테스트 소켓이 제공될 수 있다.
본 발명의 더블 포고핀 및 이를 이용하는 테스트 소켓에 따르면, 배럴의 상부단에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하는 효과가 있다.
또한, 배럴의 외주면에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하는 효과가 있다.
도 1(a), (b)는 본 발명의 일 실시예에 따른 더블 포고핀을 도시한 분해도 및 결합도,
도 2(a), (b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀을 도시한 분해도 및 결합도,
도 3은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 사시도,
도 4는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 저면 사시도,
도 5는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 분해 사시도,
도 6은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 단면도,
도 7(a)는 본 발명의 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이고, 도 7(b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이다.
도 2(a), (b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀을 도시한 분해도 및 결합도,
도 3은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 사시도,
도 4는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 저면 사시도,
도 5는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 분해 사시도,
도 6은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 단면도,
도 7(a)는 본 발명의 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이고, 도 7(b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이다.
이하의 본 발명의 목적들, 다른 목적들, 특징들 및 이점들은 첨부된 도면과 관련된 이하의 바람직한 실시예들을 통해서 쉽게 이해될 것이다. 그러나 본 발명은 여기서 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다.
오히려, 여기서 소개되는 실시예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되는 것이다.
여기에 설명되고 예시되는 실시예들은 그것의 상보적인 실시예들도 포함한다.
본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprise)' 및/또는 '포함하는(comprising)'은 언급된 구성요소는 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다.
이하, 도면을 참조하여 본 발명을 상세히 설명하도록 한다. 아래의 특정 실시예들을 기술하는데 있어서, 여러가지의 특정적인 내용들은 발명을 더 구체적으로 설명하고 이해를 돕기 위해 작성되었다. 하지만 본 발명을 이해할 수 있을 정도로 이 분야의 지식을 갖고 있는 자는 이러한 여러 가지의 특정적인 내용들이 없어도 사용될수 있다는 것을 인지할 수 있다. 어떤 경우에는, 발명을 기술하는 데 있어서 흔히 알려졌으면서 발명과 크게 관련없는 부분들은 본 발명을 설명하는 데 있어 혼돈을 막기 위해 기술하지 않음을 미리 언급해 둔다.
도 1(a), (b)는 본 발명의 일 실시예에 따른 더블 포고핀을 도시한 분해도 및 결합도이고, 도 2(a), (b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀을 도시한 분해도 및 결합도이며, 도 3은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 사시도이고, 도 4는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 저면 사시도이며, 도 5는 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 분해 사시도이고, 도 6은 본 발명의 일 실시예에 따른 더블 포고핀을 이용하는 테스트 소켓을 도시한 단면도이고, 도 7(a)는 본 발명의 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이고, 도 7(b)는 본 발명의 또 다른 일 실시예에 따른 더블 포고핀이 테스트 소켓에 설치된 상태를 도시한 부분 단면도이다.
도 1에 도시된 바와 같이, 본 발명인 더블 포고핀은 크게, 제1핀(10)과, 배럴(20)과, 제1스프링(30)과, 제2핀(40)과, 제2스프링(50)을 포함하는 구성이다.
더욱 상세하게는, 테스트 보드(T)의 상부와 접촉되는 제1핀(10)과, 상기 제1핀(10)의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴(20)과, 상기 배럴(20)의 내부에 구비되는 제1스프링(30)과, 하부는 상기 배럴(20)의 내부에 삽입되어 상기 제1스프링(30)의 상부를 지지하고, 상부는 상기 배럴(20)의 상부보다 돌출되도록 구비되어 상기 제1스프링(30)의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀(40)과, 상기 제2핀(40)의 외주면에 삽입되고, 하부단은 상기 배럴(20)의 상부단을 지지하는 제2스프링(50)을 포함하되, 상기 제2스프링(50)은, 상기 제1핀(10)을 상기 테스트 보드(T)의 상부를 항시 가압하도록 팽창하는 구성이다.
먼저, 제1핀(10)은, 테스트 보드(T)의 상부와 접촉되는 구성이다.
이러한, 제1핀(10)의 하부 끝단면은 평평한 형태 또는 라운드진 형태로 제작되어 테스트 보드(T)의 상부와 접촉될 수 있다.
이때, 제1핀(10)의 상부는 이하 설명될 배럴(20)의 하부와 연결되고, 배럴(20)을 하부방향으로 가압하는 이하 설명될 제2스프링(50)에 의해 제1핀(10)은 항시 하부방향을 향해 가압하는 상태가 된다.
이를 통해, 제1핀(10)은 테스트 보드(T)의 상부를 항시 가압함으로서 테스트 보드(T)와 전기적으로 연결하는 수단으로 활용된다.
배럴(20)은, 제1핀(10)의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 구성이다.
이러한, 배럴(20)의 하부단은 본 발명인 테스트 소켓(100)의 내부에 형성된 제1단차(250)를 지지하게 된다.
여기서, 배럴(20)의 지름은, 제1핀(10)과 이하 설명될 제2핀(40)의 지름보다 크게 제작되는 것이 바람직하다.
또한, 배럴(20)의 내부는 중공으로 형성되는데, 배럴(20)의 내부에는 이하 설명될 제1스프링(30)을 수용하게 된다.
제1스프링(30)은, 배럴(20)의 내부에 구비되는 구성이다.
이러한, 제1스프링(30)의 하부는 배럴(20)의 내측 하부를 지지하게 되고, 제1스프링(30)의 상부는 이하 설명될 제2핀(40)의 하부를 지지하게 된다.
이를 통해, 제1스프링(30)은 제2핀(40)을 하부에서 상부 즉, 반도체 패키지를 향해 가압하게 된다.
제2핀(40)은, 하부는 배럴(20)의 내부에 삽입되어 제1스프링(30)의 상부를 지지하고, 상부는 배럴(20)의 상부보다 돌출되도록 구비되어 제1스프링(30)의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 구성이다.
이러한, 제2핀(40)의 상부 끝단면은 평평한 형태 또는 라운드진 형태로 제작되어 반도체 패키지의 하부와 접촉될 수 있다.
이때, 제2핀(10)의 하부는 배럴(20)의 내부에 삽입되는데, 배럴(20)의 내부에서 상부방향으로 가압하는 제1스프링(30)에 의해 제2핀(40)은 항시 상부방향을 향해 가압하는 상태가 된다.
이를 통해, 제2핀(40)은 반도체 패키지의 하부를 항시 가압함으로서 반도체 패키지와의 전기적으로 연결하는 수단으로 활용된다.
제2스프링(50)은, 제2핀(40)의 외주면에 삽입되고, 하부단은 배럴(20)의 상부단을 지지하는 구성이다.
이러한, 제2스프링(50)의 하부는 배럴(20)의 상부단을 지지하게 되고, 제2스프링(50)의 상부는 이하 설명될 테스트 소켓(100)의 내부에 형성된 제2단차(260)의 내측을 지지하게 된다.
이를 통해, 제2스프링(50)은 제1핀(10)을 상부에서 하부 즉, 테스트 보드(T)를 향해 가압하게 된다.
즉, 제1스프링(30)을 통해 제2핀(40)을 반도체 패키지를 향해 가압하게 되고, 제2스프링(50)은 제1핀(10)을 테스트 보드(T)를 향해 가압함으로서 더블포고핀형태를 구현할 수 있고, 테스트 보드(T)와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사할 수 있다.
도 2에 도시된 바와 같이, 본 발명의 또 다른 실시예인 더블 포고핀은 크게, 제1핀(10)과, 배럴(20)과, 제1스프링(30)과, 제2핀(40)과, 제2스프링(50)을 포함하는 구성이다.
더욱 상세하게는, 테스트 보드(T)의 상부와 접촉되는 제1핀(10)과, 상기 제1핀(10)의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴(20)과, 상기 배럴(20)의 내부에 구비되는 제1스프링(30)과, 하부는 상기 배럴(20)의 내부에 삽입되어 상기 제1스프링(30)의 상부를 지지하고, 상부는 상기 배럴(20)의 상부보다 돌출되도록 구비되어 상기 제1스프링(30)의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀(40)과, 상기 배럴(20)의 외주면에 삽입되고, 하부단은 상기 제1핀(10)의 상부단을 지지하는 제2스프링(50)을 포함하되, 상기 제2스프링(50)은, 상기 제1핀(10)을 상기 테스트 보드(T)의 상부를 항시 가압하도록 팽창하는 구성이다.
먼저, 제1핀(10)은, 테스트 보드(T)의 상부와 접촉되는 구성이다.
이러한, 제1핀(10)의 하부 끝단면은 평평한 형태 또는 라운드진 형태로 제작되어 테스트 보드(T)의 상부와 접촉될 수 있다.
이때, 제1핀(10)의 상부는 이하 설명될 배럴(20)의 하부와 연결된다.
제1핀(10)의 상부 지름은 배럴(20)의 지름보다 크게 제작되어 상부단을 형성하게 되는데, 제1핀(10)은 배럴(20)을 하부방향으로 가압하는 제2스프링(50)에 의해 항시 하부방향을 향해 가압하는 상태가 된다.
이를 통해, 제1핀(10)은 테스트 보드(T)의 상부를 항시 가압함으로서 테스트 보드(T)와 전기적으로 연결하는 수단으로 활용된다.
배럴(20)은, 제1핀(10)의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 구성이다.
이러한, 배럴(20)의 하부단은 본 발명인 테스트 소켓(100)의 내부에 형성된 제1단차(250)를 지지하게 된다.
여기서, 배럴(20)의 지름은, 제1핀(10)의 지름보다 작게 형성되고, 이하 설명될 제2핀(40)의 지름보다 크게 제작되는 것이 바람직하다.
또한, 배럴(20)의 내부는 중공으로 형성되는데, 배럴(20)의 내부에는 이하 설명될 제1스프링(30)을 수용하게 된다.
제1스프링(30)은, 배럴(20)의 내부에 구비되는 구성이다.
이러한, 제1스프링(30)의 하부는 배럴(20)의 내측 하부를 지지하게 되고, 제1스프링(30)의 상부는 이하 설명될 제2핀(40)의 하부를 지지하게 된다.
이를 통해, 제1스프링(30)은 제2핀(40)을 하부에서 상부 즉, 반도체 패키지를 향해 가압하게 된다.
제2핀(40)은, 하부는 배럴(20)의 내부에 삽입되어 제1스프링(30)의 상부를 지지하고, 상부는 배럴(20)의 상부보다 돌출되도록 구비되어 제1스프링(30)의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 구성이다.
이러한, 제2핀(40)의 상부 끝단면은 평평한 형태 또는 라운드진 형태로 제작되어 반도체 패키지의 하부와 접촉될 수 있다.
이때, 제2핀(10)의 하부는 배럴(20)의 내부에 삽입되는데, 배럴(20)의 내부에서 상부방향으로 가압하는 제1스프링(30)에 의해 제2핀(40)은 항시 상부방향을 향해 가압하는 상태가 된다.
이를 통해, 제2핀(40)은 반도체 패키지의 하부를 항시 가압함으로서 반도체 패키지와의 전기적으로 연결하는 수단으로 활용된다.
제2스프링(50)은, 배럴(20)의 외주면에 삽입되고, 하부단은 제1핀(10)의 상부단을 지지하는 구성이다.
이러한, 제2스프링(50)의 하부는 제1핀(10)의 상부단을 지지하게 되고, 제2스프링(50)의 상부는 이하 설명될 테스트 소켓(100)의 내부에 형성된 제2단차(260)의 내측을 지지하게 된다.
이를 통해, 제2스프링(50)은 제1핀(10)을 상부에서 하부 즉, 테스트 보드(T)를 향해 가압하게 된다.
즉, 제1스프링(30)을 통해 제2핀(40)을 반도체 패키지를 향해 항시 가압하게 되고, 제2스프링(50)을 통해 제1핀(10)을 테스트 보드(T)를 향해 항시 가압함으로서, 더블포고핀 형태를 구현할 수 있고, 테스트 보드(T)와 반도체 패키지 간의 전기적인 신호를 통해 반도체 검사를 수행할 수 있다.
도 3 내지 7에 도시된 바와 같이, 본 발명의 또 다른 실시예인 더블 포고핀을 이용하는 테스트 소켓은 크게, 소켓커버(100)와, 소켓하우징(200)과, 더블 포고핀(300)을 포함하는 구성이다.
더욱 상세하게는, 둘레에 복수의 제1삽입홀(110)이 형성되는 소켓커버(100)와, 상부에는 반도체가 수용되는 수용구(210)가 구비되고, 하부에는 상기 소켓커버(100)가 결합되는 결합구(220)가 구비되며, 상기 수용구(210)의 하부 둘레에 복수의 제2삽입홀(230)이 형성되고, 상기 제2삽입홀(230)의 하부로 연장되는 제3삽입홀(240)이 형성되는 소켓하우징(200)과, 상기 배럴(20)은 상기 제3삽입홀(240)에 삽입되고, 상기 제1핀(10)은 상기 제1삽입홀(110)에 삽입되며, 상기 제2핀(40)은 상기 제2삽입홀(230)에 삽입되는 복수의 더블 포고핀(300)을 포함하는 구성이다.
소켓커버(100)는, 둘레에 복수의 제1삽입홀(110)이 형성되는 구성이다.
이러한, 소켓커버(100)는 더블 포고핀(300)이 제1삽입홀(110)과 제2삽입홀(230)과 제3삽입홀(240)에 삽입된 후, 결합구(220)에 볼트 등의 고정수단에 의해 소켓하우징(200)과 결합하게 된다.
또한, 제1삽입홀(110)은 소켓커버(100)의 둘레에 복수개 형성되어 제1핀(10)이 삽입되는데, 소켓커버(100)의 일측면에서 일정간격 이격되어 상호 대칭되도록 형성되는 것이 바람직하다.
여기서, 소켓커버(100)의 모서리는 라운드진 형상으로 제작되고, 결합구(220)의 모서리는 소켓커버(100)의 모서리와 대응되도록 라운드진 형상으로 제작되는 것이 바람직하다.
즉, 소켓커버(100)와 결합구(220)의 모서리가 라운드진 형상으로 제작됨으로서, 소켓커버(100)가 결합구(220)에 삽입될 경우, 소켓커버(100)가 결합구(220)의 모서리에 걸림되는 현상을 최소화하여 부드럽게 결합될 수 있으며, 소켓커버(100)와 결합구(220)의 모서리가 라운드진 형상으로 제작됨으로서, 소켓커버(100)에 발생되는 외력을 분산시켜 완충할 수 있는 효과가 있다.
소켓하우징(200)은, 상부에는 반도체가 수용되는 수용구(210)가 구비되고, 하부에는 상기 소켓커버(100)가 결합되는 결합구(220)가 구비되며, 상기 수용구(210)의 하부 둘레에 복수의 제2삽입홀(230)이 형성되고, 상기 제2삽입홀(230)의 하부로 연장되는 제3삽입홀(240)이 형성되는 구성이다.
이러한, 소켓하우징(200)은 하부에 구비되는 제1소켓하우징(201)과, 제1소켓하우징(201)의 상부에 구비되는 제2소켓하우징(20)으로 구분될 수 있다.
여기서, 제1소켓하우징(201)의 면적은 제2소켓하우징(202)의 면적보다 크게 제작되어 하중을 견고하게 지지할 수 있다.
제1소켓하우징(201)의 하부 중앙 내측에는 결합구(220)가 구비되는데, 결합구(220)에는, 소켓커버(100)가 삽입되어 결합하게 된다.
제2소켓하우징(202)의 상부 중앙 내측에는 수용구(201)가 구비되는데, 수용구(201)에는, 시험대상품인 반도체 패키지가 삽입되어 시험을 수행할 수 있다.
이때, 수용구(201)의 상부 둘레는 일정각도 경사진 테이퍼(211)가 형성되는 것이 바람직하다.
즉, 수용구(201)의 상부 둘레에 일정각도 경사진 테이퍼(211)가 형성됨으로서, 반도체 패키지가 수용구(201)에 삽입될 경우, 반도체 패키지가 수용구(201)의 상부 둘레에 걸림되는 현상을 최소화하여 부드럽게 결합될 수 있다.
제2삽입홀(230)은, 수용구(210)의 하부 둘레에 복수개 형성되어 제2핀(40)이 삽입되는데, 수용구(210)의 일측면에서 일정간격 이격되어 상호 대칭되도록 형성되는 것이 바람직하다.
제3삽입홀(240)은, 제2삽입홀(230)의 하부방향으로 연장되되, 결합구(220)의 상부단까지 연장되어 복수개 형성되어 배럴(20)이 삽입된다.
여기서, 제1삽입홀(110)의 상부와 제3삽입홀(240)의 하부 사이에 제1단차(250)가 형성된다.
이러한, 제1단차(250)는 제1삽입홀(110)의 상부와 제3삽입홀(240)의 하부 사이에 형성되어 배럴(20)의 하부를 지지하게 된다.
이를 통해, 제1단차(250)는 배럴(20)의 하부를 지지하게 되고, 제2스프링(50)이 제1핀(10)을 테스트 보드(T)를 향해 항시 가압함으로서 더블포고핀 형태를 구현할 수 있고, 테스트 보드(T)와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사할 수 있다.
또한, 제2단차(260)는 제2스프링(50)의 상부를 지지하게 되고, 제2스프링(50)이 제1핀(10)을 테스트 보드(T)를 향해 항시 가압함으로서 더블포고핀 형태를 구현할 수 있고, 테스트 보드(T)와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사할 수 있다.
결과적으로, 제1스프링(30)을 통해 제2핀(40)을 반도체 패키지를 향해 항시 가압하게 되고, 제2스프링(50)을 통해 제1핀(10)을 테스트 보드(T)를 향해 항시 가압함으로서, 더블포고핀 형태를 구현할 수 있고, 테스트 보드(T)와 반도체 패키지 간의 전기적인 신호를 통해 반도체 검사를 수행할 수 있다.
따라서, 본 발명의 더블 포고핀 및 이를 이용하는 테스트 소켓에 따르면, 배럴의 상부단에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하는 효과가 있다.
또한, 배럴의 외주면에 삽입되는 제2스프링을 통해 배럴을 하부로 1차 가압하고, 제1핀을 테스트 보드를 향해 2차 가압하도록 구현함으로서, 테스트 보드와 반도체 패키지 간의 전기적인 신호를 통해 반도체를 검사하는 효과가 있다.
본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형 예들이 있을 수 있음을 이해하여야 한다.
10 : 제1핀
20 : 배럴
30 : 제1스프링 40 : 제2핀
50 : 제2스프링 100 : 소켓커버
110 : 제1삽입홀 200 : 소켓하우징
201 : 제1소켓하우징 202 : 제2소켓하우징
210 : 수용구 211 : 테이퍼
220 : 결합구 230 : 제2삽입홀
240 : 제3삽입홀 250 : 제1단차
260 : 제2단차 300 : 더블 포고핀
T : 테스트 보드
30 : 제1스프링 40 : 제2핀
50 : 제2스프링 100 : 소켓커버
110 : 제1삽입홀 200 : 소켓하우징
201 : 제1소켓하우징 202 : 제2소켓하우징
210 : 수용구 211 : 테이퍼
220 : 결합구 230 : 제2삽입홀
240 : 제3삽입홀 250 : 제1단차
260 : 제2단차 300 : 더블 포고핀
T : 테스트 보드
Claims (4)
- 테스트 보드의 상부와 접촉되는 제1핀;
상기 제1핀의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴;
상기 배럴의 내부에 구비되는 제1스프링;
하부는 상기 배럴의 내부에 삽입되어 상기 제1스프링의 상부를 지지하고, 상부는 상기 배럴의 상부보다 돌출되도록 구비되어 상기 제1스프링의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀;
상기 제2핀의 외주면에 삽입되고, 하부단은 상기 배럴의 상부단을 지지하는 제2스프링;
을 포함하되,
상기 제2스프링은, 상기 제1핀을 상기 테스트 보드의 상부를 항시 가압하도록 팽창하는 것을 특징으로 하는 더블 포고핀.
- 테스트 보드의 상부와 접촉되는 제1핀;
상기 제1핀의 상부에 연결되고, 내부가 중공으로 형성되며, 상부가 개방되는 배럴;
상기 배럴의 내부에 구비되는 제1스프링;
하부는 상기 배럴의 내부에 삽입되어 상기 제1스프링의 상부를 지지하고, 상부는 상기 배럴의 상부보다 돌출되도록 구비되어 상기 제1스프링의 탄성력에 의해 상하방향으로 이동되어 반도체 패키지의 하부와 접촉되는 제2핀;
상기 배럴의 외주면에 삽입되고, 하부단은 상기 제1핀의 상부단을 지지하는 제2스프링;
을 포함하되,
상기 제2스프링은, 상기 제1핀을 상기 테스트 보드의 상부를 항시 가압하도록 팽창하는 것을 특징으로 하는 더블 포고핀.
- 청구항 1 내지 2 중 어느 한 항으로 구성되는 더블 포고핀을 이용하는 테스트 소켓에 있어서,
둘레에 복수의 제1삽입홀이 형성되는 소켓커버;
상부에는 반도체가 수용되는 수용구가 구비되고, 하부에는 상기 소켓커버가 결합되는 결합구가 구비되며, 상기 수용구의 하부 둘레에 복수의 제2삽입홀이 형성되고, 상기 제2삽입홀의 하부로 연장되는 제3삽입홀이 형성되는 소켓하우징;
상기 배럴은 상기 제3삽입홀에 삽입되고, 상기 제1핀은 상기 제1삽입홀에 삽입되며, 상기 제2핀은 상기 제2삽입홀에 삽입되는 복수의 더블 포고핀;
을 포함하는 것을 특징으로 하는 더블 포고핀을 이용하는 테스트 소켓.
- 청구항 3에 있어서,
상기 제1삽입홀의 상부와 상기 제3삽입홀의 하부 사이에 제1단차가 형성되어 상기 배럴의 하부를 지지하고,
상기 제2삽입홀의 하부와 상기 제3삽입홀의 상부 사이에 제2단차가 형성되어 상기 제2스프링의 상부를 지지하는 것을 특징으로 하는 더블 포고핀을 이용하는 테스트 소켓.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210094762A KR102642002B1 (ko) | 2021-07-20 | 2021-07-20 | 더블 포고핀 및 이를 이용하는 테스트 소켓 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210094762A KR102642002B1 (ko) | 2021-07-20 | 2021-07-20 | 더블 포고핀 및 이를 이용하는 테스트 소켓 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20230013823A true KR20230013823A (ko) | 2023-01-27 |
KR102642002B1 KR102642002B1 (ko) | 2024-02-27 |
Family
ID=85101801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210094762A KR102642002B1 (ko) | 2021-07-20 | 2021-07-20 | 더블 포고핀 및 이를 이용하는 테스트 소켓 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102642002B1 (ko) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3527724B2 (ja) * | 1999-11-17 | 2004-05-17 | 株式会社アドバンテスト | Icソケット及びic試験装置 |
US20050146341A1 (en) * | 2002-03-05 | 2005-07-07 | Rika Electronics International, Inc | Apparatus for interfacing electronic packages and test equipment |
KR20050087300A (ko) * | 2004-02-26 | 2005-08-31 | (주)티에스이 | 반도체 패키지용 테스트 소켓 |
JP2010020936A (ja) * | 2008-07-08 | 2010-01-28 | Micronics Japan Co Ltd | 接触子及び電気的接続装置 |
KR200448254Y1 (ko) | 2007-12-21 | 2010-03-29 | 주식회사 아이에스시테크놀러지 | 포고핀 |
JP2010204082A (ja) * | 2009-02-04 | 2010-09-16 | Kasasaku Electronics:Kk | プローブピン用ソケット及びプローブユニット |
KR101348206B1 (ko) * | 2013-01-08 | 2014-01-10 | 주식회사 아이에스시 | 복수의 스프링부재를 가지는 탐침장치 |
JP2015004614A (ja) * | 2013-06-21 | 2015-01-08 | 株式会社ミタカ | コンタクトプローブ |
-
2021
- 2021-07-20 KR KR1020210094762A patent/KR102642002B1/ko active IP Right Grant
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3527724B2 (ja) * | 1999-11-17 | 2004-05-17 | 株式会社アドバンテスト | Icソケット及びic試験装置 |
US20050146341A1 (en) * | 2002-03-05 | 2005-07-07 | Rika Electronics International, Inc | Apparatus for interfacing electronic packages and test equipment |
KR20050087300A (ko) * | 2004-02-26 | 2005-08-31 | (주)티에스이 | 반도체 패키지용 테스트 소켓 |
KR200448254Y1 (ko) | 2007-12-21 | 2010-03-29 | 주식회사 아이에스시테크놀러지 | 포고핀 |
JP2010020936A (ja) * | 2008-07-08 | 2010-01-28 | Micronics Japan Co Ltd | 接触子及び電気的接続装置 |
JP2010204082A (ja) * | 2009-02-04 | 2010-09-16 | Kasasaku Electronics:Kk | プローブピン用ソケット及びプローブユニット |
KR101348206B1 (ko) * | 2013-01-08 | 2014-01-10 | 주식회사 아이에스시 | 복수의 스프링부재를 가지는 탐침장치 |
JP2015004614A (ja) * | 2013-06-21 | 2015-01-08 | 株式会社ミタカ | コンタクトプローブ |
Also Published As
Publication number | Publication date |
---|---|
KR102642002B1 (ko) | 2024-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8669774B2 (en) | Probe pin and an IC socket with the same | |
WO2011096067A1 (ja) | 接触子及び電気的接続装置 | |
KR200471076Y1 (ko) | 전자부품 테스트용 소켓 | |
KR101620541B1 (ko) | 전기접속용 커넥터 | |
KR102033135B1 (ko) | 프로브 핀 | |
KR20130122869A (ko) | 검사용 탐침장치 및 검사용 탐침장치의 제조방법 | |
KR100575214B1 (ko) | 반도체 패키지 검사용 소켓 | |
KR20110076855A (ko) | 반도체 검사용 소켓 | |
CN108627677B (zh) | 弹性卡销以及具有其的测试插座 | |
KR20230013823A (ko) | 더블 포고핀 및 이를 이용하는 테스트 소켓 | |
KR101715741B1 (ko) | 전자부품 검사용 소켓 | |
KR101827860B1 (ko) | 핀 블록 어셈블리 | |
KR100985498B1 (ko) | 반도체 칩 패키지 검사용 소켓 | |
KR101112766B1 (ko) | 반도체 테스트용 푸셔장치 | |
KR101624981B1 (ko) | 전자부품 테스트용 소켓 | |
US20120268154A1 (en) | Testing jig for pogo pin connector | |
KR20170095449A (ko) | 테스트 소켓 | |
CN111446568A (zh) | 一种防引脚损坏的多触点插座 | |
KR102158027B1 (ko) | 중공형 테스트 핀 | |
KR101715744B1 (ko) | 전자부품 검사용 소켓 | |
KR101605807B1 (ko) | 지아이에프 커넥터 | |
JP2018200821A (ja) | 電気接触子及び電気部品用ソケット | |
KR100620740B1 (ko) | 패키지 검사용 어셈블리 | |
JP2004257831A (ja) | 接触子及び電気的接続装置 | |
KR20220052449A (ko) | 포고 핀 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant |