KR20220054507A - 화소 및 이를 구비한 표시 장치 - Google Patents

화소 및 이를 구비한 표시 장치 Download PDF

Info

Publication number
KR20220054507A
KR20220054507A KR1020200138673A KR20200138673A KR20220054507A KR 20220054507 A KR20220054507 A KR 20220054507A KR 1020200138673 A KR1020200138673 A KR 1020200138673A KR 20200138673 A KR20200138673 A KR 20200138673A KR 20220054507 A KR20220054507 A KR 20220054507A
Authority
KR
South Korea
Prior art keywords
electrode
light emitting
bank pattern
layer
bank
Prior art date
Application number
KR1020200138673A
Other languages
English (en)
Inventor
박지은
진달래
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200138673A priority Critical patent/KR20220054507A/ko
Priority to PCT/KR2021/014131 priority patent/WO2022086037A1/ko
Priority to CN202180072432.1A priority patent/CN116438656A/zh
Priority to US17/451,052 priority patent/US20220130922A1/en
Publication of KR20220054507A publication Critical patent/KR20220054507A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/813Anodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/822Cathodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80515Anodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80521Cathodes characterised by their shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • H01L33/502Wavelength conversion materials
    • H01L33/504Elements with two or more wavelength conversion materials

Abstract

화소는, 기판; 상기 기판 상에 제공된 제1 뱅크 패턴; 상기 제1 뱅크 패턴 상에 제공되며, 제1 방향을 따라 연장된 제1 전극과 제2 전극; 상기 제1 전극과 상기 제2 전극 상에 제공된 절연층; 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공된 복수의 발광 소자들; 상기 제1 전극과 상기 발광 소자들을 전기적으로 연결하는 제1 컨택 전극; 및 상기 제2 전극과 상기 발광 소자들을 전기적으로 연결하는 제2 컨택 전극을 포함할 수 있다. 상기 제1 전극과 상기 제2 전극은 상기 제1 뱅크 패턴 상에서 상기 제1 방향과 다른 제2 방향으로 이격되게 배치될 수 있다.

Description

화소 및 이를 구비한 표시 장치{PIXEL AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 화소 및 이를 구비한 표시 장치에 관한 것이다.
정보 디스플레이에 관한 관심이 고조되고 휴대가 가능한 정보 매체를 이용하려는 요구가 높아지면서, 표시 장치에 대한 요구 및 상업화가 중점적으로 이루어지고 있다.
본 발명은, 발광 소자들의 출광 효율을 향상시킬 수 있는 화소를 제공하는 데 목적이 있다.
또한, 본 발명은 상술한 화소를 구비한 표시 장치를 제공하는 데 목적이 있다.
본 발명의 일 실시예에 따른 화소는, 기판; 상기 기판 상에 제공된 제1 뱅크 패턴; 상기 제1 뱅크 패턴 상에 제공되며, 제1 방향을 따라 연장된 제1 전극과 제2 전극; 상기 제1 전극과 상기 제2 전극 상에 제공된 절연층; 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공된 복수의 발광 소자들; 상기 제1 전극과 상기 발광 소자들을 전기적으로 연결하는 제1 컨택 전극; 및 상기 제2 전극과 상기 발광 소자들을 전기적으로 연결하는 제2 컨택 전극을 포함할 수 있다. 여기서, 상기 제1 전극과 상기 제2 전극은 상기 제1 뱅크 패턴 상에서 상기 제1 방향과 다른 제2 방향으로 이격되게 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있고, 상기 제2 전극은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 상기 발광 소자들은 상기 제1 뱅크 패턴 상의 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공될 수 있다.
본 발명의 일 실시예에 있어서, 상기 발광 소자들은 평면 및 단면 상에서 볼 때 상기 제1 뱅크 패턴과 중첩할 수 있다. 또한, 상기 제1 뱅크 패턴의 제2 방향으로의 폭은 상기 발광 소자들 각각의 길이보다 클 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 뱅크 패턴은 블랙 매트릭스일 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소는 상기 제1 및 제2 전극들을 둘러싸는 뱅크; 및 상기 뱅크 상에 제공된 차광 패턴을 더 포함할 수 있다. 여기서, 상기 뱅크 패턴과 상기 차광 패턴은 동일한 물질을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 뱅크와 상기 차광 패턴은 상기 제1 및 제2 전극들과 상기 발광 소자들을 둘러싸는 댐부일 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소는 상기 발광 소자들 상에 위치한 컬러 변환층을 더 포함할 수 있다. 여기서, 상기 컬러 변환층은 상기 댐부에 둘러싸인 상기 발광 소자들이 위치한 영역을 채울 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소는 상기 기판 상에 제공되며 상기 제2 방향을 따라 상기 제2 전극에 인접한 제3 전극을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 전극은 상기 제2 방향으로 상기 제1 전극과 마주보는 제1 측면 및 상기 제3 전극과 마주보는 제2 측면을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소는 상기 기판 상에 제공되며 상기 제2 방향을 따라 상기 제1 뱅크 패턴에 인접한 제2 뱅크 패턴을 더 포함할 수 있다. 여기서, 상기 제2 전극과 상기 제3 전극은 상기 제2 뱅크 패턴 상에서 서로 이격되게 배치할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있다. 상기 제2 전극의 제1 측면은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있다. 상기 제2 전극의 제2 측면은 상기 제2 뱅크 패턴의 일측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩할 수 있다. 상기 제3 전극은 상기 제2 뱅크 패턴의 타측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 상기 발광 소자들은, 상기 제1 전극과 상기 제2 전극 사이의 상기 제1 뱅크 패턴 상에 제공된 적어도 하나의 제1 발광 소자; 및 상기 제2 전극과 상기 제3 전극 사이의 상기 제2 뱅크 패턴 상에 제공된 적어도 하나의 제2 발광 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 전극과 상기 제3 전극은 상기 기판 상에서 서로 이격되게 배치될 수 있다. 여기서, 상기 제3 전극은 상기 제2 방향으로 상기 제2 전극과 마주보는 제1 측면 및 상기 제1 측면과 마주보는 제2 측면을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있다. 상기 제2 전극의 제1 측면은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩할 수 있고, 상기 제2 전극의 제2 측면은 상기 기판 상에 제공되어 상기 기판과 부분적으로 중첩할 수 있다. 상기 제3 전극의 제1 측면은 상기 기판 상에 제공되어 상기 기판과 부분적으로 중첩할 수 있고, 상기 제3 전극의 제2 측면은 상기 제2 뱅크 패턴의 일측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 상기 발광 소자들은, 상기 제1 전극과 상기 제2 전극의 제1 측면 사이의 상기 제1 뱅크 패턴 상에 제공된 적어도 하나의 제1 발광 소자; 및 상기 제2 전극의 제2 측면과 상기 제3 전극의 제1 측면 사이의 상기 기판 상에 제공된 적어도 하나의 제2 발광 소자를 포함할 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 복수의 화소 영역들을 포함한 기판; 및 상기 화소 영역들 각각에 제공된 화소를 포함할 수 있다. 여기서, 상기 화소는, 상기 기판 상에 제공된 뱅크 패턴; 상기 뱅크 패턴 상에 제공되며, 제1 방향을 따라 연장된 제1 전극과 제2 전극; 상기 제1 전극과 상기 제2 전극 상에 제공된 절연층; 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공된 복수의 발광 소자들; 상기 제1 전극과 상기 발광 소자들을 전기적으로 연결하는 제1 컨택 전극; 및 상기 제2 전극과 상기 발광 소자들을 전기적으로 연결하는 제2 컨택 전극을 포함할 수 있다. 여기서, 상기 제1 전극과 상기 제2 전극은 상기 뱅크 패턴 상에서 상기 제1 방향과 다른 제2 방향으로 이격되게 배치될 수 있다.
본 발명의 일 실시예에 따르면, 발광 소자들을 뱅크 패턴 상에 배치하여 발광 소자들 상에 위치한 광 변환 패턴층과의 간격을 줄임으로써, 발광 소자들에서 방출되어 광 변환 패턴층으로 진행하는 광의 양을 증가시켜 발광 소자들의 출광 효율을 향상시킬 수 있는 화소 및 이를 구비한 표시 장치가 제공될 수 있다.
또한, 본 발명의 일 실시예에 따르면, 정렬 전극들 사이에서 발광 소자의 정렬 면적을 충분히 확보하여 단위 면적당 발광 소자들의 정렬 개수를 증가시킬 수 있는 화소 및 이를 구비한 표시 장치가 제공될 수 있다.
본 발명의 일 실시예에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 발광 소자를 개략적으로 도시한 사시도이다.
도 2는 도 1의 발광 소자의 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치를 도시한 것으로, 특히, 도 1 및 도 2에 도시된 발광 소자를 광원으로 사용한 표시 장치의 개략적인 평면도이다.
도 4a 내지 도 4c는 도 3에 도시된 하나의 화소에 포함된 구성 요소들의 전기적 연결 관계를 다양한 실시예에 따라 나타낸 회로도들이다.
도 5a는 도 3에 도시된 화소들 중 하나의 화소를 개략적으로 도시한 평면도이다.
도 5b는 도 5a의 화소에 차광 패턴을 적용한 일 예를 개략적으로 도시한 평면도이다.
도 6은 도 5a의 화소에서 제1 및 제2 뱅크 패턴들, 제1 및 제2 전극들, 발광 소자들만을 도시한 평면도이다.
도 7은 도 5a의 Ⅰ ~ Ⅰ’선에 따른 단면도이다.
도 8은 도 5a의 Ⅱ ~ Ⅱ’선에 따른 단면도이다.
도 9는 도 8의 제1 내지 제3 컨택 전극들을 다른 실시예에 따라 구현한 것으로, 도 5a의 Ⅱ ~ Ⅱ’선에 대응되는 단면도이다.
도 10은 도 5b의 Ⅲ ~ Ⅲ’선에 따른 단면도이다.
도 11a 및 도 11b는 도 10의 뱅크와 차광 패턴을 다른 실시예에 따라 구현한 것으로, 도 5b의 Ⅲ ~ Ⅲ’선에 대응되는 단면도들이다.
도 12a 내지 도 12k는 도 10의 화소를 제조 방법에 따라 순차적으로 도시한 개략적인 단면도들이다.
도 13은 본 발명의 다른 실시예에 따른 화소를 개략적으로 도시한 평면도이다.
도 14는 도 13의 Ⅳ ~ Ⅳ’선에 따른 단면도이다.
도 15는 도 13의 화소에서 표시 소자층이 광 변환 패턴층을 포함한 모습을 개략적으로 도시한 것으로, 도 13의 Ⅳ ~ Ⅳ’선에 대응되는 단면도이다.
도 16은 본 발명의 또 다른 실시예에 따른 화소를 개략적으로 도시한 평면도이다.
도 17은 도 16의 Ⅴ ~ Ⅴ’선에 따른 단면도이다.
도 18은 도 17의 화소에서 표시 소자층이 광 변환 패턴층을 포함한 모습을 개략적으로 도시한 것으로, 도 17의 Ⅴ ~ Ⅴ’선에 대응되는 단면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조 부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "상에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 또한, 본 명세서에 있어서, 어느 층, 막, 영역, 판 등의 부분이 다른 부분 상(on)에 형성되었다고 할 경우, 상기 형성된 방향은 상부 방향만 한정되지 않으며 측면이나 하부 방향으로 형성된 것을 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
본 출원에서, "어떤 구성요소(일 예로 ‘제 1 구성요소’)가 다른 구성요소(일 예로 ‘제 2 구성요소’)에 "(기능적으로 또는 통신적으로) 연결되어 ((operatively or communicatively) coupled with/to)" 있다거나, "접속되어 (connected to)" 있다고 언급된 때에는, 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로 연결되거나, 다른 구성요소(일 예로 ‘제 3 구성요소’)를 통하여 연결될 수 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소(일 예로 ‘제 1 구성요소’)가 다른 구성요소 (일 예로 ‘제 2 구성요소’)에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 상기 어떤 구성요소와 상기 다른 구성요소 사이에 다른 구성요소(일 예로 ‘제 3 구성요소’)가 존재하지 않는 것으로 이해될 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예 및 그 밖에 당업자가 본 발명의 내용을 쉽게 이해하기 위하여 필요한 사항에 대하여 상세히 설명하기로 한다. 아래의 설명에서, 단수의 표현은 문맥상 명백하게 단수만을 포함하지 않는 한, 복수의 표현도 포함한다.
도 1은 본 발명의 일 실시예에 따른 발광 소자를 개략적으로 도시한 사시도이며, 도 2는 도 1의 발광 소자의 단면도이다.
본 발명의 일 실시예에 있어서, 발광 소자의 종류 및/또는 형상이 도 1 및 도 2에 도시된 실시예에 한정되지는 않는다.
도 1 및 도 2를 참조하면, 발광 소자(LD)는 제1 반도체층(11), 제2 반도체층(13), 제1 및 제2 반도체층들(11, 13) 사이에 개재된 활성층(12)을 포함할 수 있다. 일 예로, 발광 소자(LD)는 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13)이 순차적으로 적층된 발광 적층체를 구현할 수 있다.
발광 소자(LD)는 일 방향으로 연장된 형상으로 제공될 수 있다. 발광 소자(LD)의 연장 방향을 길이 방향이라고 하면, 발광 소자(LD)는 연장 방향을 따라 일 단부(또는 하 단부)와 타 단부(또는 상 단부)를 포함할 수 있다. 발광 소자(LD)의 일 단부(또는 하 단부)에는 제1 및 제2 반도체층들(11, 13) 중 어느 하나의 반도체층, 발광 소자(LD)의 타 단부(또는 상 단부)에는 상기 제1 및 제2 반도체층들(11, 13) 중 나머지 반도체층이 배치될 수 있다. 일 예로, 발광 소자(LD)의 일 단부(또는 하 단부)에는 제1 반도체층(11)이 배치되고, 발광 소자(LD)의 타 단부(또는 상 단부)에는 제2 반도체층(13)이 배치될 수 있다.
발광 소자(LD)는 다양한 형상으로 제공될 수 있다. 일 예로, 발광 소자(LD)는 길이(L) 방향으로 긴(즉, 종횡비가 1보다 큰) 로드 형상(rod-like shape), 바 형상(bar-like shape), 또는 기둥 형상 등을 가질 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라, 발광 소자(LD)는 길이(L) 방향으로 짧은(즉, 종횡비가 1보다 작은) 로드 형상, 바 형상, 또는 기둥 형상 등을 가질 수도 있다. 또한, 실시예에 따라, 발광 소자(LD)는 길이(L)와 직경(D)이 동일한 로드 형상, 바 형상, 또는 기둥 형상 등을 가질 수도 있다.
본 발명의 일 실시예에 있어서, 발광 소자(LD)의 길이(L)는 그의 직경(D, 또는 횡단면의 폭)보다 클 수 있다. 이러한 발광 소자(LD)는 일 예로 나노 스케일(nano scale) 내지 마이크로 스케일(micro scale) 정도의 직경(D) 및/또는 길이(L)를 가질 정도로 초소형으로 제작된 발광 다이오드(light emitting diode, LED)를 포함할 수 있다.
발광 소자(LD)가 종횡비가 1보다 큰 경우, 발광 소자(LD)의 직경(D)은 0.5㎛ 내지 6㎛ 정도일 수 있으며, 그 길이(L)는 1㎛ 내지 10㎛ 정도일 수 있다. 다만, 발광 소자(LD)의 직경(D) 및 길이(L)가 이에 한정되는 것은 아니며, 발광 소자(LD)가 적용되는 조명 장치 또는 자발광 표시 장치의 요구 조건(또는 설계 조건)에 부합되도록 발광 소자(LD)의 크기가 변경될 수 있다.
제1 반도체층(11)은 일 예로 적어도 하나의 n형 반도체층을 포함할 수 있다. 예를 들어, 제1 반도체층(11)은 InAlGaN, GaN, AlGaN, InGaN, AlN, InN 중 어느 하나의 반도체 재료를 포함하며, Si, Ge, Sn 등과 같은 제1 도전성의 도펀트(또는 n형 도펀트)가 도핑된 n형 반도체층일 수 있다. 다만, 제1 반도체층(11)을 구성하는 물질이 이에 한정되는 것은 아니며, 이 외에도 다양한 물질로 제1 반도체층(11)을 구성할 수 있다. 본 발명의 일 실시예에 있어서, 제1 반도체층(11)은 제1 도전성의 도펀트(또는 n형 도펀트)가 도핑된 질화갈륨(GaN) 반도체 물질을 포함할 수 있다. 제1 반도체층(11)은 발광 소자(LD)의 길이(L) 방향을 따라 활성층(12)과 접촉하는 상부 면과 외부로 노출된 하부 면을 포함할 수 있다. 제1 반도체층(11)의 하부 면은 발광 소자(LD)의 일 단부(또는 하 단부)일 수 있다.
활성층(12)은 제1 반도체층(11) 상에 배치되며, 단일 또는 다중 양자 우물(quantum wells) 구조로 형성될 수 있다. 일 예로, 활성층(12)이 다중 양자 우물 구조로 형성되는 경우, 상기 활성층(12)은 장벽층(barrier layer, 미도시), 스트레인 강화층(strain reinforcing layer), 및 웰층(well layer)이 하나의 유닛으로 주기적으로 반복 적층될 수 있다. 스트레인 강화층은 장벽층보다 더 작은 격자 상수를 가져 웰층에 인가되는 스트레인, 일 예로, 압축 스트레인을 더 강화할 수 있다. 다만, 활성층(12)의 구조가 상술한 실시예에 한정되는 것은 아니다.
활성층(12)은 400nm 내지 900nm의 파장을 갖는 광을 방출할 수 있으며, 이중 헤테로 구조(double hetero structure)를 사용할 수 있다. 본 발명의 일 실시예에서, 발광 소자(LD)의 길이(L) 방향을 따라 활성층(12)의 상부 및/또는 하부에는 도전성의 도펀트가 도핑된 클래드층(clad layer, 미도시)이 형성될 수도 있다. 일 예로, 클래드층은 AlGaN층 또는 InAlGaN층으로 형성될 수 있다. 실시예에 따라, AlGaN, InAlGaN 등의 물질이 활성층(12)을 형성하는 데에 이용될 수 있으며, 이 외에도 다양한 물질이 활성층(12)을 구성할 수 있다. 활성층(12)은 제1 반도체층(11)과 접촉하는 제1 면 및 제2 반도체층(13)과 접촉하는 제2 면을 포함할 수 있다.
발광 소자(LD)의 양 단부에 소정 전압 이상의 전계를 인가하게 되면, 활성층(12)에서 전자-정공 쌍이 결합하면서 발광 소자(LD)가 발광하게 된다. 이러한 원리를 이용하여 발광 소자(LD)의 발광을 제어함으로써, 발광 소자(LD)를 표시 장치의 화소를 비롯한 다양한 발광 장치의 광원(또는 발광원)으로 이용할 수 있다.
제2 반도체층(13)은 활성층(12)의 제2 면 상에 배치되며, 제1 반도체층(11)과 상이한 타입의 반도체층을 포함할 수 있다. 일 예로, 제2 반도체층(13)은 적어도 하나의 p형 반도체층을 포함할 수 있다. 예를 들어, 제2 반도체층(13)은 InAlGaN, GaN, AlGaN, InGaN, AlN, InN 중 적어도 하나의 반도체 재료를 포함하며, Mg 등과 같은 제2 도전성의 도펀트(또는 p형 도펀트)가 도핑된 p형 반도체층을 포함할 수 있다. 다만, 제2 반도체층(13)을 구성하는 물질이 이에 한정되는 것은 아니며, 이 외에도 다양한 물질이 제2 반도체층(13)을 구성할 수 있다. 본 발명의 일 실시예에 있어서, 제2 반도체층(13)은 제2 도전성의 도펀트(또는 p형 도펀트)가 도핑된 질화갈륨(GaN) 반도체 물질을 포함할 수 있다. 제2 반도체층(13)은 발광 소자(LD)의 길이(L) 방향을 따라 활성층(12)의 제2 면과 접촉하는 하부 면과 외부로 노출된 상부 면을 포함할 수 있다. 여기서, 제2 반도체층(13)의 상부 면은 발광 소자(LD)의 타 단부(또는 상 단부)일 수 있다.
본 발명의 일 실시예에 있어서, 제1 반도체층(11)과 제2 반도체층(13)은 발광 소자(LD)의 길이(L) 방향으로 서로 상이한 두께를 가질 수 있다. 일 예로, 발광 소자(LD)의 길이(L) 방향을 따라 제1 반도체층(11)이 제2 반도체층(13)보다 상대적으로 두꺼운 두께를 가질 수 있다. 이에 따라, 발광 소자(LD)의 활성층(12)은 제1 반도체층(11)의 하부 면보다 제2 반도체층(13)의 상부 면에 더 인접하게 위치할 수 있다.
도면에 직접적으로 도시하지 않았으나, 상술한 발광 소자(LD)의 제1 및 제2 반도체층들(11, 13) 중 적어도 하나의 반도체층의 일 측에 오믹(ohmic) 층이 제공될 수 있다.
한편, 제1 반도체층(11)과 제2 반도체층(13)이 각각 하나의 층으로 구성된 것으로 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 본 발명의 일 실시예에 있어서, 활성층(12)의 물질에 따라 제1 반도체층(11)과 제2 반도체층(13) 각각은 적어도 하나 이상의 층들, 일 예로 클래드층 및/또는 TSBR(tensile strain barrier reducing) 층을 더 포함할 수도 있다. TSBR 층은 격자 구조가 다른 반도체층들 사이에 배치되어 격자 상수(lattice constant) 차이를 줄이기 위한 완충 역할을 하는 스트레인(strain) 완화층일 수 있다. TSBR 층은 p-GaInP, p-AlInP, p-AlGaInP 등과 같은 p형 반도체층으로 구성될 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
실시예에 따라, 발광 소자(LD)는 상술한 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13) 외에도 상기 제2 반도체층(13) 상부에 배치되는 추가 전극(미도시, 이하 ‘제1 추가 전극’ 이라 함)을 더 포함할 수도 있다. 또한, 다른 실시예에 따라, 제1 반도체층(11)의 일 단에 배치되는 하나의 다른 추가 전극(미도시, 이하 ‘제2 추가 전극’이라 함)을 더 포함할 수도 있다.
제1 및 제2 추가 전극들 각각은 오믹(ohmic) 컨택 전극일 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 및 제2 추가 전극들은 쇼트키(schottky) 컨택 전극일 수 있다. 제1 및 제2 추가 전극들은 도전성 재료(또는 물질)를 포함할 수 있다. 예를 들어, 제1 및 제2 추가 전극들은, 크롬(Cr), 타이타늄(Ti), 알루미늄(Al), 금(Au), 니켈(Ni), 및 이들의 산화물 또는 합금 등을 단독 또는 혼합하여 사용한 불투명 금속을 포함할 수 있으나, 본 발명이 이에 한정되지 않는다. 실시예에 따라, 제1 및 제2 추가 전극들은 인듐 주석 산화물(indium tin oxide, ITO), 인듐 아연 산화물(indium zinc oxide, IZO), 아연 산화물(zinc oxide, ZnO), 인듐 갈륨 아연 산화물(indium gallium zinc oxide, IGZO), 인듐 주석 아연 산화물(indium tin zinc oxide, ITZO)과 같은 투명 도전성 산화물을 포함할 수도 있다.
제1 및 제2 추가 전극들에 포함된 물질은 서로 동일하거나 상이할 수 있다. 제1 및 제2 추가 전극들은 실질적으로 투명 또는 반투명할 수 있다. 이에 따라, 발광 소자(LD)에서 생성된 광은 제1 및 제2 추가 전극들 각각을 투과하여 발광 소자(LD)의 외부로 방출될 수 있다. 실시예에 따라, 발광 소자(LD)에서 생성된 광이 제1 및 제2 추가 전극들을 투과하지 않고 상기 발광 소자(LD)의 양 단부를 제외한 영역을 통해 상기 발광 소자(LD)의 외부로 방출되는 경우 상기 제1 및 제2 추가 전극들은 불투명 금속을 포함할 수도 있다.
본 발명의 일 실시예에 있어서, 발광 소자(LD)는 절연막(14)(또는 절연 피막)을 더 포함할 수 있다. 다만, 실시예에 따라, 절연막(14)은 생략될 수도 있으며, 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13) 중 일부만을 덮도록 제공될 수도 있다.
절연막(14)은, 활성층(12)이 제1 및 제2 반도체층들(11, 13) 외의 전도성 물질과 접촉하여 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(14)은 발광 소자(LD)의 표면 결함을 최소화하여 발광 소자(LD)의 수명 및 발광 효율을 향상시킬 수 있다. 또한, 복수의 발광 소자들(LD)이 밀접하게 배치되는 경우, 절연막(14)은 발광 소자들(LD) 사이에서 발생할 수 있는 원치 않은 단락을 방지할 수 있다. 활성층(12)이 외부의 전도성 물질과 단락이 발생하는 것을 방지할 수 있다면, 절연막(14)의 구비 여부가 한정되지는 않는다.
절연막(14)은 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13)을 포함한 발광 적층체의 외주면을 전체적으로 둘러싸는 형태로 제공될 수 있다.
상술한 실시예에서, 절연막(14)이 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13) 각각의 외주면을 전체적으로 둘러싸는 형태로 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 발광 소자(LD)가 제1 추가 전극을 포함하는 경우, 절연막(14)은 제1 반도체층(11), 활성층(12), 제2 반도체층(13), 및 제1 추가 전극 각각의 외주면을 전체적으로 둘러쌀 수 있다. 또한, 다른 실시예에 따라, 절연막(14)은 상기 제1 추가 전극의 외주면을 전체적으로 둘러싸지 않거나 상기 제1 추가 전극의 외주면의 일부만을 둘러싸고 상기 제1 추가 전극의 외주면의 나머지를 둘러싸지 않을 수도 있다. 또한, 실시예에 따라, 발광 소자(LD)의 타 단부(또는 상단부)에 제1 추가 전극이 배치되고, 상기 발광 소자(LD)의 일 단부(또는 하 단부)에 제2 추가 전극이 배치될 경우, 절연막(14)은 상기 제1 및 제2 추가 전극들 각각의 적어도 일 영역을 노출할 수도 있다.
절연막(14)은 투명한 절연 물질을 포함할 수 있다. 예를 들어, 절연막(14)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx) 및 산화타이타늄(TiO2) 등으로 이루어지는 군으로부터 선택된 하나 이상의 절연 물질을 포함할 수 있으나, 본 발명이 이에 한정되지는 않으며, 절연성을 갖는 다양한 재료가 상기 절연막(14)의 재료로 사용될 수 있다. 절연막(14)은 단일막의 형태로 제공되거나 적어도 이중막을 포함한 다중막의 형태로 제공될 수 있다.
실시예에 따라, 발광 소자(LD)는, 코어-쉘(core-shell) 구조의 발광 패턴으로 구현될 수도 있다. 이 경우, 상술한 제1 반도체층(11)은 발광 소자(LD)의 코어(core), 즉 중심(또는 중앙)에 위치할 수 있고, 활성층(12)은 상기 제1 반도체층(11)의 외주면을 둘러싸는 형태로 제공 및/또는 형성될 수 있으며, 제2 반도체층(13)은 상기 활성층(12)을 둘러싸는 형태로 제공 및/또는 형성될 수 있다. 또한, 발광 소자(LD)는 상기 제2 반도체층(13)의 적어도 일측을 둘러싸는 추가 전극(미도시)을 더 포함할 수도 있다. 또한, 실시예에 따라, 발광 소자(LD)는 코어-쉘(core-shell) 구조의 발광 패턴의 외주면에 제공되며 투명한 절연 물질을 포함하는 절연막(14)을 더 포함할 수 있다. 코어-쉘(core-shell) 구조의 발광 패턴으로 구현된 발광 소자(LD)는 성장 방식으로 제조될 수 있다.
상술한 발광 소자(LD)는, 다양한 표시 장치의 발광원으로 이용될 수 있다. 발광 소자(LD)는 표면 처리 과정을 거쳐 제조될 수 있다. 예를 들어, 다수의 발광 소자들(LD)을 유동성의 용액(또는 용매)에 혼합하여 각각의 화소 영역(일 예로, 각 화소의 발광 영역 또는 각 서브 화소의 발광 영역)에 공급할 때, 상기 발광 소자들(LD)이 상기 용액 내에 불균일하게 응집하지 않고 균일하게 분사될 수 있도록 각각의 발광 소자(LD)를 표면 처리할 수 있다.
상술한 발광 소자(LD)를 포함한 발광 유닛(또는 발광 장치)은, 표시 장치를 비롯하여 광원을 필요로 하는 다양한 종류의 전자 장치에서 이용될 수 있다. 예를 들어, 표시 패널의 각 화소의 화소 영역 내에 복수 개의 발광 소자들(LD)을 배치하는 경우, 상기 발광 소자들(LD)은 상기 각 화소의 광원으로 이용될 수 있다. 다만, 발광 소자(LD)의 적용 분야가 상술한 예에 한정되지 않는다. 예를 들어, 발광 소자(LD)는 조명 장치 등과 같이 광원을 필요로 하는 다른 종류의 전자 장치에도 이용될 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치를 도시한 것으로, 특히, 도 1 및 도 2에 도시된 발광 소자를 광원으로 사용한 표시 장치의 개략적인 평면도이다.
도 3에 있어서, 편의를 위하여 영상이 표시되는 표시 영역(DA)을 중심으로 표시 장치의 구조를 간략하게 도시하였다.
도 1 내지 도 3을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 기판(SUB), 기판(SUB) 상에 제공되며 적어도 하나의 발광 소자(LD)를 각각 포함하는 복수의 화소들(PXL), 기판(SUB) 상에 제공되며 화소들(PXL)을 구동하는 구동부, 및 화소들(PXL)과 구동부를 연결하는 배선부를 포함할 수 있다.
표시 장치가 스마트폰, 텔레비전, 태블릿 PC, 이동 전화기, 영상 전화기, 전자책 리더기, 데스크탑 PC, 랩탑 PC, 넷북 컴퓨터, 워크스테이션, 서버, PDA, PMP(portable multimedia player), MP3 플레이어, 의료기기, 카메라, 또는 웨어러블 등과 같이 적어도 일 면에 표시 면이 적용된 전자 장치라면 본 발명이 적용될 수 있다.
표시 장치는 발광 소자(LD)를 구동하는 방식에 따라 패시브 매트릭스형(passive matrix type) 표시 장치와 액티브 매트릭스형(active matrix type) 표시 장치로 분류될 수 있다. 일 예로, 표시 장치가 액티브 매트릭스형으로 구현되는 경우, 화소들(PXL) 각각은 발광 소자(LD)에 공급되는 전류량을 제어하는 구동 트랜지스터와 상기 구동 트랜지스터로 데이터 신호를 전달하는 스위칭 트랜지스터 등을 포함할 수 있다.
표시 장치는 다양한 형상으로 제공될 수 있으며, 일 예로, 서로 평행한 두 쌍의 변들을 가지는 직사각형의 판상으로 제공될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 표시 장치가 직사각형의 판상으로 제공되는 경우, 두 쌍의 변들 중 어느 한 쌍의 변이 다른 한 쌍의 변보다 길게 제공될 수 있다. 편의를 위해 표시 장치가 한 쌍의 장변과 한 쌍의 단변을 갖는 직사각 형상인 경우를 나타내었으며, 장변의 연장 방향을 제2 방향(DR2), 단변의 연장 방향을 제1 방향(DR1), 상기 장 변과 상기 단 변의 연장 방향에 수직한 방향을 제3 방향(DR3)으로 표시하였다. 직사각형의 판상으로 제공되는 표시 장치는 하나의 장 변과 하나의 단 변이 접하는(또는 만나는) 모서리부가 라운드 형상을 가질 수 있다.
기판(SUB)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다.
표시 영역(DA)은 영상을 표시하는 화소들(PXL)이 제공되는 영역일 수 있다. 비표시 영역(NDA)은 화소들(PXL)을 구동하기 위한 구동부 및 화소들(PXL)과 구동부를 연결하는 배선부의 일부가 제공되는 영역일 수 있다. 편의를 위해, 도 3에서는 하나의 화소(PXL)만이 도시되었으나 실질적으로 복수개의 화소들(PXL)이 기판(SUB)의 표시 영역(DA)에 제공될 수 있다.
비표시 영역(NDA)은 표시 영역(DA)의 적어도 일측에 제공될 수 있다. 비표시 영역(NDA)은 표시 영역(DA)의 둘레(또는 가장자리)를 둘러쌀 수 있다. 비표시 영역(NDA)에는 화소들(PXL)에 연결된 배선부와 배선부에 연결되며 화소들(PXL)을 구동하기 위한 구동부가 제공될 수 있다.
배선부는 구동부와 화소들(PXL)을 전기적으로 연결할 수 있다. 배선부는 각 화소(PXL)에 신호를 제공하며 각 화소(PXL)에 연결된 신호 라인들, 일 예로, 스캔 라인, 데이터 라인, 발광 제어 라인 등과 연결되는 팬아웃(fan-out) 라인일 수 있다. 또한, 배선부는 각 화소(PXL)의 전기적 특성 변화를 실시간으로 보상하기 위하여 각 화소(PXL)에 연결된 신호 라인들, 일 예로, 제어 라인, 센싱 라인 등과 연결되는 팬아웃(fan-out) 라인일 수 있다.
기판(SUB)은 투명 절연 물질을 포함하여 광의 투과가 가능할 수 있다. 기판(SUB)은 경성(rigid) 기판이거나 가요성(flexible) 기판일 수 있다.
기판(SUB) 상의 일 영역은 표시 영역(DA)으로 제공되어 화소들(PXL)이 배치되고, 상기 기판(SUB) 상의 나머지 영역은 비표시 영역(NDA)으로 제공될 수 있다. 일 예로, 기판(SUB)은, 각각의 화소(PXL)가 배치되는 화소 영역들을 포함한 표시 영역(DA)과, 상기 표시 영역(DA)의 주변에 배치되는(또는 상기 표시 영역(DA)에 인접한) 비표시 영역(NDA)을 포함할 수 있다.
화소들(PXL) 각각은 기판(SUB) 상의 표시 영역(DA) 내에 제공될 수 있다. 본 발명의 일 실시예에 있어서, 화소들(PXL)은 스트라이프(stripe) 배열 구조 또는 펜타일(PenTile) 배열 구조로 표시 영역(DA)에 배열될 수 있으나, 본 발명이 이에 한정되지는 않는다.
각각의 화소(PXL)는 대응되는 스캔 신호 및 데이터 신호에 의해 구동되는 적어도 하나 이상의 발광 소자(LD)를 포함할 수 있다. 발광 소자(LD)는 나노 스케일 내지 마이크로 스케일 정도로 작은 크기를 가지며 인접하게 배치된 발광 소자들과 서로 병렬로 연결될 수 있으나, 이에 본 발명이 한정되는 것은 아니다. 실시예에 따라, 발광 소자(LD)는 인접하게 배치된 발광 소자들과 서로 직렬로 연결되거나, 인접한 발광 소자들과 서로 병렬로 연결된 적어도 하나의 직렬 단을 포함하도록 구성된 직/병렬 혼합 구조로 연결될 수도 있다. 상기 발광 소자(LD)는 각 화소(PXL)의 광원을 구성할 수 있다.
각각의 화소(PXL)는 소정의 신호(일 예로, 스캔 신호 및 데이터 신호) 및/또는 소정의 전원(일 예로, 제1 구동 전원 및 제2 구동 전원)에 의해 구동되는 적어도 하나의 광원, 일 예로, 도 1에 도시된 발광 소자(LD)를 포함할 수 있다. 다만, 본 발명의 실시예에서 각각의 화소(PXL)의 광원으로 이용될 수 있는 발광 소자(LD)의 종류가 이에 한정되지는 않는다.
구동부는 배선부를 통해 각각의 화소(PXL)에 소정의 신호 및 소정의 전원을 제공하며, 이에 따라 상기 화소(PXL)의 구동을 제어할 수 있다. 구동부는 스캔 구동부, 발광 구동부, 및 데이터 구동부, 및 타이밍 제어부를 포함할 수 있다.
도 4a 내지 도 4c는 도 3에 도시된 하나의 화소에 포함된 구성 요소들의 전기적 연결 관계를 다양한 실시예에 따라 나타낸 회로도들이다.
예를 들어, 도 4a 내지 도 4c는 능동형 표시 장치에 적용될 수 있는 화소(PXL)에 포함된 구성 요소들의 전기적 연결 관계를 서로 다른 실시예에 따라 도시하였다. 다만, 본 발명의 실시예가 적용될 수 있는 화소(PXL)에 포함된 구성 요소들의 종류가 이에 한정되지는 않는다.
도 4a 내지 도 4c에서는, 도 3에 도시된 화소들 각각에 포함된 구성 요소들뿐만 아니라 상기 구성 요소들이 제공되는 영역까지 포괄하여 화소(PXL)로 지칭한다.
도 1 내지 도 4c를 참조하면, 하나의 화소(PXL, 이하 ‘화소’라 함)는 데이터 신호에 대응하는 휘도의 광을 생성하는 발광 유닛(EMU)을 포함할 수 있다. 또한, 화소(PXL)는 발광 유닛(EMU)을 구동하기 위한 화소 회로(PXC)를 선택적으로 더 포함할 수 있다.
실시예에 따라, 발광 유닛(EMU)은 제1 구동 전원(VDD)의 전압이 인가되는 제1 전원 라인(PL1)과 제2 구동 전원(VSS)의 전압이 인가되는 제2 전원 라인(PL2) 사이에 병렬로 연결된 복수의 발광 소자들(LD)을 포함할 수 있다. 예를 들어, 발광 유닛(EMU)은, 화소 회로(PXC) 및 제1 전원 라인(PL1)을 경유하여 제1 구동 전원(VDD)에 연결된 제1 전극(EL1, 또는 “제1 정렬 전극”)과, 제2 전원 라인(PL2)을 통해 제2 구동 전원(VSS)에 연결된 제2 전극(EL2, 또는 “제2 정렬 전극”)과, 상기 제1 및 제2 전극들(EL1, EL2) 사이에 서로 동일한 방향으로 병렬 연결되는 복수의 발광 소자들(LD)을 포함할 수 있다. 본 발명의 일 실시예에 있어서, 제1 전극(EL1)은 애노드(anode) 전극일 수 있고, 제2 전극(EL2)은 캐소드(cathode) 전극일 수 있다.
발광 유닛(EMU)에 포함된 발광 소자들(LD) 각각은, 제1 전극(EL1)을 통해 제1 구동 전원(VDD)에 연결되는 일 단부 및 제2 전극(EL2)을 통해 제2 구동 전원(VSS)에 연결된 타 단부를 포함할 수 있다. 제1 구동 전원(VDD)과 제2 구동 전원(VSS)은 서로 다른 전위를 가질 수 있다. 일 예로, 제1 구동 전원(VDD)은 고전위 전원으로 설정되고, 제2 구동 전원(VSS)은 저전위 전원으로 설정될 수 있다. 이때, 제1 및 제2 구동 전원들(VDD, VSS)의 전위차는 화소(PXL)의 발광 기간 동안 발광 소자들(LD)의 문턱 전압 이상으로 설정될 수 있다.
상술한 바와 같이, 상이한 전위의 전압이 각각 공급되는 제1 전극(EL1)과 제2 전극(EL2) 사이에 동일한 방향(일 예로, 순 방향)으로 병렬 연결된 각각의 발광 소자(LD)는 각각의 유효 광원을 구성할 수 있다. 이러한 유효 광원들이 모여 화소(PXL)의 발광 유닛(EMU)을 구성할 수 있다.
발광 유닛(EMU)의 발광 소자들(LD)은 해당 화소 회로(PXC)를 통해 공급되는 구동 전류에 대응하는 휘도로 발광할 수 있다. 예를 들어, 각각의 프레임 기간 동안 화소 회로(PXC)는 해당 프레임 데이터의 계조 값에 대응하는 구동 전류를 발광 유닛(EMU)으로 공급할 수 있다. 발광 유닛(EMU)으로 공급되는 구동 전류는 발광 소자들(LD) 각각으로 나뉘어 흐를 수 있다. 이에 따라, 각각의 발광 소자(LD)가 그에 흐르는 전류에 상응하는 휘도로 발광하면서, 발광 유닛(EMU)이 구동 전류에 대응하는 휘도의 광을 방출할 수 있다.
한편, 도 4a 내지 도 4c에 있어서, 발광 소자들(LD)의 양 단부가 제1 및 제2 구동 전원들(VDD, VSS)의 사이에서 동일한 방향으로 연결된 실시예를 도시하였으나, 본 발명이 이에 한정되지는 않는다. 실시예에 따라, 발광 유닛(EMU)은, 도 4b 및 도 4c에 도시된 바와 같이 각각의 유효 광원을 구성하는 발광 소자들(LD) 외에 적어도 하나의 비유효 광원, 일 예로 역방향 발광 소자(LDr)를 더 포함할 수 있다. 이러한 역방향 발광 소자(LDr)는 유효 광원들을 구성하는 발광 소자들(LD)과 함께 제1 및 제2 전극들(EL1, EL2)의 사이에 병렬로 연결되되, 상기 발광 소자들(LD)과는 반대 방향으로 상기 제1 및 제2 전극들(EL1, EL2)의 사이에 연결될 수 있다. 이러한 역방향 발광 소자(LDr)는, 제1 및 제2 전극들(EL1, EL2) 사이에 소정의 구동 전압(일 예로, 순방향의 구동 전압)이 인가되더라도 비활성된 상태를 유지하게 되고, 이에 따라 역방향 발광 소자(LDr)에는 실질적으로 전류가 흐르지 않게 된다.
화소 회로(PXC)는 해당 화소(PXL)의 스캔 라인(Si) 및 데이터 라인(Dj)에 접속될 수 있다. 일 예로, 화소(PXL)가 표시 영역(DA)의 i(는 자연수)번째 행 및 j(j는 자연수)번째 열에 배치되는 경우, 상기 화소(PXL)의 화소 회로(PXC)는 표시 영역(DA)의 i번째 스캔 라인(Si) 및 j번째 데이터 라인(Dj)에 접속될 수 있다. 실시예에 따라, 화소 회로(PXC)는 제1 및 제2 트랜지스터들(T1, T2)과 스토리지 커패시터(Cst)를 포함할 수 있다. 다만, 화소 회로(PXC)의 구조가 도 4a 내지 도 4c에 도시된 실시예에 한정되지는 않는다.
우선, 도 4a를 참조하면, 화소 회로(PXC)는 제1 및 제2 트랜지스터들(T1, T2)과 스토리지 커패시터(Cst)를 포함할 수 있다.
제2 트랜지스터(T2; 스위칭 트랜지스터)의 제1 단자는 j번째 데이터 라인(Dj)에 접속될 수 있고, 제2 단자는 제1 노드(N1)에 접속될 수 있다. 여기서, 제2 트랜지스터(T2)의 제1 단자와 제2 단자는 서로 다른 단자로, 예컨대 제1 단자가 소스 전극이면 제2 단자는 드레인 전극일 수 있다. 그리고, 제2 트랜지스터(T2)의 게이트 전극은 i번째 스캔 라인(Si)에 접속될 수 있다.
이와 같은 제2 트랜지스터(T2)는, i번째 스캔 라인(Si)으로부터 제2 트랜지스터(T2)가 턴-온될 수 있는 전압(예컨대, 로우(low) 전압)의 스캔 신호가 공급될 때 턴-온되어, j번째 데이터 라인(Dj)과 제1 노드(N1)를 전기적으로 연결한다. 이때, j번째 데이터 라인(Dj)으로는 해당 프레임의 데이터 신호가 공급되고, 이에 따라 제1 노드(N1)로 데이터 신호가 전달된다. 제1 노드(N1)로 전달된 데이터 신호는 스토리지 커패시터(Cst)에 충전된다.
제1 트랜지스터(T1; 구동 트랜지스터)의 제1 단자는 제1 구동 전원(VDD)에 접속될 수 있고, 제2 단자는 발광 소자들(LD) 각각의 제1 전극(EL1)에 전기적으로 접속될 수 있다. 제1 트랜지스터(T1)의 게이트 전극은 제1 노드(N1)에 접속될 수 있다. 이와 같은 제1 트랜지스터(T1)는 제1 노드(N1)의 전압에 대응하여 발광 소자들(LD)로 공급되는 구동 전류의 양을 제어할 수 있다.
스토리지 커패시터(Cst)의 일 전극은 제1 구동 전원(VDD)에 접속될 수 있고, 다른 전극은 제1 노드(N1)에 접속될 수 있다. 이와 같은 스토리지 커패시터(Cst)는 제1 노드(N1)로 공급되는 데이터 신호에 대응하는 전압을 충전하고, 다음 프레임의 데이터 신호가 공급될 때까지 충전된 전압을 유지한다.
도 4a에서는 데이터 신호를 화소(PXL) 내부로 전달하기 위한 제2 트랜지스터(T2), 상기 데이터 신호의 저장을 위한 스토리지 커패시터(Cst), 상기 데이터 신호에 대응하는 구동 전류를 발광 소자들(LD)로 공급하기 위한 제1 트랜지스터(T1)를 포함한 화소 회로(PXC)를 도시하였다.
하지만, 본 발명이 이에 한정되는 것은 아니며 화소 회로(PXC)의 구조는 다양하게 변경 실시될 수 있다. 일 예로, 화소 회로(PXC)는 제1 트랜지스터(T1)의 문턱 전압을 보상하기 위한 트랜지스터 소자, 제1 노드(N1)를 초기화하기 위한 트랜지스터 소자, 및/또는 발광 소자들(LD)의 발광 시간을 제어하기 위한 트랜지스터 소자 등과 같은 적어도 하나의 트랜지스터 소자나, 제1 노드(N1)의 전압을 부스팅하기 위한 부스팅 커패시터 등과 같은 다른 회로 소자들을 추가적으로 더 포함할 수 있다.
또한, 도 4a에서는 화소 회로(PXC)에 포함되는 트랜지스터들, 예컨대 제1 및 제2 트랜지스터들(T1, T2)을 모두 P타입의 트랜지스터들로 도시하였으나, 본 발명이 이에 한정되지는 않는다. 즉, 화소 회로(PXC)에 포함된 제1 및 제2 트랜지스터들(T1, T2) 중 적어도 하나는 N타입의 트랜지스터로 변경될 수도 있다.
화소 회로(PXC)는, 실시예에 따라, 적어도 하나의 다른 스캔 라인에 더 연결될 수도 있다. 예를 들어, 화소(PXL)가 표시 영역(DA)의 i번째 행에 배치된 경우, 해당 화소(PXL)의 화소 회로(PXC)는 도 4b에 도시된 바와 같이 i-1번째 스캔 라인(Si-1) 및/또는 i+1번째 스캔 라인(Si+1)에 더 연결될 수 있다. 또한, 실시예에 따라, 화소 회로(PXC)는 제1 및 제2 구동 전원(VDD, VSS) 외에도 제3의 전원에 더 연결될 수 있다. 예를 들어, 화소 회로(PXC)는 초기화 전원(Vint)에도 연결될 수 있다. 이 경우, 화소 회로(PXC)는 제1 내지 제7 트랜지스터들(T1 ~ T7)과, 스토리지 커패시터(Cst)를 포함할 수 있다.
제1 트랜지스터(T1; 구동 트랜지스터)의 제1 단자, 일 예로, 소스 전극은 제5 트랜지스터(T5)를 경유하여 제1 구동 전원(VDD)에 접속될 수 있고, 제2 단자, 일 예로, 드레인 전극은 제6 트랜지스터(T6)를 경유하여 발광 소자들(LD)의 일 단부에 전기적으로 접속될 수 있다. 그리고, 제1 트랜지스터(T1)의 게이트 전극은 제1 노드(N1)에 접속될 수 있다. 이러한 제1 트랜지스터(T1)는, 제1 노드(N1)의 전압에 대응하여 발광 소자들(LD)을 경유하여 제1 구동 전원(VDD)과 제2 구동 전원(VSS)의 사이에 흐르는 구동 전류를 제어한다.
제2 트랜지스터(T2; 스위칭 트랜지스터)는 화소(PXL)에 연결된 j번째 데이터 라인(Dj)과 제1 트랜지스터(T1)의 제1 단자 사이에 접속될 수 있다. 그리고, 제2 트랜지스터(T2)의 게이트 전극은 화소(PXL)에 연결된 i번째 스캔 라인(Si)에 접속될 수 있다. 이와 같은 제2 트랜지스터(T2)는 i번째 스캔 라인(Si)으로부터 게이트-온 전압(일 예로, 로우 전압)의 스캔 신호가 공급될 때 턴-온되어 j번째 데이터 라인(Dj)을 제1 트랜지스터(T1)의 제1 단자에 전기적으로 연결할 수 있다. 따라서, 제2 트랜지스터(T2)가 턴-온되면, j번째 데이터 라인(Dj)으로부터 공급되는 데이터 신호가 제1 트랜지스터(T1)로 전달될 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 제2 단자와 제1 노드(N1) 사이에 접속될 수 있다. 그리고, 제3 트랜지스터(T3)의 게이트 전극은 i번째 스캔 라인(Si)에 접속될 수 있다. 이와 같은 제3 트랜지스터(T3)는 i번째 스캔 라인(Si)으로부터 게이트-온 전압의 스캔 신호가 공급될 때 턴-온되어 제1 트랜지스터(T1)의 제2 단자와 제1 노드(N1)를 전기적으로 연결할 수 있다.
제4 트랜지스터(T4)는 제1 노드(N1)와 초기화 전원(Vint)이 인가되는 초기화 전원 라인(IPL) 사이에 접속될 수 있다. 그리고, 제4 트랜지스터(T4)의 게이트 전극은 이전 스캔 라인, 일 예로, i-1번째 스캔 라인(Si-1)에 접속될 수 있다. 이와 같은 제4 트랜지스터(T4)는 i-1번째 스캔 라인(Si-1)으로 게이트-온 전압의 스캔 신호가 공급될 때 턴-온되어 초기화 전원(Vint)의 전압을 제1 노드(N1)로 전달할 수 있다. 여기서, 초기화 전원(Vint)은 데이터 신호의 최저 전압 이하의 전압을 가질 수 있다.
제5 트랜지스터(T5)는 제1 구동 전원(VDD)과 제1 트랜지스터(T1) 사이에 접속될 수 있다. 그리고, 제5 트랜지스터(T5)의 게이트 전극은 대응하는 발광 제어 라인, 일 예로, i번째 발광 제어 라인(Ei)에 접속될 수 있다. 이와 같은 제5 트랜지스터(T5)는 i번째 발광 제어 라인(Ei)으로 게이트-오프 전압의 발광 제어신호가 공급될 때 턴-오프될 수 있고, 그 외의 경우에 턴-온될 수 있다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)와 발광 소자들(LD)의 일 단부 사이에 접속될 수 있다. 그리고, 제6 트랜지스터(T6)의 게이트 전극은 i번째 발광 제어 라인(Ei)에 접속될 수 있다. 이와 같은 제6 트랜지스터(T6)는 i번째 발광 제어 라인(Ei)으로 게이트-오프 전압의 발광 제어신호가 공급될 때 턴-오프될 수 있고, 그 외의 경우에 턴-온될 수 있다.
제7 트랜지스터(T7)는 발광 소자들(LD)의 일 단부와 초기화 전원 라인(IPL) 사이에 접속될 수 있다. 그리고, 제7 트랜지스터(T7)의 게이트 전극은 다음 행의 스캔 라인들 중 어느 하나, 일 예로, i+1번째 스캔 라인(Si+1)에 접속될 수 있다. 이와 같은 제7 트랜지스터(T7)는 i+1번째 스캔 라인(Si+1)으로 게이트-온 전압의 스캔 신호가 공급될 때 턴-온되어 초기화 전원(Vint)의 전압을 발광 소자들(LD)의 일 단부로 공급할 수 있다.
스토리지 커패시터(Cst)는 제1 구동 전원(VDD)과 제1 노드(N1) 사이에 접속될 수 있다. 스토리지 커패시터(Cst)는 각 프레임 기간에 제1 노드(N1)로 공급되는 데이터 신호 및 제1 트랜지스터(T1)의 문턱 전압에 대응하는 전압을 저장할 수 있다.
도 4b에서는 화소 회로(PXC)에 포함된 트랜지스터들, 일 예로, 제1 내지 제7 트랜지스터들(T1 ~ T7)을 모두 P타입의 트랜지스터들로 도시하였으나, 본 발명이 이에 한정되지는 않는다. 예를 들어, 제1 내지 제7 트랜지스터들(T1 ~ T7) 중 적어도 하나는 N타입의 트랜지스터로 변경될 수도 있다.
본 발명의 일 실시예에 있어서, 화소 회로(PXC)의 구성은 도 4a 및 도 4b에 도시된 실시예들에 한정되지 않는다. 일 예로, 화소 회로(PXC)는 도 4c에 도시된 실시예와 같이 구성될 수도 있다.
화소 회로(PXC)는, 도 4c에 도시된 바와 같이, 제어 라인(CLi) 및 센싱 라인(SENj)에 더 접속될 수 있다. 일 예로, 화소 회로(PXC)는 표시 영역(DA)의 i번째 제어 라인(CLi) 및 j번째 센싱 라인(SENj)에 접속될 수 있다. 상술한 화소 회로(PXC)는 도 4a에 도시된 제1 및 제2 트랜지스터들(T1, T2)외에 제3 트랜지스터(T3)를 더 포함할 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)와 j번째 센싱 라인(SENj) 사이에 접속된다. 예를 들어, 제3 트랜지스터(T3)의 일 전극은, 제1 전극(EL1)에 연결된 제1 트랜지스터(T1)의 제1 단자(일 예로, 소스 전극)에 접속되고, 상기 제3 트랜지스터(T3)의 다른 전극은, j번째 센싱 라인(SENj)에 접속될 수 있다.
실시예에 따라, 제3 트랜지스터(T3)의 게이트 전극은 i번째 제어 라인(CLi)에 접속된다. i번째 제어 라인(CLi)이 생략되는 경우 제3 트랜지스터(T3)의 게이트 전극은 i번째 스캔 라인(Si)에 접속될 수도 있다. 이와 같은 제3 트랜지스터(T3)는 소정의 센싱 기간 동안 i번째 제어 라인(CLi)으로 공급되는 게이트-온 전압(일 예로, 하이(high) 레벨)의 제어 신호에 의해 턴-온되어 j번째 센싱 라인(SENj)과 제1 트랜지스터(T1)를 전기적으로 연결한다.
실시예에 따라, 센싱 기간은 표시 영역(DA)에 배치된 화소들(PXL) 각각의 특성 정보(일 예로, 제1 트랜지스터(T1)의 문턱 전압 등)를 추출하는 기간일 수 있다. 상술한 센싱 기간 동안, j번째 데이터 라인(Dj) 및 제2 트랜지스터(T2)를 통해 제1 노드(N1)에 제1 트랜지스터(T1)가 턴-온될 수 있는 소정의 기준 전압을 공급하거나, 각각의 화소(PXL)를 전류원 등에 연결함에 의해 상기 제1 트랜지스터(T1)를 턴-온시킬 수 있다. 또한, 제3 트랜지스터(T3)로 게이트-온 전압의 제어 신호를 공급하여 상기 제3 트랜지스터(T3)를 턴-온시킴에 의해 제1 트랜지스터(T1)를 j번째 센싱 라인(SENj)에 연결할 수 있다. 이에 따라, 상술한 j번째 센싱 라인(SENj)을 통해, 제1 트랜지스터(T1)의 문턱 전압 등을 비롯한 각 화소(PXL)의 특성 정보를 추출할 수 있다. 추출된 특성 정보는 화소들(PXL) 사이의 특성 편차가 보상되도록 영상 데이터를 변환하는 데에 이용될 수 있다.
한편, 도 4c에서는 제1 내지 제3 트랜지스터들(T1 ~ T3)이 모두 N타입 트랜지스터들인 실시예를 개시하였으나, 본 발명이 이에 한정되지는 않는다. 예를 들어, 상술한 제1 내지 제3 트랜지스터들(T1 ~ T3) 중 적어도 하나는 P타입 트랜지스터로 변경될 수도 있다. 또한, 도 4c에서는 발광 유닛(EMU)이 화소 회로(PXC)와 제2 구동 전원(VSS)의 사이에 접속되는 실시예를 개시하였으나, 상기 발광 유닛(EMU)은 제1 구동 전원(VDD)과 상기 화소 회로(PXC)의 사이에 접속될 수도 있다.
또한, 도 4a 내지 도 4c에서는, 각각의 발광 유닛(EMU)을 구성하는 발광 소자들(LD)이 모두 병렬로 연결된 실시예를 도시하였으나, 본 발명이 이에 한정되지는 않는다. 실시예에 따라, 발광 유닛(EMU)은 서로 병렬로 연결된 복수의 발광 소자들(LD)을 포함하는 적어도 하나의 직렬 단을 포함하도록 구성될 수도 있다. 즉, 발광 유닛(EMU)은 직/병렬 혼합 구조로 구성될 수도 있다.
본 발명에 적용될 수 있는 화소(PXL)의 구조가 도 4a 내지 도 4c에 도시된 실시예들에 한정되지 않으며, 해당 화소(PXL)는 다양한 구조를 가질 수 있다. 예를 들어, 각 화소(PXL)는 수동형 발광 표시 장치 등의 내부에 구성될 수도 있다. 이 경우, 화소 회로(PXC)는 생략되고, 발광 유닛(EMU)에 포함된 발광 소자들(LD)의 양 단부는, i번째 스캔 라인(Si), j번째 데이터 라인(Dj), 제1 구동 전원(VDD)이 인가되는 제1 전원 라인(PL1), 제2 구동 전원(VSS)이 인가되는 제2 전원 라인(PL2) 및/또는 소정의 제어선 등에 직접 접속될 수도 있다.
도 5a는 도 3에 도시된 화소들 중 하나의 화소를 개략적으로 도시한 평면도이고, 도 5b는 도 5a의 화소에 차광 패턴을 적용한 일 예를 개략적으로 도시한 평면도이고, 도 6은 도 5a의 화소에서 제1 및 제2 뱅크 패턴들, 제1 및 제2 전극들, 발광 소자들만을 도시한 평면도이고, 도 7은 도 5a의 Ⅰ ~ Ⅰ’선에 따른 단면도이고, 도 8은 도 5a의 Ⅱ ~ Ⅱ’선에 따른 단면도이고, 도 9는 도 8의 제1 내지 제3 컨택 전극들을 다른 실시예에 따라 구현한 것으로 도 5a의 Ⅱ ~ Ⅱ’선에 대응되는 단면도이고, 도 10은 도 5b의 Ⅲ ~ Ⅲ’선에 따른 단면도이며, 도 11a 및 도 11b는 도 10의 뱅크와 차광 패턴을 다른 실시예에 따라 구현한 것으로 도 5b의 Ⅲ ~ Ⅲ’선에 대응되는 단면도들이다.
도 5a 및 도 5b에 도시된 화소는, 도 4a에 도시된 화소일 수 있다.
도 5a 및 도 5b에 있어서, 편의를 위하여 발광 소자들(LD)에 연결된 트랜지스터들(T) 및 상기 트랜지스터들(T)에 연결되는 신호 라인들의 도시를 생략하였다.
도 5a 내지 도 11b에서는 각각의 전극을 단일막의 전극으로, 각각의 절연층을 단일막의 절연층으로만 도시하는 등 하나의 화소(PXL)를 단순화하여 도시하였으나, 본 발명이 이에 한정되는 것은 아니다.
추가적으로, 본 발명의 일 실시예에 있어서, “동일한 층에 형성 및/또는 제공된다”함은 동일한 공정에서 형성됨을 의미하고, “상이한 층에 형성 및/또는 제공된다”함은 상이한 공정에서 형성됨을 의미할 수 있다.
이에 더하여, 본 발명의 일 실시예에 있어서 두 구성들 간의 “연결”이라 함은 전기적 연결 및 물리적 연결을 모두 포괄하여 사용하는 것임을 의미할 수 있다.
또한, 본 발명의 일 실시예에 있어서는 설명의 편의를 위해 평면 상에서의 가로 방향(또는 수평 방향)을 제1 방향(DR1)으로, 평면 상에서의 세로 방향(또는 수직 방향)을 제2 방향(DR2)으로, 단면 상에서의 기판(SUB)의 두께 방향을 제3 방향(DR3)으로 표시하였다. 제1 내지 제3 방향들(DR1, DR2, DR3)은 제1 내지 제3 방향들(DR1, DR2, DR3)이 각각 지시하는 방향을 의미할 수 있다.
도 1 내지 도 11b을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 기판(SUB) 상에 제공된 복수의 화소들(PXL)을 포함할 수 있다.
기판(SUB)은 투명 절연 물질을 포함하여 광의 투과가 가능할 수 있다. 기판(SUB)은 경성(rigid) 기판 또는 가요성(flexible) 기판일 수 있다.
경성 기판은, 예를 들어, 유리 기판, 석영 기판, 유리 세라믹 기판, 및 결정질 유리 기판 중 하나일 수 있다.
가요성 기판은, 고분자 유기물을 포함한 필름 기판 및 플라스틱 기판 중 하나일 수 있다. 예를 들면, 가요성 기판은 폴리스티렌(polystyrene), 폴리비닐알코올(polyvinyl alcohol), 폴리메틸메타크릴레이트(Polymethyl methacrylate), 폴리에테르술폰(polyethersulfone), 폴리아크릴레이트(polyacrylate), 폴리에테르이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 트리아세테이트 셀룰로오스(triacetate cellulose), 셀룰로오스아세테이트 프로피오네이트(cellulose acetate propionate) 중 적어도 어느 하나를 포함할 수 있다.
기판(SUB)에 적용되는 물질은 표시 장치의 제조 공정 시, 높은 처리 온도에 대해 저항성(또는 내열성)을 갖는 것이 바람직할 수 있다.
기판(SUB)은, 각 화소(PXL)가 배치되는 화소 영역(PXA)을 포함한 표시 영역(DA)과 상기 표시 영역(DA)의 주변에 배치되는(또는 인접한) 비표시 영역(NDA)을 포함할 수 있다.
화소들(PXL)은 기판(SUB) 상의 표시 영역(DA) 내에서 제1 방향(DR1)으로 연장된 복수의 화소 행들 및 상기 제1 방향(DR1)과 다른, 일 예로, 교차하는 제2 방향(DR2)으로 연장된 복수의 화소 열들에 따라 매트릭스(matrix) 형태 및/또는 스트라이프(stripe) 형태로 배열될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 화소들(PXL)은 다양한 배열 형태로 기판(SUB)의 표시 영역(DA) 내에 제공될 수 있다.
각각의 화소(PXL)가 제공되는(또는 마련되는) 화소 영역(PXA)은 광이 방출되는 발광 영역 및 상기 발광 영역에 인접한(또는 상기 발광 영역의 주변을 둘러싸는) 주변 영역을 포함할 수 있다. 본 발명의 일 실시예에 있어서, 주변 영역이라 함은 광이 방출되지 않는 비발광 영역을 포함할 수 있다.
기판(SUB) 상에는 화소들(PXL)과 전기적으로 연결된 배선부가 위치할 수 있다. 배선부는 각각의 화소(PXL)에 소정의 신호(또는 소정의 전압)를 전달하는 복수의 신호 라인들을 포함할 수 있다. 신호 라인들은, 각각의 화소(PXL)에 스캔 신호를 전달하는 i번째 스캔 라인(Si), 각각의 화소(PXL)에 데이터 신호를 전달하는 j번째 데이터 라인(Dj), 각각의 화소(PXL)에 구동 전원을 전달하는 전원 라인(PL1, DVL)을 포함할 수 있다. 실시예에 따라, 배선부는 각각의 화소(PXL)에 발광 제어신호를 전달하는 발광 제어라인을 더 포함할 수도 있다. 또한, 다른 실시예에 따라, 배선부는 각각의 화소(PXL)에 연결된 센싱 라인 및 제어 라인을 더 포함할 수도 있다.
각각의 화소(PXL)는 기판(SUB) 상에 제공되며 화소 회로(PXC)를 포함한 화소 회로층(PCL) 및 복수의 발광 소자들(LD)을 포함한 표시 소자층(DPL)을 포함할 수 있다. 발광 소자들(LD)은 각각의 화소(PXL)의 화소 영역(PXA)에 위치할 수 있다.
편의를 위하여, 화소 회로층(PCL)을 우선적으로 설명한 후, 표시 소자층(DPL)에 대해 설명한다.
화소 회로층(PCL)은 버퍼층(BFL), 버퍼층(BFL) 상에 제공된 화소 회로(PXC), 및 상기 화소 회로(PXC) 상에 제공된 보호층(PSV)을 포함할 수 있다.
버퍼층(BFL)은 화소 회로(PXC)에 포함된 트랜지스터들(T)에 불순물이 확산되는 것을 방지할 수 있다. 버퍼층(BFL)은 무기 재료를 포함한 무기 절연막일 수 있다. 버퍼층(BFL)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx)과 같은 금속 산화물 중 적어도 하나를 포함할 수 있다. 버퍼층(BFL)은 단일막으로 제공될 수 있으나, 적어도 이중막 이상의 다중막으로 제공될 수도 있다. 버퍼층(BFL)이 다중막으로 제공되는 경우, 각 레이어는 서로 동일한 재료로 형성되거나 서로 다른 재료로 형성될 수 있다. 버퍼층(BFL)은 기판(SUB)의 재료 및 공정 조건 등에 따라 생략될 수도 있다.
화소 회로(PXC)는 적어도 하나 이상의 트랜지스터(T) 및 스토리지 커패시터(Cst)를 포함할 수 있다. 트랜지스터(T)는 발광 소자들(LD)의 구동 전류를 제어하는 구동 트랜지스터(Tdr) 및 구동 트랜지스터(Tdr)에 연결된 스위칭 트랜지스터(Tsw)를 포함할 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 화소 회로(PXC)는 구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 외에 다른 기능을 수행하는 회로 소자들을 더 포함할 수 있다. 이하의 실시예에서는, 구동 트랜지스터(Tdr) 및 스위칭 트랜지스터(Tsw)를 포괄하여 명명할 때에는 트랜지스터(T) 또는 트랜지스터들(T)이라고 한다. 구동 트랜지스터(Tdr)는 도 4a를 참고하여 설명한 제1 트랜지스터(T1)와 동일한 구성일 수 있고, 스위칭 트랜지스터(Tsw)는 도 4a를 참고하여 설명한 제2 트랜지스터(T2)와 동일한 구성일 수 있다.
구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 각각은 반도체 패턴(SCL), 게이트 전극(GE), 제1 단자(SE), 및 제2 단자(DE)를 포함할 수 있다. 제1 단자(SE)는 소스 전극 및 드레인 전극 중 어느 하나의 전극일 수 있으며, 제2 단자(DE)는 나머지 전극일 수 있다. 일 예로, 제1 단자(SE)가 소스 전극일 경우 제2 단자(DE)는 드레인 전극일 수 있다.
반도체 패턴(SCL)은 버퍼층(BFL) 상에 제공 및/또는 형성될 수 있다. 반도체 패턴(SCL)은 제1 단자(SE)에 접촉하는 제1 접촉 영역과 제2 단자(DE)에 접촉하는 제2 접촉 영역을 포함할 수 있다. 제1 접촉 영역과 제2 접촉 영역 사이의 영역은 채널 영역일 수 있다. 이러한 채널 영역은 해당 트랜지스터(T)의 게이트 전극(GE)과 중첩할 수 있다. 반도체 패턴(SCL)은 폴리 실리콘(poly silicon), 아몰퍼스 실리콘(amorphous silicon), 산화물 반도체 등으로 이루어진 반도체 패턴일 수 있다. 채널 영역은, 일 예로, 불순물이 도핑되지 않은 반도체 패턴으로서, 진성 반도체일 수 있다. 제1 접촉 영역과 제2 접촉 영역은 불순물이 도핑된 반도체 패턴일 수 있다.
게이트 전극(GE)은 반도체 패턴(SCL)의 채널 영역과 대응되도록 게이트 절연층(GI) 상에 제공 및/또는 형성될 수 있다. 게이트 전극(GE)은 게이트 절연층(GI) 상에 제공되어 반도체 패턴(SCL)의 채널 영역과 중첩할 수 있다. 게이트 전극(GE)은 구리(Cu), 몰리브덴(Mo), 텅스텐(W), 알루미늄네오디뮴(AlNd), 타이타늄(Ti), 알루미늄(Al), 은(Ag) 및 이들의 합금으로 이루어진 군에서 선택된 단독 또는 이들의 혼합물로 단일막을 형성하거나 배선 저항을 줄이기 위해 저저항 물질인 몰리브덴(Mo), 타이타늄(Ti), 구리(Cu), 알루미늄(Al) 또는 은(Ag)의 이중막 또는 다중막 구조로 형성할 수 있다.
게이트 절연층(GI)은 무기 재료를 포함한 무기 절연막일 수 있다. 일 예로, 게이트 절연층(GI)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx)과 같은 금속 산화물 중 적어도 하나를 포함할 수 있다. 다만, 게이트 절연층(GI)의 재료가 상술한 실시예들에 한정되는 것은 아니다. 실시예에 따라, 게이트 절연층(GI)은 유기 재료를 포함한 유기 절연막으로 이루어질 수도 있다. 게이트 절연층(GI)은 단일막으로 제공될 수 있으나, 적어도 이중막 이상의 다중막으로 제공될 수도 있다.
제1 단자(SE)와 제2 단자(DE) 각각은 제2 층간 절연층(ILD2) 상에 제공 및/또는 형성되며, 게이트 절연층(GI), 제1 및 제2 층간 절연층들(ILD1, ILD2)을 순차적으로 관통하는 컨택 홀을 통해 반도체 패턴(SCL)의 제1 접촉 영역 및 제2 접촉 영역에 접촉할 수 있다. 일 예로, 제1 단자(SE)는 반도체 패턴(SCL)의 제1 접촉 영역에 접촉하고, 제2 단자(DE)는 상기 반도체 패턴(SCL)의 제2 접촉 영역에 접촉할 수 있다. 제1 및 제2 단자들(SE, DE) 각각은 게이트 전극(GE)과 동일한 물질을 포함하거나, 게이트 전극(GE)의 구성 물질로 예시된 물질들에서 선택된 하나 이상의 물질을 포함할 수 있다.
제1 층간 절연층(ILD1)은 게이트 절연층(GI)과 동일한 물질을 포함하거나 게이트 절연층(GI)의 구성 물질로 예시된 물질들에서 선택된 하나 이상의 물질을 포함할 수 있다.
제1 층간 절연층(ILD1) 상에는 제2 층간 절연층(ILD2)이 제공 및/또는 형성될 수 있다. 제2 층간 절연층(ILD2)은 무기 재료를 포함한 무기 절연막 또는 유기 재료를 포함한 유기 절연막일 수 있다. 실시예에 따라, 제2 층간 절연층(ILD2)은 제1 층간 절연층(ILD1)과 동일한 물질을 포함할 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 제2 층간 절연층(ILD2)은 단일막으로 제공될 수 있으나, 적어도 이중막 이상의 다중막으로 제공될 수도 있다.
상술한 실시예에서, 구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 각각의 제1 및 제2 단자들(SE, DE)이 게이트 절연층(GI), 제1 및 제2 층간 절연층들(ILD1, ILD2)을 순차적으로 관통하는 컨택 홀을 통해 반도체 패턴(SCL)과 전기적으로 연결된 별개의 전극으로 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 각각의 제1 단자(SE)는 해당 반도체 패턴(SCL)의 채널 영역에 인접한 제1 접촉 영역일 수 있으며, 구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 각각의 제2 단자(DE)는 상기 해당 반도체 패턴(SCL)의 채널 영역에 인접한 제2 접촉 영역일 수 있다. 이 경우, 구동 트랜지스터(Tdr)의 제2 단자(DE)는 브릿지 전극(bridge electrode) 등과 같은 별도의 연결 수단을 통해 해당 화소(PXL)의 발광 소자들(LD)에 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 화소 회로(PXC)에 포함된 트랜지스터들(T)은 저온폴리실리콘 박막 트랜지스터로 구성될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 화소 회로(PXC)에 포함된 트랜지스터들(T)은 산화물 반도체 박막 트랜지스터로 구성될 수도 있다. 또한, 상술한 실시예에서 트랜지스터들(T)이 탑 게이트(top gate) 구조의 박막 트랜지스터인 경우를 예로서 설명하였으나, 본 발명이 이에 한정되는 것은 아니며, 트랜지스터들(T)의 구조는 다양하게 변경될 수 있다.
스토리지 커패시터(Cst)는 게이트 절연층(GI) 상에 제공된 하부 전극(LE) 및 제1 층간 절연층(ILD1) 상에 제공되어 상기 하부 전극(LE)과 중첩한 상부 전극(UE)을 포함할 수 있다.
하부 전극(LE)은 구동 트랜지스터(Tdr)와 스위칭 트랜지스터(Tsw) 각각의 게이트 전극(GE) 및 i번째 스캔 라인(Si)과 동일한 층에 제공되며 동일한 물질을 포함할 수 있다. 하부 전극(LE)은 구동 트랜지스터(Tdr)의 게이트 전극(GE)과 일체로 제공될 수 있다. 이 경우, 하부 전극(LE)은 구동 트랜지스터(Tdr)의 게이트 전극(GE)의 일 영역으로 간주될 수 있다. 실시예에 따라, 하부 전극(LE)은 구동 트랜지스터(Tdr)의 게이트 전극(GE)과 별개의 구성으로(또는 비일체로) 제공될 수도 있다. 이 경우, 하부 전극(LE)과 구동 트랜지스터(Tdr)의 게이트 전극(GE)은 별도의 연결 수단을 통해 전기적으로 연결될 수 있다.
상부 전극(UE)은 하부 전극(LE)과 중첩하며, 상기 하부 전극(LE)을 커버할 수 있다. 상부 전극(UE)과 하부 전극(LE)의 중첩 면적을 넓힘으로써 스토리지 커패시터(Cst)의 커패시턴스(capacitance)가 증가될 수 있다. 상부 전극(UE)은 제1 전원 라인(PL1)과 전기적으로 연결될 수 있다. 스토리지 커패시터(Cst)는 제2 층간 절연층(ILD2)에 의해 커버될 수 있다.
화소 회로층(PCL)은 제2 층간 절연층(ILD2) 상에 제공 및/또는 형성된 구동 전압 배선(DVL)을 포함할 수 있다. 구동 전압 배선(DVL)은 도 4a를 참고하여 설명한 제2 전원 라인(PL2)과 동일한 구성일 수 있다. 구동 전압 배선(DVL)은 제2 구동 전원(VSS)에 연결되어, 제2 구동 전원(VSS)의 전압이 상기 구동 전압 배선(DVL)으로 인가될 수 있다. 화소 회로층(PCL)은 제1 구동 전원(VDD)에 연결된 제1 전원 라인(PL1)을 더 포함할 수 있다. 제1 전원 라인(PL1)은 구동 전압 배선(DVL)과 동일한 층에 제공되거나 또는 상기 구동 전압 배선(DVL)과 상이한 층에 제공될 수 있다. 구동 전압 배선(DVL)이 구동 트랜지스터(Tdr)의 제1 및 제2 단자들(SE, DE)과 동일한 층에 제공되는 것으로 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 구동 전압 배선(DVL)은 화소 회로층(PCL)에 구비된 도전층들 중 어느 하나의 도전층과 동일한 층에 제공될 수도 있다. 즉, 화소 회로층(PCL) 내에서 구동 전압 배선(DVL)의 위치는 다양하게 변경될 수 있다.
제1 전원 라인(PL1)은 표시 소자층(DPL)의 일부 구성, 일 예로, 제1 전극(EL1)과 전기적으로 연결되고, 구동 전압 배선(DVL)은 표시 소자층(DPL)의 일부 구성, 일 예로, 제2 전극(EL2)과 전기적으로 연결될 수 있다. 제1 전원 라인(PL1)과 구동 전압 배선(DVL)은 화소들(PXL) 각각의 화소 영역(PXA)에 발광 소자들(LD)을 정렬하기 위해 제1 및 제2 전극들(EL1, EL2)로 정렬 신호(또는 정렬 전압)를 전달할 수 있다. 또한, 제1 전원 라인(PL1)과 구동 전압 배선(DVL) 각각은 발광 소자들(LD)의 정렬 이후에 대응하는 구동 전원의 전압을 각각의 화소(PXL)로 전달하여 상기 발광 소자들(LD)을 구동할 수 있다.
제1 전원 라인(PL1)과 구동 전압 배선(DVL) 각각은 전도성 물질을 포함할 수 있다. 일 예로, 제1 전원 라인(PL1)과 구동 전압 배선(DVL) 각각은 구리(Cu), 몰리브덴(Mo), 텅스텐(W), 알루미늄네오디뮴(AlNd), 타이타늄(Ti), 알루미늄(Al), 은(Ag) 및 이들의 합금으로 이루어진 군에서 선택된 단독 또는 이들의 혼합물로 단일막을 형성하거나 배선 저항을 줄이기 위해 저저항 물질인 몰리브덴(Mo), 타이타늄(Ti), 구리(Cu), 알루미늄(Al) 또는 은(Ag)의 이중막 또는 다중막 구조로 형성할 수 있다. 일 예로, 제1 전원 라인(PL1)과 구동 전압 배선(DVL) 각각은 타이타늄(Ti)/구리(Cu)의 순으로 적층된 이중막으로 구성될 수 있다.
트랜지스터들(T) 및 구동 전압 배선(DVL) 상에 보호층(PSV)이 제공 및/또는 형성될 수 있다.
보호층(PSV)은 유기 절연막, 무기 절연막, 또는 무기 절연막 상에 배치된 유기 절연막을 포함하는 형태로 제공될 수 있다. 무기 절연막은, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx)과 같은 금속 산화물 중 적어도 하나를 포함할 수 있다. 유기 절연막은, 예를 들어, 아크릴계 수지(polyacrylates resin), 에폭시계 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides rein), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌 에테르계 수지(poly-phenylen ethers resin), 폴리페닐렌 설파이드계 수지(poly-phenylene sulfides resin), 및 벤조사이클로부텐 수지(benzocyclobutene resin) 중 적어도 하나를 포함할 수 있다.
보호층(PSV)은 구동 트랜지스터(Tdr)의 제2 단자(DE)의 일 영역을 노출하는 제1 컨택 홀(CH1)과 구동 전압 배선(DVL)의 일 영역을 노출하는 제2 컨택 홀(CH2)을 포함할 수 있다.
보호층(PSV) 상에 표시 소자층(DPL)이 제공될 수 있다.
표시 소자층(DPL)은 뱅크(BNK), 제1 및 제2 뱅크 패턴들(BNK1, BNK2), 제1 및 제2 연결 배선들(CNL1, CNL2), 제1 및 제2 전극들(EL1, EL2), 발광 소자들(LD), 컨택 전극(CNE)을 포함할 수 있다. 또한, 표시 소자층(DPL)은 제1 내지 제3 절연층들(INS1 ~ INS3)을 포함할 수 있다.
뱅크(BNK)는 해당 화소(PXL)의 발광 영역의 적어도 일측을 둘러싼 주변 영역에 위치할 수 있다.
뱅크(BNK)는 해당 화소(PXL)와 그에 인접한 화소들(PXL) 각각의 화소 영역(PXA) 또는 발광 영역을 정의(또는 구획)하는 구조물로서, 일 예로, 화소 정의막일 수 있다. 이러한 뱅크(BNK)는 적어도 하나의 차광 물질 및/또는 반사 물질을 포함하도록 구성되어 각각의 화소(PXL)와 그에 인접한 화소들(PXL) 사이에서 광(또는 빛)이 새는 빛샘 불량을 방지할 수 있다. 실시예에 따라, 뱅크(BNK)는 투명 물질(또는 재료)을 포함할 수 있다. 투명 물질로는, 일 예로, 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides resin) 등을 포함할 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에 따라, 각각의 화소(PXL)에서 방출되는 광의 효율을 더욱 향상시키기 위해 뱅크(BNK) 상에는 반사 물질층이 제공 및/또는 형성될 수도 있다.
뱅크(BNK)는 제1 절연층(INS1) 상에 제공 및/또는 형성될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 뱅크(BNK)는 보호층(PSV) 상에 제공 및/또는 형성될 수도 있다.
제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 화소들(PXL) 각각의 화소 영역(PXA)에서 광이 방출되는 발광 영역에 위치할 수 있다. 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 발광 소자들(LD)에서 방출되는 광을 표시 장치의 화상 표시 방향으로 유도하도록 제1 및 제2 전극들(EL1, EL2) 각각의 표면 프로파일(또는 형상)을 변경하기 위하여 상기 제1 및 제2 전극들(EL1, EL2) 각각을 부분적으로 또는 전체적으로 지지하는 지지 부재일 수 있다.
제1 뱅크 패턴(BNK1)은 해당 화소(PXL)의 발광 영역에서 보호층(PSV)과 제1 전극(EL1) 사이에 제공될 수 있다. 제2 뱅크 패턴(BNK2)은 해당 화소(PXL)의 발광 영역에서 보호층(PSV)과 제2 전극(EL2) 사이에 제공될 수 있다.
제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 일정 수준의 유전율을 갖고, 외부로부터 해당 화소(PXL)로 입사되는 광을 흡수(또는 차단)하거나 그 상부에 위치한 발광 소자들(LD)에서 방출되어 화소 회로층(PCL) 방향으로 진행하는 광을 흡수(또는 차단)하는 차광 물질을 포함할 수 있다. 일 예로, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 블랙 매트릭스일 수 있다. 이 경우, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은, 상기 화소 회로층(PCL)에 포함된 트랜지스터들(T)로 유입될 수 있는 광을 최소화하여 상기 트랜지스터들(T)의 오동작을 방지할 수 있다.
상술한 실시예에서는, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)이 차광 물질을 포함하는 것으로 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 무기 재료를 포함한 무기 절연막 또는 유기 재료를 포함한 유기 절연막을 포함할 수 있다. 일 예로, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 단일막의 유기 절연막 및/또는 단일막의 무기 절연막을 포함할 수 있다. 다른 실시예에 따라, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 적어도 하나 이상의 유기 절연막과 적어도 하나 이상의 무기 절연막이 적층된 다중막의 형태로 제공될 수도 있다. 다만, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)의 재료가 상술한 실시예들에 한정되는 것은 아니며, 실시예에 따라, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 전도성 물질을 포함할 수도 있다.
제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 보호층(PSV)의 일면(일 예로, 상부면)으로부터 제3 방향(DR3)을 따라 상부로 향할수록 폭이 좁아지는 사다리꼴 형상의 단면을 가질 수 있으나 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 보호층(PSV)의 일면으로부터 제3 방향(DR3)을 따라 상부로 향할수록 폭이 좁아지는 반타원 형상, 반원 형상(또는 반구 형상) 등의 단면을 가지는 곡면을 포함할 수도 있다. 단면 상에서 볼 때, 제1 및 제2 뱅크 패턴들(BNK1, BNK2) 각각의 형상은 상술한 실시예들에 한정되는 것은 아니며 발광 소자들(LD) 각각에서 방출되는 광의 효율을 향상시킬 수 있는 범위 내에서 다양하게 변경될 수 있다. 단면 상에서 볼 때, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)의 형상은 상술한 실시예들에 한정되는 것은 아니며 발광 소자들(LD) 각각에서 방출되는 광의 효율을 향상시킬 수 있는 범위 내에서 다양하게 변경될 수 있다. 제1 방향(DR1)으로 인접한 제1 뱅크 패턴(BNK1)과 제2 뱅크 패턴(BNK2)은 보호층(PSV)의 동일 면 상에 배치될 수 있으며, 제3 방향(DR3)으로 서로 동일한 높이(또는 두께)를 가질 수 있다.
본 발명의 일 실시예에 있어서, 제1 및 제2 뱅크 패턴들(BNK1, BNK2) 각각은 그 상부에 발광 소자들(LD)이 안정적으로 정렬될 수 있도록 상기 발광 소자들(LD) 각각의 길이(L)보다 큰 제1 방향(DR1)으로의 폭(W)을 가질 수 있다. 일 예로, 발광 소자들(LD) 각각의 길이(L)가 1㎛ 내지 10㎛ 정도인 경우, 제1 및 제2 뱅크 패턴들(BNK1, BNK2) 각각의 제1 방향(DR1)으로의 폭(W)은 1㎛ 내지 10㎛보다 클 수 있다.
제1 연결 배선(CNL1)은, 평면 상에서 볼 때, 해당 화소(PXL)의 화소 영역(PXA)에서 제1 방향(DR1)으로 연장될 수 있다. 제1 연결 배선(CNL1)은 해당 화소(PXL)를 인접한 화소들(PXL)로부터 독립적으로 또는 개별적으로 구동하기 위해 상기 해당 화소(PXL) 내에만 제공 및/또는 형성되며, 인접한 화소들(PXL) 각각에 제공 및/또는 형성된 제1 연결 배선(CNL1)과 전기적 및/또는 물리적으로 분리될 수 있다. 각각의 화소(PXL)의 제1 연결 배선(CNL1)은 보호층(PSV)을 관통하는 제1 컨택 홀(CH1)을 통해 해당 화소(PXL)의 화소 회로층(PCL)에 포함된 일부 구성, 일 예로, 구동 트랜지스터(Tdr)와 전기적으로 연결될 수 있다.
제2 연결 배선(CNL2)은, 평면 상에서 볼 때, 해당 화소(PXL)의 화소 영역(PXA)에서 제1 연결 배선(CNL1)의 연장 방향과 평행한 방향으로 연장될 수 있다. 일 예로, 제2 연결 배선(CNL2)은 제1 방향(DR1)으로 연장될 수 있다. 제2 연결 배선(CNL2)은 해당 화소(PXL) 및 그에 인접한 화소들(PXL)에 공통으로 제공될 수 있다. 이에 따라, 제1 방향(DR1)으로 동일한 화소 행에 배치된 복수의 화소들(PXL)은 제2 연결 배선(CNL2)에 공통으로 연결될 수 있다. 각각의 화소(PXL)에 제공된 제2 연결 배선(CNL2)은 보호층(PSV)을 관통하는 제2 컨택 홀(CH2)을 통해 해당 화소(PXL)의 화소 회로층(PCL)에 포함된 일부 구성, 일 예로, 구동 전압 배선(DVL)과 전기적으로 연결될 수 있다.
제1 및 제2 전극들(EL1, EL2) 각각은 화소들(PXL) 각각의 화소 영역(PXA)에 제공되며, 제1 방향(DR1)과 다른 제2 방향(DR2)으로 연장될 수 있다. 제1 전극(EL1)과 제2 전극(EL2)은 동일한 면, 일 예로, 보호층(PSV)의 일면(또는 상부 면) 상에 제공되며, 제1 방향(DR1)으로 이격되게 배치될 수 있다.
제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 제2 방향(DR2)으로 분기될 수 있다. 제1 전극(EL1) 및 제1 연결 배선(CNL1)은 일체로 제공되어 전기적 및/또는 물리적으로 서로 연결될 수 있다. 이 경우, 제1 연결 배선(CNL1)이 제1 전극(EL1)의 일 영역이거나 상기 제1 전극(EL1)이 상기 제1 연결 배선(CNL1)의 일 영역일 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라, 제1 전극(EL1)과 제1 연결 배선(CNL1)은 서로 개별적으로 형성되어 도시하지 않은 컨택 홀 및 연결 수단 등을 통해 전기적으로 서로 연결될 수도 있다. 제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 제2 방향(DR2)으로 분기된 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2)을 포함할 수 있다.
제2 전극(EL2)은 제2 연결 배선(CNL2)으로부터 제2 방향(DR2)으로 분기될 수 있다. 제2 전극(EL2)은 제2 연결 배선(CNL2)과 일체로 제공되어, 전기적 및/또는 물리적으로 서로 연결될 수 있다. 이 경우, 제2 연결 배선(CNL2)이 제2 전극(EL2)의 일 영역이거나 상기 제2 전극(EL2)이 상기 제2 연결 배선(CNL2)의 일 영역일 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라, 제2 전극(EL2)과 제2 연결 배선(CNL2)은 서로 개별적으로 형성되어 도시되지 않은 컨택 홀 및 연결 수단 등을 통해 전기적으로 서로 연결될 수도 있다.
제2 전극(EL2)은, 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2) 사이에 배치할 수 있다. 제2 전극(EL2)의 제1 측면(FS)은 제1-1 전극(EL1_1)과 마주보는(또는 인접하게 위치한) 제2 전극(EL2)의 일 영역일 수 있고, 제2 전극(EL2)의 제2 측면(SS)은 제1-2 전극(EL1_2)과 마주보는(또는 인접하게 위치한) 제2 전극(EL2)의 일 영역일 수 있다. 이때, 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이 및 상기 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이는 서로 동일한 간격을 가질 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이 및 상기 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이는 서로 상이한 간격을 가질 수도 있다.
제1 전극(EL1)은 제1 컨택 홀(CH1) 및 제1 연결 배선(CNL1)을 통해 해당 화소(PXL)의 화소 회로층(PCL)에 포함된 일부 구성, 일 예로, 구동 트랜지스터(Tdr)와 전기적으로 연결될 수 있다. 제2 전극(EL2)은 제2 컨택 홀(CH2) 및 제2 연결 배선(CNL2)을 통해 해당 화소(PXL)의 화소 회로층(PCL)에 포함된 일부 구성, 일 예로, 구동 전압 배선(DVL)과 전기적으로 연결될 수 있다.
제1 및 제2 전극들(EL1, EL2) 각각은 발광 소자들(LD) 각각에서 방출되는 광을 표시 장치의 화상 표시 방향으로 진행되게 하기 위해 일정한 반사율을 갖는 재료로 이루어질 수 있다. 제1 및 제2 전극들(EL1, EL2) 각각은 일정한 반사율을 갖는 도전성 재료(또는 물질)로 이루어질 수 있다. 도전성 재료(또는 물질)로는, 발광 소자들(LD)에서 방출되는 광을 표시 장치의 화상 표시 방향을 반사시키는 데에 유리한 불투명 금속을 포함할 수 있다. 불투명 금속으로는, 일 예로, 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 타이타늄(Ti), 이들의 합금과 같은 금속을 포함할 수 있다. 실시예에 따라, 제1 및 제2 전극들(EL1, EL2) 각각은 투명 도전성 재료(또는 물질)를 포함할 수 있다. 투명 도전성 재료로는, 인듐 주석 산화물(indium tin oxide, ITO), 인듐 아연 산화물(indium zinc oxide, IZO), 아연 산화물(zinc oxide, ZnO), 인듐 갈륨 아연 산화물(indium gallium zinc oxide, IGZO), 인듐 주석 아연 산화물(indium tin zinc oxide, ITZO)과 같은 도전성 산화물, PEDOT(poly(3,4-ethylenedioxythiophene))와 같은 도전성 고분자 등이 포함될 수 있다. 제1 및 제2 전극들(EL1, EL2) 각각이 투명 도전성 재료를 포함하는 경우, 발광 소자들(LD)에서 방출되는 광을 표시 장치의 화상 표시 방향으로 반사시키기 위한 불투명 금속으로 이루어진 별도의 도전층이 추가로 포함될 수 있다. 다만, 제1 및 제2 전극들(EL1, EL2) 각각의 재료는 상술한 재료들에 한정되는 것은 아니다.
또한, 제1 및 제2 전극들(EL1, EL2) 각각은 단일막으로 제공 및/또는 형성될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 및 제2 전극들(EL1, EL2) 각각은 금속들, 합금들, 도전성 산화물, 도전성 고분자들 중 적어도 둘 이상의 물질이 적층된 다중막으로 제공 및/또는 형성될 수도 있다. 제1 및 제2 전극들(EL1, EL2) 각각은 발광 소자들(LD) 각각의 양 단부로 신호(또는 전압)를 전달할 때 신호 지연에 의한 왜곡을 최소화하기 위해 적어도 이중막 이상의 다중막으로 형성될 수도 있다. 일 예로, 제1 및 제2 전극들(EL1, EL2) 각각은 인듐 주석 산화물(indium tin oxide, ITO)/은(Ag)/인듐 주석 산화물(indium tin oxide, ITO)의 순으로 순차적으로 적층된 다중막으로 형성될 수도 있다.
제1 연결 배선(CNL1)이 제1 전극(EL1)과 일체로 제공되는 경우, 제1 연결 배선(CNL1)은 제1 전극(EL1)과 동일한 물질을 포함할 수 있다. 또한, 제2 연결 배선(CNL2)이 제2 전극(EL2)과 일체로 제공되는 경우, 제2 연결 배선(CNL2)은 제2 전극(EL2)과 동일한 물질을 포함할 수 있다.
제1 전극(EL1)과 제2 전극(EL2)은 정렬 신호(또는 정렬 전압)를 전달받아 발광 소자들(LD)의 정렬을 위한 정렬 전극(또는 정렬 배선)으로 기능할 수 있다. 일 예로, 제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 제1 정렬 신호(또는 제1 정렬 전압)를 전달받아 제1 정렬 전극(또는 제1 정렬 배선)으로 기능할 수 있고, 제2 전극(EL2)은 제2 연결 배선(CNL2)으로부터 제2 정렬 신호(또는 제2 정렬 전압)를 전달받아 제2 정렬 전극(또는 제2 정렬 배선)으로 기능할 수 있다. 여기서, 제1 및 제2 정렬 신호들(또는 정렬 전압들)은, 제1 및 제2 전극들(EL1, EL2)의 사이에 발광 소자들(LD)이 정렬될 수 있는 정도의 전압 차이 및/또는 위상 차이를 갖는 신호들일 수 있다. 제1 및 제2 정렬 신호들(또는 정렬 전압들) 중 적어도 하나의 정렬 신호(또는 정렬 전압)는 교류 신호(또는 전압)일 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
각각의 화소(PXL)의 화소 영역(PXA)에 발광 소자들(LD)이 정렬된 이후, 각각의 화소(PXL)를 개별적으로(또는 독립적으로) 구동하기 위하여 제1 방향(DR1)으로 인접한 화소들(PXL) 사이에 위치한 제1 연결 배선(CNL1)의 일부가 제거될 수 있다. 또한, 상기 화소 영역(PXA)에 발광 소자들(LD)이 정렬된 이후, 제1 전극(EL1)과 제2 전극(EL2)은 상기 발광 소자들(LD)을 구동하기 위한 구동 전극으로 기능할 수 있다. 본 발명의 일 실시예에 있어서, 제1 전극(EL1)이 애노드 전극일 수 있으며 제2 전극(EL2)이 캐소드 전극일 수 있다.
본 발명의 일 실시예에 있어서, 제1 뱅크 패턴(BNK1)은 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이의 화소 회로층(PCL)의 일부 구성, 일 예로, 보호층(PSV) 상에 제공될 수 있다. 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1)과 부분적으로 중첩할 수 있다. 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제2 뱅크 패턴(BNK2)은 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이의 보호층(PSV) 상에 제공될 수 있다. 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2)과 부분적으로 중첩할 수 있다. 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1)의 타 측면 상에 제공 및/또는 형성될 수 있고, 상기 제2 전극(EL2)의 제2 측면(SS)은 제2 뱅크 패턴(BNK2)의 일 측면 상에 제공 및/또는 형성될 수 있으며, 상기 제2 전극(EL2)의 나머지 부분(일 예로, 상기 제1 및 제2 측면들(FS, SS)을 제외한 상기 제2 전극(EL2)의 일 영역)은 보호층(PSV) 상에 제공 및/또는 형성될 수 있다. 이에 따라, 제2 전극(EL2)은 제1 뱅크 패턴(BNK1), 제2 뱅크 패턴(BNK2), 및 보호층(PSV)과 중첩할 수 있다.
제1-1 전극(EL1_1)은 제1 뱅크 패턴(BNK1)의 일 측면 및 보호층(PSV) 상에 제공 및/또는 형성되어 상기 제1 뱅크 패턴(BNK1)의 일 측면과 상기 보호층(PSV)에 대응되는 표면 프로파일을 가질 수 있다. 일 예로, 제1 뱅크 패턴(BNK1)의 일 측면이 소정의 경사도를 갖는 경우 제1-1 전극(EL1_1)도 상기 경사도에 대응되는 표면 프로파일을 가질 수 있다. 또한, 제1-1 전극(EL1_1)은, 평탄한 표면을 갖는 보호층(PSV)에 대응되는 표면 프로파일을 가질 수 있다.
제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1)의 타 측면 상에 제공 및/또는 형성되어 상기 제1 뱅크 패턴(BNK1)의 타 측면 형상에 대응되는 표면 프로파일을 가질 수 있다. 일 예로, 제1 뱅크 패턴(BNK1)의 타 측면이 소정의 경사도를 갖는 경우 제2 전극(EL2)의 제1 측면(FS)도 상기 경사도에 대응되는 표면 프로파일을 가질 수 있다. 이때, 제1 뱅크 패턴(BNK1)의 일 측면과 타 측면은 동일한 경사도를 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
제2 전극(EL2)의 제2 측면(SS)은 제2 뱅크 패턴(BNK2)의 일 측면 상에 제공 및/또는 형성되어 상기 제2 뱅크 패턴(BNK2)의 일 측면 형상에 대응되는 표면 프로파일을 가질 수 있다. 일 예로, 제2 뱅크 패턴(BNK2)의 일 측면이 소정의 경사도를 갖는 경우 제2 전극(EL2)의 제2 측면(SS)도 상기 경사도에 대응되는 표면 프로파일을 가질 수 있다.
또한, 제2 전극(EL2)의 나머지 부분은 평탄한 표면을 갖는 보호층(PSV)에 대응되는 표면 프로파일을 가질 수 있다.
제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2)의 타 측면 및 보호층(PSV) 상에 제공 및/또는 형성되어 상기 제2 뱅크 패턴(BNK2)의 타 측면과 상기 보호층(PSV)에 대응되는 표면 프로파일을 가질 수 있다. 일 예로, 제2 뱅크 패턴(BNK2)의 타 측면이 소정의 경사도를 갖는 경우 제1-2 전극(EL1_2)도 상기 경사도에 대응되는 표면 프로파일을 가질 수 있다. 이때, 제2 뱅크 패턴(BNK2)의 일 측면과 타 측면은 동일한 경사도를 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 또한, 제1-2 전극(EL1_2)은, 평탄한 표면을 갖는 보호층(PSV)에 대응되는 표면 프로파일을 가질 수 있다.
상술한 바와 같이, 제1 및 제2 전극들(EL1, EL2) 각각은 그 하부에 배치된 제1 뱅크 패턴(BNK1) 또는 제2 뱅크 패턴(BNK2)의 형상에 대응하는 표면 프로파일을 가지므로, 발광 소자들(LD) 각각에서 방출된 광이 상기 제1 및 제2 전극들(EL1, EL2) 각각에 의해 반사되어 표시 장치의 화상 표시 방향으로 더욱 진행될 수 있다. 결국, 발광 소자들(LD) 각각에서 방출된 광의 효율이 더욱 향상될 수 있다. 제1 및 제2 뱅크 패턴들(BNK1, BNK2)과 제1 및 제2 전극들(EL1, EL2) 각각은 발광 소자들(LD)에서 방출된 광을 원하는 방향으로 유도하여 표시 장치의 광 효율을 향상시키는 반사 부재로 기능할 수 있다.
발광 소자들(LD) 각각은, 무기 결정 구조의 재료를 이용한 초소형의 일 예로, 나노 스케일 내지 마이크로 스케일 정도로 작은 크기의, 발광 다이오드일 수 있다. 발광 소자들(LD) 각각은 식각 방식으로 제조된 초소형의 발광 다이오드이거나 성장 방식으로 제조된 초소형의 발광 다이오드일 수 있다.
각각의 화소(PXL)의 화소 영역(PXA)에는 적어도 2개 내지 수십개의 발광 소자들(LD)이 정렬 및/또는 제공될 수 있으나, 상기 발광 소자들(LD)의 개수가 이에 한정되는 것은 아니다. 실시예에 따라, 상기 화소 영역(PXA)에 정렬 및/또는 제공되는 발광 소자들(LD)의 개수는 다양하게 변경될 수 있다.
발광 소자들(LD) 각각은 컬러 광 및/또는 백색 광 중 어느 하나의 광을 출사할 수 있다. 발광 소자들(LD) 각각은 연장 방향(또는 길이(L) 방향)이 제1 방향(DR1)에 평행하도록 제1 전극(EL1)과 제2 전극(EL2) 사이의 제1 절연층(INS1) 상에 정렬될 수 있다. 발광 소자들(LD)은 용액 내에서 분사된 형태로 마련되어 각각의 화소(PXL)의 화소 영역(PXA)에 투입될 수 있다.
발광 소자들(LD)은 잉크젯 프린팅 방식, 슬릿 코팅 방식, 또는 이외에 다양한 방식을 통해 각각의 화소(PXL)의 화소 영역(PXA)에 투입될 수 있다. 일 예로, 발광 소자들(LD)은 휘발성 용매에 혼합되어 잉크젯 프린팅 방식이나 슬릿 코팅 방식을 통해 상기 화소 영역(PXA)에 공급될 수 있다. 이때, 상기 화소 영역(PXA)에 제공된 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호가 인가되면, 제1 및 제2 전극들(EL1, EL2) 사이에 전계가 형성될 수 있다. 이로 인하여, 제1 전극(EL1)과 제2 전극(EL2) 사이에 발광 소자들(LD)이 정렬될 수 있다.
발광 소자들(LD)이 정렬된 이후에는 용매를 휘발시키거나 이외의 다른 방식으로 제거하여 각각의 화소(PXL)의 화소 영역(PXA)에 발광 소자들(LD)이 최종적으로 정렬 및/또는 제공될 수 있다.
발광 소자들(LD)은 제1 방향(DR1)으로 인접하는 두 개의 전극들 사이에 배치될 수 있다. 발광 소자들(LD)은 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이에 배치된 제1 발광 소자들(LD1) 및 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이에 배치된 제2 발광 소자들(LD2)을 포함할 수 있다.
제1 발광 소자들(LD1)은 제1 뱅크 패턴(BNK1) 상에서 서로 이격된 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이의 제1 절연층(INS1) 상에 제공될 수 있다. 제2 발광 소자들(LD2)은 제2 뱅크 패턴(BNK2) 상에서 서로 이격된 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이의 제1 절연층(INS1) 상에 제공될 수 있다.
제1 절연층(INS1)은 무기 재료로 이루어진 무기 절연막 또는 유기 재료로 이루어진 유기 절연막을 포함할 수 있다. 본 발명의 일 실시예에 있어서, 제1 절연층(INS1)은 각각의 화소(PXL)의 화소 회로층(PCL)으로부터 제1 및 제2 발광 소자들(LD1, LD2)을 보호하는 데에 유리한 무기 절연막으로 이루어질 수 있다. 일 예로, 제1 절연층(INS1)은, 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx)과 같은 금속 산화물 중 적어도 하나를 포함할 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 절연층(INS1)은 제1 및 제2 발광 소자들(LD1, LD2)의 지지면을 평탄화시키는 데 유리한 유기 절연막으로 이루어질 수도 있다.
제1 절연층(INS1)은 단일막 또는 다중막으로 제공될 수 있다. 제1 절연층(INS1)이 다중막으로 제공될 경우, 상기 제1 절연층(INS1)은 무기 절연막으로 구성된 서로 다른 굴절률을 갖는 제1 레이어와 제2 레이어가 교번하여 적층된 DBR(distributed bragg reflector) 구조로 제공될 수도 있다. 일 예로, 제1 절연층(INS1)은 굴절률이 작은 제1 레이어와 상기 제1 레이어보다 굴절률이 큰 제2 레이어가 교번하여 적층된 구조로 제공될 수 있다. 상술한 바와 같이, 제1 절연층(INS1)을 다중막으로 제공할 경우, 상기 제1 절연층(INS1)은 제1 레이어와 제2 레이어 사이의 굴절률 차이로 인한 보강 간섭을 이용하여 발광 소자들(LD)에서 방출된 광을 목적하는 방향으로 반사하는 반사 부재로 활용될 수도 있다. 이때, 제1 및 제2 레이어들 각각은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy), 실리콘 산탄화물(SiOxCy), 알루미늄 산화물(AlOx), 알루미늄 질화물(AlNx), 하프늄 산화물(HfOx), 지르코늄 산화물(ZrOx), 타이타늄 산화물(TiOx), 및 탄탈륨 산화물(TaOx) 중 적어도 하나를 포함할 수 있다.
제1 절연층(INS1)은 제1-1 전극(EL1_1)의 일 영역을 노출하는 제1 개구부(OPN1), 제2 전극(EL2)의 일 영역을 노출하는 제2 개구부(OPN2), 및 제1-2 전극(EL1_2)의 일 영역을 노출하는 제3 개구부(OPN3)를 포함할 수 있다. 제1-1 전극(EL1_1)은 제1 절연층(INS1)의 제1 개구부(OPN1)에 의해 제1 컨택 전극(CNE1)과 직접 접촉하여 연결될 수 있고, 제2 전극(EL2)은 제1 절연층(INS1)의 제2 개구부(OPN2)에 의해 제2 컨택 전극(CNE2)과 직접 접촉하여 연결될 수 있으며, 제1-2 전극(EL1_2)은 제1 절연층(INS1)의 제3 개구부(OPN3)에 의해 제3 컨택 전극(CNE3)과 직접 접촉하여 연결될 수 있다. 제1 절연층(INS1)은 제1-1 전극(EL1_1)의 일 영역, 제2 전극(EL2)의 일 영역, 및 제1-2 전극(EL1_2)의 일 영역을 제외한 나머지 영역들을 커버할 수 있다.
제1 발광 소자들(LD1)은, 평면 상에서 볼 때, 제1 뱅크 패턴(BNK1)과 중첩할 수 있고, 제2 발광 소자들(LD2)은, 평면 상에서 볼 때, 제2 뱅크 패턴(BNK2)과 중첩할 수 있다. 또한, 제1 발광 소자들(LD1)은, 단면 상에서 볼 때, 제1 뱅크 패턴(BNK1) 상부에 위치할 수 있고, 제2 발광 소자들(LD2)은, 단면 상에서 볼 때, 제2 뱅크 패턴(BNK2) 상부에 위치할 수 있다.
제1 및 제2 발광 소자들(LD1, LD2) 상에는 각각 제2 절연층(INS2)이 제공 및/또는 형성될 수 있다. 제2 절연층(INS2)은 제1 및 제2 발광 소자들(LD1, LD2) 상에 제공 및/또는 형성되어 상기 제1 및 제2 발광 소자들(LD1, LD2) 각각의 외주면(또는 표면)을 부분적으로 커버하며 상기 제1 및 제2 발광 소자들(LD1, LD2) 각각의 양 단부를 외부로 노출할 수 있다. 제2 절연층(INS2)은 각각의 화소(PXL)의 화소 영역(PXA)에서 독립된 절연 패턴으로 형성될 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
제2 절연층(INS2)은 단일막 또는 다중막으로 구성될 수 있으며, 적어도 하나의 무기 재료를 포함한 무기 절연막 또는 적어도 하나의 유기 재료를 포함한 유기 절연막을 포함할 수 있다. 제2 절연층(INS2)은 외부의 산소 및 수분 등으로부터 제1 및 제2 발광 소자들(LD1, LD2) 각각의 활성층(12) 보호에 유리한 무기 절연막을 포함할 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다. 제1 및 제2 발광 소자들(LD1, LD2)이 적용되는 표시 장치의 설계 조건 등에 따라 제2 절연층(INS2)은 유기 재료를 포함한 유기 절연막으로 구성될 수도 있다.
본 발명의 일 실시예에 있어서, 화소들(PXL) 각각의 화소 영역(PXA)에 제1 및 제2 발광 소자들(LD1, LD2)의 정렬이 완료된 이후 상기 제1 및 제2 발광 소자들(LD1, LD2) 상에 제2 절연층(INS2)을 형성함으로써, 상기 제1 및 제2 발광 소자들(LD1, LD2)이 정렬된 위치에서 이탈하는 것을 방지할 수 있다. 제2 절연층(INS2)의 형성 이전에 제1 절연층(INS1)과 제1 및 제2 발광 소자들(LD1, LD2) 사이에 빈 틈(또는 공간)이 존재할 경우, 상기 빈 틈은 상기 제2 절연층(INS2)을 형성하는 과정에서 상기 제2 절연층(INS2)으로 채워질 수 있다. 이에 따라, 제2 절연층(INS2)은 제1 절연층(INS1)과 제1 및 제2 발광 소자들(LD1, LD2) 사이의 빈 틈을 채우는 데에 유리한 유기 절연막으로 구성될 수 있다.
제1 및 제2 발광 소자들(LD1, LD2) 상에 각각 제2 절연층(INS2)을 형성하여 상기 제1 및 제2 발광 소자들(LD1, LD2) 각각의 활성층(12)이 외부의 전도성 물질과 접촉되지 않을 수 있다. 제2 절연층(INS2)은 제1 및 제2 발광 소자들(LD1, LD2) 각각의 외주면(또는 표면)의 일부만을 커버하여 상기 제1 및 제2 발광 소자들(LD1, LD2) 각각의 양 단부를 외부로 노출할 수 있다.
제1 컨택 전극(CNE1)은 제1-1 전극(EL1_1) 상에 제공 및/또는 형성될 수 있다. 제1 컨택 전극(CNE1)은 제1 절연층(INS1)의 제1 개구부(OPN1)에 의해 노출된 제1-1 전극(EL1_1)과 직접 접촉하여 상기 제1-1 전극(EL1_1)과 연결될 수 있다. 실시예에 따라, 제1-1 전극(EL1_1) 상에 캡핑층(미도시)이 배치된 경우, 제1 컨택 전극(CNE1)은 상기 캡핑층 상에 배치되어 상기 캡핑층을 통해 상기 제1-1 전극(EL1_1)과 연결될 수 있다. 여기서, 캡핑층은 표시 장치의 제조 공정 시 발생하는 불량 등으로부터 제1-1 전극(EL1_1)을 보호하고 상기 제1-1 전극(EL1_1)과 그 하부에 위치한 화소 회로층(PCL) 사이의 접착력을 더욱 강화시킬 수 있다. 캡핑층은 제1 발광 소자들(LD1) 각각에서 방출되어 제1-1 전극(EL1_1)에 의해 표시 장치의 화상 표시 방향으로 반사된 광의 손실을 최소화하기 위해 인듐 아연 산화물(indium zinc oxide, IZO) 등과 같은 투명 도전성 재료(또는 물질)를 포함할 수 있다.
또한, 제1 컨택 전극(CNE1)은 제1 발광 소자들(LD1) 각각의 일 단부 상에 제공 및/또는 형성되어 상기 제1 발광 소자들(LD1) 각각의 일 단부와 연결될 수 있다. 이에 따라, 제1-1 전극(EL1-1)과 제1 발광 소자들(LD1) 각각의 일 단부는 제1 컨택 전극(CNE1)을 통해 서로 전기적으로 연결될 수 있다.
제2 컨택 전극(CNE2)은 제2 전극(EL2) 상에 제공 및/또는 형성될 수 있다. 제2 컨택 전극(CNE2)은 제1 절연층(INS1)의 제2 개구부(OPN2)에 의해 노출된 제2 전극(EL2)과 직접 접촉하여 상기 제2 전극(EL2)과 연결될 수 있다. 실시예에 따라, 제2 전극(EL2) 상에 캡핑층이 배치되는 경우, 제2 컨택 전극(CNE2)은 상기 캡핑층 상에 배치되어 상기 캡핑층을 통해 상기 제2 전극(EL2)과 연결될 수 있다.
또한, 제2 컨택 전극(CNE2)은 제1 발광 소자들(LD1) 각각의 타 단부 상에 제공 및/또는 형성되어 상기 제1 발광 소자들(LD1) 각각의 타 단부와 연결될 수 있다. 이에 따라, 제2 전극(EL2)의 제1 측면(FS)과 제1 발광 소자들(LD1) 각각의 타 단부는 제2 컨택 전극(CNE2)을 통해 서로 연결될 수 있다.
추가적으로, 제2 컨택 전극(CNE2)은 제2 발광 소자들(LD2) 각각의 일 단부 상에 제공 및/또는 형성되어 상기 제2 발광 소자들(LD2) 각각의 일 단부와 연결될 수 있다. 이에 따라, 제2 전극(EL2)의 제2 측면(SS)과 제2 발광 소자들(LD2) 각각의 일 단부는 제2 컨택 전극(CNE2)을 통해 서로 연결될 수 있다.
제3 컨택 전극(CNE3)은 제1-2 전극(EL1_2) 상에 제공 및/또는 형성될 수 있다. 제3 컨택 전극(CNE3)은 제1 절연층(INS1)의 제3 개구부(OPN3)에 의해 노출된 제1-2 전극(EL1_2)과 직접 접촉하여 상기 제1-2 전극(EL1_2)과 연결될 수 있다. 실시예에 따라, 제1-2 전극(EL1_2) 상에 캡핑층이 배치되는 경우, 제3 컨택 전극(CNE3)은 상기 캡핑층 상에 배치되어 상기 캡핑층을 통해 상기 제1-2 전극(EL1_2)과 연결될 수 있다.
또한, 제3 컨택 전극(CNE3)은 제2 발광 소자들(LD2) 각각의 타 단부 상에 제공 및/또는 형성되어 상기 제2 발광 소자들(LD2) 각각의 타 단부와 연결될 수 있다. 이에 따라, 제1-2 전극(EL1_2)과 제2 발광 소자들(LD2) 각각의 타 단부는 제3 컨택 전극(CNE3)을 통해 서로 연결될 수 있다.
제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은, 제1 및 제2 발광 소자들(LD1, LD2) 각각으로부터 방출되어 제1 및 제2 전극들(EL1, EL2)에 의해 반사된 광이 손실없이 표시 장치의 화상 표시 방향으로 진행되도록 하기 위하여 다양한 투명 도전성 재료(또는 물질)로 구성될 수 있다. 일 예로, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 인듐 주석 산화물(indium tin oxide, ITO), 인듐 아연 산화물(indium zinc oxide, IZO), 아연 산화물(zinc oxide, ZnO), 인듐 갈륨 아연 산화물(indium gallium zinc oxide, IGZO), 인듐 주석 아연 산화물(indium tin zinc oxide, ITZO) 등을 비롯한 다양한 투명 도전성 재료(또는 물질) 중 적어도 하나를 포함하며, 소정의 투광도(또는 투과도)를 만족하도록 실질적으로 투명 또는 반투명하게 구성될 수 있다. 다만, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)의 재료가 상술한 실시예에 한정되는 것은 아니다. 실시예에 따라, 상기 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 다양한 불투명 도전성 재료(또는 물질)로 구성될 수도 있다. 실시예에 따라, 상기 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 다양한 불투명 도전성 재료(또는 물질)로 구성될 수도 있다. 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 단일막 또는 다중막으로 형성될 수도 있다.
평면 상에서 볼 때, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3) 각각은 제2 방향(DR2)을 따라 연장된 바(bar) 형상을 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)의 형상은 제1 및 제2 발광 소자들(LD1, LD2) 각각과 전기적으로 안정되게 연결되는 범위 내에서 다양하게 변경될 수 있다. 또한, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)의 형상은 그 하부에 배치된 전극들과의 연결 관계를 고려하여 다양하게 변경될 수 있다.
제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다. 일 예로, 제1 컨택 전극(CNE1)과 제2 컨택 전극(CNE2)은 제1 발광 소자들(LD1) 상의 제2 절연층(INS2) 상에서 일정 간격을 사이에 두고 이격되게 배치될 수 있다. 또한, 상기 제2 컨택 전극(CNE2)과 제3 컨택 전극(CNE3)은 제2 발광 소자들(LD2) 상의 제2 절연층(INS2) 상에서 일정 간격을 사이에 두고 이격되게 배치될 수 있다.
제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)은 동일한 층에 제공되고 동일한 공정을 통해 형성될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3) 중 적어도 하나의 컨택 전극(CNE)과 나머지 컨택 전극들(CNE)이 서로 상이한 층에 제공되고 상이한 공정을 통해 형성될 수도 있다. 일 예로, 제1 및 제3 컨택 전극들(CNE1, CNE3)과 제2 컨택 전극(CNE2)이 상이한 층에 제공되고 상이한 공정을 통해 형성될 수 있다. 이 경우, 도 9에 도시된 바와 같이, 제1 및 제3 컨택 전극들(CNE1, CNE3)과 제2 컨택 전극(CNE2) 사이에 보조 절연층(AUINS)이 제공 및/또는 형성될 수 있다. 보조 절연층(AUINS)은 제1 절연층(INS1)과 동일한 물질을 포함하거나, 제1 절연층(INS1)의 구성 물질로 예시된 물질에서 선택된 하나 이상의 물질을 포함할 수 있다. 일 예로, 보조 절연층(AUINS)은 무기 재료를 포함한 무기 절연막일 수 있다. 무기 절연막으로는, 실리콘 질화물(SiNx), 실리콘 산화물(SiOx), 실리콘 산질화물(SiOxNy), 알루미늄 산화물(AlOx)과 같은 금속 산화물 중 적어도 하나를 포함할 수 있다.
제1 내지 제3 컨택 전극들(CNE1 ~ CNE3) 상에는 제3 절연층(INS3)이 제공 및/또는 형성될 수 있다. 제3 절연층(INS3)은 무기 재료를 포함한 무기 절연막 또는 유기 재료를 포함한 유기 절연막일 수 있다. 일 예로, 제3 절연층(INS3)은 적어도 하나의 무기 절연막 또는 적어도 하나의 유기 절연막이 교번하여 적층된 구조를 가질 수 있다. 제3 절연층(INS3)은 표시 소자층(DPL)을 전체적으로 커버하여 외부로부터 수분 또는 습기 등이 발광 소자들(LD)을 포함한 표시 소자층(DPL)으로 유입되는 것을 차단할 수 있다.
제3 절연층(INS3)은 제1 및 제2 발광 소자들(LD1, LD2) 상부에 위치한 구성들을 최소화하기 위하여 생략될 수도 있다. 일 예로, 제1 및 제2 발광 소자들(LD1, LD2)에서 방출되는 광이 상기 제1 및 제2 발광 소자들(LD1, LD2) 상부에 위치한 구성들에 분산되어 손실되는 것을 최소화하기 위하여 제3 절연층(INS3)이 생략될 수도 있다. 제3 절연층(INS3)이 생략되면, 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)이 외부로 노출될 수 있다. 외부로 노출된 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)상에는, 도 10에 도시된 바와 같이, 광 변환 패턴층(LCP)이 위치할 수 있다. 이때, 광 변환 패턴층(LCP)은 표시 소자층(DPL)에 포함된 하나의 구성일 수 있다.
광 변환 패턴층(LCP)은 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3) 상에 배치하며, 소정 색상에 대응하는 컬러 변환층(CCL) 및 컬러 필터(CF)를 포함할 수 있다.
컬러 변환층(CCL)은 특정 색상에 대응하는 색 변환 입자들(QD)을 포함할 수 있다. 하나의 컬러 변환층(CCL)은, 하나의 화소(PXL)의 화소 영역(PXA)에 배치된 발광 소자들(LD)에서 방출되는 광을 특정 색의 광으로 변환하는 색변환 입자들(QD)을 포함할 수 있다. 일 예로, 상기 하나의 화소(PXL)가 적색 화소(또는 적색 서브 화소)인 경우, 컬러 변환층(CCL)은 발광 소자들(LD)에서 방출되는 광을 적색의 광으로 변환하는 적색 퀀텀 닷의 색 변환 입자들(QD)을 포함할 수 있다. 다른 예로, 상기 하나의 화소(PXL)가 녹색 화소(또는 녹색 서브 화소)인 경우, 컬러 변환층(CCL)은 발광 소자들(LD)에서 방출되는 광을 녹색의 광으로 변환하는 녹색 퀀텀 닷의 색 변환 입자들(QD)을 포함할 수 있다. 또 다른 예로, 상기 하나의 화소(PXL)가 청색 화소(또는 청색 서브 화소)인 경우, 컬러 변환층(CCL)은 발광 소자들(LD)에서 방출되는 광을 청색의 광으로 변환하는 청색 퀀텀 닷의 색 변환 입자들(QD)을 포함할 수도 있다. 실시예에 따라, 상기 하나의 화소(PXL)가 청색 화소(또는 청색 서브 화소)인 경우, 색 변환 입자들(QD)을 포함한 컬러 변환층(CCL)을 대신하여 도 11b에 도시된 바와 같이 광 산란 입자들(SCT)을 포함하는 광 산란층(LSL)이 구비될 수도 있다. 일 예로, 발광 소자들(LD)이 청색 계열의 광을 방출하는 경우, 상기 하나의 화소(PXL)는 광 산란 물질로 구성된 광 산란 입자들(SCT)을 포함하는 광 산란층(LSL)을 포함할 수도 있다. 광 산란 물질로는, 일 예로, 이산환 타이타늄(TiO2)를 비롯한 타이타늄 산화물(TiOx) 또는 실리카(Silica) 등을 포함할 수 있다. 광 산란 입자들(SCT) 각각은 광 산란층(LSL)의 굴절률, 광 산란층(LSL)의 두께, 인접하게 배치된 광 산란 입자들(SCT)로부터의 거리 등에 따라 다양한 형상 및/또는 크기를 갖도록 변경될 수 있다. 광 산란 입자들(SCT)은 광 산란층(LSL) 내에 분산되어 광 산란층(LSL)으로 진행된 광을 산란시켜 상기 광이 광 산란층(LSL)의 특정 영역으로 집중되는 것을 방지할 수 있다. 상술한 광 산란 입자들(SCT)의 밀집도는 광 산란층(LSL) 내에서 영역별로 상이하게 조절될 수 있다. 일 예로, 광 산란층(LSL)으로 진행된 광이 상기 광 산란층(LSL)의 가운데 영역에서 집중될 경우, 광 산란 입자들(SCT)은 광 산란층(LSL)의 가운에 영역으로 집중되도록 분산될 수 있으나, 본 발명이 이에 한정되는 것은 아니다. 상술한 실시예에서는, 광 산란 입자들(SCT)이 광 산란층(LSL)내에만 구비되는 것으로 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 실시예에 따라, 광 산란 입자들(SCT)은 컬러 변환층(CCL) 내에 구비될 수도 있다. 이 경우, 컬러 변환층(CCL)은 색 변환 입자들(QD)과 함께 광 산란 입자들(SCT)을 포함할 수 있다. 상술한 광 산란층(LSL)은 실시예에 따라 생략될 수도 있다.
다른 실시예에 따라, 상기 하나의 화소(PXL)가 청색 화소(또는 청색 서브 화소)인 경우, 컬러 변환층(CCL)을 대신하여 투명 폴리머로 구성된 베이스 수지층이 제공될 수도 있다. 상술한 베이스 수지층은 투과 층(또는 투광 층)으로 활용될 수 있으며, 이 경우 발광 소자들(LD)에서 방출된 청색 계열의 광이 투과 층을 그대로 투과하여 손실을 최소화하면서 컬러 필터(CF)로 진행될 수 있다.
또 다른 실시예에 따라, 발광 소자들(LD)은 대응하는 화소(PXL) 별로 상이한 색의 광을 방출할 수도 있다. 일 예로, 제1 방향(DR1)으로 연속하는 3개의 화소들(PXL)이 하나의 단위 화소(PXL)를 구성할 때, 3개의 화소들(PXL) 중 첫 번째 화소(PXL)는 적색 계열의 광을 방출하는 발광 소자들(LD)을 포함할 수 있고, 상기 3개의 화소들(PXL) 중 두 번째 화소(PXL)는 녹색 계열의 광을 방출하는 발광 소자들(LD)을 포함할 수 있으며, 상기 3개의 화소들(PXL) 중 세 번째 화소(PXL)는 청색 계열의 광을 방출하는 발광 소자들(LD)을 포함할 수 있다. 이 경우, 상술한 3개의 화소들(PXL) 각각의 표시 소자층(DPL)은 색 변환 입자들(QD)을 포함하는 컬러 변환층(CCL)을 대신하여 광 산란 입자들(SCT)을 포함하는 베이스 수지층으로 구성된 투과 층을 포함할 수도 있다. 실시예에 따라, 상술한 3개의 화소들(PXL) 각각의 표시 소자층(DPL)은 각 화소(PXL)에 포함된 발광 소자들(LD)에서 방출하는 광을 상기 광과 실질적으로 유사한 파장대를 갖는 광으로 변환하는 컬러 변환층(CCL)을 포함할 수도 있다. 일 예로, 3개의 화소들(PXL) 중 첫 번째 화소(PXL)의 표시 소자층(DPL)은 해당 화소(PXL)에 포함된 발광 소자들(LD)에서 방출되는 적색 계열의 광을 유사한 파장대의 광으로 변환하는 색 변환 입자들(QD)을 포함한 컬러 변환층(CCL)을 포함할 수 있다. 상기 3개의 화소들(PXL) 중 두 번째 화소(PXL)의 표시 소자층(DPL)은 해당 화소(PXL)에 포함된 발광 소자들(LD)에서 방출되는 녹색 계열의 광을 유사한 파장대의 광으로 변환하는 색 변환 입자들(QD)을 포함한 컬러 변환층(CCL)을 포함할 수 있다. 상기 3개의 화소들(PXL) 중 세 번째 화소(PXL)의 표시 소자층(DPL)은 해당 화소(PXL)에 포함된 발광 소자들(LD)에서 방출되는 청색 계열의 광을 유사한 파장대의 광으로 변환하는 색 변환 입자들(QD)을 포함한 컬러 변환층(CCL)을 포함할 수 있다.
컬러 필터(CF)는 특정 색상의 광을 선택적으로 투과시킬 수 있다. 컬러 필터(CF)는 컬러 변환층(CCL)과 함께 광 변환 패턴층(LCP)을 구성하며, 컬러 변환층(CCL)에서 변환된 특정 색의 광을 선택적으로 투과시키는 컬러 필터 물질을 포함할 수 있다. 컬러 필터(CF)는 적색 컬러 필터, 녹색 컬러 필터, 및 청색 컬러 필터를 포함할 수 있다. 상술한 컬러 필터(CF)는 컬러 변환층(CCL)과 대응되도록 상기 화소 영역(PXA) 내에 제공될 수 있다.
상술한 실시예에서, 제1 방향(DR1)으로 연속하는 3개의 화소들(PXL)이 하나의 단위 화소(PXL)를 구성할 때 상술한 3개의 화소들(PXL) 각각의 표시 소자층(DPL)이 해당 화소(PXL)에 포함된 발광 소자들(LD)에서 방출된 광을 유사한 파장대의 광으로 변환하는 컬러 변환층(CCL)을 포함하는 실시예에 대하여 설명하였다. 이 경우, 실시예에 따라, 상술한 3개의 화소들(PXL) 각각은 해당 화소(PXL)에 포함된 컬러 변환층(CCL) 상에 위치한 컬러 필터(CF)를 포함할 수도 있다. 일 예로, 3개의 화소들(PXL) 중 첫 번째 화소(PXL)의 표시 소자층(DPL)은 컬러 변환층(CCL) 상에 위치한 적색 컬러 필터를 포함할 수 있고, 상기 3개의 화소들(PXL) 중 두 번째 화소(PXL)의 표시 소자층(DPL)은 컬러 변환층(CCL) 상에 위치한 녹색 컬러 필터를 포함할 수 있으며, 상기 3개의 화소들(PXL) 중 세 번째 화소(PXL)의 표시 소자층(DPL)은 컬러 변환층(CCL) 상에 위치한 청색 컬러 필터를 포함할 수도 있다.
컬러 변환층(CCL)과 컬러 필터(CF)를 포함한 광 변환 패턴층(LCP)은 상기 화소 영역(PXA)의 발광 영역 내에 위치할 수 있다. 특히, 광 변환 패턴층(LCP)은 상기 화소 영역(PXA)의 주변 영역에 위치한 댐부(DAM)에 의해 둘러싸인 공간(A)을 채우는 형태로 제공될 수 있다. 상기 공간(A)은 상기 댐부(DAM)에 의해 둘러싸인 상기 화소 영역(PXA)의 일 영역이며, 상기 화소 영역(PXA)에서 광이 방출되는 발광 영역과 대응될 수 있다.
댐부(DAM)는 뱅크(BNK) 및 차광 패턴(LBP)에 의해 구현될 수 있다.
차광 패턴(LBP)은 뱅크(BNK) 상에 제공되며, 각각의 화소(PXL)와 그에 인접한 화소들(PXL) 사이에서 광(또는 빛)이 새는 빛샘 불량을 방지하는 차광 물질을 포함할 수 있다. 또한, 차광 패턴(LBP)은 인접한 화소들(PXL) 각각에서 방출되는 광의 혼색을 방지할 수 있다.
차광 패턴(LBP)은 블랙 매트릭스일 수 있다. 이 경우, 차광 패턴(LBP)은 제1 및 제2 뱅크 패턴들(BNK1, BNK2)과 동일한 물질을 포함할 수 있다. 실시예에 따라, 차광 패턴(LBP)은 적어도 하나의 차광 물질 및/또는 반사 물질을 포함하도록 구성되어 각각의 화소(PXL)의 화소 영역(PXA)에 배치된 발광 소자들(LD)에서 방출된 광을 표시 장치의 화상 표시 방향으로 더욱 진행되게 하여 상기 발광 소자들(LD)의 출광 효율을 향상시킬 수 있다. 실시예에 따라, 차광 패턴(LBP)은 적색 컬러 필터, 녹색 컬러 필터, 청색 컬러 필터 중 서로 상이한 색의 광을 선택적으로 투과하는 적어도 두 개 이상의 컬러 필터가 중첩된 다중막의 형태로 제공될 수도 있다. 일 예로, 차광 패턴(LBP)은 적색 컬러 필터, 상기 적색 컬러 필터 상에 위치하여 상기 적색 컬러 필터와 중첩하는 녹색 컬러 필터, 및 상기 녹색 컬러 필터 상에 위치하여 상기 녹색 컬러 필터와 중첩하는 청색 컬러 필터를 포함하는 형태로 제공될 수도 있다. 즉, 상기 차광 패턴(LBP)은 적색 컬러 필터, 녹색 컬러 필터, 및 청색 컬러 필터가 순차적으로 적층된 구조물의 형태로 제공될 수 있다. 이 경우, 상기 화소 영역(PXA)의 주변 영역에서 상기 적색 컬러 필터, 상기 녹색 컬러 필터, 및 상기 청색 컬러 필터는 광의 투과를 차단하는 차광 패턴(LBP)으로 활용될 수 있다.
차광 패턴(LBP)은, 상기 화소 영역(PXA)의 주변 영역에서 제1 및 제2 전극들(EL1, EL2)과 발광 소자들(LD)을 둘러싸며 뱅크(BNK)와 대응되게 제공될 수 있다. 차광 패턴(LBP)과 뱅크(BNK)는 서로 중첩될 수 있으며, 동일하거나 유사한 평면 및 단면 형상을 가질 수 있다.
뱅크(BNK)는 제1 절연층(INS1)의 일면(일 예로, 상부 면)으로부터 제3 방향(DR3)을 따라 상부로 향할수룩 폭이 좁아지는 다각 형상의 단면을 가질 수 있고, 차광 패턴(LBP)은 상기 뱅크(BNK)의 일면(일 예로, 상부 면)으로부터 제3 방향(DR3)을 따라 상부로 향할수록 폭이 좁아지는 다각 형상의 단면을 가질 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니며, 실시예에 따라, 뱅크(BNK)는 도 11a에 도시된 바와 같이 제1 절연층(INS1)의 일면으로부터 제3 방향(DR3)을 따라 상부로 향할수록 폭이 좁아지는 반타원 형상, 반원 형상(또는 반구 형상) 등의 단면을 가질 수 있고, 차광 패턴(LBP)은 상기 뱅크(BNK)의 단면 형상에 대응되는 형상을 가질 수 있다.
실시예에 따라, 컬러 변환층(CCL)과 컬러 필터(CF) 사이에는 도 11b에 도시된 바와 같이 중간층(CTL)이 제공 및/또는 형성될 수 있다. 중간층(CTL)은 뱅크(BNK)와 컬러 변환층(CCL) 상에 위치하여 그 하부에 위치한 구성들에 의한 단차를 평탄화시키는 평탄화층일 수 있다. 또한, 중간층(CTL)은 컬러 변환층(CCL)에서 컬러 필터(CF)로 진행하는 광(또는 빛)의 굴절률을 변환하여 각 화소(PXL)의 발광 휘도를 향상시키기 위한 굴절률 변환층일 수도 있다. 상술한 바와 같이, 컬러 변환층(CCL)과 컬러 필터(CF) 사이에 중간층(CTL)이 제공 및/또는 형성되는 경우, 컬러 필터(CF)는 차광 패턴(LBP)을 사이에 두고 인접한 컬러 필터(CF)와 이격되게 배치될 수 있다. 인접한 컬러 필터들(CF)은 그 사이에 배치된 차광 패턴(LBP)과 부분적으로 중첩할 수 있다.
댐부(DAM) 및 광 변환 패턴층(LCP) 상에는 인캡층(ENC)이 제공 및/또는 형성될 수 있다. 인캡층(ENC)은 광 변환 패턴층(LCP)을 포함한 표시 소자층(DPL)을 전체적으로 커버하여 외부로부터 수분 또는 습기 등이 상기 표시 소자층(DPL)으로 유입되는 것을 차단할 수 있다. 인캡층(ENC)은 무기 재료를 포함한 무기 절연막 또는 유기 재료를 포함한 유기 절연막일 수 있다.
상술한 실시예에서, 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 제1 방향(DR1)으로 이격되게 배치되고, 제1 발광 소자들(LD1)은 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이의 제1 뱅크 패턴(BNK1) 상의 제1 절연층(INS1) 상에 배치될 수 있다. 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2) 상에서 제1 방향(DR1)으로 이격되게 배치되고, 제2 발광 소자들(LD2)은 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이의 제2 뱅크 패턴(BNK2) 상의 제1 절연층(INS1) 상에 배치될 수 있다.
제1 발광 소자들(LD1)이 제1 뱅크 패턴(BNK1) 상부에 위치하고, 제2 발광 소자들(LD2)이 제2 뱅크 패턴(BNK2) 상부에 위치함에 따라, 광 변환 패턴층(LCP)과 상기 제1 및 제2 발광 소자들(LD1, LD2) 사이의 간격이 줄어들 수 있다. 특히, 색 변환 입자들(QD)을 포함한 컬러 변환층(CCL)과 제1 및 제2 발광 소자들(LD1, LD2) 사이의 간격이 줄어들 수 있다. 이에 따라, 발광 소자들(LD)에서 방출된 광이 손실없이 광 변환 패턴층(LCP)의 컬러 변환층(CCL)으로 집중될(또는 진행할) 수 있다. 이 경우, 컬러 변환층(CCL)으로 보다 많은 양의 광이 유입되어 상기 컬러 변환층(CCL)에서 최종적으로 방출되는 광의 양(또는 세기)이 증가하여 각 화소(PXL)의 출광 효율이 향상될 수 있다.
또한, 상술한 실시예에 따르면, 발광 소자들(LD)과 컬러 변환층(CCL) 사이에 투명 도전성 재료(또는 물질)로 이루어진 컨택 전극(CNE)을 제외한 다른 구성들, 일 예로, 절연층 등이 구비되지 않음에 따라 상기 발광 소자들(LD)에서 방출된 광이 상기 절연층 등에 의해 분산되지 않고 상기 컬러 변환층(CCL)에 직접 도달할 수 있다. 이에 따라, 컬러 변환층(CCL)으로 진행된(또는 유입된) 광의 양을 더욱 확보하여 상기 컬러 변환층(CCL)에서 최종적으로 방출되는 광의 양(또는 세기)이 더욱 증가될 수 있다. 이 경우, 각 화소(PXL)의 출광 효율이 더욱 향상될 수 있다.
추가적으로, 상술한 실시예에 따르면, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)을 블랙 매트릭스로 구현하여 발광 소자들(LD)에서 방출되어 화소 회로층(PCL)으로 진행하는 광을 차단(또는 흡수)함으로써 화소 회로층(PCL)에 포함된 트랜지스터들(T)의 소자 특성 변화가 방지될 수 있다.
도 12a 내지 도 12k는 도 10의 화소를 제조 방법에 따라 순차적으로 도시한 개략적인 단면도들이다.
도 12a 내지 도 12k에 있어서, 중복된 설명을 피하기 위해 상술한 실시예와 상이한 점을 중심으로 설명한다.
도 1 내지 도 10, 및 도 12a를 참조하면, 기판(SUB) 상에 화소 회로층(PCL)을 형성한다.
화소 회로층(PCL)은 버퍼층(BFL), 트랜지스터들(T), 스토리지 커패시터(Cst), 구동 전압 배선(DVL), 및 보호층(PSV)을 포함할 수 있다. 보호층(PSV)은 구동 트랜지스터(Tdr)의 일 영역을 노출하는 제1 컨택 홀(CH1) 및 구동 전압 배선(DVL)의 일 영역을 노출하는 제2 컨택 홀(CH1)을 포함할 수 있다.
도 1 내지 도 10, 도 12a, 및 도 12b를 참조하면, 보호층(PSV) 상에 제1 및 제2 뱅크 패턴들(BNK1, BNK2)을 형성한다. 보호층(PSV) 상에서 제1 뱅크 패턴(BNK1)과 제2 뱅크 패턴(BNK2)은 일정 간격 이격될 수 있다. 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 차광 물질을 포함할 수 있다. 일 예로, 제1 및 제2 뱅크 패턴들(BNK1, BNK2)은 블랙 매트릭스일 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12c를 참조하면, 제1 및 제2 뱅크 패턴들(BNK1, BNK2) 상에 반사율이 높은 도전성 재료(또는 물질)를 포함한 제1 및 제2 전극들(EL1, EL2)과 제1 및 제2 연결 배선들(CNL1, CNL2)을 형성한다.
제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 분기된 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2)을 포함할 수 있다. 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2) 사이에 제2 전극(EL2)이 제공될 수 있다.
제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 제1 방향(DR1)으로 일정 간격 이격되게 배치될 수 있다. 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2) 상에서 제1 방향(DR1)으로 일정 간격 이격되게 배치될 수 있다.
제1 전극(EL1)은 제1 연결 배선(CNL1) 및 제1 컨택 홀(CH1)을 통해 구동 트랜지스터(Tdr)와 전기적 및/또는 물리적으로 연결될 수 있다. 제2 전극(EL2)은 제2 연결 배선(CNL2) 및 제2 컨택 홀(CH2)을 통해 구동 전압 배선(DVL)과 전기적 및/또는 물리적으로 연결될 수 있다.
제1 및 제2 전극들(EL1, EL2) 각각은 평면 상에서 볼 때 제2 방향(DR2)을 따라 연장될 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12d를 참조하면, 제1 및 제2 전극들(EL1, EL2)을 포함한 보호층(PSV) 상에 절연 물질층(INS1)을 형성한다. 절연 물질층(INS1)은 무기 재료를 포함한 무기 절연막 또는 유기 재료를 포함한 유기 절연막일 수 있다. 상기 절연 물질층(INS1)은 후속 공정에 의해 패터닝되어 제1 내지 제3 개구부들(OPN1 ~ OPN3)을 포함한 제1 절연층(INS1)으로 제공될 수 있다. 이에, 제1 절연층(INS1)과 동일한 도면 부호를 절연 물질층(INS1)에 부여하였다.
연속하여, 각각의 화소(PXL)의 화소 영역(PXA)에 뱅크(BNK)를 형성한다. 뱅크(BNK)는 절연 물질층(INS1) 상에 형성될 수 있다. 뱅크(BNK)는 각각의 화소(PXL)와 그에 인접한 화소들(PXL) 사이의 화소 영역(PXA) 또는 발광 영역을 정의(또는 구획)하는 화소 정의막일 수 있다. 뱅크(BNK)는 상기 화소 영역(PXA)의 주변 영역에 위치할 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12e를 참조하면, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)를 인가하여 제1 방향(DR1)으로 인접한 제1 및 제2 전극들(EL1, EL2) 사이에 전계를 형성한다. 이때, 상기 전계는, 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이에 형성될 수 있고, 상기 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이에 형성될 수 있다.
이어, 인접한 두 전극들 사이에 전계가 형성된 상태에서 잉크젯 프린팅 방식 등을 이용하여 발광 소자들(LD)을 포함한 혼합액(또는 용액)을 화소들(PXL) 각각의 화소 영역(PXA)에 투입한다. 일 예로, 절연 물질층(INS1) 상에 잉크젯 노즐을 배치하고, 잉크젯 노즐을 통해 다수의 발광 소자들(LD)이 혼합된 용매를 화소들(PXL) 각각의 화소 영역(PXA)에 투입할 수 있다. 발광 소자들(LD)을 상기 화소 영역(PXA)에 투입하는 방식이 상술한 실시예에 한정되는 것은 아니며, 발광 소자들(LD)을 투입하는 방식은 다양하게 변경될 수 있다.
발광 소자들(LD)을 상기 화소 영역(PXA)에 투입할 경우, 제1 전극(EL1)과 제2 전극(EL2) 사이에 형성된 전계로 인해 발광 소자들(LD)의 자가 정렬이 유도될 수 있다. 이에 따라, 제1 전극(EL1)과 제2 전극(EL2) 사이에 발광 소자들(LD)이 정렬될 수 있다.
제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 일정 간격 이격되므로, 상기 제1-1 및 제2 전극들(EL1_1, EL2) 각각에 정렬 신호(또는 정렬 전압)가 인가될 때 제1 뱅크 패턴(BNK1) 상의 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이에 전계가 형성될 수 있다. 이에 따라, 상기 화소 영역(PXA)으로 투입된 발광 소자들(LD) 중 일부가 중력에 의해 가라앉으면서 제1 뱅크 패턴(BNK1) 상부에 정렬될 수 있다. 상기 제1 뱅크 패턴(BNK1) 상부에 정렬된 발광 소자들(LD)은 제1 발광 소자들(LD1)일 수 있다.
제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2)은 제2 뱅크 패턴(BNK2) 상에서 일정 간격 이격되므로, 상기 제1-2 및 제2 전극들(EL1_2, EL2) 각각에 정렬 신호(또는 정렬 전압)가 인가될 때 제2 뱅크 패턴(BNK2) 상의 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이에 전계가 형성될 수 있다. 이에 따라, 상기 화소 영역(PXA)으로 투입된 발광 소자들(LD) 중 일부가 중력에 의해 가라앉으면서 제2 뱅크 패턴(BNK2) 상부에 정렬될 수 있다. 상기 제2 뱅크 패턴(BNK2) 상부에 정렬된 발광 소자들(LD)은 제2 발광 소자들(LD2)일 수 있다.
제1 발광 소자들(LD1)은 상기 화소 영역(PXA) 내에서 제1-1 전극(EL1_1)과 제2 전극(EL2)의 제1 측면(FS) 사이에서 제1 뱅크 패턴(BNK1) 상의 절연 물질층(INS1) 상에 정렬될 수 있다. 제2 발광 소자들(LD2)은 상기 화소 영역(PXA) 내에서 제2 전극(EL2)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이에서 제2 뱅크 패턴(BNK2) 상의 절연 물질층(INS1) 상에 정렬될 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12f를 참조하면, 발광 소자들(LD)을 상기 화소 영역(PXA)에 정렬한 이후, 각각의 발광 소자(LD) 상에 제2 절연층(INS2)을 형성한다. 제2 절연층(INS2)은 발광 소자들(LD) 각각의 상면의 적어도 일부를 커버하여 발광 소자들(LD) 각각의 활성층(12)을 제외한 양 단부를 외부로 노출할 수 있다.
제2 절연층(INS2)을 형성하는 공정, 또는 그 전후에 실시되는 식각 공정 등을 통해 절연 물질층(INS1)의 일부를 제거하여 제1-1 전극(EL1_1)의 일부를 노출하는 제1 개구부(OPN1), 제2 전극(EL2)의 일부를 노출하는 제2 개구부(OPN2), 및 제1-2 전극(EL1_2)의 일부를 노출하는 제3 개구부(OPN3)를 포함한 제1 절연층(INS1)을 형성한다.
각각의 화소(PXL)가 그에 인접한 화소들(PXL)로부터 독립적으로 또는 개별적으로 구동될 수 있도록 제1 및 제2 절연층들(INS1, INS2)을 형성하는 공정을 진행할 때 제1 전극(EL1)과 일체로 제공된 제1 연결 배선(CNL1)의 일부가 제거될 수 있다. 이에 따라, 각각의 화소(PXL)에 제공된 제1 전극(EL1)은 동일한 화소 행 및/또는 동일한 화소 열에 위치한 인접한 화소들(PXL)에 제공된 제1 전극(EL1)과 전기적 및/또는 물리적으로 분리될 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12g를 참조하면, 제2 절연층(INS2) 상에 제1 내지 제3 컨택 전극들(CNE1 ~ CNE3)을 형성한다.
제1 컨택 전극(CNE1)은 제1-1 전극(EL1_1) 상에 형성되고, 제1-1 전극(EL1_1)과 제1 발광 소자들(LD1) 각각의 일 단부를 전기적으로 연결할 수 있다.
제2 컨택 전극(CNE2)은 제2 전극(EL2) 상에 형성되고, 제2 전극(EL2)의 제1 측면(FS)과 제1 발광 소자들(LD1) 각각의 타 단부를 전기적으로 연결할 수 있다. 또한, 제2 컨택 전극(CNE2)은 제2 전극(EL2)의 제2 측면(SS)과 제2 발광 소자들(LD2) 각각의 일 단부를 전기적으로 연결할 수 있다.
제3 컨택 전극(CNE3)은 제1-2 전극(EL1_2) 상에 형성되고, 제1-2 전극(EL1_2)과 제2 발광 소자들(LD2) 각각의 타 단부를 전기적으로 연결할 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12h를 참조하면, 상기 화소 영역(PXA)의 주변 영역에 차광 패턴(LBP)을 형성한다.
차광 패턴(LBP)은 뱅크(BNK) 상에 형성되어, 상기 뱅크(BNK)와 함께 댐부(DAM)를 구성할 수 있다. 차광 패턴(LBP)은 블랙 매트릭스일 수 있으며, 각각의 화소(PXL)와 그에 인접한 화소들(PXL) 사이에서 광이 새는 빛샘 불량을 방지할 수 있다. 본 발명의 일 실시예에 있어서, 차광 패턴(LBP)은 제1 및 제2 뱅크 패턴들(BNK1, BNK2)과 동일한 물질을 포함할 수 있다.
댐부(DAM)는 상기 화소 영역(PXA)의 주변 영역에 위치하여 제1 및 제2 전극들(EL1, EL2)과 발광 소자들(LD)을 둘러싸는(또는 에워싸는) 형태로 제공되어 각 화소(PXL)의 발광 영역을 정의할 수 있다. 이때, 각 화소(PXL)의 발광 영역은 상기 댐부(DAM)에 의해 둘러싸인 공간(A)에 대응될 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12i를 참조하면, 상기 댐부(DAM)에 의해 둘러싸인 공간(A) 내에 컬러 변환층(CCL)을 형성한다. 컬러 변환층(CCL)은 상기 공간(A)을 채우는 형태로 상기 화소 영역(PXA)에 제공될 수 있다. 컬러 변환층(CCL)은 발광 소자들(LD)에서 방출되는 광을 특정 색의 광으로 변환하는 색변환 입자들(QD)을 포함할 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12j를 참조하면, 상기 컬러 변환층(CCL) 상에 컬러 필터(CF)를 형성한다. 컬러 필터(CF)와 컬러 변환층(CCL)은 발광 소자들(LD)에서 방출된 광을 특정 색으로 변환하고 이를 선택적으로 투과시키는 광 변환 패턴층(LCP)을 구성할 수 있다.
도 1 내지 도 10, 도 12a 내지 도 12k를 참조하면, 광 변환 패턴층(LCP) 상에 인캡층(ENC)을 형성한다. 인캡층(ENC)은 광 변환 패턴층(LCP)을 포함한 표시 소자층(DPL)을 전체적으로 커버하여 외부로부터 수분 또는 습기 등으로부터 상기 표시 소자층(DPL)을 보호할 수 있다.
도 13은 본 발명의 다른 실시예에 따른 화소를 개략적으로 도시한 평면도이고, 도 14는 도 13의 Ⅳ ~ Ⅳ’선에 따른 단면도이며, 도 15는 도 13의 화소에서 표시 소자층이 광 변환 패턴층을 포함한 모습을 개략적으로 도시한 것으로 도 13의 Ⅳ ~ Ⅳ’선에 대응되는 단면도이다.
도 13 내지 도 15에 도시된 화소는, 제3 뱅크 패턴(BNK3)이 추가되고 제2 전극(EL2)이 제2-1 및 제2-2 전극들(EL2_1, EL2_2)을 포함하는 점을 제외하고는 도 5a 내지 도 11의 화소와 실질적으로 동일하거나 유사한 구성을 가질 수 있다.
이에, 도 13 내지 도 15의 화소와 관련하여, 중복된 설명을 피하기 위하여 상술한 일 실시예와 상이한 점을 위주로 설명한다.
도 1 내지 도 4a, 도 13 내지 도 15를 참조하면, 화소들(PXL) 각각의 화소 영역(PXA)에 기판(SUB), 화소 회로층(PCL), 및 표시 소자층(DPL)이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 표시 소자층(DPL)은 제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3), 제1 및 제2 전극들(EL1, EL2), 뱅크(BNK), 발광 소자들(LD), 컨택 전극(CNE), 광 변환 패턴층(LCP), 인캡층(ENC) 등을 포함할 수 있다.
제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 제2 방향(DR2)으로 분기된 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2)을 포함할 수 있다. 제2 전극(EL2)은 제2 연결 배선(CNL2)으로부터 제2 방향(DR2)으로 분기된 제2-1 전극(EL2_1)과 제2-2 전극(EL2_2)을 포함할 수 있다.
제2-1 전극(EL2_1)은 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2) 사이에 배치할 수 있고, 제1-2 전극(EL1_2)은 제2-1 전극(EL2_1)과 제2-2 전극(EL2_2) 사이에 배치할 수 있다.
제2-1 전극(EL2_1)의 제1 측면(FS)은 제1-1 전극(EL1_1)과 마주보는(또는 인접하게 위치한) 제2-1 전극(EL2_1)의 일 영역일 수 있고, 제2-1 전극(EL2_1)의 제2 측면(SS)은 제1-2 전극(EL1_2)과 마주보는(또는 인접하게 위치한) 제2-1 전극(EL2_1)의 일 영역일 수 있다. 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS) 사이 및 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2) 사이는 서로 동일한 간격을 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
제1-2 전극(EL1_2)의 제1 측면(FS)은 제2-1 전극(EL2_1)의 제2 측면(SS)과 마주보는(또는 인접하게 위치한) 제1-2 전극(EL1_2)의 일 영역일 수 있고, 제1-2 전극(EL1_2)의 제2 측면(SS)은 제2-2 전극(EL2_2)과 마주보는(또는 인접하게 위치한) 제1-2 전극(EL1_2)의 일 영역일 수 있다. 제1-2 전극(EL1_2)의 제1 측면(FS)과 제2-1 전극(EL2_1)의 제2 측면(SS) 사이 및 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2) 사이는 서로 동일한 간격을 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
제1 뱅크 패턴(BNK1)은 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS) 사이의 보호층(PSV) 상에 제공될 수 있다. 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1)과 부분적으로 중첩할 수 있다. 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제2 뱅크 패턴(BNK2)은 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS) 사이의 보호층(PSV) 상에 제공될 수 있다. 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2)과 부분적으로 중첩할 수 있다. 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제3 뱅크 패턴(BNK3)은 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2) 사이의 보호층(PSV) 상에 제공될 수 있다. 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)은 제3 뱅크 패턴(BNK3) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)은 제3 뱅크 패턴(BNK3)과 부분적으로 중첩할 수 있다. 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)은 제3 뱅크 패턴(BNK3) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3)은 차광 물질을 포함하는 블랙 매트릭스로 구성될 수 있다. 이 경우, 제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3)은, 발광 소자들(LD)에서 방출되어 화소 회로층(PCL) 방향으로 진행하는 광을 흡수(또는 차단)하여 상기 화소 회로층(PCL)에 포함된 트랜지스터들(T)로 유입될 수 있는 광을 줄여 상기 트랜지스터들(T)의 오동작을 방지할 수 있다.
제1 및 제2 전극들(EL1, EL1) 상에는 제1 절연층(INS1)이 제공될 수 있다.
제1 절연층(INS1)은 제1-1 전극(EL1_1)의 일부를 노출하는 제1 개구부(OPN1), 제2-1 전극(EL2_1)의 일부를 노출하는 제2 개구부(OPN2), 제1-2 전극(EL1_2)의 일부를 노출하는 제3 개구부(OPN3), 및 제2-2 전극(EL2_2)의 일부를 노출하는 제4 개구부(OPN4)를 포함할 수 있다.
제1 전극(EL1)과 제2 전극(EL2) 사이의 제1 절연층(INS1) 상에 발광 소자들(LD)이 배치할 수 있다.
발광 소자들(LD1)은 제1 내지 제3 발광 소자들(LD1 ~ LD3)을 포함할 수 있다. 제1 발광 소자들(LD1)은, 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS) 사이에 위치할 수 있다. 제2 발광 소자들(LD2)은, 평면 상에서 볼 때, 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS) 사이에 위치할 수 있다. 제3 발광 소자들(LD3)은, 평면 상에서 볼 때, 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2) 사이에 위치할 수 있다.
제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제1 발광 소자들(LD1)이 제1 뱅크 패턴(BNK1) 상에 정렬될 수 있다. 즉, 제1 발광 소자들(LD1)은 제1 뱅크 패턴(BNK1) 상부의 제1 절연층(INS1) 상에 정렬될 수 있다.
제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호가 인가될 때 발광 소자들(LD)의 일부가 제2 뱅크 패턴(BNK2) 상에 정렬될 수 있다. 즉, 제2 발광 소자들(LD2)은 제2 뱅크 패턴(BNK2) 상부의 제1 절연층(INS1) 상에 정렬될 수 있다.
제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)은 제3 뱅크 패턴(BNK3) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호가 인가될 때 발광 소자들(LD)의 일부가 제3 뱅크 패턴(BNK3) 상에 정렬될 수 있다. 즉, 제3 발광 소자들(LD3)은 제3 뱅크 패턴(BNK3) 상부의 제1 절연층(INS1) 상에 정렬될 수 있다.
제1 및 제2 전극들(EL1, EL2)과 발광 소자들(LD)은 컨택 전극(CNE)을 통해 전기적으로 안정되게 연결될 수 있다.
컨택 전극(CNE)은 제1 내지 제4 컨택 전극들(CNE1 ~ CNE4)을 포함할 수 있다.
제1 컨택 전극(CNE1)은 제1-1 전극(EL1_1) 상에 제공되어 제1 절연층(INS1)의 제1 개구부(OPN1)를 통해 상기 제1-1 전극(EL1_1)과 전기적 및/또는 물리적으로 연결될 수 있다. 제1 컨택 전극(CNE1)은 제1 발광 소자들(LD1) 각각의 일 단부 상에 제공 및/또는 형성될 수 있다. 제1-1 전극(EL1_1)과 제1 발광 소자들(LD1) 각각의 일 단부는 제1 컨택 전극(CNE1)을 통해 전기적으로 연결될 수 있다.
제2 컨택 전극(CNE2)은 제2-1 전극(EL2_1) 상에 제공되어 제1 절연층(INS1)의 제2 개구부(OPN2)를 통해 상기 제2-1 전극(EL2_1)과 전기적 및/또는 물리적으로 연결될 수 있다. 제2 컨택 전극(CNE2)은 제1 발광 소자들(LD1) 각각의 타 단부 및 제2 발광 소자들(LD2) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제2-1 전극(EL2_1)과 제1 발광 소자들(LD1) 각각의 타 단부는 제2 컨택 전극(CNE2)을 통해 전기적으로 연결될 수 있다. 또한, 제2-1 전극(EL2_1)과 제2 발광 소자들(LD2) 각각의 일 단부는 제2 컨택 전극(CNE2)을 통해 전기적으로 연결될 수 있다.
제3 컨택 전극(CNE3)은 제1-2 전극(EL1_2) 상에 제공되어 제1 절연층(INS1)의 제3 개구부(OPN3)를 통해 상기 제1-2 전극(EL1_2)과 전기적 및/또는 물리적으로 연결될 수 있다. 제3 컨택 전극(CNE3)은 제2 발광 소자들(LD2) 각각의 타 단부 및 제3 발광 소자들(LD3) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제1-2 전극(EL1_2)과 제2 발광 소자들(LD2) 각각의 타 단부는 제3 컨택 전극(CNE3)을 통해 전기적으로 연결될 수 있다. 또한, 제1-2 전극(EL1_2)과 제3 발광 소자들(LD3) 각각의 일 단부는 제3 컨택 전극(CNE3)을 통해 전기적으로 연결될 수 있다.
제4 컨택 전극(CNE4)은 제2-2 전극(EL2_2) 상에 제공되어 제1 절연층(INS1)의 제4 개구부(OPN4)에 의해 상기 제2-2 전극(EL2_2)과 전기적 및/또는 물리적으로 연결될 수 있다. 제4 컨택 전극(CNE4)은 제3 발광 소자들(LD3) 각각의 타 단부 상에 제공 및/또는 형성될 수 있다. 제2-2 전극(EL2_2)과 제3 발광 소자들(LD3) 각각의 타 단부는 제4 컨택 전극(CNE4)을 통해 전기적으로 연결될 수 있다.
제1 내지 제4 컨택 전극들(CNE1 ~ CNE4) 상에는 제3 절연층(INS3)이 제공되거나, 광 변환 패턴층(LCP)이 제공될 수 있다.
상술한 바와 같이, 발광 소자들(LD)이 대응하는 뱅크 패턴 상의 제1 절연층(INS1) 상에 위치함에 따라 광 변환 패턴층(LCP)과 발광 소자들(LD) 사이의 간격이 줄어들어 상기 광 변환 패턴층(LCP)으로 유입되는 광의 양이 증가할 수 있다. 이에 따라, 광 변환 패턴층(LCP)에서 최종적으로 방출되는 광의 양(또는 세기)이 증가하여 각 화소(PXL)의 출광 효율이 향상될 수 있다.
도 16은 본 발명의 또 다른 실시예에 따른 화소를 개략적으로 도시한 평면도이고, 도 17은 도 16의 Ⅴ ~ Ⅴ’선에 따른 단면도이며, 도 18은 도 17의 화소에서 표시 소자층이 광 변환 패턴층을 포함한 모습을 개략적으로 도시한 것으로 도 17의 Ⅴ ~ Ⅴ’선에 대응되는 단면도이다.
도 16 내지 도 18의 화소와 관련하여, 중복된 설명을 피하기 위하여 상술한 일 실시예와 상이한 점을 위주로 설명한다. 본 발명에서 특별히 설명하지 않는 부분은 상술한 일 실시예에 따르며, 동일한 번호는 동일한 구성 요소를, 유사한 번호는 유사한 구성 요소를 나타낸다.
도 1 내지 도 4a, 도 16 내지 도 18을 참조하면, 각각의 화소(PXL)의 화소 영역(PXA)에 기판(SUB), 화소 회로층(PCL), 및 표시 소자층(DPL)이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 표시 소자층(DPL)은 제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3), 제1 및 제2 전극들(EL1, EL2), 뱅크(BNK), 발광 소자들(LD), 컨택 전극(CNE), 광 변환 패턴층(LCP), 인캡층(ENC) 등을 포함할 수 있다.
제1 전극(EL1)과 제2 전극(EL2)은 이격되게 배치하여 전기적 및/또는 물리적으로 서로 분리될 수 있다.
제1 전극(EL1)은 제1 연결 배선(CNL1)으로부터 제2 방향(DR2)으로 분기된 제1-1 전극(EL1_1), 제1-2 전극(EL1_2), 및 제1-3 전극(EL1_3)을 포함할 수 있다. 제2 전극(EL2)은 제2 연결 배선(CNL2)으로부터 제2 방향(DR2)으로 분기된 제2-1 전극(EL2_1), 제2-2 전극(EL2_2), 및 제2-3 전극(EL2_3)을 포함할 수 있다. 평면 상에서 볼 때, 제1 및 제2 전극들(EL1, EL2)은 제1 방향(DR1)을 따라 제1-1 전극(EL1_1), 제2-1 전극(EL2_1), 제1-2 전극(EL1_2), 제2-2 전극(EL2_2), 제1-3 전극(EL1_3), 및 제2-3 전극(EL2_3)의 순으로 배열될 수 있다.
제2-1 전극(EL2_1)은 제1-1 전극(EL1_1)과 제1-2 전극(EL1_2) 사이에 배치할 수 있고, 제1-2 전극(EL1_2)은 제2-1 전극(EL2_1)과 제2-2 전극(EL2_2) 사이에 배치할 수 있고, 제2-2 전극(EL2_2)은 제1-2 전극(E1_2)과 제1-3 전극(EL1_3) 사이에 배치할 수 있으며, 제1-3 전극(EL1_3)은 제2-2 전극(EL2_2)과 제2-3 전극(EL2_3) 사이에 배치할 수 있다.
제2-1 전극(EL2_1)의 제1 측면(FS)은 제1-1 전극(EL1_1)과 마주보는(또는 인접하게 위치한) 제2-1 전극(EL2_1)의 일 영역일 수 있고, 제2-1 전극(EL2_1)의 제2 측면(SS)은 제1-2 전극(EL1_2)과 마주보는(또는 인접하게 위치한 제2-1 전극(EL2_1)의 일 영역일 수 있다.
제1-2 전극(EL1_2)의 제1 측면(FS)은 제2-1 전극(EL2_1)과 마주보는(또는 인접하게 위치한) 제1-2 전극(EL1_2)의 일 영역일 수 있고, 제1-2 전극(EL1_2)의 제2 측면(SS)은 제2-2 전극(EL2_2)과 마주보는(또는 인접하게 위치한) 제1-2 전극(EL1_2)의 일 영역일 수 있다.
제2-2 전극(EL2_2)의 제1 측면(FS)은 제1-2 전극(EL1_2)과 마주보는(또는 인접하게 위치한) 제2-2 전극(EL2_2)의 일 영역일 수 있고, 제2-2 전극(EL2_2)의 제2 측면(SS)은 제1-3 전극(EL1_3)과 마주보는(또는 인접하게 위치한) 제2-2 전극(EL2_2)의 일 영역일 수 있다.
제1-3 전극(EL1_3)의 제1 측면(FS)은 제2-2 전극(EL2_2)과 마주보는(또는 인접하게 위치한) 제1-3 전극(EL1_3)의 일 영역일 수 있고, 제1-3 전극(EL1_3)의 제2 측면(SS)은 제2-3 전극(EL2_3)과 마주보는(또는 인접하게 위치한) 제1-3 전극(EL1_3)의 일 영역일 수 있다.
제1-1 전극(EL1_1)과 제2-1 전극(EL2_1) 사이, 상기 제2-1 전극(EL2_1)과 제1-2 전극(EL1_2) 사이, 상기 제1-2 전극(EL1_2)과 제2-2 전극(EL2_2) 사이, 상기 제2-2 전극(EL2_2)과 제1-3 전극(EL1_3) 사이, 및 상기 제1-3 전극(EL1_3)과 제2-3 전극(EL2_3) 사이는 서로 동일한 간격을 가질 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
제1 뱅크 패턴(BNK1)은 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS) 사이의 보호층(PSV) 상에 제공될 수 있다. 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1)과 부분적으로 중첩할 수 있다. 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제2 뱅크 패턴(BNK2)은 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)의 제1 측면(FS) 사이의 보호층(PSV) 상에 제공될 수 있다. 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2)과 부분적으로 중첩할 수 있다. 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제3 뱅크 패턴(BNK3)은 제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3) 사이의 보호층(PSV) 상에 제공될 수 있다. 제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3)은 제3 뱅크 패턴(BNK3) 상에 제공 및/또는 형성될 수 있다. 평면 상에서 볼 때, 제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3)은 제3 뱅크 패턴(BNK3)과 부분적으로 중첩할 수 있다. 제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3)은 제3 뱅크 패턴(BNK3) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다.
제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3)은 차광 물질을 포함하는 블랙 매트릭스로 구성될 수 있다.
제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 보호층(PSV) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다. 제2-2 전극(EL2_2)의 제2 측면(SS)과 제1-3 전극(EL1_3)의 제1 측면(FS)은 보호층(PSV) 상에서 제1 방향(DR1)으로 서로 이격되게 배치될 수 있다. 즉, 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS) 사이 및 제2-2 전극(EL2_2)의 제2 측면(SS)과 제1-3 전극(EL1_3)의 제1 측면(FS) 사이에는 각각 뱅크 패턴이 제공되지 않는다.
제1 및 제2 전극들(EL1, EL2) 상에는 제1 절연층(INS1)이 제공될 수 있다.
제1 절연층(INS1)은 제1-1 전극(EL1_1)의 일부를 노출하는 제1 개구부(OPN1), 제2-1 전극(EL2_1)의 일부를 노출하는 제2 개구부(OPN2), 제1-2 전극(EL1_2)의 일부를 노출하는 제3 개구부(OPN3), 제2-2 전극(EL2_2)의 일부를 노출하는 제4 개구부(OPN4), 제1-3 전극(EL1_3)의 일부를 노출하는 제5 개구부(OPN5), 및 제2-3 전극(EL2_3)의 일부를 노출하는 제6 개구부(OPN6)를 포함할 수 있다.
발광 소자들(LD)은 제1 내지 제5 발광 소자들(LD1 ~ LD5)을 포함할 수 있다.
제1 발광 소자들(LD1)은, 평면 상에서 볼 때, 제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS) 사이에 위치할 수 있다. 제2 발광 소자들(LD2)은, 평면 상에서 볼 때, 제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS) 사이에 위치할 수 있다. 제3 발광 소자들(LD3)은 제1-2 전극(EL1_2)의 제2 측면(SS)과 제2-2 전극(EL2_2)의 제1 측면(FS) 사이에 위치할 수 있다. 제4 발광 소자들(LD4)은 제2-2 전극(EL2_2)의 제2 측면(SS)과 제1-3 전극(EL1_3)의 제1 측면(FS) 사이에 위치할 수 있다. 제5 발광 소자들(LD5)은 제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3) 사이에 위치할 수 있다.
제1-1 전극(EL1_1)과 제2-1 전극(EL2_1)의 제1 측면(FS)은 제1 뱅크 패턴(BNK1) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제1 발광 소자들(LD1)이 제1 뱅크 패턴(BNK1) 상에 정렬될 수 있다. 즉, 제1 발광 소자들(LD1)은 제1 뱅크 패턴(BNK1) 상의 제1 절연층(INS1) 상에 정렬될 수 있다.
제2-1 전극(EL2_1)의 제2 측면(SS)과 제1-2 전극(EL1_2)의 제1 측면(FS)은 보호층(PSV) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제2 발광 소자들(LD2)이 보호층(PSV) 상에 정렬될 수 있다. 즉, 제2 발광 소자들(LD2)은 보호층(PSV) 상의 제1 절연층(INS1) 상에 정렬될 수 있다.
제1-2 전극(EL1_2)의 제1 측면(FS)과 제2-2 전극(EL2_2)의 제1 측면(FS)은 제2 뱅크 패턴(BNK2) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제3 발광 소자들(LD3)이 제2 뱅크 패턴(BNK2) 상에 정렬될 수 있다. 즉, 제3 발광 소자들(LD3)은 제2 뱅크 패턴(BNK2) 상의 제1 절연층(INS1) 상에 정렬될 수 있다.
제2-2 전극(EL2_2)의 제2 측면(SS)과 제1-3 전극(EL1_3)의 제1 측면(FS)은 보호층(PSV) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제4 발광 소자들(LD4)이 보호층(PSV) 상에 정렬될 수 있다. 즉, 제4 발광 소자들(LD4)은 보호층(PSV) 상의 제1 절연층(INS1) 상에 정렬될 수 있다.
제1-3 전극(EL1_3)의 제2 측면(SS)과 제2-3 전극(EL2_3)은 제3 뱅크 패턴(BNK3) 상에서 일정 간격 이격되므로, 제1 및 제2 전극들(EL1, EL2) 각각에 대응하는 정렬 신호(또는 정렬 전압)가 인가될 때 제5 발광 소자들(LD5)이 제3 뱅크 패턴(BNK3) 상에 정렬될 수 있다. 즉, 제5 발광 소자들(LD5)은 제3 뱅크 패턴(BNK3) 상의 제1 절연층(INS1) 상에 정렬될 수 있다.
제1 및 제2 전극들(EL1, EL2)과 발광 소자들(LD)은 컨택 전극(CNE)을 통해 전기적으로 안정되게 연결될 수 있다.
컨택 전극(CNE)은 제1 내지 제6 컨택 전극들(CNE1 ~ CNE6)을 포함할 수 있다.
제1 컨택 전극(CNE1)은 제1-1 전극(EL1_1) 상에 제공되어 제1 절연층(INS1)의 제1 개구부(OPN1)를 통해 제1-1 전극(EL1_1)과 전기적 및/또는 물리적으로 연결될 수 있다. 제1 컨택 전극(CNE1)은 제1 발광 소자들(LD1) 각각의 일 단부 상에 제공 및/또는 형성될 수 있다. 제1-1 전극(EL1_1)과 제1 발광 소자들(LD1) 각각의 일 단부는 제1 컨택 전극(CNE1)을 통해 전기적으로 연결될 수 있다.
제2 컨택 전극(CNE2)은 제2-1 전극(EL2_1) 상에 제공되어 제1 절연층(INS1)의 제2 개구부(OPN2)를 통해 상기 제2-1 전극(EL2_1)과 전기적 및/또는 물리적으로 연결될 수 있다. 제2 컨택 전극(CNE2)은 제1 발광 소자들(LD1) 각각의 타 단부 및 제2 발광 소자들(LD2) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제2-1 전극(EL2_1)과 제1 발광 소자들(LD1) 각각의 타 단부는 제2 컨택 전극(CNE2)을 통해 전기적으로 연결될 수 있다. 또한, 제2-1 전극(EL2_1)과 제2 발광 소자들(LD2) 각각의 일 단부는 제2 컨택 전극(CNE2)을 통해 전기적으로 연결될 수 있다.
제3 컨택 전극(CNE3)은 제1-2 전극(EL1_2) 상에 제공되어 제1 절연층(INS1)의 제3 개구부(OPN3)를 통해 상기 제1-2 전극(EL1_2)과 전기적 및/또는 물리적으로 연결될 수 있다. 제3 컨택 전극(CNE3)은 제2 발광 소자들(LD2) 각각의 타 단부 및 제3 발광 소자들(LD3) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제1-2 전극(EL1_2)과 제2 발광 소자들(LD2) 각각의 타 단부는 제3 컨택 전극(CNE3)을 통해 전기적으로 연결될 수 있다. 또한, 제1-2 전극(EL1_2)과 제3 발광 소자들(LD3) 각각의 일 단부는 제3 컨택 전극(CNE3)을 통해 전기적으로 연결될 수 있다.
제4 컨택 전극(CNE4)은 제2-2 전극(EL2_2) 상에 제공되어 제1 절연층(INS1)의 제4 개구부(OPN4)를 통해 상기 제2-2 전극(EL2_2)과 전기적 및/또는 물리적으로 연결될 수 있다. 제4 컨택 전극(CNE4)은 제3 발광 소자들(LD3) 각각의 타 단부 및 제4 발광 소자들(LD4) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제2-2 전극(EL2_2)과 제3 발광 소자들(LD3) 각각의 타 단부는 제4 컨택 전극(CNE4)을 통해 전기적으로 연결될 수 있다. 또한, 제2-2 전극(EL2_2)과 제4 발광 소자들(LD4) 각각의 일 단부는 제4 컨택 전극(CNE4)을 통해 전기적으로 연결될 수 있다.
제5 컨택 전극(CNE5)은 제1-3 전극(EL1_3) 상에 제공되어 제1 절연층(INS1)의 제5 개구부(OPN5)를 통해 상기 제1-3 전극(EL1_3)과 전기적 및/또는 물리적으로 연결될 수 있다. 제5 컨택 전극(CNE5)은 제4 발광 소자들(LD4) 각각의 타 단부 및 제5 발광 소자들(LD5) 각각의 일 단부 상에 각각 제공 및/또는 형성될 수 있다. 제1-3 전극(EL1_3)과 제4 발광 소자들(LD4) 각각의 타 단부는 제5 컨택 전극(CNE5)을 통해 전기적으로 연결될 수 있다. 제1-3 전극(EL1_3)과 제5 발광 소자들(LD5) 각각의 일 단부는 제5 컨택 전극(CNE5)을 통해 전기적으로 연결될 수 있다.
제6 컨택 전극(CNE6)은 제2-3 전극(EL2_3) 상에 제공되어 제1 절연층(INS1)의 제6 개구부(OPN6)를 통해 상기 제2-3 전극(EL2_3)과 전기적 및/또는 물리적으로 연결될 수 있다. 제6 컨택 전극(CNE6)은 제5 발광 소자들(LD5) 각각의 타 단부 상에 제공 및/또는 형성될 수 있다. 제2-3 전극(EL2_3)과 제5 발광 소자들(LD5) 각각의 타 단부는 제6 컨택 전극(CNE6)을 통해 전기적으로 연결될 수 있다.
제1 내지 제6 컨택 전극들(CNE1 ~ CNE6) 상에는 제3 절연층(INS3)이 제공되거나, 광 변환 패턴층(LCP)이 제공될 수 있다.
상술한 실시예에서는, 제1 발광 소자들(LD1), 제3 발광 소자들(LD3), 및 제5 발광 소자들(LD5)이 서로 이격된 제1 및 제2 전극들(EL1, EL2) 사이의 대응하는 뱅크 패턴 상의 제1 절연층(INS1) 상에 위치할 수 있고, 제2 및 제4 발광 소자들(LD2, LD4)이 서로 이격된 제1 및 제2 전극들(EL1, EL2) 사이의 대응하는 보호층(PSV) 상의 제1 절연층(INS1) 상에 위치할수 있다.
상술한 바와 같이, 발광 소자들(LD)의 일부가 제1 내지 제3 뱅크 패턴들(BNK1 ~ BNK3) 상에 위치하고, 상기 발광 소자들(LD)의 나머지가 보호층(PSV) 상에 위치함에 따라, 각각의 화소(PXL)의 화소 영역(PXA) 내에 정렬된 발광 소자들(LD)의 개수가 증가할 수 있다. 즉, 단위 면적당 발광 소자들(LD)의 정렬 개수가 증가할 수 있다. 이에 따라, 각 화소(PXL)에서 방출되는 광의 양(또는 세기)이 증가하여 상기 화소(PXL)에서의 출광 효율이 향상될 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정해져야만 할 것이다.
SUB: 기판
PXL: 화소
PXA: 화소 영역
LD: 발광 소자
PCL: 화소 회로층
PL: 표시 소자층
EMU: 발광 유닛
PSV: 보호층
EL1, EL2: 제1 및 제2 전극
BNK: 뱅크
LBP: 차광 패턴
DAM: 댐부
CCL: 컬러 변환층
CF: 컬러 필터
LCP: 광 변환 패턴층
ENC: 인캡층
INS1 ~ INS3: 제1 내지 제3 절연층
BNK1 ~ BNK3: 제1 내지 제3 뱅크 패턴
CNE1 ~ CNE6: 제1 내지 제6 컨택 전극

Claims (20)

  1. 기판;
    상기 기판 상에 제공된 제1 뱅크 패턴;
    상기 제1 뱅크 패턴 상에 제공되며, 제1 방향을 따라 연장된 제1 전극과 제2 전극;
    상기 제1 전극과 상기 제2 전극 상에 제공된 절연층;
    상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공된 복수의 발광 소자들;
    상기 제1 전극과 상기 발광 소자들을 전기적으로 연결하는 제1 컨택 전극; 및
    상기 제2 전극과 상기 발광 소자들을 전기적으로 연결하는 제2 컨택 전극을 포함하고,
    상기 제1 전극과 상기 제2 전극은 상기 제1 뱅크 패턴 상에서 상기 제1 방향과 다른 제2 방향으로 이격되게 배치되는, 화소.
  2. 제1 항에 있어서,
    상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하는, 화소.
  3. 제2 항에 있어서,
    상기 발광 소자들은 상기 제1 뱅크 패턴 상의 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공되는, 화소.
  4. 제2 항에 있어서,
    상기 발광 소자들은 평면 및 단면 상에서 볼 때 상기 제1 뱅크 패턴과 중첩하는, 화소.
  5. 제3 항에 있어서,
    상기 제1 뱅크 패턴의 제2 방향으로의 폭은 상기 발광 소자들 각각의 길이보다 큰, 화소.
  6. 제5 항에 있어서,
    상기 제1 뱅크 패턴은 블랙 매트릭스인, 화소.
  7. 제5 항에 있어서,
    상기 제1 및 제2 전극들을 둘러싸는 뱅크; 및
    상기 뱅크 상에 제공된 차광 패턴을 더 포함하고,
    상기 뱅크 패턴과 상기 차광 패턴은 동일한 물질을 포함하는, 화소.
  8. 제7 항에 있어서,
    상기 뱅크와 상기 차광 패턴은 상기 제1 및 제2 전극들과 상기 발광 소자들을 둘러싸는 댐부인, 화소.
  9. 제8 항에 있어서,
    상기 발광 소자들 상에 위치한 컬러 변환층을 더 포함하고,
    상기 컬러 변환층은 상기 댐부에 둘러싸인 상기 발광 소자들이 위치한 영역을 채우는, 화소.
  10. 제1 항에 있어서,
    상기 기판 상에 제공되며 상기 제2 방향을 따라 상기 제2 전극에 인접한 제3 전극을 더 포함하는, 화소.
  11. 제10 항에 있어서,
    상기 제2 전극은 상기 제2 방향으로 상기 제1 전극과 마주보는 제1 측면 및 상기 제3 전극과 마주보는 제2 측면을 포함하는, 화소.
  12. 제11 항에 있어서,
    상기 기판 상에 제공되며 상기 제2 방향을 따라 상기 제1 뱅크 패턴에 인접한 제2 뱅크 패턴을 더 포함하고,
    상기 제2 전극과 상기 제3 전극은 상기 제2 뱅크 패턴 상에서 서로 이격되게 배치되는, 화소.
  13. 제12 항에 있어서,
    상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극의 제1 측면은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극의 제2 측면은 상기 제2 뱅크 패턴의 일측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩하고,
    상기 제3 전극은 상기 제2 뱅크 패턴의 타측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩하는, 화소.
  14. 제13 항에 있어서,
    상기 발광 소자들은,
    상기 제1 전극과 상기 제2 전극 사이의 상기 제1 뱅크 패턴 상에 제공된 적어도 하나의 제1 발광 소자; 및
    상기 제2 전극과 상기 제3 전극 사이의 상기 제2 뱅크 패턴 상에 제공된 적어도 하나의 제2 발광 소자를 포함하는, 화소.
  15. 제10 항에 있어서,
    상기 제2 전극과 상기 제3 전극은 상기 기판 상에서 서로 이격되게 배치되고,
    상기 제3 전극은 상기 제2 방향으로 상기 제2 전극과 마주보는 제1 측면 및 상기 제1 측면과 마주보는 제2 측면을 포함하는, 화소.
  16. 제15 항에 있어서,
    상기 제1 전극은 상기 제1 뱅크 패턴의 일측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극의 제1 측면은 상기 제1 뱅크 패턴의 타측 상에 제공되어 상기 제1 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극의 제2 측면은 상기 기판 상에 제공되어 상기 기판과 부분적으로 중첩하고,
    상기 제3 전극의 제1 측면은 상기 기판 상에 제공되어 상기 기판과 부분적으로 중첩하며,
    상기 제3 전극의 제2 측면은 상기 제2 뱅크 패턴의 일측 상에 제공되어 상기 제2 뱅크 패턴과 부분적으로 중첩하는, 화소.
  17. 제16 항에 있어서,
    상기 발광 소자들은,
    상기 제1 전극과 상기 제2 전극의 제1 측면 사이의 상기 제1 뱅크 패턴 상에 제공된 적어도 하나의 제1 발광 소자; 및
    상기 제2 전극의 제2 측면과 상기 제3 전극의 제1 측면 사이의 상기 기판 상에 제공된 적어도 하나의 제2 발광 소자를 포함하는, 화소.
  18. 복수의 화소 영역들을 포함한 기판; 및
    상기 화소 영역들 각각에 제공된 화소를 포함하고,
    상기 화소는,
    상기 기판 상에 제공된 뱅크 패턴;
    상기 뱅크 패턴 상에 제공되며, 제1 방향을 따라 연장된 제1 전극과 제2 전극;
    상기 제1 전극과 상기 제2 전극 상에 제공된 절연층;
    상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공된 복수의 발광 소자들;
    상기 제1 전극과 상기 발광 소자들을 전기적으로 연결하는 제1 컨택 전극; 및
    상기 제2 전극과 상기 발광 소자들을 전기적으로 연결하는 제2 컨택 전극을 포함하고,
    상기 제1 전극과 상기 제2 전극은 상기 뱅크 패턴 상에서 상기 제1 방향과 다른 제2 방향으로 이격되게 배치되는, 표시 장치.
  19. 제18 항에 있어서,
    상기 제1 전극은 상기 뱅크 패턴의 일측 상에 제공되어 상기 뱅크 패턴과 부분적으로 중첩하고,
    상기 제2 전극은 상기 뱅크 패턴의 타측 상에 제공되어 상기 뱅크 패턴과 부분적으로 중첩하는, 표시 장치.
  20. 제19 항에 있어서,
    상기 발광 소자들은 상기 뱅크 패턴 상의 상기 제1 전극과 상기 제2 전극 사이의 상기 절연층 상에 제공되는, 표시 장치.
KR1020200138673A 2020-10-23 2020-10-23 화소 및 이를 구비한 표시 장치 KR20220054507A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200138673A KR20220054507A (ko) 2020-10-23 2020-10-23 화소 및 이를 구비한 표시 장치
PCT/KR2021/014131 WO2022086037A1 (ko) 2020-10-23 2021-10-13 화소 및 이를 구비한 표시 장치
CN202180072432.1A CN116438656A (zh) 2020-10-23 2021-10-13 像素和包括该像素的显示装置
US17/451,052 US20220130922A1 (en) 2020-10-23 2021-10-15 Pixel and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200138673A KR20220054507A (ko) 2020-10-23 2020-10-23 화소 및 이를 구비한 표시 장치

Publications (1)

Publication Number Publication Date
KR20220054507A true KR20220054507A (ko) 2022-05-03

Family

ID=81257585

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200138673A KR20220054507A (ko) 2020-10-23 2020-10-23 화소 및 이를 구비한 표시 장치

Country Status (4)

Country Link
US (1) US20220130922A1 (ko)
KR (1) KR20220054507A (ko)
CN (1) CN116438656A (ko)
WO (1) WO2022086037A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024005476A1 (ko) * 2022-06-28 2024-01-04 삼성디스플레이 주식회사 표시 장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240033728A (ko) * 2022-09-02 2024-03-13 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
TWI826130B (zh) * 2022-11-18 2023-12-11 友達光電股份有限公司 顯示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102608419B1 (ko) * 2016-07-12 2023-12-01 삼성디스플레이 주식회사 표시장치 및 표시장치의 제조방법
KR102516440B1 (ko) * 2018-02-01 2023-03-31 엘지전자 주식회사 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102299992B1 (ko) * 2018-04-25 2021-09-10 삼성디스플레이 주식회사 발광 장치, 이를 구비한 표시 장치, 및 그의 제조 방법
KR102568308B1 (ko) * 2018-06-26 2023-08-18 삼성디스플레이 주식회사 표시 장치
KR102585158B1 (ko) * 2018-07-04 2023-10-05 삼성디스플레이 주식회사 표시 장치
KR102600602B1 (ko) * 2018-07-09 2023-11-10 삼성디스플레이 주식회사 발광 장치, 그의 제조 방법, 및 이를 포함한 표시 장치
KR102652645B1 (ko) * 2018-09-03 2024-04-02 삼성디스플레이 주식회사 발광 장치 및 이를 구비하는 표시 장치
KR20200081980A (ko) * 2018-12-28 2020-07-08 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024005476A1 (ko) * 2022-06-28 2024-01-04 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
WO2022086037A1 (ko) 2022-04-28
US20220130922A1 (en) 2022-04-28
CN116438656A (zh) 2023-07-14

Similar Documents

Publication Publication Date Title
KR20210057891A (ko) 표시 장치 및 그의 제조 방법
KR20220054507A (ko) 화소 및 이를 구비한 표시 장치
KR20200042997A (ko) 표시 장치
EP3968383A1 (en) Pixel and display device comprising same
KR20220006164A (ko) 표시 장치
KR20210053391A (ko) 표시 장치
US20230006119A1 (en) Display device and method for manufacturing same
KR20200063399A (ko) 표시 장치 및 그의 제조 방법
KR20210132259A (ko) 화소, 이를 구비한 표시 장치, 및 그의 제조 방법
KR20210116833A (ko) 표시 장치 및 그의 제조 방법
KR20220143225A (ko) 화소 및 이를 구비한 표시 장치
KR20210141828A (ko) 화소 및 이를 구비한 표시 장치
KR20230005033A (ko) 화소 및 이를 구비한 표시 장치
KR20220051084A (ko) 표시 장치 및 그의 제조 방법
KR20210008252A (ko) 화소, 이를 구비한 표시 장치 및 그의 제조 방법
KR20230056859A (ko) 표시 장치 및 그의 제조 방법
KR20220002797A (ko) 화소 및 이를 구비한 표시 장치
KR20210150642A (ko) 화소 및 이를 구비한 표시 장치
KR20230020627A (ko) 표시 장치
KR20210075292A (ko) 표시 장치 및 그의 제조 방법
KR20220053766A (ko) 표시 장치 및 그의 제조 방법
KR20200121438A (ko) 표시 장치 및 그의 제조 방법
KR20210132786A (ko) 화소 및 이를 구비한 표시 장치
US11785824B2 (en) Display device and manufacturing method thereof
KR20220027377A (ko) 화소 및 이를 구비한 표시 장치