KR20210132806A - 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법 - Google Patents

메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법 Download PDF

Info

Publication number
KR20210132806A
KR20210132806A KR1020200051150A KR20200051150A KR20210132806A KR 20210132806 A KR20210132806 A KR 20210132806A KR 1020200051150 A KR1020200051150 A KR 1020200051150A KR 20200051150 A KR20200051150 A KR 20200051150A KR 20210132806 A KR20210132806 A KR 20210132806A
Authority
KR
South Korea
Prior art keywords
processor
logical address
target
memory
read
Prior art date
Application number
KR1020200051150A
Other languages
English (en)
Inventor
김광수
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020200051150A priority Critical patent/KR20210132806A/ko
Priority to US17/011,338 priority patent/US11386000B2/en
Priority to CN202011020003.3A priority patent/CN113568844A/zh
Publication of KR20210132806A publication Critical patent/KR20210132806A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/084Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0866Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
    • G06F12/0868Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1016Performance improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Abstract

본 발명의 실시예들은 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법에 관한 것이다. 본 발명의 실시예들에 따르면, 메모리 시스템은 리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하는 제1 프로세서 및 리드 커맨드가 지시하는 논리 주소 중 제1 프로세서가 선택한 타깃 논리 주소에 대한 리드 동작을 처리하는 제2 프로세서를 포함할 수 있다. 이때, 제1 프로세서는 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고, 제2 프로세서는 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색할 수 있다. 이를 통해 메모리 시스템은 리드 동작 시에 매핑 정보를 탐색하는 성능을 향상시킬 수 있다.

Description

메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법{MEMORY SYSTEM, MEMORY CONTROLLER, AND OPERATING METHOD OF MEMORY SYSTEM}
본 발명의 실시예들은 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법에 관한 것이다.
저장 장치에 해당하는 메모리 시스템은 컴퓨터와, 스마트 폰, 태블릿 등의 모바일 단말, 또는 각종 전자 기기와 같은 호스트(host)의 요청을 기초로 데이터를 저장하는 장치이다. 메모리 시스템은 하드 디스크 드라이브(HDD: Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치뿐 아니라, 솔리드 스테이트 드라이브(SSD: Solid State Drive), UFS(Universal Flash Storage) 장치, eMMC(embedded MMC) 장치 등과 같이 비휘발성 메모리에 데이터를 저장하는 장치 등을 포함할 수 있다.
메모리 시스템은 메모리 장치(e.g. 휘발성 메모리/비휘발성 메모리)를 제어하기 위한 메모리 컨트롤러를 더 포함할 수 있으며, 이러한 메모리 컨트롤러는 호스트로부터 커맨드(Command)를 입력 받아, 입력 받은 커맨드에 기초하여 메모리 시스템에 포함된 메모리 장치에 데이터를 리드(Read), 라이트(Write), 또는 소거(Erase) 하기 위한 동작들을 실행하거나 제어할 수 있다. 그리고 메모리 컨트롤러는 이러한 동작들을 실행하거나 제어하기 위한 논리 연산을 수행하기 위한 펌웨어를 구동할 수 있다.
메모리 시스템은 호스트로부터 입력받은 커맨드에 기초하여 리드, 라이트 동작을 실행할 때, 호스트로부터 요청된 메모리의 논리 주소(logical address, LA)와 메모리 장치의 물리 주소(physical address, PA) 간의 매핑 정보를 매핑 테이블 또는 맵 캐시에서 탐색한다. 이때, 펌웨어가 커맨드를 처리하고 매핑 정보를 탐색하는 시간이 길어질수록 메모리 시스템의 성능 저하가 발생한다.
본 발명의 실시예들은 리드 동작 시에 매핑 정보를 탐색하는 성능을 향상시킬 수 있는 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법을 제공할 수 있다.
일 측면에서, 본 발명의 실시예들은 메모리 장치 및 메모리 장치를 제어하는 메모리 컨트롤러를 포함하는 메모리 시스템을 제공할 수 있다.
메모리 컨트롤러는 리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하는 제1 프로세서를 포함할 수 있다.
그리고 메모리 컨트롤러는 리드 커맨드가 지시하는 논리 주소 중 제1 프로세서가 선택한 타깃 논리 주소에 대한 리드 동작을 처리하는 제2 프로세서를 포함할 수 있다.
이때, 제1 프로세서는 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고, 제2 프로세서는 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색할 수 있다.
타깃 논리 주소는 1) 홀수인 논리 주소, 2) 짝수인 논리 주소 또는 3) 리드 커맨드 중 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소일 수 있다.
제1 프로세서는 전술한 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리할 수 있다. 또는 메모리 컨트롤러는 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서를 추가로 포함할 수 있다.
한편, 제2 프로세서는 전술한 타깃 논리 주소에 대한 매핑 정보를 탐색하는 데 실패할 때, 제1 프로세서에 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청할 수 있다. 제1 프로세서는 메모리 장치로부터 타깃 논리 주소에 대한 매핑 정보를 로드한 이후 타깃 논리 주소에 대한 매핑 정보를 제2 프로세서에 전송할 수 있다.
한편, 제1 프로세서는 메모리 장치에 대한 백그라운드 동작을 처리할 수 있다.
다른 측면에서, 본 발명의 실시예들은, 메모리 장치와 통신하기 위한 메모리 인터페이스 및 메모리 장치를 제어하는 제어 회로를 포함하는 메모리 컨트롤러를 제공할 수 있다.
제어 회로는 리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하는 제1 프로세서를 포함할 수 있다.
그리고 제어 회로는 리드 커맨드가 지시하는 논리 주소 중 제1 프로세서가 선택한 타깃 논리 주소에 대한 리드 동작을 처리하는 제2 프로세서를 포함할 수 있다.
이때, 제1 프로세서는 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고, 제2 프로세서는 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색할 수 있다.
타깃 논리 주소는 1) 홀수인 논리 주소, 2) 짝수인 논리 주소 또는 3) 리드 커맨드 중 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소일 수 있다.
제1 프로세서는 전술한 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리할 수 있다. 또는 메모리 컨트롤러는 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서를 추가로 포함할 수 있다.
한편, 제2 프로세서는 전술한 타깃 논리 주소에 대한 매핑 정보를 탐색하는 데 실패할 때, 제1 프로세서에 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청할 수 있다. 제1 프로세서는 메모리 장치로부터 타깃 논리 주소에 대한 매핑 정보를 로드한 이후 타깃 논리 주소에 대한 매핑 정보를 제2 프로세서에 전송할 수 있다.
한편, 제1 프로세서는 메모리 장치에 대한 백그라운드 동작을 처리할 수 있다.
또 다른 측면에서, 메모리 시스템의 동작 방법은 제1 프로세서가 리드 커맨드가 지시하는 논리 주소 중 타깃 논리 주소를 선택하는 단계를 포함할 수 있다.
메모리 시스템의 동작 방법은 제2 프로세서가 타깃 논리 주소에 대한 리드 동작을 처리하는 단계를 포함할 수 있다.
이때, 제1 프로세서는 리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리할 수 있다.
제1 프로세서는 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색할 수 있다. 그리고 제2 프로세서는 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색할 수 있다.
타깃 논리 주소는 1) 홀수인 논리 주소, 2) 짝수인 논리 주소 또는 3) 리드 커맨드 중 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소일 수 있다.
제1 프로세서는 전술한 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하거나, 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서를 추가로 포함할 수 있다.
한편, 제2 프로세서는 전술한 타깃 논리 주소에 대한 매핑 정보를 탐색하는 데 실패할 때, 제1 프로세서에 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청할 수 있다. 제1 프로세서는 타깃 논리 주소에 대한 매핑 정보를 메모리 장치로부터 로드한 이후 타깃 논리 주소에 대한 매핑 정보를 제2 프로세서에 전송할 수 있다.
한편, 제1 프로세서는 메모리 장치에 대한 백그라운드 동작을 처리할 수 있다.
본 발명의 실시예들에 의하면, 리드 동작 시에 매핑 정보를 탐색하는 성능을 향상시킬 수 있다.
도 1은 본 발명의 실시예들에 따른 메모리 시스템의 개략적인 구성도이다.
도 2는 본 발명의 실시예들에 따른 메모리 장치를 개략적으로 나타낸 블록도다.
도 3은 본 발명의 실시예들에 따른 메모리 장치의 각 메모리 블록을 개략적으로 나타낸 도면이다.
도 4는 본 발명의 실시예들에 따른 메모리 장치의 워드 라인 및 비트 라인의 구조를 나타낸 도면이다.
도 5는 본 발명의 실시예들에 따른 메모리 시스템의 개략적인 동작을 나타낸 도면이다.
도 6은 본 발명의 실시예들에 따른 제1 프로세서 및 제2 프로세서의 동작의 일 예를 나타낸 도면이다.
도 7은 본 발명의 실시예들에 따른 제1 프로세서 및 제2 프로세서의 동작의 다른 예를 나타낸 도면이다.
도 8은 본 발명의 실시예들에 따른 제1 프로세서 및 제2 프로세서의 동작의 또 다른 예를 나타낸 도면이다.
도 9는 본 발명의 실시예들에 따른 제1 프로세서, 제2 프로세서 및 제3 프로세서의 동작의 일 예를 나타낸 도면이다.
도 10는 본 발명의 실시예들에 따른 제2 프로세서가 매핑 정보를 탐색하는 동작의 일 예를 나타낸 도면이다.
도 11은 도 10에서 제1 프로세서가 매핑 정보를 메모리 장치에서 로드하는 동작의 일 예를 나타낸 도면이다.
도 12는 본 발명의 실시예들에 따른 제1 프로세서가 메모리 장치(110)에 대한 백그라운드 동작을 처리하는 동작을 나타낸 도면이다.
도 13은 본 발명의 실시예들에 따른 메모리 시스템의 동작 방법을 나타낸 흐름도이다.
도 14는 본 발명의 실시예들에 따른 컴퓨팅 시스템의 구성도이다.
이하에서는, 본 발명의 실시예들을 첨부된 도면을 참조하여 상세히 설명한다.
도 1은 본 발명의 실시예들에 따른 메모리 시스템(100)의 개략적인 구성도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 메모리 시스템(100)은 데이터를 저장하는 메모리 장치(110)와, 메모리 장치(110)를 제어하는 메모리 컨트롤러(120) 등을 포함할 수 있다.
메모리 장치(110)는 다수의 메모리 블록(Memory Block)을 포함하며, 메모리 컨트롤러(120)의 제어에 응답하여 동작한다. 여기서, 메모리 장치(110)의 동작은 일 예로, 읽기 동작(Read Operation), 프로그램 동작(Program Operation; "Write Operation" 이라고도 함) 및 소거 동작(Erasure Operation) 등을 포함할 수 있다.
메모리 장치(110)는 데이터를 저장하는 복수의 메모리 셀(Memory Cell; 간단히 줄여서 "셀" 이라고도 함)을 포함하는 메모리 셀 어레이(Memory Cell Array)를 포함할 수 있다. 이러한 메모리 셀 어레이는 메모리 블록 내에 존재할 수 있다.
예를 들어, 메모리 장치(110)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR), RDRAM(Rambus Dynamic Random Access Memory), 낸드 플래시 메모리(NAND Flash Memory), 3차원 낸드 플래시 메모리(3D NAND Flash Memory), 노아 플래시 메모리(NOR Flash memory), 저항성 램(Resistive Random Access Memory: RRAM), 상변화 메모리(Phase-Change Memory: PRAM), 자기저항 메모리(Magnetoresistive Random Access Memory: MRAM), 강유전체 메모리(Ferroelectric Random Access Memory: FRAM), 또는 스핀주입 자화반전 메모리(Spin Transfer Torque Random Access Memory: STT-RAM) 등으로 다양한 타입으로 구현될 수 있다.
한편, 메모리 장치(110)는 3차원 어레이 구조(three-Dimensional Array structure)로 구현될 수 있다. 본 발명의 실시예들은 전하 저장층이 전도성 부유 게이트(Floating Gate)로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(Charge Trap Flash; CTF)에도 적용될 수 있다.
메모리 장치(110)는 메모리 컨트롤러(120)로부터 커맨드 및 어드레스 등을 수신하고, 메모리 셀 어레이 중 어드레스에 의해 선택된 영역을 액세스하도록 구성된다. 즉, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 대해 커맨드에 해당하는 동작을 수행할 수 있다.
예를 들면, 메모리 장치(110)는 프로그램 동작, 읽기 동작 및 소거 동작 등을 수행할 수 있다. 이와 관련하여, 프로그램 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 데이터를 프로그램 할 것이다. 읽기 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역으로부터 데이터를 읽을 것이다. 소거 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 저장된 데이터를 소거할 것이다.
메모리 컨트롤러(120)는 메모리 장치(110)에 대한 쓰기(프로그램), 읽기, 소거 및 백그라운드(background) 동작을 제어할 수 있다. 여기서, 백그라운드 동작은 일 예로 가비지 컬렉션(GC, Garbage Collection), 웨어 레벨링(WL, Wear Leveling), 또는 배드 블록 관리(BBM, Bad Block Management) 동작 등 중 하나 이상을 포함할 수 있다.
메모리 컨트롤러(120)는 호스트(HOST)의 요청에 따라 메모리 장치(110)의 동작을 제어할 수 있다. 이와 다르게, 메모리 컨트롤러(120)는 호스트(HOST)의 요청과 무관하게 메모리 장치(110)의 동작을 제어할 수도 있다.
한편, 메모리 컨트롤러(120)와 호스트(HOST)는 서로 분리된 장치일 수도 있다. 경우에 따라서, 메모리 컨트롤러(120)와 호스트(HOST)는 하나의 장치로 통합되어 구현될 수도 있다. 아래에서는, 설명의 편의를 위하여, 메모리 컨트롤러(120)와 호스트(HOST)가 서로 분리된 장치인 것을 예로 들어 설명한다.
도 1을 참조하면, 메모리 컨트롤러(120)는 메모리 인터페이스(122) 및 제어 회로(123) 등을 포함할 수 있으며, 호스트 인터페이스(121) 등을 더 포함할 수 있다.
호스트 인터페이스(121)는 호스트(HOST)와의 통신을 위한 인터페이스를 제공한다.
제어 회로(123)는 호스트(HOST)로부터 커맨드를 수신할 때, 호스트 인터페이스(121)를 통해서 커맨드를 수신하여, 수신된 커맨드를 처리하는 동작을 수행할 수 있다.
메모리 인터페이스(122)는, 메모리 장치(110)와 연결되어 메모리 장치(110)와의 통신을 위한 인터페이스를 제공한다. 즉, 메모리 인터페이스(122)는 제어 회로(123)의 제어에 응답하여 메모리 장치(110)와 메모리 컨트롤러(120)를 인터페이스를 제공하도록 구성될 수 있다.
제어 회로(123)는 메모리 컨트롤러(120)의 전반적인 제어 동작을 수행하여 메모리 장치(110)의 동작을 제어한다. 이를 위해, 일 예로, 제어 회로(123)는 프로세서(124), 워킹 메모리(125) 등 중 하나 이상을 포함할 수 있으며, 경우에 따라서, 에러 검출 및 정정 회로(ECC Circuit, 126) 등을 더 포함할 수 있다.
프로세서(124)는 메모리 컨트롤러(120)의 제반 동작을 제어하고, 논리 연산을 수행할 수 있다. 프로세서(124)는 호스트 인터페이스(121)를 통해 호스트(HOST)와 통신하고, 메모리 인터페이스(122)를 통해 메모리 장치(110)와 통신할 수 있다.
프로세서(124)는 플래시 변환 레이어(FTL: Flash Translation Layer)의 기능을 수행할 수 있다. 프로세서(124)는 플래시 변환 계층(FTL)을 통해 호스트가 제공한 논리 블록 어드레스(LBA, logical block address)를 물리 블록 어드레스(PBA, physical block address)로 변환할 수 있다. 플래시 변환 계층(FTL)은 맵핑 테이블을 이용하여 논리 블록 어드레스(LBA)를 입력 받아, 물리 블록 어드레스(PBA)로 변환시킬 수 있다.
플래시 변환 계층의 주소 맵핑 방법에는 맵핑 단위에 따라 여러 가지가 있다. 대표적인 어드레스 맵핑 방법에는 페이지 맵핑 방법(Page mapping method), 블록 맵핑 방법(Block mapping method), 그리고 혼합 맵핑 방법(Hybrid mapping method)이 있다.
프로세서(124)는 호스트(HOST)로부터 수신된 데이터를 랜더마이즈하도록 구성된다. 예를 들면, 프로세서(124)는 랜더마이징 시드(seed)를 이용하여 호스트(HOST)로부터 수신된 데이터를 랜더마이즈할 것이다. 랜더마이즈된 데이터는 저장될 데이터로서 메모리 장치(110)에 제공되어 메모리 셀 어레이에 프로그램 된다.
프로세서(124)는 읽기 동작 시 메모리 장치(110)로부터 수신된 데이터를 디랜더마이즈하도록 구성된다. 예를 들면, 프로세서(124)는 디랜더마이징 시드를 이용하여 메모리 장치(110)로부터 수신된 데이터를 디랜더마이즈할 것이다. 디랜더마이즈된 데이터는 호스트(HOST)로 출력될 것이다.
프로세서(124)는 펌웨어(FirmWare)를 실행하여 메모리 컨트롤러(120)의 동작을 제어할 수 있다. 다시 말해, 프로세서(124)는, 메모리 컨트롤러(120)의 제반 동작을 제어하고, 논리 연산을 수행하기 위하여, 부팅 시 워킹 메모리(125)에 로딩 된 펌웨어를 실행(구동)할 수 있다.
펌웨어(FirmWare)는 메모리 시스템(100) 내에서 실행되는 프로그램으로서, 다양한 기능적 레이어들을 포함할 수 있다.
예를 들어, 펌웨어는, 호스트(HOST)에서 메모리 시스템(100)에 요구하는 논리 주소(Logical Address)와 메모리 장치(110)의 물리주소(Physical Address) 간의 변환 기능을 하는 플래시 변환 레이어(FTL: Flash Translation Layer)와, 호스트(HOST)에서 저장 장치인 메모리 시스템(100)에 요구하는 커맨드를 해석하여 플래시 변환 레이어(FTL)에 전달하는 역할을 하는 호스트 인터페이스 레이어(HIL: Host Interface Layer)와, 플래시 변환 레이어(FTL)에서 지시하는 커맨드를 메모리 장치(110)로 전달하는 플래시 인터페이스 레이어(FIL: Flash Interface Layer) 등 중 하나 이상을 포함할 수 있다.
이러한 펌웨어는, 일 예로, 메모리 장치(110)에 저장되어 있다가 워킹 메모리(125)에 로딩 될 수 있다.
워킹 메모리(125)는 메모리 컨트롤러(120)를 구동하기 위해 필요한 펌웨어, 프로그램 코드, 커맨드 또는 데이터들을 저장할 수 있다. 이러한 워킹 메모리(125)는, 일 예로, 휘발성 메모리로서, SRAM (Static RAM), DRAM (Dynamic RAM) 및 SDRAM(Synchronous DRAM) 등 중 하나 이상을 포함할 수 있다.
에러 검출 및 정정 회로(126)는 에러 정정 코드(Error Correction Code)를 이용하여 확인 대상 데이터의 에러 비트를 검출하고, 검출된 에러 비트를 정정하도록 구성될 수 있다. 여기서, 확인 대상 데이터는, 일 예로, 워킹 메모리(125)에 저장된 데이터이거나, 메모리 장치(110)로부터 읽어온 데이터 등일 수 있다.
에러 검출 및 정정 회로(126)는 에러 정정 코드로 데이터를 디코딩하도록 구현될 수 있다. 에러 검출 및 정정 회로(126)는 다양한 코드 디코더로 구현될 수 있다. 예를 들어, 비체계적 코드 디코딩을 수행하는 디코더 또는 체계적 코드 디코딩을 수행하는 디코더가 이용될 수 있다.
예를 들면, 에러 검출 및 정정 회로(126)는 읽기 데이터들 각각에 대해 섹터(Sector) 단위로 에러 비트를 검출할 수 있다. 즉, 각각의 읽기 데이터는 복수의 섹터(Sector)로 구성될 수 있다. 섹터(Sector)는 플래시 메모리의 읽기 단위인 페이지(Page)보다 더 작은 데이터 단위를 의미할 수 있다. 각각의 읽기 데이터를 구성하는 섹터들은 어드레스를 매개로 서로 대응될 수 있다.
에러 검출 및 정정 회로(126)는 비트 에러율(Bit Error Rate, BER)을 산출하고, 섹터 단위로 정정 가능 여부를 판단할 수 있다. 에러 검출 및 정정 회로(126)는 예를 들어, 비트 에러율(BER)이 기준값(reference value)보다 높은 경우 해당 섹터를 정정 불가능(Uncorrectable or Fail)으로 판단할 것이다. 반면에, 비트 에러율(BER)이 기준값보다 낮은 경우 해당 섹터를 정정 가능(Correctable or Pass)으로 판단할 것이다.
에러 검출 및 정정 회로(126)는 모든 읽기 데이터들에 대해 순차적으로 에러 검출 및 정정 동작을 수행할 수 있다. 에러 검출 및 정정 회로(126)는 읽기 데이터에 포함된 섹터가 정정 가능한 경우 다음 읽기 데이터에 대해서는 해당 섹터에 대한 에러 검출 및 정정 동작을 생략할 수 있다. 이렇게 모든 읽기 데이터들에 대한 에러 검출 및 정정 동작이 종료되면, 에러 검출 및 정정 회로(126)는 마지막까지 정정 불가능으로 판단된 섹터를 검출할 수 있다. 정정 불가능한 것으로 판단된 섹터는 하나 또는 그 이상일 수 있다. 에러 검출 및 정정 회로(126)는 정정 불가능으로 판단된 섹터에 대한 정보(ex. 어드레스 정보)를 프로세서(124)로 전달할 수 있다.
버스(127)는 메모리 컨트롤러(120)의 구성 요소들(121, 122, 124, 125, 126) 사이의 채널(Channel)을 제공하도록 구성될 수 있다. 이러한 버스(127)는, 일 예로, 각종 제어 신호, 커맨드 등을 전달하기 위한 제어 버스와, 각종 데이터를 전달하기 위한 데이터 버스 등을 포함할 수 있다.
메모리 컨트롤러(120)의 전술한 구성 요소들(121, 122, 124, 125, 126)은 예시일 뿐이다. 메모리 컨트롤러(120)의 전술한 구성 요소들(121, 122, 124, 125, 126) 중 일부의 구성 요소는 삭제되거나, 메모리 컨트롤러(120)의 전술한 구성 요소들 (121, 122, 124, 125, 126) 중 몇몇 구성 요소들이 하나로 통합될 수 있다. 경우에 따라, 메모리 컨트롤러(120)의 전술한 구성 요소들 이외에 하나 이상의 다른 구성 요소가 추가될 수도 있다.
아래에서는, 도 2를 참조하여 메모리 장치(110)에 대하여 더욱 상세하게 설명한다.
도 2는 본 발명의 실시예들에 따른 메모리 장치(110)를 개략적으로 나타낸 블록도다.
도 2를 참조하면, 본 발명의 실시예들에 따른 메모리 장치(110)는, 메모리 셀 어레이(Memory Cell Array, 210), 어드레스 디코더(Address Decoder, 220), 읽기 및 쓰기 회로(Read and Write Circuit, 230), 제어 로직(Control Logic, 240) 및 전압 생성 회로(Voltage Generation Circuit, 250) 등을 포함할 수 있다.
메모리 셀 어레이(210)는 다수의 메모리 블록(BLK1~BLKz, z는 2 이상의 자연수)을 포함할 수 있다.
다수의 메모리 블록(BLK1~BLKz)에는, 다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 배치되며, 다수의 메모리 셀(MC)이 배열될 수 있다.
다수의 메모리 블록(BLK1~BLKz)은 다수의 워드 라인(WL)을 통해 어드레스 디코더(220)와 연결될 수 있다. 다수의 메모리 블록(BLK1~BLKz)은 다수의 비트 라인(BL)을 통해 읽기 및 쓰기 회로(230)와 연결될 수 있다.
다수의 메모리 블록(BLK1~BLKz) 각각은 다수의 메모리 셀을 포함할 수 있다. 예를 들어, 다수의 메모리 셀은 불휘발성 메모리 셀들이며, 수직 채널 구조를 갖는 불휘발성 메모리 셀들로 구성될 수 있다.
메모리 셀 어레이(210)는 2차원 구조의 메모리 셀 어레이로 구성될 수 있으며, 경우에 따라서는, 3차원 구조의 메모리 셀 어레이로 구성될 수도 있다.
한편, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 적어도 1비트의 데이터를 저장할 수 있다. 일 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 1비트의 데이터를 저장하는 싱글-레벨 셀(SLC: Single-Level Cell)일 수 있다. 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 2비트의 데이터를 저장하는 멀티-레벨 셀(MLC: Multi-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 3비트의 데이터를 저장하는 트리플-레벨 셀(TLC: Triple-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 4비트의 데이터를 저장하는 쿼드-레벨 셀(QLC: Quad-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)는 5비트 이상의 데이터를 각각 저장하는 복수의 메모리 셀을 포함할 수도 있다.
도 2를 참조하면, 어드레스 디코더(220), 읽기 및 쓰기 회로(230), 제어 로직(240) 및 전압 생성 회로(250) 등은 메모리 셀 어레이(210)를 구동하는 주변 회로로서 동작할 수 있다.
어드레스 디코더(220)는 다수의 워드 라인(WL)을 통해 메모리 셀 어레이(210)에 연결될 수 있다.
어드레스 디코더(220)는 제어 로직(240)의 제어에 응답하여 동작하도록 구성될 수 있다.
어드레스 디코더(220)는 메모리 장치(110) 내부의 입출력 버퍼를 통해 어드레스(Address)를 수신할 수 있다. 어드레스 디코더(220)는 수신된 어드레스 중 블록 어드레스(Block Address)를 디코딩 하도록 구성될 수 있다. 어드레스 디코더(220)는 디코딩된 블록 어드레스에 따라 적어도 하나의 메모리 블록을 선택할 수 있다.
어드레스 디코더(220)는 전압 생성 회로(250)로부터 읽기 전압(Vread) 및 패스 전압(Vpass)을 입력 받을 수 있다.
어드레스 디코더(220)는 읽기 동작 중 읽기 전압 인가 동작 시, 선택된 메모리 블록 내 선택된 워드 라인(WL)으로 읽기 전압(Vread)를 인가하고, 나머지 비 선택된 워드 라인들(WL)에는 패스 전압(Vpass)을 인가할 수 있다.
어드레스 디코더(220)는 프로그램 검증 동작 시, 선택된 메모리 블록 내 선택된 워드 라인(WL)에 전압 생성 회로(250)에서 발생된 검증 전압을 인가하고, 나머지 비 선택된 워드 라인들(WL)에 패스 전압(Vpass)을 인가할 수 있다.
어드레스 디코더(220)는 수신된 어드레스 중 열 어드레스를 디코딩 하도록 구성될 수 있다. 어드레스 디코더(220)는 디코딩 된 열 어드레스를 읽기 및 쓰기 회로(230)에 전송할 수 있다.
메모리 장치(110)의 읽기 동작 및 프로그램 동작은 페이지 단위로 수행될 수 있다. 읽기 동작 및 프로그램 동작 요청 시에 수신되는 어드레스는 블록 어드레스, 행 어드레스 및 열 어드레스 중 하나 이상을 포함할 수 있다.
어드레스 디코더(220)는 블록 어드레스 및 행 어드레스에 따라 하나의 메모리 블록 및 하나의 워드 라인을 선택할 수 있다. 열 어드레스는 어드레스 디코더(220)에 의해 디코딩 되어 읽기 및 쓰기 회로(230)에 제공될 수 있다.
어드레스 디코더(220)는 블록 디코더, 행 디코더, 열 디코더 및 어드레스 버퍼 등 중 하나 이상을 포함할 수 있다.
읽기 및 쓰기 회로(230)는 다수의 페이지 버퍼(PB)를 포함할 수 있다. 읽기 및 쓰기 회로(230)는 메모리 셀 어레이(210)의 읽기 동작(Read Operation) 시에는 "읽기 회로(Read Circuit)"로 동작하고, 쓰기 동작(Write Operation) 시에는 "쓰기 회로(Write Circuit)"로 동작할 수 있다.
전술한 읽기 및 쓰기 회로(230)는 다수의 페이지 버퍼(PB)를 포함하는 페이지 버퍼 회로(Page Buffer Circuit) 또는 데이터 레지스터 회로(Data Register Circuit)라고도 한다. 여기서, 읽기 및 쓰기 회로(230)는 데이터 처리 기능을 담당하는 데이터 버퍼(Data Buffer)를 포함할 수 있고, 경우에 따라서, 캐싱 기능을 담당하는 캐쉬 버퍼(Cache Buffer)를 추가로 더 포함할 수 있다.
다수의 페이지 버퍼(PB)는 다수의 비트 라인(BL)을 통해 메모리 셀 어레이(210)에 연결될 수 있다. 다수의 페이지 버퍼(PB)는 읽기 동작 및 프로그램 검증 동작 시, 메모리 셀들의 문턱전압(Vth)을 센싱하기 위하여, 메모리 셀들과 연결된 비트 라인들(BL)에 센싱 전류를 계속적으로 공급하면서, 대응하는 메모리 셀의 프로그램 상태에 따라 흐르는 전류량이 변화되는 것을 센싱 노드를 통해 감지하여 센싱 데이터로 래치할 수 있다.
읽기 및 쓰기 회로(230)는 제어 로직(240)에서 출력되는 페이지 버퍼 제어 신호들에 응답하여 동작할 수 있다.
읽기 및 쓰기 회로(230)는 읽기 동작 시, 메모리 셀의 데이터를 센싱하여 독출 데이터를 임시 저장한 후, 메모리 장치(110)의 입출력 버퍼로 데이터(DATA)를 출력한다. 예시적인 실시 예로서, 읽기 및 쓰기 회로(230)는 페이지 버퍼들(PB) 또는 페이지 레지스터들 이외에도, 열 선택 회로 등을 포함할 수 있다.
제어 로직(240)은 어드레스 디코더(220), 읽기 및 쓰기 회로(230), 및 전압 생성 회로(250) 등과 연결될 수 있다. 제어 로직(240)은 메모리 장치(110)의 입출력 버퍼를 통해 커맨드(CMD) 및 제어 신호(CTRL)를 수신할 수 있다.
제어 로직(240)은 제어 신호(CTRL)에 응답하여 메모리 장치(110)의 제반 동작을 제어하도록 구성될 수 있다. 제어 로직(240)은 다수의 페이지 버퍼(PB)의 센싱 노드의 프리 차지 전위 레벨을 조절하기 위한 제어 신호를 출력할 수 있다.
제어 로직(240)은 메모리 셀 어레이(210)의 읽기 동작을 수행하도록 읽기 및 쓰기 회로(230)를 제어할 수 있다. 전압 생성 회로(250)는, 제어 로직(240)에서 출력되는 전압 생성 회로 제어 신호에 응답하여, 읽기 동작 시, 이용되는 읽기 전압(Vread) 및 패스 전압(Vpass)을 생성할 수 있다.
도 3은 본 발명의 실시예들에 따른 메모리 장치(110)의 각 메모리 블록(BLK) 를 개략적으로 나타낸 도면이다.
도 3을 참조하면, 메모리 장치(110)에 포함된 메모리 블록(BLK)은, 일 예로, 다수의 페이지(PG)와 다수의 스트링(STR)이 교차하는 방향으로 배치되어 구성될 수 있다.
다수의 페이지(PG)는 다수의 워드 라인(WL)과 대응되고, 다수의 스트링(STR)은 다수의 비트 라인(BL)과 대응된다.
메모리 블록(BLK)에는 다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 교차하면서 배치될 수 있다. 예를 들어, 다수의 워드 라인(WL) 각각은 행 방향으로 배치되고, 다수의 비트 라인(BL) 각각은 열 방향으로 배치될 수 있다. 다른 예를 들어, 다수의 워드 라인(WL) 각각은 열 방향으로 배치되고, 다수의 비트 라인(BL) 각각은 행 방향으로 배치될 수 있다.
다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 서로 교차하여, 다수의 메모리 셀(MC)이 정의될 수 있다. 각 메모리 셀(MC)에는 트랜지스터(TR)가 배치될 수 있다.
예를 들어, 각 메모리 셀(MC)에 배치된 트랜지스터(TR)는 드레인, 소스 및 게이트 등을 포함할 수 있다. 트랜지스터(TR)의 드레인(또는 소스)은 해당 비트 라인(BL)과 직접 또는 다른 트랜지스터(TR)를 경유하여 연결될 수 있다. 트랜지스터(TR)의 소스(또는 드레인)는 소스 라인(그라운드일 수 있음)과 직접 또는 다른 트랜지스터(TR)를 경유하여 연결될 수 있다. 트랜지스터(TR)의 게이트는 절연체에 둘러싸인 플로팅 게이트(FG: Floating Gate)와 워드 라인(WL)으로부터 게이트 전압이 인가되는 컨트롤 게이트(CG: Control Gate)를 포함할 수 있다.
다수의 메모리 블록(BLK1~BLKz) 각각에는, 2개의 최외곽 워드 라인 중 읽기 및 쓰기 회로(230)와 더 인접한 제1 최외곽 워드 라인의 바깥쪽에는 제1 선택 라인(소스 선택 라인 또는 드레인 선택 라인이라고도 함)이 더 배치될 수 있으며, 다른 제2 최외곽 워드 라인의 바깥쪽에는 제2 선택 라인(드레인 선택 라인 또는 소스 선택 라인이라고도 함)이 더 배치될 수 있다.
경우에 따라서, 제1 최외곽 워드 라인과 제1 선택 라인 사이에는 하나 이상의 더미 워드 라인이 더 배치될 수 있다. 또한, 제2 최외곽 워드 라인과 제2 선택 라인 사이에도 하나 이상의 더미 워드 라인이 더 배치될 수 있다.
도 3과 같은 메모리 블록 구조를 가질 때, 읽기 동작 및 프로그램 동작(쓰기 동작)은 페이지 단위로 수행될 수 있으며, 소거(Erasure) 동작은 메모리 블록 단위로 수행될 수 있다.
도 4는 본 발명의 실시예들에 따른 메모리 장치(110)의 워드 라인(WL) 및 비트 라인(BL)의 구조를 나타낸 도면이다.
도 4를 참조하면, 메모리 장치(110)에는, 메모리 셀들(MC)이 모여 있는 핵심 영역과 이 핵심 영역의 나머지 영역에 해당하며 메모리 셀 어레이(210)의 동작을 위해 서포트(Support) 해주는 보조 영역이 존재한다.
핵심 영역은 페이지들(PG)과 스트링들(STR)으로 구성될 수 있다. 이러한 핵심 영역에는, 다수의 워드 라인(WL1 ~ WL9)과 다수의 비트 라인(BL)이 교차하면서 배치된다.
다수의 워드 라인(WL1 ~ WL9)은 행 디코더(410)와 연결되고, 다수의 비트 라인(BL)은 열 디코더(420)와 연결될 수 있다. 다수의 비트 라인(BL)와 열 디코더(420) 사이에는 읽기 및 쓰기 회로(230)에 해당하는 데이터 레지스터(430)가 존재할 수 있다.
다수의 워드 라인(WL1 ~ WL9)은 다수의 페이지(PG)와 대응된다.
예를 들어, 도 4와 같이 다수의 워드 라인(WL1 ~ WL9) 각각은 하나의 페이지(PG)와 대응될 수 있다. 이와 다르게, 다수의 워드 라인(WL1 ~ WL9) 각각이 사이즈가 큰 경우, 다수의 워드 라인(WL1 ~ WL9) 각각은 둘 이상(예: 2개 또는 4개)의 페이지(PG)와 대응될 수도 있다. 페이지(PG)는 프로그램 동작과 읽기 동작을 진행하는데 있어서 최소 단위가 되며, 프로그램 동작 및 읽기 동작 시, 동일 페이지(PG) 내에서의 모든 메모리 셀(MC)은 동시 동작을 수행할 수 있다.
다수의 비트 라인(BL)은 홀수 번째 비트 라인(BL)과 짝수 번째 비트 라인(BL)을 구분되면서 열 디코더(420)와 연결될 수 있다.
메모리 셀(MC)에 액세스 하기 위해서는, 주소가 먼저 입출력 단을 거쳐 행 디코더(410)와 열 디코더(420)를 통하여 핵심 영역으로 들어와서, 타깃 메모리 셀을 지정할 수 있다. 타깃 메모리 셀을 지정한다는 것은 행 디코더(410)와 연결된 워드 라인들(WL1 ~ WL9)과 열 디코더(420)와 연결된 비트 라인들(BL)의 교차되는 사이트에 있는 메모리 셀(MC)에 데이터를 프로그램 하거나 프로그램 된 데이터를 읽어 내기 위하여 액세스 한다는 것을 의미한다.
제1 방향(예: X축 방향)의 페이지(PG)는 워드 라인(WL)이란 공통으로 사용하는 라인으로 묶여 있으며, 제2 방향(예: Y축 방향)의 스트링(STR)도 비트 라인(BL)이란 공통 라인으로 묶여(연결되어) 있다. 공통으로 묶여 있다는 것은 구조적으로 동일한 물질로 연결되어 있고, 전압 인가 시에도 모두 동일한 전압이 동시에 인가된다는 것을 의미한다. 물론, 직렬로 연결된 중간 위치나 마지막 위치의 메모리 셀(MC)은 앞의 메모리 셀(MC)의 전압 강하에 의하여, 처음에 위치하는 메모리 셀(MC)과 맨 마지막에 위치하는 메모리 셀(MC)에 인가되는 전압은 약간 다를 수 있다.
메모리 장치(110)의 데이터 처리 모두는, 데이터 레지스터(430)를 경유하여 프로그램 및 읽기가 되므로, 데이터 레지스터(430)는 중추적 역할을 한다. 데이터 레지스터(430)의 데이터 처리가 늦어지면 다른 모든 영역에서는 데이터 레지스터(430)가 데이터 처리를 완료할 때까지 기다려야 한다. 또한, 데이터 레지스터(430)의 성능이 저하되면, 메모리 장치(110)의 전체 성능을 저하시킬 수 있다.
도 4의 예시를 참조하면, 1개의 스트링(STR)에는, 다수의 워드 라인(WL1 ~ WL9)과 연결되는 다수의 트랜지스터(TR1 ~ TR9)가 존재할 수 있다. 다수의 트랜지스터(TR1 ~ TR9)가 존재하는 영역들이 메모리 셀들(MC)에 해당한다. 여기서, 다수의 트랜지스터(TR1 ~ TR9)는 전술한 바와 같이, 제어 게이트 (CG)와 플로팅 게이트(FG)를 포함하는 트랜지스터들이다.
다수의 워드 라인(WL1 ~ WL9)은 2개의 최외곽 워드 라인(WL1, WL9)을 포함한다. 2개의 최외곽 워드 라인(WL1, WL9) 중 신호 경로적 측면에서 데이터 레지스터(430)와 더 인접한 제1 최외곽 워드 라인(WL1)의 바깥쪽에는 제1 선택 라인(DSL)이 더 배치되고, 다른 제2 최외곽 워드 라인(WL9)의 바깥쪽에는 제2 선택 라인(SSL)이 더 배치될 수 있다.
제1 선택 라인(DSL)에 의해 온-오프가 제어되는 제1 선택 트랜지스터(D-TR)는 제1 선택 라인(DSL)과 연결된 게이트 전극을 가지고 있을 뿐, 플로팅 게이트(FG)를 포함하지 않는 트랜지스터이다. 제2 선택 라인(SSL)에 의해 온-오프가 제어되는 제2 선택 트랜지스터(S-TR)는 제2 선택 라인(SSL)과 연결된 게이트 전극을 가지고 있을 뿐, 플로팅 게이트(FG)를 포함하지 않는 트랜지스터이다.
제1 선택 트랜지스터(D-TR)는 해당 스트링(STR)과 데이터 레지스터(430) 간의 연결을 온 또는 오프 시키는 스위치 역할을 한다. 제2 선택 트랜지스터(S-TR)는 해당 스트링(STR)과 소스 라인(SL) 간의 연결을 온 또는 오프 시켜주는 스위치 역할을 한다. 즉, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)는 해당 스트링(STR)의 양쪽 끝에 있으면서, 신호를 이어주고 끊어내는 문지기 역할을 한다.
메모리 시스템(100)은, 프로그램 동작 시, 프로그램 할 비트 라인(BL)의 타깃 메모리 셀(MC)에 전자를 채워야 하기 때문에, 제1 선택 트랜지스터(D-TR)의 게이트 전극에 소정의 턴-온 전압(Vcc)를 인가하여 제1 선택 트랜지스터(D-TR)를 턴-온 시키고, 제2 선택 트랜지스터(S-TR)의 게이트 전극에는 소정의 턴-오프 전압(예: 0V)을 인가하여 제2 선택 트랜지스터(S-TR)를 턴-오프 시킨다.
메모리 시스템(100)은, 읽기 동작 또는 검증(Verification) 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)를 모두 턴-온 시켜준다. 이에 따라, 전류가 해당 스트링(STR)을 관통하여 그라운드에 해당하는 소스 라인(SL)으로 빠질 수 있어서, 비트 라인(BL)의 전압 레벨이 측정될 수 있다. 다만, 읽기 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)의 온-오프 타이밍의 시간 차이가 있을 수 있다.
메모리 시스템(100)은, 소거(Erasure) 동작 시, 소스 라인(SL)을 통하여 기판(Substrate)에 소정 전압(예: +20V)를 공급하기도 한다. 메모리 시스템(100)은, 소거(Erasure) 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)를 모두 플로팅(Floating) 시켜서 무한대의 저항을 만들어 준다. 이에 따라, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)의 역할이 없도록 해주고, 플로팅 게이트(FG)와 기판(Substrate) 사이에서만 전위 차이에 의한 전자(electron)가 동작할 수 있도록 구조화 되어 있다.
도 5는 본 발명의 실시예들에 따른 메모리 시스템(100)의 개략적인 동작을 나타낸 도면이다.
도 5를 참조하면, 메모리 시스템(100)의 메모리 컨트롤러(120)는 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)를 포함할 수 있다. 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)는 도 1에서 전술한 프로세서(124), 프로세서(124)에 포함된 서브 프로세서 또는 프로세서(124)와 별도로 존재하는 외부 프로세서일 수 있다.
제1 프로세서(PROCESSOR_1)는 리드 커맨드(RD_CMD)가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드(WR_CMD)가 지시하는 논리 주소에 대한 라이트 동작을 처리할 수 있다.
즉, 제1 프로세서(PROCESSOR_1)는 리드 커맨드(RD_CMD)가 지시하는 논리 주소에 대한 리드 동작을 제1 프로세서(PROCESSOR_1)가 처리할 지 또는 다른 프로세서가 처리할 지를 결정할 수 있다. 반면, 제1 프로세서(PROCESSOR_1)는 라이트 커맨드(WR_CMD)가 지시하는 논리 주소에 대한 라이트 동작을 처리하며 다른 프로세서가 처리하도록 제어하지 않는다.
이때, 메모리 시스템(100)의 메모리 컨트롤러(120)는 호스트(HOST)로부터 리드 커맨드(RD_CMD) 및 라이트 커맨드(WR_CMD)를 수신할 수 있다. 한편, 호스트(HOST)로부터 리드 커맨드(RD_CMD) 및 라이트 커맨드(WR_CMD)를 수신하는 동작은 제1 프로세서(PROCESSOR_1)가 처리할 수도 있고, 제1 프로세서(PROCESSOR_1)와 다른 별도의 프로세서가 처리할 수도 있다.
도 5에서, 제1 프로세서(PROCESSOR_1)는 리드 커맨드(RD_CMD)가 지시하는 논리 주소 A, B, C, D, E(A, B, C, D, E는 임의의 논리 주소 값이다)에 대한 리드 동작을 처리할 프로세서를 결정할 수 있다. 그리고 제1 프로세서(PROCESSOR_1)는 논리 주소 F, G, H, I, J(F, G, H, I, J는 임의의 논리 주소 값이다)에 대한 라이트 동작을 처리할 수 있다.
이때, 제1 프로세서(PROCESSOR_1)는 논리 주소 A, B, C, D, E에 대한 모든 리드 동작을 처리할 수도 있지만, 논리 주소 A, B, C, D, E 중 일부에 대한 리드 동작을 별도의 제2 프로세서(PROCESSOR_2)를 통해 처리하도록 제어할 수도 있다.
일 예로, 제2 프로세서(PROCESSOR_2)는 리드 커맨드(RD_CMD)가 지시하는 논리 주소 중에서 제1 프로세서(PROCESSOR_1)가 선택한 타깃 논리 주소(TARGET_LA)에 대한 리드 동작을 처리할 수 있다.
한편, 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)는 리드 동작 및 라이트 동작을 처리하기 위해 메모리 장치(110)에 직접 액세스하거나 또는 메모리 장치(110)에 대한 동작을 제어하는 별도의 프로세서를 경유할 수 있다.
도 5에서, 제1 프로세서(PROCESSOR_1)는 논리 주소 A, C를 타깃 논리 주소(TARGET_LA)로 선택하였다고 가정한다. 이 경우 제1 프로세서(PROCESSOR_1)는 타깃 논리 주소(TARGET_LA)인 A, C에 대한 정보를 제2 프로세서(PROCESSOR_2)로 전송하여, 제2 프로세서(PROCESSOR_2)가 타깃 논리 주소(TARGET_LA)인 A, C에 대한 리드 동작을 처리하도록 제어할 수 있다.
한편, 제1 프로세서(PROCESSOR_1)와 제2 프로세서(PROCESSOR_2)는 논리 주소에 대한 매핑 정보를 탐색하기 위한 맵 서치 엔진(map search engine)을 별도로 사용할 수 있다. 논리 주소에 대한 매핑 정보는 해당 논리 주소에 매핑되는 물리 주소의 정보를 지시할 수 있다.
구체적으로, 제1 프로세서(PROCESSOR_1)는 호스트(HOST)로부터 수신한 커맨드(CMD)가 지시하는 논리 주소(LA)에 대한 리드 동작 및 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진(MSE_1)을 사용하여 탐색할 수 있다.
제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 제2 맵 서치 엔진(MSE_2)을 사용하여 탐색할 수 있다.
제1 맵 서치 엔진(MSE_1) 및 제2 맵 서치 엔진(MSE_2)은 맵 캐시(MAP_CACHE) 또는 매핑 테이블(MAP_TBL) 상에서 탐색하고자 하는 논리 주소에 대한 매핑 정보가 존재하는지 확인할 수 있다. 제1 맵 서치 엔진(MSE_1) 및 제2 맵 서치 엔진(MSE_2)은 탐색하고자 하는 논리 주소에 대한 매핑 정보를 확인하기 위해 동일한 맵 캐시(MAP_CACHE) 또는 매핑 테이블(MAP_TBL)을 참조할 수 있다.
매핑 테이블(MAP_TBL)은 논리 주소와 물리 주소 간의 매핑 정보를 포함하며, 메모리 컨트롤러(120)의 워킹 메모리(125) 상에 위치할 수 있다. 매핑 테이블(MAP_TBL)은 메모리 시스템(100)이 부팅될 때, 메모리 장치(110)로부터 로드될 수 있다.
그리고 맵 캐시(MAP_CACHE)는 매핑 테이블(MAP_TBL)에 포함된 논리 주소와 물리 주소 간의 매핑 정보의 전체 또는 일부를 캐싱(caching)할 수 있다. 맵 캐시(MAP_CACHE)는 매핑 테이블(MAP_TBL)과 마찬가지로 메모리 컨트롤러(120)의 워킹 메모리(125) 상에 위치하거나 또는 워킹 메모리(125)와 상이한 별도의 휘발성 메모리(e.g. TCM, SRAM, DRAM, SDRAM) 상에 위치할 수도 있다.
제1 맵 서치 엔진(MSE_1) 및 제2 맵 서치 엔진(MSE_2)은 먼저 탐색하고자 하는 논리 주소에 대응하는 매핑 정보가 맵 캐시(MAP_CACHE)에 캐싱되어 있는지 여부를 확인한다. 만약 맵 캐시(MAP_CACHE)에 탐색하고자 하는 논리 주소에 대응하는 매핑 정보가 캐싱되어 있으면, 제1 맵 서치 엔진(MSE_1) 및 제2 맵 서치 엔진(MSE_2)은 탐색을 종료한다. 반면, 맵 캐시(MAP_CACHE)에 탐색하고자 하는 논리 주소에 대응하는 매핑 정보가 캐싱되어 있지 않으면, 제1 맵 서치 엔진(MSE_1) 및 제2 맵 서치 엔진(MSE_2)은 탐색하고자 하는 논리 주소에 대응하는 매핑 정보를 매핑 테이블(MAP_TBL)에서 탐색한다.
이와 같이 제1 프로세서(PROCESSOR_1)와 제2 프로세서(PROCESSOR_2)를 이용하여 논리 주소에 대한 리드 동작 및 라이트 동작을 병렬적으로 처리하도록 함으로써, 메모리 시스템(100)은 하나의 프로세서가 리드 동작 및 라이트 동작을 순차적으로 처리할 때 비하여 리드 동작 및 라이트 동작의 처리 성능을 향상시킬 수 있다.
또한, 제1 프로세서(PROCESSOR_1)와 제2 프로세서(PROCESSOR_2)가 논리 주소에 대한 매핑 정보를 별도의 맵 서치 엔진을 사용하여 탐색하도록 함으로써, 메모리 시스템(100)은 하나의 맵 서치 엔진을 사용할 때보다 리드 동작 또는 라이트 동작 시에 매핑 정보를 탐색하는 성능을 향상시킬 수 있다.
이하, 도 6 내지 도 8에서는 제1 프로세서(PROCESSOR_1)가 리드 커맨드(RD_CMD)가 지시하는 논리 주소 중에서 어떤 논리 주소를 제2 프로세서(PROCESSOR_2)가 처리할 타깃 논리 주소(TARGET_LA)로 선택할 지에 대한 예를 설명한다.
일 예로 타깃 논리 주소(TARGET_LA)는 1) 홀수인 논리 주소, 2) 짝수인 논리 주소 또는 3) 리드 커맨드(RD_CMD) 중 제1 프로세서(PROCESSOR_1)가 선택한 타깃 리드 커맨드가 지시하는 논리 주소일 수 있다.
도 6은 본 발명의 실시예들에 따른 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)의 동작의 일 예를 나타낸 도면이다.
도 6에서, 제1 프로세서(PROCESSOR_1)는 논리 주소 0, 1, 2, 3, 4 중에서 홀수인 논리 주소 1, 3을 타깃 논리 주소(TARGET_LA)로 선택하고, 제2 프로세서(PROCESSOR_2)가 타깃 논리 주소(TARGET_LA)에 대한 리드 동작을 처리하도록 하기 위해 타깃 논리 주소(TARGET_LA)에 대한 정보를 제2 프로세서(PROCESSOR_2)로 전송할 수 있다.
제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA) 1, 3에 대한 정보를 제1 프로세서(PROCESSOR_1)로부터 수신하여, 타깃 논리 주소(TARGET_LA) 1, 3에 대한 리드 동작을 처리할 수 있다.
한편, 제1 프로세서(PROCESSOR_1)는 논리 주소 0, 1, 2, 3, 4 중에서 타깃 논리 주소(TARGET_LA) 1, 3을 제외한 나머지 논리 주소 0, 2, 4에 대한 리드 동작을 처리할 수 있다.
도 7은 본 발명의 실시예들에 따른 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)의 동작의 다른 예를 나타낸 도면이다.
도 7에서, 제1 프로세서(PROCESSOR_1)는 논리 주소 0, 1, 2, 3, 4 중에서 짝수인 논리 주소 0, 2, 4를 타깃 논리 주소(TARGET_LA)로 선택하고, 제2 프로세서(PROCESSOR_2)가 타깃 논리 주소(TARGET_LA)에 대한 리드 동작을 처리하도록 하기 위해 타깃 논리 주소(TARGET_LA)에 대한 정보를 제2 프로세서(PROCESSOR_2)로 전송할 수 있다.
제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA) 0, 2, 4에 대한 정보를 제1 프로세서(PROCESSOR_1)로부터 수신하여, 타깃 논리 주소(TARGET_LA) 0, 2, 4에 대한 리드 동작을 처리할 수 있다.
한편, 제1 프로세서(PROCESSOR_1)는 논리 주소 0, 1, 2, 3, 4 중에서 타깃 논리 주소(TARGET_LA) 0, 2, 4를 제외한 나머지 논리 주소 0, 2, 4에 대한 리드 동작을 처리할 수 있다.
도 8은 본 발명의 실시예들에 따른 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)의 동작의 또 다른 예를 나타낸 도면이다.
도 8에서, 리드 커맨드(RD_CMD) 중에서 제1 리드 커맨드(RD_CMD_1)가 지시하는 논리 주소가 0, 1, 2이고 제2 리드 커맨드(RD_CMD_2)가 지시하는 논리 주소가 3, 4라고 가정한다. 그리고 제1 프로세서(PROCESSOR_1)가 제1 리드 커맨드(RD_CMD_1)를 타깃 리드 커맨드(TARGET_RD_CMD)로 선택하였다고 가정한다.
이때, 제1 프로세서(PROCESSOR_1)는 타깃 리드 커맨드(TARGET_RD_CMD)인 제1 리드 커맨드(CMD_1)가 지시하는 논리 주소 0, 1, 2를 타깃 논리 주소(TARGET_LA)로 선택할 수 있다.
제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA) 0, 1, 2에 대한 정보를 제1 프로세서(PROCESSOR_1)로부터 수신하여, 타깃 논리 주소(TARGET_LA) 0, 1, 2에 대한 리드 동작을 처리할 수 있다.
한편, 제1 프로세서(PROCESSOR_1)는 논리 주소 0, 1, 2, 3, 4 중에서 타깃 논리 주소(TARGET_LA) 0, 1, 2를 제외한 나머지 논리 주소 3, 4에 대한 리드 동작을 처리할 수 있다.
도 6 내지 도 8에서는 제1 프로세서(PROCESSOR_1)가 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 경우를 설명하였다.
그러나 제1 프로세서(PROCESSOR_1)는 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 대신에 별도의 프로세서가 처리하도록 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 제어할 수도 있다. 이하, 도 9에서 이에 대해 자세히 설명한다.
도 9는 본 발명의 실시예들에 따른 제1 프로세서(PROCESSOR_1), 제2 프로세서(PROCESSOR_2) 및 제3 프로세서(PROCESSOR_3)의 동작의 일 예를 나타낸 도면이다.
도 9를 참조하면, 메모리 시스템(100)의 메모리 컨트롤러(120)는 제1 프로세서(PROCESSOR_1)가 선택한 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서(PROCESSOR_3)를 추가로 포함할 수 있다. 제3 프로세서(PROCESSOR_3) 역시 제1 프로세서(PROCESSOR_1) 및 제2 프로세서(PROCESSOR_2)와 마찬가지로 도 1에서 전술한 프로세서(124), 프로세서(124)에 포함된 서브 프로세서 또는 프로세서(124)와 별도로 존재하는 외부 프로세서일 수 있다.
제1 프로세서(PROCESSOR_1)가 논리 주소 0, 1, 2, 3, 4 중 홀수인 논리 주소 1, 3을 타깃 논리 주소(TARGET_LA)로 선택했다고 가정한다.
이때, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA) 1, 3에 대한 정보를 제1 프로세서(PROCESSOR_1)로부터 수신하여, 타깃 논리 주소(TARGET_LA) 1, 3에 대한 리드 동작을 처리할 수 있다.
그리고 제3 프로세서(PROCESSOR_3)는 타깃 논리 주소(TARGET_LA) 1, 3을 제외한 나머지 논리 주소 0, 2, 4에 대한 정보를 제1 프로세서(PROCESSOR_1)로부터 수신하여, 논리 주소 0, 2, 4에 대한 리드 동작을 처리할 수 있다.
즉, 도 9에서 제1 프로세서(PROCESSOR_1)는 리드 동작을 처리하지 않고 제2 프로세서(PROCESSOR_2) 또는 제3 프로세서(PROCESSOR_2)를 통해 처리하도록 제어할 수 있다.
한편, 도 9에서는 타깃 논리 주소(TARGET_LA)가 홀수인 논리 주소인 경우에 대해서만 설명하였으나, 타깃 논리 주소(TARGET_LA)가 다르게 선택된 경우에도 동일한 방법이 적용될 수 있다.
이상, 도 6 내지 도 8에서 제1 프로세서(PROCESSOR_1)가 리드 커맨드(RD_CMD)가 지시하는 논리 주소 중에서 어떤 논리 주소를 제2 프로세서(PROCESSOR_2)가 처리할 타깃 논리 주소(TARGET_LA)로 선택할 지에 대한 예를 설명하였다.
이하, 제2 프로세서(PROCESSOR_2)가 제1 프로세서(PROCESSOR_1)로부터 수신한 타깃 논리 주소(TARGET_LA)에 대한 리드 동작을 처리하기 위해 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 탐색하는 동작에 대해 설명한다.
도 10는 본 발명의 실시예들에 따른 제2 프로세서(PROCESSOR_2)가 매핑 정보를 탐색하는 동작의 일 예를 나타낸 도면이다.
도 10을 참조하면, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA) 1, 3에 대한 리드 동작을 처리하기 위해 타깃 논리 주소(TARGET_LA) 1, 3에 대한 매핑 정보를 전술한 제2 맵 서치 엔진(MSE_2)을 사용하여 탐색할 수 있다.
이때, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 탐색하는 데 실패할 수 있다. 제2 맵 서치 엔진(MSE_2)은 도 5에서 전술한 바와 같이 맵 캐시(MAP_CACHE) 또는 매핑 테이블(MAP_TBL)에서 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 탐색하는데, 맵 캐시(MAP_CACHE) 및 매핑 테이블(MAP_TBL) 둘 다 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 포함하지 않을 수 있다.
이 때, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA)를 메모리 장치(110)에서 직접 로드하는 대신에 제1 프로세서(PROCESSOR_1)에 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 로드할 것을 요청할 수 있다.
도 11은 도 10에서 제1 프로세서(PROCESSOR_1)가 매핑 정보를 메모리 장치(110)에서 로드하는 동작의 일 예를 나타낸 도면이다.
도 11을 참조하면, 제1 프로세서(PROCESSOR_1)는 제2 프로세서(PROCESSOR_2)의 요청을 수신하여, 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 메모리 장치(110)로부터 로드할 수 있다.
그리고 제1 프로세서(PROCESSOR_1)는 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 메모리 장치(110)로부터 로드한 이후, 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 제2 프로세서(PROCESSOR_2)에 전송할 수 있다.
한편, 도 10 내지 도 11에서는 타깃 논리 주소(TARGET_LA)가 홀수인 논리 주소인 경우에 대해서만 설명하였으나, 타깃 논리 주소(TARGET_LA)가 다르게 선택된 경우에도 동일한 방법이 적용될 수 있다.
도 12는 본 발명의 실시예들에 따른 제1 프로세서(PROCESSOR_1)가 메모리 장치(110)에 대한 백그라운드 동작을 처리하는 동작을 나타낸 도면이다.
도 12를 참조하면, 제1 프로세서(PROCESSOR_1)는 메모리 장치(110)에 대한 백그라운드 동작(e.g. GC/WL/RR)을 처리할 수 있다. 즉, 라이트 동작 및 백그라운드 동작은 모두 제1 프로세서(PROCESSOR_1)에 의해 처리될 수 있다.
도 13은 본 발명의 실시예들에 따른 메모리 시스템(100)의 동작 방법을 나타낸 흐름도이다.
먼저 메모리 시스템(100)의 동작 방법은 제1 프로세서(PROCESSOR_1)가 리드 커맨드(RD_CMD)가 지시하는 논리 주소 중 타깃 논리 주소(TARGET_LA)를 선택하는 단계(S1310)를 포함할 수 있다.
그리고 메모리 시스템(100)의 동작 방법은 제2 프로세서(PROCESSOR_2)가 S1310 단계에서 선택된 타깃 논리 주소(TARGET_LA)에 대한 리드 동작을 처리하는 단계(S1320)를 포함할 수 있다.
이때, 제1 프로세서(PROCESSOR_1)는 도 5에서 전술한 바와 같이 리드 커맨드(RD_CMD)가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리할 수 있다.
제1 프로세서(PROCESSOR_1)는 제1 프로세서(PROCESSOR_1)가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진(MSE_1)을 사용하여 탐색하고, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 제2 맵 서치 엔진(MSE_2)을 사용하여 탐색할 수 있다.
한편, 전술한 타깃 논리 주소(TARGET_LA)는 1) 홀수인 논리 주소, 2) 짝수인 논리 주소 또는 3) 리드 커맨드(RD_CMD) 중 제1 프로세서(PROCESSOR_1)가 선택한 타깃 리드 커맨드(TARGET_RD_CMD)가 지시하는 논리 주소일 수 있다.
이때, 제1 프로세서(PROCESSOR_1)는 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 처리할 수 있다. 또는 제1 프로세서(PROCESSOR_1)는 타깃 논리 주소(TARGET_LA)를 제외한 나머지 논리 주소에 대한 리드 동작을 별도의 제3 프로세서(PROCESSOR_3)가 처리하도록 제어할 수 있다.
한편, 제2 프로세서(PROCESSOR_2)는 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 탐색하는 데 실패할 때, 제1 프로세서(PROCESSOR_1)에 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 로드할 것을 요청할 수 있다. 그리고 제1 프로세서(PROCESSOR_1)는 메모리 장치(110)로부터 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 메모리 장치(110)로부터 로드한 이후 타깃 논리 주소(TARGET_LA)에 대한 매핑 정보를 제2 프로세서(PROCESSOR_2)에 전송할 수 있다.
한편, 제1 프로세서(PROCESSOR_1)는 메모리 장치(110)에 대한 백그라운드 동작을 처리할 수 있다.
한편, 이상에서 설명한 메모리 컨트롤러(120)의 동작은 제어 회로(123)에 의해 제어될 수 있으며, 프로세서(124)가 메모리 컨트롤러(120)의 제반 동작이 프로그램된 펌웨어를 실행(구동)하는 방식으로 수행될 수 있다.
도 14은 본 발명의 실시예들에 따른 컴퓨팅 시스템(1400)의 구성도이다.
도 14을 참조하면, 본 발명의 실시예들에 따른 컴퓨팅 시스템(1400)은 시스템 버스(1460)에 전기적으로 연결되는 메모리 시스템(100), 컴퓨팅 시스템(1400)의 전반적인 동작을 제어하는 중앙처리장치(CPU, 1410), 컴퓨팅 시스템(1400)의 동작과 관련한 데이터 및 정보를 저장하는 램(RAM, 1420), 사용자에게 사용 환경을 제공하기 위한 UI/UX (User Interface/User Experience) 모듈(1430), 외부 장치와 유선 및/또는 무선 방식으로 통신하기 위한 통신 모듈(1440), 컴퓨팅 시스템(1400)이 사용하는 파워를 관리하는 파워 관리 모듈(1450) 등을 포함할 수 있다.
컴퓨팅 시스템(1400)은 PC(Personal Computer)이거나, 스마트 폰, 태블릿 등의 모바일 단말, 또는 각종 전자 기기 등을 포함할 수 있다.
컴퓨팅 시스템(1400)은, 동작 전압을 공급하기 위한 배터리를 더 포함할 수 있으며, 응용 칩셋(Application Chipset), 그래픽 관련 모듈, 카메라 이미지 프로세서(Camera Image Processor), 디램 등을 더 포함할 수도 있다. 이외에도, 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
한편, 메모리 시스템(100)은, 하드 디스크 드라이브(HDD: Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치뿐 아니라, 솔리드 스테이트 드라이브(SSD: Solid State Drive), UFS(Universal Flash Storage) 장치, eMMC(embedded MMC) 장치 등과 같이 비휘발성 메모리에 데이터를 저장하는 장치 등을 포함할 수 있다. 비휘발성 메모리는 ROM(Read Only Memory), PROM(Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM(Electrically Erasable and Programmable ROM), 플래시 메모리, PRAM(Phase-change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), FRAM(Ferroelectric RAM) 등을 포함할 수 있다. 이뿐만 아니라, 메모리 시스템(100)은 다양한 형태의 저장 장치로 구현되어, 다양한 전자 기기 내에 탑재될 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 또한, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이므로 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 메모리 시스템 110: 메모리 장치
120: 메모리 컨트롤러 121: 호스트 인터페이스
122: 메모리 인터페이스 123: 제어 회로
124: 프로세서 125: 워킹 메모리
126: 에러 검출 및 정정 회로 210: 메모리 셀 어레이
220: 어드레스 디코더 230: 리드 앤 라이트 회로
240: 제어 로직 250: 전압 생성 회로

Claims (20)

  1. 메모리 장치; 및
    상기 메모리 장치를 제어하는 메모리 컨트롤러를 포함하고,
    상기 메모리 컨트롤러는,
    리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하는 제1 프로세서; 및
    상기 리드 커맨드가 지시하는 논리 주소 중 상기 제1 프로세서가 선택한 타깃 논리 주소에 대한 리드 동작을 처리하는 제2 프로세서를 포함하고,
    상기 제1 프로세서는 상기 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고,
    상기 제2 프로세서는 상기 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색하는 메모리 시스템.
  2. 제1항에 있어서,
    상기 타깃 논리 주소는,
    홀수인 논리 주소, 짝수인 논리 주소 또는 상기 리드 커맨드 중 상기 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소인 메모리 시스템.
  3. 제2항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 메모리 시스템.
  4. 제2항에 있어서,
    상기 메모리 컨트롤러는,
    상기 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서를 추가로 포함하는 메모리 시스템.
  5. 제1항에 있어서,
    상기 제2 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 탐색하는 데 실패할 때, 상기 제1 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청하는 메모리 시스템.
  6. 제5항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 상기 메모리 장치로부터 로드한 이후 상기 제2 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 전송하는 메모리 시스템.
  7. 제1항에 있어서,
    상기 제1 프로세서는,
    상기 메모리 장치에 대한 백그라운드 동작을 처리하는 메모리 시스템.
  8. 메모리 장치와 통신하기 위한 메모리 인터페이스; 및
    상기 메모리 장치를 제어하는 제어 회로를 포함하고,
    상기 제어 회로는,
    리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하는 제1 프로세서; 및
    상기 리드 커맨드가 지시하는 논리 주소 중 상기 제1 프로세서가 선택한 타깃 논리 주소에 대한 리드 동작을 처리하는 제2 프로세서를 포함하고,
    상기 제1 프로세서는 상기 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고,
    상기 제2 프로세서는 상기 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색하는 메모리 컨트롤러.
  9. 제8항에 있어서,
    상기 타깃 논리 주소는,
    홀수인 논리 주소, 짝수인 논리 주소 또는 상기 리드 커맨드 중 상기 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소인 메모리 컨트롤러.
  10. 제9항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 메모리 컨트롤러.
  11. 제9항에 있어서,
    상기 제어 회로는,
    상기 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 제3 프로세서를 추가로 포함하는 메모리 컨트롤러.
  12. 제8항에 있어서,
    상기 제2 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 탐색하는데 실패할 때, 상기 제1 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청하는 메모리 컨트롤러.
  13. 제12항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 상기 메모리 장치로부터 로드한 이후 상기 제2 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 전송하는 메모리 컨트롤러.
  14. 제8항에 있어서,
    상기 제1 프로세서는,
    상기 메모리 장치에 대한 백그라운드 동작을 처리하는 메모리 컨트롤러.
  15. 제1 프로세서가 리드 커맨드가 지시하는 논리 주소 중 타깃 논리 주소를 선택하는 단계; 및
    제2 프로세서가 상기 타깃 논리 주소에 대한 리드 동작을 처리하는 단계를 포함하고,
    상기 제1 프로세서는 상기 리드 커맨드가 지시하는 논리 주소에 대한 리드 동작을 처리할 프로세서를 결정하고 라이트 커맨드가 지시하는 논리 주소에 대한 라이트 동작을 처리하고,
    상기 제1 프로세서는 상기 제1 프로세서가 처리하는 리드 동작 또는 라이트 동작에 대응하는 논리 주소에 대한 매핑 정보를 제1 맵 서치 엔진을 사용하여 탐색하고,
    상기 제2 프로세서는 상기 타깃 논리 주소에 대한 매핑 정보를 제2 맵 서치 엔진을 사용하여 탐색하는 메모리 시스템의 동작 방법.
  16. 제15항에 있어서,
    상기 타깃 논리 주소는,
    홀수인 논리 주소, 짝수인 논리 주소 또는 상기 리드 커맨드 중 상기 제1 프로세서가 선택한 타깃 리드 커맨드가 지시하는 논리 주소인 메모리 시스템의 동작 방법.
  17. 제16항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소를 제외한 나머지 논리 주소에 대한 리드 동작을 처리하는 메모리 시스템의 동작 방법.
  18. 제15항에 있어서,
    상기 제2 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 탐색하는 데 실패할 때, 상기 제1 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 로드할 것을 요청하는 메모리 시스템의 동작 방법.
  19. 제18항에 있어서,
    상기 제1 프로세서는,
    상기 타깃 논리 주소에 대한 매핑 정보를 상기 메모리 장치로부터 로드한 이후 상기 제2 프로세서에 상기 타깃 논리 주소에 대한 매핑 정보를 전송하는 메모리 시스템의 동작 방법.
  20. 제15항에 있어서,
    상기 제1 프로세서는,
    상기 메모리 장치에 대한 백그라운드 동작을 처리하는 메모리 시스템의 동작 방법.
KR1020200051150A 2020-04-28 2020-04-28 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법 KR20210132806A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200051150A KR20210132806A (ko) 2020-04-28 2020-04-28 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
US17/011,338 US11386000B2 (en) 2020-04-28 2020-09-03 Memory system, memory controller and method for operating memory system in which different processors search for mapping information using different map search engines
CN202011020003.3A CN113568844A (zh) 2020-04-28 2020-09-25 存储器系统、存储器控制器及操作存储器系统的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200051150A KR20210132806A (ko) 2020-04-28 2020-04-28 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법

Publications (1)

Publication Number Publication Date
KR20210132806A true KR20210132806A (ko) 2021-11-05

Family

ID=78158746

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200051150A KR20210132806A (ko) 2020-04-28 2020-04-28 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법

Country Status (3)

Country Link
US (1) US11386000B2 (ko)
KR (1) KR20210132806A (ko)
CN (1) CN113568844A (ko)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7496917B2 (en) * 2003-09-25 2009-02-24 International Business Machines Corporation Virtual devices using a pluarlity of processors
KR100881052B1 (ko) 2007-02-13 2009-01-30 삼성전자주식회사 플래시 메모리의 매핑 테이블 검색 시스템 및 그에 따른검색방법
CN101673245B (zh) * 2008-09-09 2016-02-03 株式会社东芝 包括存储器管理装置的信息处理装置和存储器管理方法
US8635412B1 (en) * 2010-09-09 2014-01-21 Western Digital Technologies, Inc. Inter-processor communication
US10114752B2 (en) * 2014-06-27 2018-10-30 International Business Machines Corporation Detecting cache conflicts by utilizing logical address comparisons in a transactional memory
US9645739B2 (en) 2014-09-26 2017-05-09 Intel Corporation Host-managed non-volatile memory
KR20160054850A (ko) * 2014-11-07 2016-05-17 삼성전자주식회사 다수의 프로세서들을 운용하는 장치 및 방법
JP2016126426A (ja) * 2014-12-26 2016-07-11 三星電子株式会社Samsung Electronics Co.,Ltd. マルチコアシステム、マルチコアプロセッサ、並列処理方法及び並列処理制御プログラム
US9507711B1 (en) * 2015-05-22 2016-11-29 Sandisk Technologies Llc Hierarchical FTL mapping optimized for workload
KR102322740B1 (ko) * 2017-04-24 2021-11-09 에스케이하이닉스 주식회사 복수의 프로세서를 포함하는 컨트롤러 및 컨트롤러의 동작방법
KR102421149B1 (ko) * 2018-01-02 2022-07-14 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작 방법
KR20200013897A (ko) * 2018-07-31 2020-02-10 에스케이하이닉스 주식회사 컨트롤러 및 컨트롤러의 동작방법
TWI710905B (zh) * 2019-05-06 2020-11-21 慧榮科技股份有限公司 資料儲存裝置及邏輯至物理位址映射表之載入方法

Also Published As

Publication number Publication date
US20210334204A1 (en) 2021-10-28
US11386000B2 (en) 2022-07-12
CN113568844A (zh) 2021-10-29

Similar Documents

Publication Publication Date Title
KR20220013661A (ko) 메모리 시스템, 메모리 장치 및 메모리 장치의 동작 방법
KR20220055717A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20210079549A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20220001137A (ko) 메모리 시스템, 메모리 장치 및 메모리 장치의 동작 방법
KR20210157544A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
KR20210065356A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20210079552A (ko) 메모리 시스템 및 메모리 컨트롤러
US20210365382A1 (en) Memory system, memory controller, and operation method thereof
KR20230072196A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20230049858A (ko) 메모리 컨트롤러 및 메모리 컨트롤러의 동작 방법
KR20220130389A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20220070989A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20220079264A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20210152706A (ko) 메모리 장치, 메모리 시스템 및 메모리 장치의 동작 방법
KR20210097353A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
KR20210071314A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20210028335A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
US11386000B2 (en) Memory system, memory controller and method for operating memory system in which different processors search for mapping information using different map search engines
US11507509B2 (en) Memory system, memory controller and method for operating memory system for determining whether to perform direct write based on reference write size
US11137942B2 (en) Memory system, memory controller, and method of operating a memory system for determining a number of hit and miss requests about map segments in a map cache and determining whether or not to perform data read operation in parallel
US11709610B2 (en) Memory system, memory controller and operating method
US20230376246A1 (en) Memory system, memory controller and operating method of the memory system operating as read boost mode
KR20220118011A (ko) 메모리 장치 및 메모리 장치의 동작 방법
KR20230097349A (ko) 컨트롤러 및 컨트롤러의 동작 방법
KR20220114697A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법

Legal Events

Date Code Title Description
A201 Request for examination