KR20190140121A - 스캔 구동부 및 이를 포함하는 표시 장치 - Google Patents

스캔 구동부 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20190140121A
KR20190140121A KR1020180065948A KR20180065948A KR20190140121A KR 20190140121 A KR20190140121 A KR 20190140121A KR 1020180065948 A KR1020180065948 A KR 1020180065948A KR 20180065948 A KR20180065948 A KR 20180065948A KR 20190140121 A KR20190140121 A KR 20190140121A
Authority
KR
South Korea
Prior art keywords
node
electrode connected
signal
transistor
output
Prior art date
Application number
KR1020180065948A
Other languages
English (en)
Inventor
정보용
서영완
김동우
김연경
채종철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180065948A priority Critical patent/KR20190140121A/ko
Priority to US16/434,432 priority patent/US11114036B2/en
Publication of KR20190140121A publication Critical patent/KR20190140121A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

스캔 구동부의 각 회로 스테이지는 제1 클럭 신호에 응답하여 캐리 신호를 제1 노드에 전달하는 제1 입력부, 상기 제1 노드의 신호에 응답하여 제1 클럭 신호를 제2 노드에 전달하는 제2 입력부, 상기 제2 노드의 신호에 응답하여 제3 클럭 신호를 출력 단자에 전달하는 제1 출력부, 제2 클럭 신호에 응답하여 제3 노드의 신호를 유지하는 유지부 및 상기 제3 노드의 신호에 응답하여 상기 제2 클럭 신호를 출력 단자에 전달하는 제2 출력부를 포함한다.

Description

스캔 구동부 및 이를 포함하는 표시 장치{SCAN DRIVER AND DISPLAY DEVICE HAVING THE SAME}
본 발명은 스캔 구동부 및 이를 포함하는 표시 장치에 관한 것으로서, 보다 상세하게는 동시, 순차 및 양방향 구동이 가능한 스캔 구동부 및 이를 포함하는 표시 장치에 관한 것이다.
최근, 전자 기기의 표시 장치로서 유기 발광 표시 장치가 많이 이용되고 있다.
상기 유기 발광 표시 장치는 복수의 화소들을 포함하고, 각 화소는 유기 발광 다이오드와 상기 유기 발광 다이오드를 구동하는 화소 회로를 포함한다. 상기 화소 회로는 복수의 트랜지스터들 및 복수의 커패시터를 포함한다.
상기 유기 발광 표시 장치는 상기 복수의 화소 회로들을 구동하는 스캔 라인 별로 구동하기 위한 스캔 구동부를 포함한다. 상기 스캔 구동부는 표시 패널에 포함된 화소들에 대해 복수의 스캔 라인들에 순차적으로 스캔 신호를 제공한다.
본 발명의 일 목적은 순차, 동시 및 양방향 구동이 가능한 스캔 구동부를 제공하는 것이다.
본 발명의 다른 목적은 상기 스캔 구동부를 포함하는 표시 장치를 제공하는 것이다.
상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 스캔 구동부는 복수의 스캔 신호들을 생성하고, 종속적으로 연결된 복수의 회로 스테이지들을 포함하고, 각 회로 스테이지는 제1 클럭 신호에 응답하여 캐리 신호를 제1 노드에 전달하는 제1 입력부, 상기 제1 노드의 신호에 응답하여 제1 클럭 신호를 제2 노드에 전달하는 제2 입력부, 상기 제2 노드의 신호에 응답하여 제3 클럭 신호를 출력 단자에 전달하는 제1 출력부, 제2 클럭 신호에 응답하여 제3 노드의 신호를 유지하는 유지부 및 상기 제3 노드의 신호에 응답하여 상기 제2 클럭 신호를 출력 단자에 전달하는 제2 출력부를 포함한다.
일 실시예에서, 상기 유지부는 제6 트랜지스터 및 제7 트랜지스터를 포함하고, 상기 제6 트랜지스터는 상기 제2 노드에 연결된 제어 전극, 상기 제7 트랜지스터에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제7 트랜지스터는 상기 제2 클럭 신호를 수신하는 제어 전극, 상기 제3 노드에 연결된 제1 전극 및 제6 트랜지스터에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 제3 클럭 신호에 응답하여 상기 제2 출력부의 턴-오프를 제어하는 동시 구동부를 더 포함하고, 상기 제3 클럭 신호는 동시 구동 구간에서는 제1 레벨을 갖고, 순차 구동 구간에는 제2 레벨을 가지며, 상기 동시 구동 구간에 상기 동시 구동부는 상기 제1 레벨의 제3 클럭 신호에 응답하여 상기 제3 노드에 제2 레벨의 제2 구동 전압을 인가하여 상기 제2 출력부를 턴-오프 시킬 수 있다.
일 실시예에서, 상기 동시 구동부는 제9 트랜지스터를 포함하고, 상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 동시 구동부는 제9 트랜지스터를 포함하고, 상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 제1 클럭 신호에 응답하여 상기 제1 클럭 신호를 상기 제2 노드에 전달하는 제1 출력 제어부 및 제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함할 수 있다.
일 실시예에서, 상기 제1 클럭 신호에 응답하여 상기 제1 구동 전압을 상기 제2 노드에 전달하는 제1 출력 제어부 및 제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함할 수 있다.
일 실시예에서, 상기 제1 출력부는 제1 트랜지스터 및 제1 커패시터를 포함하고, 상기 제1 트랜지스터는 상기 제2 노드에 연결된 제어 전극 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제1 커패시터는 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 제2 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 제2 출력부는 제2 트랜지스터 및 제2 커패시터를 포함하고, 상기 제2 트랜지스터는 상기 제3 노드에 연결된 제어 전극, 상기 제2 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제2 커패시터는 상기 출력 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 제1 방향 신호 및 제2 방향 신호에 응답하여 이전 회로 스테이지로부터 출력된 이전 스캔 신호 및 다음 회로 스테이지로부터 출력된 다음 스캔 신호를 캐리 신호로 상기 제1 입력부에 출력하는 선택부를 더 포함할 수 있다.
상기 다른 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치는 스캔 라인과 데이터 라인에 연결된 스위칭 트랜지스터, 상기 스위칭 트랜지스터에 연결된 발광 제어 트랜지스터 및 상기 발광 제어 트랜지스터에 연결된 유기 발광 다이오드를 포함하는 화소를 포함하는 표시 패널, 제1 클럭 신호, 상기 제1 클럭 신호와 다른 제2 클럭 신호 및 상기 제1 및 제2 클럭 신호들과 다른 제3 클럭 신호를 생성하는 타이밍 컨트롤러, 상기 제1, 제2 및 제3 클럭 신호에 기초하여 복수의 스캔 신호들을 생성하고, 동시 구동 구간에 상기 복수의 스캔 신호들을 동시에 출력하고 순차 구동 구간에 상기 복수의 스캔 신호들을 순차적으로 출력하는 스캔 구동부를 포함하고, 상기 스캔 구동부는 종속적으로 연결된 복수의 회로 스테이지들을 포함하고, 각 회로 스테이지는 제1 클럭 신호에 응답하여 캐리 신호를 제1 노드에 전달하는 제1 입력부, 상기 제1 노드의 신호에 응답하여 제1 클럭 신호를 제2 노드에 전달하는 제2 입력부, 상기 제2 노드의 신호에 응답하여 제3 클럭 신호를 출력 단자에 전달하는 제1 출력부, 제2 클럭 신호에 응답하여 제3 노드의 신호를 유지하는 유지부 및 상기 제3 노드의 신호에 응답하여 상기 제2 클럭 신호를 출력 단자에 전달하는 제2 출력부를 포함한다.
일 실시예에서, 상기 유지부는 제6 트랜지스터 및 제7 트랜지스터를 포함하고, 상기 제6 트랜지스터는 상기 제2 노드에 연결된 제어 전극, 상기 제7 트랜지스터에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제7 트랜지스터는 상기 제2 클럭 신호를 수신하는 제어 전극, 상기 제3 노드에 연결된 제1 전극 및 제6 트랜지스터에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 회로 스테이지는 상기 제3 클럭 신호에 응답하여 상기 제2 출력부의 턴-오프를 제어하는 동시 구동부를 더 포함하고, 상기 제3 클럭 신호는 동시 구동 구간에서는 제1 레벨을 갖고, 순차 구동 구간에는 제2 레벨을 가지며, 상기 동시 구동 구간에 상기 동시 구동부는 상기 제1 레벨의 제3 클럭 신호에 응답하여 상기 제3 노드에 제2 레벨의 제2 구동 전압을 인가하여 상기 제2 출력부를 턴-오프 시킬 수 있다.
일 실시예에서, 상기 동시 구동부는 제9 트랜지스터를 포함하고, 상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 동시 구동부는 제9 트랜지스터를 포함하고, 상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 회로 스테이지는 상기 제1 클럭 신호에 응답하여 상기 제1 클럭 신호를 상기 제2 노드에 전달하는 제1 출력 제어부 및 제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함할 수 있다.
일 실시예에서, 상기 회로 스테이지는 상기 제1 클럭 신호에 응답하여 상기 제1 구동 전압을 상기 제2 노드에 전달하는 제1 출력 제어부 및 제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함할 수 있다.
일 실시예에서, 상기 제1 출력부는 제1 트랜지스터 및 제1 커패시터를 포함하고, 상기 제1 트랜지스터는 상기 제2 노드에 연결된 제어 전극 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제1 커패시터는 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 제2 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 제2 출력부는 제2 트랜지스터 및 제2 커패시터를 포함하고, 상기 제2 트랜지스터는 상기 제3 노드에 연결된 제어 전극, 상기 제2 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고, 상기 제2 커패시터는 상기 출력 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함할 수 있다.
일 실시예에서, 상기 타이밍 컨트롤러는 순방향 스캔 방향에 대응하는 제1 방향 신호 및 역방향 스캔 방향에 대응하는 제2 방향 신호를 상기 스캔 구동부에 제공하고, 상기 회로 스테이지는 상기 제1 방향 신호 및 상기 제2 방향 신호에 응답하여 이전 회로 스테이지로부터 출력된 이전 스캔 신호 및 다음 회로 스테이지로부터 출력된 다음 스캔 신호를 캐리 신호로 상기 제1 입력부에 출력하는 선택부를 더 포함할 수 있다.
상기와 같은 본 발명의 실시예들에 따른 스캔 구동부 및 이를 포함하는 표시 장치에 따르면, 스캔 구동부의 회로 스테이지는 동기 구동 및 순차 구동이 가능할 수 있다. 또한, 본 실시예에 따른 순차 구동 방법은 표시 패널의 스캔 방향에 따라서 순방향 순차 구동 또는 역방향 순차 구동을 수행할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 화소의 등가 회로도이다.
도 3은 도 1에 도시된 스캔 구동부에 대한 블록도이다.
도 4는 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 5는 도 4에 도시된 회로 스테이지의 구동 방법을 설명하기 위한 파형도이다.
도 6은 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 7은 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 8a 및 도 8b는 본 발명의 일 실시예에 따른 회로 스테이지의 구동 방법을 설명하기 위한 파형도들이다.
도 9는 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(110), 타이밍 컨트롤러(120), 데이터 구동부(130), 스캔 구동부(140) 및 발광 구동부(150)를 포함한다.
상기 표시 패널(110)은 복수의 화소들(P), 복수의 스캔 라인들(S1,.., SN), 복수의 데이터 라인들(D1,.., DM) 및 복수의 발광 제어 라인들(E1,.., EN)을 포함한다(N 및 M 은 자연수).
상기 화소들(P)은 복수의 화소 행들과 복수의 화소 열들을 포함하는 매트릭스 형태로 배열될 수 있다. 각 화소(P)는 스캔 라인, 데이터 라인 및 발광 제어 라인과 연결된다.
상기 데이터 라인들(D1,.., DM)은 상기 열 방향(CD)으로 연장되고 상기 행 방향(RD)으로 배열될 수 있다. 상기 데이터 라인들(D1,.., DM)은 상기 데이터 구동부(130)에 연결되어 상기 화소(P)에 데이터 전압들을 전달한다.
상기 스캔 라인들(S1,.., SN)은 행 방향(RD)으로 연장되고 열 방향(CD)으로 배열될 수 있다. 상기 스캔 라인들(S1,.., SN)은 상기 스캔 구동부(140)와 연결되어 화소들(P)에 스캔 신호를 전달한다.
상기 발광 제어 라인들(E1,.., EN)은 상기 행 방향(RD)으로 연장되고 열 방향(CD)으로 배열될 수 있다. 상기 발광 제어 라인들(E1,.., EN)은 상기 발광 구동부(150)에 연결되어 상기 화소(P)에 발광 제어 신호를 전달한다.
또한, 상기 화소들(P)은 제1 발광 전원 전압(ELVDD) 및 제2 발광 전원 전압(ELVSS)을 수신한다.
상기 화소들(P) 각각은 상기 스캔 신호에 응답하여 데이터 전압을 수신하고, 상기 제1 및 제2 발광 전원 전압들(ELVDD, ELVSS)을 이용하여 상기 데이터 전압에 대응하는 휘도의 광을 발생한다.
상기 타이밍 컨트롤러(120)는 외부 장치로부터 영상 신호(DATA1) 및 제어 신호(CONT)를 수신한다. 상기 영상 신호(DATA1)는 레드, 그린 및 블루 데이터를 포함할 수 있다. 상기 제어 신호(CONT)는 수평 동기 신호(Hsync), 수평 동기 신호(Vsync), 메인 클럭 신호(MCLK) 등을 포함할 수 있다.
상기 타이밍 컨트롤러(120)는 상기 영상 신호(DATA1)를 상기 표시 패널(110)의 화소 구조 및 해상도 등과 같은 사양에 대응하여 변환된 영상 데이터(DATA2)를 출력한다.
상기 타이밍 컨트롤러(120)는 상기 제어 신호(CONT)에 기초하여 상기 데이터 구동부(130)를 구동하기 위한 제1 제어 신호(CONT1), 상기 스캔 구동부(140)를 구동하기 위한 제2 제어 신호(CONT2) 및 상기 발광 구동부(150)를 구동하기 위한 제3 제어 신호(CONT3)를 생성한다.
상기 데이터 구동부(130)는 상기 제1 제어 신호(CONT1)에 응답하여 영상 데이터(DATA2)를 데이터 전압으로 변환하고, 상기 데이터 전압을 상기 데이터 라인들(D1,.., DM)에 출력한다.
상기 스캔 구동부(140)는 상기 표시 장치의 구동 방법에 따른 상기 제2 제어 신호(CONT2)에 응답하여 복수의 스캔 신호들을 생성한다.
상기 제2 제어 신호(CONT2)는 개시 신호(SP), 제2 클럭 신호(CLK2), 제1 클럭 신호(CLK1) 및 제3 클럭 신호(GCK)를 포함할 수 있다.
본 실시예에 따르면, 상기 스캔 구동부(140)는 상기 제2 제어 신호(CONT2)에 따라서 상기 제1 레벨의 스캔 신호들(S1,.., SN)을 상기 스캔 라인들에 동시에 출력할 수 있다. 또는 제1 레벨의 스캔 신호들(S1,.., SN)을 상기 스캔 라인들에 스캔 방향인 행 방향(CD)을 따라서 순차적으로 출력할 수 있다. 또는 제1 레벨의 스캔 신호들(S1,.., SN)을 설정된 스캔 방향에 따라서 스캔 라인들에 순방향 또는 역방향으로 순차적으로 출력할 수 있다.
상기 발광 구동부(150)는 상기 표시 장치의 구동 방법에 따른 상기 제3 제어 신호(CONT3)에 응답하여 복수의 발광 제어 신호들을 생성한다.
상기 발광 구동부(150)는 상기 제3 제어 신호(CONT3)에 따라서 제1 레벨의 발광 제어 신호를 상기 발광 제어 라인들(E1,.., EN)에 동시에 출력하거나, 상기 발광 제어 라인들(E1,.., EN)에 스캔 방향인 행 방향(CD)을 따라서 순차적으로 출력하거나, 또는 동시 구동 구간에는 제1 레벨의 발광 제어 신호를 상기 발광 제어 라인들(E1,.., EN)에 동시에 출력하고 순차 구동 구간에는 제1 레벨의 발광 제어 신호를 상기 발광 제어 라인들(E1,.., EN)에 순차적으로 출력할 수 있다.
도 2는 도 1에 도시된 화소의 회로도이다.
도 1 및 도 2를 참조하면, 예를 들면, 상기 화소(P)에 대응하는 화소 회로는 유기 발광 다이오드(Organic Light Emitting Diode: OLED), 구동 트랜지스터(T1), 커패시터(CST), 스위칭 트랜지스터(T2), 및 발광 제어 트랜지스터(T3)를 포함할 수 있다.
상기 구동 트랜지스터(T1)는 상기 스위칭 트랜지스터(T2)와 연결된 제어 전극, 상기 제1 발광 전원 전압(ELVDD)을 수신하는 제1 전극 및 상기 발광 제어 트랜지스터(T3)와 연결된 제2 전극을 포함한다.
상기 커패시터(CST)는 상기 제1 발광 전원 전압(ELVDD)을 수신하는 제1 전극과 상기 구동 트랜지스터(T1)의 제어 전극에 연결된 제2 전극을 포함한다.
상기 스위칭 트랜지스터(T2)는 스캔 신호(S)를 수신하는 제어 전극, 데이터 전압(D)을 수신하는 제1 전극 및 상기 구동 트랜지스터(T1)의 제어 전극에 연결된 제2 전극을 포함한다.
상기 발광 제어 트랜지스터(T3)는 발광 제어 신호(EM)를 수신하는 제어 전극, 상기 구동 트랜지스터(T1)의 제2 전극과 연결된 제1 전극 및 상기 유기 발광 다이오드(OLED)에 연결된 제2 전극을 포함한다.
상기 유기 발광 다이오드(OLED)는 상기 발광 제어 트랜지스터(T3)에 연결된 제1 전극과 상기 제2 발광 전원 전압(ELVSS)을 수신하는 제2 전극을 포함한다.
상기 발광 제어 트랜지스터(T3)가 턴-온 되면 상기 구동 트랜지스터(T1)에 흐르는 전류(I)가 상기 유기 발광 다이오드(OLED)에 인가되고, 상기 유기 발광 다이오드(OLED)가 발광한다.
상기 화소 회로는 도 2의 화소 회로에 한정하지 않으며, 다양한 회로로 구현될 수 있다.
도 3은 도 1에 도시된 스캔 구동부에 대한 블록도이다.
도 1 및 도 3을 참조하면, 상기 스캔 구동부(140)는 서로 종속적으로 연결되어 복수의 스캔 신호들(S1, S2,.., Sn,.., SN)을 출력하는 복수의 회로 스테이지들(CS1,.., CSn,.., CSN)을 포함한다.
본 실시예에 따르면, 상기 스캔 구동부(140)는 복수의 스캔 신호들(S1, S2,.., Sn,.., SN)을 동시에 출력할 수 있다. 또한, 상기 스캔 구동부(140)는 복수의 스캔 신호들(S1, S2,.., Sn,.., SN)을 순차적으로 출력할 수 있다. 또한, 본 실시예에 따르면, 상기 표시 장치의 스캔 방향에 따라서, 상기 스캔 구동부(140)는 복수의 스캔 신호들(S1, S2,.., Sn,.., SN)을 순방향을 따라서 순차적으로 출력하거나(S1, S2,.., Sn,.., SN), 또는 역방향을 따라서 순차적으로 출력할 수 있다(SN,.., Sn,.., S2, S1).
상기 회로 스테이지들(CS1,.., CSn,.., CSN)은 캐리 신호, 제1 구동 전압(VGL), 제2 구동 전압(VGH), 제1 클럭 신호(CLK1), 제2 클럭 신호(CLK2) 및 제3 클럭 신호(GCK)를 수신한다.
상기 캐리 신호는 타이밍 컨트롤러(120)로부터 제공되는 개시 신호(SP)일 수 있고, 또는 이전 회로 스테이지로부터 출력되는 이전 스캔 신호이다.
예를 들면, 스캔 방향이 순방향인 경우, 상기 제1 회로 스테이지(CS1)는 캐리 신호로 개시 신호(SP)를 수신하고, 상기 개시 신호에 응답하여 구동되어 제1 스캔 신호(S1)를 출력한다. 제2 회로 스테이지(CS2)는 이전 회로 스테이지인 제1 회로 스테이지(CS1)로부터 출력된 제1 스캔 신호(S1)를 캐리 신호로 수신하고, 상기 제1 스캔 신호(S1)에 응답하여 제2 스캔 신호(S2)를 출력한다. 반대로, 스캔 방향이 역방향인 경우, 마지막 스테이지인 제N 스테이지(CSN)는 캐리 신호로 개시 신호(SP)를 수신할 수 있다.
상기 제1 구동 전압(VGL)은 제1 레벨을 갖고, 상기 제2 구동 전압(VGH)은 상기 제1 레벨 보다 높은 제2 레벨을 갖는다. 예를 들면, 상기 제1 구동 전압(VGL)은 로우 전압(L)을 가질 수 있고 상기 제2 구동 전압(VGH)은 하이 전압(H)을 가질 수 있다.
상기 제1 및 제2 구동 전압들(VGL, VGH)은 상기 회로 스테이지들(CS1,.., CSn,.., CSN)에 공통으로 제공된다.
상기 제1 클럭 신호(CLK1)는 제1 레벨과 상기 제1 레벨과 다른 제2 레벨을 갖는다. 예를 들면, 상기 제1 레벨은 로우 전압(L)이고 상기 제2 레벨은 하이 전압(H)일 수 있다.
상기 제1 클럭 신호(CLK1)는 동시 구동 구간에는 하이 전압을 갖는 직류 신호이고, 순차 구동 구간에는 하이 전압과 로우 전압으로 스윙하는 교류 신호이다. 예를 들면, 상기 제1 클럭 신호(CLK1)는 상기 회로 스테이지들(CS1,.., CSn,.., CSN) 중 짝수 번째 회로 스테이지로부터 출력되는 짝수 번째 스캔 신호의 출력 타이밍을 제어할 수 있다.
상기 제2 클럭 신호(CLK2)는 동시 구동 구간에는 하이 전압을 갖는 직류 신호이고, 순차 구동 구간에는 하이 전압과 로우 전압으로 스윙하는 교류 신호이다. 상기 제2 클럭 신호(CLK2)는 상기 제1 클럭 신호(CLK1)에 대해 반주기만큼 지연 차이(1 수평 주기 1H)를 가질 수 있다. 예를 들면, 상기 제2 클럭 신호(CLK2)는 상기 회로 스테이지들(CS1,.., CSn,.., CSN) 중 홀수 번째 회로 스테이지로부터 출력되는 홀수 번째 스캔 신호의 출력 타이밍을 제어할 수 있다.
상기 제3 클럭 신호(GCK)는 상기 동시 구동 구간에는 로우 전압을 갖는 직류 신호이고, 상기 순차 구동 구간에는 하이 전압을 갖는 직류 신호이다. 상기 제3 클럭 신호(GCK)는 상기 회로 스테이지들(CS1,.., CSn,.., CSN)에 공통으로 제공된다.
본 실시예에 따르면, 상기 회로 스테이지들(CS1,.., CSn,.., CSN)은 상기 동시 구동 구간 내내 로우 전압을 갖는 상기 제1 내지 제N 스캔 신호들(S1, S2,.., Sn, .., SN)을 동시에 출력한다.
또한, 상기 회로 스테이지들(CS1,.., CSn,.., CSN)은 상기 순차 구동 구간의 각 해당하는 수평 구간에 로우 전압을 갖는 상기 제1 내지 제N 스캔 신호들(S1, S2,.., Sn, .., SN)을 순차적으로 출력한다.
또한, 설정된 스캔 방향에 따라서 상기 순차 구동 구간의 각 해당하는 수평 구간에 로우 전압을 갖는 상기 제1 내지 제N 스캔 신호들(S1, S2,.., Sn, .., SN)을 순방향으로 순차적으로 출력하거나, 또는 역방향으로 순차적으로 출력한다.
도 4는 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 3 및 도 4를 참조하면, 제n 회로 스테이지(CSn)는 입력 단자(IN), 제1 클럭 단자(CT1), 제2 클럭 단자(CT2), 제3 클럭 단자(CT3), 제1 구동 전압 단자(VT1), 제2 구동 전압 단자(VT2) 및 출력 단자(OT)를 포함한다.
상기 입력 단자(IN)는 캐리 신호를 수신한다. 상기 캐리 신호는 개시 신호 또는 이전 회로 스테이지로부터 출력된 이전 스캔 신호일 수 있다.
상기 제1 클럭 단자(CT1)는 제1 클럭 신호(CLK1)를 수신한다.
상기 제2 클럭 단자(CT2)는 상기 제1 클럭 신호로(CLK1)부터 지연된 제2 클럭 신호(CLK2)를 수신한다. 예를 들면, 상기 제2 클럭 신호(CLK2)는 상기 제1 클럭 신호(CLK1)부터 1 수평 주기(1H) 지연될 수 있다.
상기 제3 클럭 단자(CT3)는 상기 제3 클럭 신호(GCK)를 수신한다. 상기 제3 클럭 신호(GCK)는 동시 구동 구간에는 로우 전압을 갖고, 순차 구동 구간에는 하이 전압을 가질 수 있다. 상기 동시 구동 구간 및 상기 순차 구동 구간은 표시 장치의 구동 방법에 따라서 다양하게 설정될 수 있다.
상기 제1 구동 전압 단자(VT1)는 제1 구동 전압(VGL)을 수신한다. 상기 제1 구동 전압(VGL)은 로우 전압(L)을 가질 수 있다.
상기 제2 구동 전압 단자(VT2)는 제2 구동 전압(VGH)을 수신한다. 상기 제2 구동 전압(VGH)은 하이 전압(H)을 가질 수 있다.
상기 출력 단자(OT)는 출력 신호, 즉 제n 스캔 신호(Sn)를 출력한다.
예를 들면, 제1 회로 스테이지(CS1)의 경우, 입력 단자(IN)는 캐리 신호로서 타이밍 컨트롤러(120)로부터 출력된 개시 신호를 수신한다. 제1 클럭 단자(CT1)는 제1 클럭 신호(CLK1)를 수신하고, 제2 클럭 단자(CT2)는 제2 클럭 신호(CLK2)를 수신하고, 제3 클럭 단자(CT3)는 제3 클럭 신호(GCK)를 수신한다. 제1 구동 전압 단자(VT1)는 제1 구동 전압(VGL)을 수신하고, 제2 구동 전압 단자(VT2)는 제2 구동 전압(VGH)을 수신하고, 출력 단자(OT)는 제1 스캔 신호(S1)를 출력한다.
제2 회로 스테이지(CS2)의 경우, 입력 단자(IN)는 캐리 신호인 이전 회로 스테이지인 제1 회로 스테이지(CS1)로부터 출력된 제1 스캔 신호(S1)를 수신하고, 제1 클럭 단자(CT1)는 상기 제1 회로 스테이지(CS1)와 반대로 제2 클럭 신호(CLK2)를 수신하고, 제2 클럭 단자(CT2)는 상기 제1 회로 스테이지(CS1)와 반대로 제1 클럭 신호(CLK1)를 수신하고, 제3 클럭 단자(CT3)는 제3 클럭 신호(GCK)를 수신하고, 제1 구동 전압 단자(VT1)는 제1 구동 전압(VGL)을 수신하고, 제2 구동 전압 단자(VT2)는 제2 구동 전압(VGH)을 수신하고, 출력 단자(OT)는 제2 스캔 신호(S2)를 출력한다.
이하에서는 제n 회로 스테이지(CSn)를 예로서 회로 스테이지를 설명한다.
상기 회로 스테이지에 포함된 트랜지스터들은 로우 전압에 응답하여 활성화되는 피모스(P-channel Metal Oxide Semiconductor; PMOS) 트랜지스터일 수 있다. 이에 한정하지 않고, 상기 트랜지스터들은 로우 전압에 반전된 하이 전압에 응답하여 활성화되는 NMOS 트랜지스터일 수 있다.
상기 제n 회로 스테이지(CSn)는 입력 단자(IN)는 제n-1 스캔 신호(Sn-1)를 수신하고, 제1 클럭 단자(CT1)는 제1 클럭 신호(CLK1)를 수신하고, 제2 클럭 단자(CT2)는 제2 클럭 신호(CLK2)를 수신하고, 제3 클럭 단자(CT3)는 제3 클럭 신호(GCK)를 수신하고, 출력 단자(OT)는 제n 스캔 신호(Sn)를 출력할 수 있다.
상기 제n 회로 스테이지(CSn)는 제1 입력부(141), 제2 입력부(142), 제1 출력 제어부(143), 제1 출력부(144), 제2 출력 제어부(145), 제2 출력부(146), 유지부(147) 및 동시 구동부(148)를 포함할 수 있다.
상기 제1 입력부(141)는 제1 클럭 단자(CT1)로부터 수신된 상기 제 클럭 신호(CLK1)에 응답하여 입력 단자(IN)로부터 수신된 제n-1 스캔 신호(Sn-1)를 제1 노드(PQ; 이하, PQ 노드)에 전달한다. 상기 제1 입력부(141)는 제3 트랜지스터(T3)를 포함한다. 상기 제3 트랜지스터(T3)는 제1 클럭 단자(CT1)에 연결된 제어 전극, 입력 단자(IN)에 연결된 제1 전극 및 상기 PQ 노드(PQ)에 연결된 제2 전극을 포함한다.
상기 제2 입력부(142)는 PQ 노드(PQ)의 신호에 응답하여 제1 클럭 단자(CT1)로 수신된 제1 클럭 신호(CLK1)를 제2 노드(QB; 이하, QB 노드)에 전달한다. 상기 제2 입력부(142)는 제4 트랜지스터(T4)를 포함한다. 상기 제4 트랜지스터(T4)는 PQ 노드(PQ)에 연결된 제어 전극, 제1 클럭 단자(CT1)에 연결된 제1 전극 및 제2 노드(QB) 에 연결된 제2 전극을 포함한다.
제1 출력 제어부(143)는 제1 클럭 단자(CT1)로부터 수신된 상기 제 클럭 신호(CLK1)에 응답하여 상기 제1 클럭 신호(CLK1)를 상기 QB 노드(QB)에 전달한다. 상기 제1 출력 제어부(143)는 제6 트랜지스터(T5)를 포함한다. 상기 제5 트랜지스터(T5)는 상기 제1 클럭 단자(CT1)에 연결된 제어 전극 및 제1 전극을 포함하고, 상기 QB 노드에 연결된 제2 전극을 포함한다.
상기 제1 출력부(144)는 상기 QB 노드(QB)의 신호에 응답하여 상기 제3 클럭 단자(CT3)에 수신된 제3 클럭 신호(GCK)를 출력 단자(OT)에 전달한다.
상기 제1 출력부(144)는 제1 트랜지스터(T1) 및 제1 커패시터(CQB)를 포함한다.
상기 제1 트랜지스터(T1)는 QB 노드(QB)에 연결된 제어 전극, 상기 제3 클럭 단자(CT3)에 연결된 제1 전극 및 출력 단자(OT)에 연결된 제2 전극을 포함한다. 상기 제1 커패시터(CQB)는 상기 제3 클럭 단자(CT3)에 연결된 제1 전극과 상기 QB 노드(QB)에 연결된 제2 전극을 포함한다.
상기 제2 출력 제어부(145)는 제1 구동 전압 단자(VT1)로부터 수신된 제1 구동 전압(VGL)에 응답하여 PQ 노드(PQ)의 신호를 제3 노드(Q 이하, Q노드)에 전달한다. 상기 제2 출력 제어부(145)는 제8 트랜지스터(T8)를 포함한다. 상기 제8 트랜지스터(T8)는 제1 구동 전압 단자(VT1)에 연결된 제어 전극, 상기 PQ 노드(PQ)에 연결된 제1 전극 및 상기 Q 노드(Q)에 연결된 제2 전극을 포함한다.
상기 제2 출력부(146)는 상기 Q 노드(Q)의 신호에 응답하여 상기 제2클럭 단자(CT2)로부터 수신된 제2 클럭 신호(CLK2)를 출력 단자(OT)에 출력한다. 상기 제2 출력부(146)는 제2 트랜지스터(T2) 및 제2 커패시터(CQ)를 포함한다. 상기 제2 트랜지스터(T2)는 상기 Q 노드(Q)에 연결된 제어 전극, 상기 제2 클럭 단자(CT2)에 연결된 제1 전극 및 출력 단자(OT)에 연결된 제2 전극을 포함한다. 상기 제2 커패시터(CQ)는 상기 출력 단자(OT)에 연결된 제1 전극 및 상기 Q 노드(Q)에 연결된 제2 전극을 포함한다.
상기 유지부(147)는 제2 클럭 단자(CT2)로부터 수신된 제2 클럭 신호(CLK2) 및 상기 QB 노드(QB)의 신호에 응답하여 상기 Q 노드(Q)의 신호를 출력 단자(OT)에 인가한다. 상기 유지부(147)는 제6 트랜지스터(T6) 및 제7 트랜지스터(T7)를 포함한다. 상기 제7 트랜지스터(T7)는 제2 클럭 단자(CT2)에 연결된 제어 전극, 상기 Q 노드(Q)에 연결된 제1 전극 및 상기 제6 트랜지스터(T6)에 연결된 제2 전극을 포함한다. 상기 제6 트랜지스터(T6)는 QB 노드(QB)에 연결된 제어 전극, 상기 제7 트랜지스터(T7)의 제2 전극에 연결된 제1 전극 및 상기 출력 단자(OT)에 연결된 제2 전극을 포함한다.
상기 동시 구동부(148)는 상기 제3 클럭 신호(GCK)에 응답하여 제2 구동 전압 단자(VT2)로부터 수신된 제2 구동 전압(VGH)을 상기 PQ 노드(PQ)에 전달한다. 상기 동시 구동부(148)는 제9 트랜지스터(T9)를 포함한다. 상기 제9 트랜지스터(T9)는 제3 클럭 단자(CT3)에 연결된 제어 전극, 제2 구동 전압 단자(VT2)에 연결된 제1 전극 및 상기 PQ 노드(Q)에 연결된 제2 전극을 포함한다.
도 5는 도 4에 도시된 회로 스테이지의 구동 방법을 설명하기 위한 파형도이다.
도 4 및 도 5를 참조하면, 상기 제n 회로 스테이지(CSn)는 타이밍 컨트롤러의 제어에 따라서 동시 구동 구간(T1) 및 순차 구동 구간(T2)으로 구동될 수 있다.
상기 동시 구동 구간(T1)에서, 상기 제1 클럭 신호(CLK1)는 하이 전압(H)을 갖고, 제2 클럭 신호(CLK2)는 하이 전압(H)을 갖고, 제3 클럭 신호(GCK)는 로우 전압(L)을 갖고, 상기 캐리 신호인 제n-1 스캔 신호(Sn-1)는 하이 전압(H)을 갖는다.
상기 제9 트랜지스터(T9)는 상기 제3 클럭 신호(GCK)의 로우 전압(L)에 응답하여 턴-온 된다. 상기 제9 트랜지스터(T9)가 턴-온 되면 상기 제2 구동 전압(VGH)의 하이 전압(H)은 상기 PQ 노드(PQ)에 인가된다.
상기 제8 트랜지스터(T8)는 제1 구동 전압(VGL)의 로우 전압(L)에 응답하여 턴-온 된다. 상기 턴-온 된 상기 제8 트랜지스터(T8)에 의해 상기 PQ 노드(PQ)의 하이 전압(H)은 상기 Q 노드(Q)에 인가된다.
상기 제2 트랜지스터(T2)는 상기 Q 노드(Q)의 하이 전압(H)에 응답하여 턴-오프 된다.
한편, 상기 제3 클럭 단자(CT3)에 연결된 상기 제1 커패시터(CQB)의 제1 전극은 하이 전압(H)에서 로우 전압(L)으로 변경되고, 상기 제1 커패시터(CQB)는 부트스트랩 된다. 이에 따라서, 상기 QB 노드(QB)에 연결된 제2 전극은 로우 전압(L)에서 상기 로우 전압(L) 보다 낮은 부트스트랩 전압(2L)으로 변경된다.
상기 제1 트랜지스터(T1)는 상기 부트스트랩 전압(2L)에 응답하여 상기 제3 클럭 신호(GCK)의 로우 전압(L)을 상기 출력 단자(OT)에 전달한다.
따라서, 상기 동시 구동 구간 동안 상기 출력 단자(OT)는 상기 제3 클럭 신호(GCK)의 로우 전압(L)을 스캔 신호(S1)로 출력할 수 있다.
상기 순차 구동 구간(T2)에서, 상기 제3 클럭 신호(GCK)는 상기 동시구동 구간(T1)의 로우 전압(L)과 다른 하이 전압(H)을 갖는다. 상기 제1 및 제2 클럭 신호들(CLK1, CLK2)은 하이 전압(H)과 로우 전압(L)이 1 수평 주기(1H)로 반복되는 교류 신호를 갖는다. 예를 들면, 상기 제2 클럭 신호(CLK2)는 제1 클럭 신호(CLK1)의 위상과 반전될 수 있다. 상기 제1 클럭 신호(CLK1)는 상기 제2 클럭 신호(CLK2)와 반주기(1H) 만큼의 위상차를 가질 수 있다.
상기 캐리 신호인 제n-1 스캔 신호(Sn-1)는 해당하는 제n-1 수평 구간(Hn-1)은 로우 전압(L)을 갖고, 순차 구동 구간(T2)의 나머지 구간에서는 하이 전압(H)을 갖는다.
상기 제n 회로 스테이지(CSn)의 순차 구동 방법을 제1 구간(a), 제2 구간(b), 제3 구간(c) 및 제4 구간(d)을 예로서 설명한다.
상기 제1 구간(a)을 참조하면, 상기 제1 클럭 신호(CLK1)는 로우 전압(L)을 갖고, 상기 제2 클럭 신호(CLK2)는 하이 전압(H)을 갖고, 상기 제3 클럭 신호(GCK)는 하이 전압(H)을 갖고, 상기 제n-1 스캔 신호(Sn-1)는 로우 전압(L)을 갖는다.
상기 동시 구동부(148)의 제9 트랜지스터(T9)는 상기 제3 클럭 신호(GCK)의 하이 전압(H)에 응답하여 턴-오프 된다. 따라서, 상기 동시 구동부(148)는 상기 순차 구동 구간(T2) 동안 하이 전압(H)을 갖는 상기 제3 클럭 신호(GCK)에 의해 실질적으로 동작하지 않는다.
제1 입력부(141)의 제3 트랜지스터(T3)는 상기 제1 클럭 신호(CLK1)의 로우 전압(L)에 응답하여 턴-온 되어 상기 제n-1 스캔 신호(Sn-1)의 로우 전압(L)을 PQ 노드(PQ)에 전달한다.
제2 입력부(142)의 제4 트랜지스터(T4)는 상기 PQ 노드(PQ)의 로우 전압(L)에 응답하여 턴-온 되어 제1 클럭 신호(CLK1)의 로우 전압(L)을 QB 노드(QB)에 전달하다.
제1 출력 제어부(143)의 제5 트랜지스터(T5)는 제1 클럭 신호(CLK1)의 로우 전압(L)에 응답하여 턴-온 되고 상기 제1 클럭 신호(CLK1)의 로우 전압(L)을 QB 노드(QB)에 전달한다.
제1 출력부(144)는 상기 QB 노드(QB)에 인가된 로우 전압(L)에 응답하여 제3 클럭 단자(CT3)에 수신된 제3 클럭 신호(GCK)의 하이 전압(H)을 출력 단자(OT)에 출력한다. 상기 제1 커패시터(CQB)의 제1 전극에는 상기 제 3 클럭 신호(GCK)의 하이 전압(H)이 인가되고, 제1 커패시터(CQB)의 제2 전극에는 상기 QB 노드(QB)의 로우 전압(L)이 인가된다.
제2 출력 제어부(145)의 제8 트랜지스터(T8)는 제1 구동 전압 단자(VT1)에 수신된 제1 구동 전압(VGL)에 응답하여 턴-온 되고, 상기 PQ 노드(PQ)의 로우 전압(L)을 Q 노드(Q)에 전달한다.
제2 출력부(146)의 제2 트랜지스터(T2)는 상기 Q 노드(Q)에 인가된 로우 전압(L)에 응답하여 턴-온 되어 제1 클럭 신호(CLK1)의 하이 전압(H)을 상기 출력 단자(OT)에 출력한다. 상기 제2 커패시터(CQ)의 제1 전극에는 출력 단자(OT)의 하이 전압(H)이 인가되고, 제2 전극에는 상기 Q 노드(Q)의 로우 전압(L)이 상기 인가된다.
유지부(147)의 제7 트랜지스터(T7)는 제2 클럭 신호(CLK2)의 하이 전압(H)에 응답하여 턴-오프 되고, 제6 트랜지스터(T6)는 QB 노드(QB)의 로우 전압(L)에 응답하여 턴-온 된다.
따라서, 상기 제1 구간(a) 동안 상기 제n 회로 스테이지(CSn)의 출력 단자(OT)는 상기 제1 및 제2 출력부들(144, 146)로부터 수신된 상기 하이 전압(H)을 출력한다.
상기 제2 구간(b)을 참조하면, 상기 제1 클럭 신호(CLK1)는 하이 전압(H)을 갖고, 상기 제2 클럭 신호(CLK2)는 로우 전압(L)을 갖고, 상기 제3 클럭 신호(GCK)는 하이 전압(H)을 갖고, 상기 제n-1 스캔 신호(Sn-1)는 로우 전압(L)을 갖는다.
상기 동시 구동부(148)의 제9 트랜지스터(T9)는 상기 제3 클럭 신호(GCK)의 하이 전압(H)에 응답하여 턴-오프 된다.
제1 입력부(141)의 제3 트랜지스터(T3)는 상기 제1 클럭 신호(CLK1)의 하이 전압(H)에 응답하여 턴-오프 된다.
제2 입력부(142)의 제4 트랜지스터(T4)는 상기 PQ 노드(PQ)에 인가된 이전 전압인 로우 전압(L)에 응답하여 턴-온 되고 제1 클럭 신호(CLK1)의 하이 전압(H)을 QB 노드(QB)에 전달한다.
제1 출력 제어부(143)의 제5 트랜지스터(T5)는 제1 클럭 신호(CLK1)의 하이 전압(H)에 응답하여 턴-오프 된다.
제1 출력부(144)의 제1 트랜지스터(T1)는 상기 QB 노드(QB)에 인가된 하이 전압(H)에 응답하여 턴-오프 된다. 상기 제1 출력부(144)는 출력 단자(OT)에 신호를 제공하지 않는다.
제2 출력 제어부(145)의 제8 트랜지스터(T8)는 제1 구동 전압 단자(VT1)에 수신된 제1 구동 전압(VGL)의 로우 전압(L)에 응답하여 턴-온 되고, 상기 PQ 노드(PQ)의 로우 전압(L)을 Q 노드(Q)에 전달한다.
제2 출력부(146)의 제2 트랜지스터(T2)는 상기 Q 노드(Q)에 인가된 로우 전압(L)에 응답하여 턴-온 되어 제2 클럭 신호(CLK2)의 로우 전압(L)을 상기 출력 단자(OT)에 출력한다. 상기 출력 단자(OT)와 연결된 상기 제2 커패시터(CQ)의 제1 전극에는 제2 클럭 신호(CLK2)의 로우 전압(L)이 인가되어 상기 제2 커패시터(CQ)는 부트스트랩 된다. 이에 따라서 상기 제2 커패시터(CQ)의 제2 전극은 상기 로우 전압(L)에서 부트스트랩 전압(2L)으로 변경된다.
상기 제2 커패시터(CQ)의 제2 전극과 연결된 상기 Q 노드(Q)는 상기 부트스트랩 전압(2L)이 인가되고, 상기 제2 트랜지스터(T2)는 상기 부트스트랩 전압(2L)에 응답하여 턴-온 되고, 상기 제1 클럭 신호(CLK1)의 로우 전압(L)을 상기 출력 단자(OT)에 출력한다.
유지부(147)의 제7 트랜지스터(T7)는 제1 클럭 신호(CLK1)의 로우 전압(L)에 응답하여 턴-온 되고, 제6 트랜지스터(T6)는 QB 노드(QB)의 하이 전압(H)에 응답하여 턴-오프 된다.
따라서, 상기 제2 구간(b) 동안 상기 제n 회로 스테이지(CSn)의 출력 단자(OT)는 제2 출력부(146)으로부터 수신된 상기 로우 전압(L)을 출력한다.
상기 제3 구간(c)을 참조하면, 상기 제1 클럭 신호(CLK1)는 로우 전압(L)을 갖고, 상기 제2 클럭 신호(CLK2)는 하이 전압(H)을 갖고, 상기 제3 클럭 신호(GCK)는 하이 전압(H)을 갖고, 상기 제n-1 스캔 신호(Sn-1)는 하이 전압(H)을 갖는다.
상기 동시 구동부(148)의 제9 트랜지스터(T9)는 상기 제3 클럭 신호(GCK)의 하이 전압(H)에 응답하여 턴-오프 된다.
제1 입력부(141)의 제3 트랜지스터(T3)는 상기 제1 클럭 신호(CLK1)의 로우 전압(L)에 응답하여 턴-온 되고, 상기 제n-1 스캔 신호(Sn-1)는 하이 전압(H)을 상기 PQ 노드(PQ)에 전달한다.
제2 입력부(142)의 제4 트랜지스터(T4)는 상기 PQ 노드(PQ)의 하이 전압(H)에 응답하여 턴-오프 된다.
제1 출력 제어부(143)의 제5 트랜지스터(T5)는 상기 제1 클럭 신호(CLK1)의 로우 전압(L)에 응답하여 턴-온 되고 상기 제1 클럭 신호(CLK1)의 로우 전압(L)을 상기 QB 노드(QB)에 전달한다.
제1 출력부(144)의 제1 트랜지스터(T1)는 상기 QB 노드(QB)의 로우 전압(L)에 응답하여 턴-온 되고 제3 클럭 단자(CT3)에 수신된 제3 클럭 신호(GCK)의 하이 전압(H)을 출력 단자(OT)에 출력한다. 상기 제1 커패시터(CQB)의 제1 전극에는 상기 제3 클럭 신호(GCK)의 하이 전압(H)이 인가되고, 제1 커패시터(CQB)의 제2 전극에는 상기 QB 노드(QB)의 로우 전압(L)이 인가된다.
제2 출력 제어부(145)의 제8 트랜지스터(T8)는 제1 구동 전압 단자(VT1)에 수신된 제1 구동 전압(VGL)의 로우 전압(L)에 응답하여 턴-온 되고 상기 PQ 노드(PQ)의 하이 전압(H)을 Q 노드(Q)에 전달한다.
제2 출력부(146)의 제2 트랜지스터(T2)는 상기 Q 노드(Q)에 인가된 하이 전압(H)에 응답하여 턴-오프 된다.
유지부(147)의 제7 트랜지스터(T7)는 제2 클럭 신호(CLK2)의 하이 전압(H)에 응답하여 턴-오프 되고, 제6 트랜지스터(T6)는 QB 노드(QB)의 로우 전압(L)에 응답하여 턴-온 된다.
따라서, 상기 제3 구간(c) 동안 상기 제n 회로 스테이지(CSn)의 출력 단자(OT)는 상기 제1 출력부(146)로부터 수신된 상기 하이 전압(H)을 출력한다.
상기 제4 구간(d)을 참조하면, 상기 제1 클럭 신호(CLK1)는 하이 전압(H)을 갖고, 상기 제2 클럭 신호(CLK2)는 로우 전압(L)을 갖고, 상기 제3 클럭 신호(GCK)는 하이 전압(H)을 갖고, 상기 제n-1 스캔 신호(Sn-1)는 하이 전압(H)을 갖는다.
상기 동시 구동부(148)의 제9 트랜지스터(T9)는 상기 제3 클럭 신호(GCK)의 하이 전압(H)에 응답하여 턴-오프 된다.
제1 입력부(141)의 제3 트랜지스터(T3)는 상기 제1 클럭 신호(CLK1)의 하이 전압(H)에 응답하여 턴-오프 된다.
제2 입력부(142)의 제4 트랜지스터(T4)는 상기 PQ 노드(PQ)에 인가된 이전 전압인 하이 전압(H)에 응답하여 턴-오프 된다.
제1 출력 제어부(143)의 제5 트랜지스터(T6)는 상기 제1 클럭 신호(CLK1)의 하이 전압(H)에 응답하여 턴-오프 된다. 상기 QB 노드(QB)는 이전 전압인 로우 전압(L)을 유지한다.
제1 출력부(144)의 제1 트랜지스터(T1)는 상기 QB 노드(QB)의 로우 전압(L)에 응답하여 턴-온 되고 제3 클럭 단자(CT3)에 수신된 제3 클럭 신호(GCK)의 하이 전압(H)을 출력 단자(OT)에 출력한다. 상기 제1 커패시터(CQB)의 제1 전극에는 상기 제3 클럭 신호(GCK)의 하이 전압(H)이 인가되고, 제1 커패시터(CQB)의 제2 전극에는 상기 QB 노드(QB)의 로우 전압(L)이 인가된다.
제2 출력 제어부(145)의 제8 트랜지스터(T8)는 제1 구동 전압 단자(VT1)에 수신된 제1 구동 전압(VGL)의 로우 전압(L)에 응답하여 턴-온 되고 상기 PQ 노드(PQ)의 하이 전압(H)을 Q 노드(Q)에 전달한다.
제2 출력부(146)의 제2 트랜지스터(T2)는 상기 Q 노드(Q)에 인가된 하이 전압(H)에 응답하여 턴-오프 된다.
유지부(147)의 제7 트랜지스터(T7)는 제2 클럭 신호(CLK2)의 로우 전압(L)에 응답하여 턴-온 되고, 제6 트랜지스터(T6)는 QB 노드(QB)의 로우 전압(L)에 응답하여 턴-온 된다. 상기 유지부(147)는 상기 Q 노드(Q) 및 상기 출력 단자(OT)를 하이 전압(H)으로 유지한다.
따라서, 상기 제4 구간(d) 동안 상기 제n 회로 스테이지(CSn)의 출력 단자(OT)는 상기 제1 출력부(144)로부터 수신된 상기 하이 전압(H)을 출력한다.
이상에서 설명된 바와 같이, 상기 제n 회로 스테이지는 상기 동시 구동 구간(T1) 동안 내내 제n 스캔 라인에 로우 전압(L)을 출력한다. 또한, 상기 순차 구동 구간(T2)에는 해당 수평 구간인 제n 수평 구간(Hn) 동안 상기 스캔 라인에 로우 전압(L)을 출력하고, 상기 순차 구동 구간(T2)의 나머지 구간 동안 하이 전압(H)을 출력한다.
본 실시예에 따르면, 스캔 구동부는 동시 구동 구간 동안에는 복수의 스캔 신호들을 동시에 출력하고, 순차 구동 구간 동안에는 복수의 스캔 신호들을 순차적으로 출력할 수 있다.
이하에서는 이전 실시예와 동일한 구성 요소는 동일한 도면 부호를 부여하고 반복되는 설명은 생략한다.
도 6은 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 6을 참조하면, 제n 회로 스테이지(CSn_A)는 제1 입력부(141), 제2 입력부(142), 제1 출력 제어부(143A), 제1 출력부(144), 제2 출력 제어부(145), 제2 출력부(146), 유지부(147) 및 동시 구동부(148A)를 포함할 수 있다.
본 실시예에 따르면, 상기 제1 출력 제어부(143A)는 제7 트랜지스터(T5)를 포함한다.
상기 제5 트랜지스터(T5)는 제1 클럭 단자(CT1)에 연결된 제어 전극, QB 노드에 연결된 제1 전극 및 제1 구동 전압 단자(VT1)에 연결된 제2 전극을 포함한다.
본 실시예에 따르면, 상기 동시 구동부(148A)는 제9 트랜지스터(T9)를 포함한다.
상기 제9 트랜지스터(T9)는 제3 클럭 단자(CT3)에 연결된 제어 전극, 제2 구동 전압 단자(VT2)에 연결된 제1 전극 및 Q 노드(Q)에 연결된 제2 전극을 포함한다.
본 실시예에 따른 제n 회로 스테이지(CSn_A)의 구동 방법은 이전 실시예의 구동 방법과 실질적으로 동일하므로 반복되는 설명은 생략한다.
도 7은 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 7을 참조하면, 제n 회로 스테이지(CSn_B)는 선택부(140B), 제1 입력부(141), 제2 입력부(142), 제1 출력 제어부(143), 제1 출력부(144), 제2 출력 제어부(145), 제2 출력부(146), 유지부(147) 및 동시 구동부(148)를 포함할 수 있다.
본 실시예에 따르면, 상기 제1 출력 제어부(143)는 제5 트랜지스터(T5)를 포함한다. 상기 제5 트랜지스터(T5)는 제1 클럭 단자(CT1)에 연결된 제어 전극과 제1 전극을 포함하고, QB 노드(QB)에 연결된 제2 전극을 포함한다.
상기 동시 구동부(148)는 제9 트랜지스터(T9)를 포함한다. 상기 제9 트랜지스터(T9)는 제3 클럭 단자(CT3)에 연결된 제어 전극, 제2 구동 전압 단자(VT2)에 연결된 제1 전극 및 PQ 노드(PQ)에 연결된 제2 전극을 포함한다.
상기 선택부(140B)는 제1 방향 신호(DS1) 및 제 방향 신호(DS2)에 기초하여 상기 제1 입력부(141)에 이전 스캔 신호인 제n-1 스캔 신호(Sn-1) 또는 다음 스캔 신호인 제n+1 스캔 신호(Sn+1)를 전달한다.
제1 입력 단자(IN1), 제2 입력 단자(IN2), 제1 방향 단자(DT1) 및 제2 방향 단자(DT2)를 포함하고, 제10 트랜지스터(T10) 및 제11 트랜지스터(T11)를 포함한다.
상기 제1 입력 단자(IN1)는 이전 회로 스테이지의 스캔 신호인 제n-1 스캔 신호(Sn-1)를 수신한다.
상기 제2 입력 단자(IN2)는 다음 회로 스테이지의 스캔 신호인 제n+1 스캔 신호(Sn+1)를 수신한다.
상기 제1 방향 단자(DT1)는 제1 스캔 방향(순방향)에 대응하는 제1 방향 신호(DS1)를 수신한다.
상기 제2 방향 단자(DT2)는 제2 스캔 방향(역방향)에 대응하는 제2 방향 신호(DS2)를 수신한다.
상기 제10 트랜지스터(T10)는 상기 제1 방향 단자(DT1)에 연결된 제어 전극, 상기 제1 입력 단자(IN1)에 연결된 제1 전극 및 상기 제1 입력부(141)에 연결된 제2 전극을 포함한다. 상기 제10 트랜지스터(T10)는 상기 제1 방향 단자(DT1)에 상기 제1 스캔 방향(순방향)에 대응한 제1 방향 신호(DS1)의 로우 전압(L)에 응답하여 상기 제n-1 스캔 신호(Sn-1)를 상기 제1 입력부(141)에 인가한다.
상기 제11 트랜지스터(T11)는 상기 제2 방향 단자(DT2)에 연결된 제어 전극, 상기 제2 입력 단자(IN2)에 연결된 제1 전극 및 상기 제1 입력부(141)에 연결된 제2 전극을 포함한다. 상기 제11 트랜지스터(T11)는 상기 제2 방향 단자(DT2)에 상기 제2 스캔 방향(역방향)에 대응한 제2 방향 신호(DS2)의 로우 전압(L)에 응답하여 상기 제n+1 스캔 신호(Sn+1)를 상기 제1 입력부(141)에 인가한다.
도 8a 및 도 8b는 본 발명의 일 실시예에 따른 회로 스테이지의 구동 방법을 설명하기 위한 파형도들이다.
도 7 및 도 8a를 참조하면, 표시 패널의 스캔 방향이 순방향인 경우, 타이밍 컨트롤러는 로우 전압(L)을 갖는 제1 방향 신호(DS1) 및 하이 전압(H)을 갖는 제2 방향 신호(DS2)를 상기 제n 회로 스테이지(CSn_B)에 제공한다.
상기 선택부(140B)는 로우 전압(L)을 갖는 제1 방향 신호(DS1) 및 하이 전압(H)을 갖는 제2 방향 신호(DS2)를 수신하고, 상기 제10 트랜지스터(T10)는 상기 로우 전압(L)을 갖는 제1 방향 신호(DS1)에 응답하여 제n-1 스캔 신호(Sn-1)를 상기 제1 입력부(141)에 출력한다.
반대로, 도 7 및 도 8b를 참조하면, 표시 패널의 스캔 방향이 역방향인 경우, 타이밍 컨트롤러는 하이 전압(H)을 갖는 제1 방향 신호(DS1) 및 로우 전압(L)을 갖는 제2 방향 신호(DS2)를 상기 제n 회로 스테이지(CSn_B)에 제공한다.
상기 선택부(140B)는 하이 전압(H)을 갖는 제1 방향 신호(DS1) 및 로우 전압(L)을 갖는 제2 방향 신호(DS2)를 수신하고, 상기 제11 트랜지스터(T11)는 상기 로우 전압(L)을 갖는 제2 방향 신호(DS2)에 응답하여 제n+1 스캔 신호(Sn+1)를 상기 제1 입력부(141)에 출력한다.
이후 상기 제n 회로 스테이지(CSn_B)의 동시 구동 구간 및 순차 구동 구간에서의 구동 방법은 이전 실시예와 실질적으로 동일하다. 이에 반복되는 제n 회로 스테이지(CSn_B)의 구동 방법은 생략한다.
도 9는 본 발명의 일 실시예에 따른 회로 스테이지에 대한 회로도이다.
도 9를 참조하면, 제n 회로 스테이지(CSn_C)는 선택부(140B), 제1 입력부(141), 제2 입력부(142), 제1 출력 제어부(143C), 제1 출력부(144), 제2 출력 제어부(145), 제2 출력부(146), 유지부(147) 및 동시 구동부(148C)를 포함할 수 있다.
본 실시예에 따르면, 상기 제1 출력 제어부(143C)는 제5 트랜지스터(T5)를 포함한다. 상기 제5 트랜지스터(T5)는 제1 클럭 단자(CT1)에 연결된 제어 전극, 제1 구동 전압 단자(VT1)에 연결된 제1 전극 및 QB 노드(QB)에 연결된 제2 전극을 포함한다.
상기 동시 구동부(148C) 제9 트랜지스터(T9)를 포함한다. 상기 제9 트랜지스터(T9)는 제3 클럭 단자(CT3)에 연결된 제어 전극, 제2 구동 전압 단자(VT2)에 연결된 제1 전극 및 Q 노드(Q)에 연결된 제2 전극을 포함한다.
본 실시예에 따른 제n 회로 스테이지(CSn_C)의 구동 방법은 도 7 및 도 8을 참조하여 설명된 이전 실시예의 제n 회로 스테이지(CSn_B)의 구동 방법과 실질적으로 동일하므로 반복되는 설명은 생략한다.
이상의 실시예에 따르면, 스캔 구동부의 회로 스테이지는 동기 구동 및 순차 구동이 가능할 수 있다. 또한, 본 실시예에 따른 순차 구동 방법은 표시 패널의 스캔 방향에 따라서 순방향 순차 구동 또는 역방향 순차 구동을 수행할 수 있다.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자 기기에 유용하게 이용될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.

Claims (20)

  1. 복수의 스캔 신호들을 생성하고, 종속적으로 연결된 복수의 회로 스테이지들을 포함하고, 각 회로 스테이지는
    제1 클럭 신호에 응답하여 캐리 신호를 제1 노드에 전달하는 제1 입력부;
    상기 제1 노드의 신호에 응답하여 제1 클럭 신호를 제2 노드에 전달하는 제2 입력부;
    상기 제2 노드의 신호에 응답하여 제3 클럭 신호를 출력 단자에 전달하는 제1 출력부;
    제2 클럭 신호에 응답하여 제3 노드의 신호를 유지하는 유지부; 및
    상기 제3 노드의 신호에 응답하여 상기 제2 클럭 신호를 출력 단자에 전달하는 제2 출력부를 포함하는 스캔 구동부.
  2. 제1항에 있어서, 상기 유지부는 제6 트랜지스터 및 제7 트랜지스터를 포함하고,
    상기 제6 트랜지스터는 상기 제2 노드에 연결된 제어 전극, 상기 제7 트랜지스터에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제7 트랜지스터는 상기 제2 클럭 신호를 수신하는 제어 전극, 상기 제3 노드에 연결된 제1 전극 및 제6 트랜지스터에 연결된 제2 전극을 포함하는 것을 특징으로 하는 스캔 구동부.
  3. 제1항에 있어서, 상기 제3 클럭 신호에 응답하여 상기 제2 출력부의 턴-오프를 제어하는 동시 구동부를 더 포함하고,
    상기 제3 클럭 신호는 동시 구동 구간에서는 제1 레벨을 갖고, 순차 구동 구간에는 제2 레벨을 가지며,
    상기 동시 구동 구간에 상기 동시 구동부는 상기 제1 레벨의 제3 클럭 신호에 응답하여 상기 제3 노드에 제2 레벨의 제2 구동 전압을 인가하여 상기 제2 출력부를 턴-오프 시키는 것을 특징으로 하는 스캔 구동부.
  4. 제3항에 있어서, 상기 동시 구동부는 제9 트랜지스터를 포함하고,
    상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 스캔 구동부.
  5. 제3항에 있어서, 상기 동시 구동부는 제9 트랜지스터를 포함하고,
    상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 스캔 구동부.
  6. 제1항에 있어서, 상기 제1 클럭 신호에 응답하여 상기 제1 클럭 신호를 상기 제2 노드에 전달하는 제1 출력 제어부; 및
    제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함하는 스캔 구동부.
  7. 제1항에 있어서, 상기 제1 클럭 신호에 응답하여 상기 제1 구동 전압을 상기 제2 노드에 전달하는 제1 출력 제어부; 및
    제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함하는 스캔 구동부.
  8. 제1항에 있어서, 상기 제1 출력부는 제1 트랜지스터 및 제1 커패시터를 포함하고,
    상기 제1 트랜지스터는 상기 제2 노드에 연결된 제어 전극 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제1 커패시터는 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 제2 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 스캔 구동부.
  9. 제1항에 있어서, 상기 제2 출력부는 제2 트랜지스터 및 제2 커패시터를 포함하고,
    상기 제2 트랜지스터는 상기 제3 노드에 연결된 제어 전극, 상기 제2 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제2 커패시터는 상기 출력 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 스캔 구동부.
  10. 제1항에 있어서, 제1 방향 신호 및 제2 방향 신호에 응답하여 이전 회로 스테이지로부터 출력된 이전 스캔 신호 및 다음 회로 스테이지로부터 출력된 다음 스캔 신호를 캐리 신호로 상기 제1 입력부에 출력하는 선택부를 더 포함하는 스캔 구동부.
  11. 스캔 라인과 데이터 라인에 연결된 스위칭 트랜지스터, 상기 스위칭 트랜지스터에 연결된 발광 제어 트랜지스터 및 상기 발광 제어 트랜지스터에 연결된 유기 발광 다이오드를 포함하는 화소를 포함하는 표시 패널;
    제1 클럭 신호, 상기 제1 클럭 신호와 다른 제2 클럭 신호 및 상기 제1 및 제2 클럭 신호들과 다른 제3 클럭 신호를 생성하는 타이밍 컨트롤러;
    상기 제1, 제2 및 제3 클럭 신호에 기초하여 복수의 스캔 신호들을 생성하고, 동시 구동 구간에 상기 복수의 스캔 신호들을 동시에 출력하고 순차 구동 구간에 상기 복수의 스캔 신호들을 순차적으로 출력하는 스캔 구동부를 포함하고,
    상기 스캔 구동부는 종속적으로 연결된 복수의 회로 스테이지들을 포함하고, 각 회로 스테이지는
    제1 클럭 신호에 응답하여 캐리 신호를 제1 노드에 전달하는 제1 입력부;
    상기 제1 노드의 신호에 응답하여 제1 클럭 신호를 제2 노드에 전달하는 제2 입력부;
    상기 제2 노드의 신호에 응답하여 제3 클럭 신호를 출력 단자에 전달하는 제1 출력부;
    제2 클럭 신호에 응답하여 제3 노드의 신호를 유지하는 유지부; 및
    상기 제3 노드의 신호에 응답하여 상기 제2 클럭 신호를 출력 단자에 전달하는 제2 출력부를 포함하는 표시 장치.
  12. 제11항에 있어서, 상기 유지부는 제6 트랜지스터 및 제7 트랜지스터를 포함하고,
    상기 제6 트랜지스터는 상기 제2 노드에 연결된 제어 전극, 상기 제7 트랜지스터에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제7 트랜지스터는 상기 제2 클럭 신호를 수신하는 제어 전극, 상기 제3 노드에 연결된 제1 전극 및 제6 트랜지스터에 연결된 제2 전극을 포함하는 것을 특징으로 하는 표시 장치.
  13. 제11항에 있어서, 상기 회로 스테이지는 상기 제3 클럭 신호에 응답하여 상기 제2 출력부의 턴-오프를 제어하는 동시 구동부를 더 포함하고,
    상기 제3 클럭 신호는 동시 구동 구간에서는 제1 레벨을 갖고, 순차 구동 구간에는 제2 레벨을 가지며,
    상기 동시 구동 구간에 상기 동시 구동부는 상기 제1 레벨의 제3 클럭 신호에 응답하여 상기 제3 노드에 제2 레벨의 제2 구동 전압을 인가하여 상기 제2 출력부를 턴-오프 시키는 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서, 상기 동시 구동부는 제9 트랜지스터를 포함하고,
    상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제1 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 표시 장치.
  15. 제13항에 있어서, 상기 동시 구동부는 제9 트랜지스터를 포함하고,
    상기 제9 트랜지스터는 상기 제3 클럭 단자에 연결된 제어 전극, 제2 구동 전압 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 표시 장치.
  16. 제11항에 있어서, 상기 회로 스테이지는
    상기 제1 클럭 신호에 응답하여 상기 제1 클럭 신호를 상기 제2 노드에 전달하는 제1 출력 제어부; 및
    제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함하는 표시 장치.
  17. 제11항에 있어서, 상기 회로 스테이지는
    상기 제1 클럭 신호에 응답하여 상기 제1 구동 전압을 상기 제2 노드에 전달하는 제1 출력 제어부; 및
    제1 구동 전압에 응답하여 상기 제1 노드의 신호를 제3 노드에 전달하는 제2 출력 제어부를 더 포함하는 표시 장치.
  18. 제11항에 있어서, 상기 제1 출력부는 제1 트랜지스터 및 제1 커패시터를 포함하고,
    상기 제1 트랜지스터는 상기 제2 노드에 연결된 제어 전극 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제1 커패시터는 상기 제3 클럭 단자에 연결된 제1 전극 및 상기 제2 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 표시 장치.
  19. 제11항에 있어서, 상기 제2 출력부는 제2 트랜지스터 및 제2 커패시터를 포함하고,
    상기 제2 트랜지스터는 상기 제3 노드에 연결된 제어 전극, 상기 제2 클럭 단자에 연결된 제1 전극 및 상기 출력 단자에 연결된 제2 전극을 포함하고,
    상기 제2 커패시터는 상기 출력 단자에 연결된 제1 전극 및 상기 제3 노드에 연결된 제2 전극을 포함하는 것을 특징으로 하는 표시 장치.
  20. 제11항에 있어서, 상기 타이밍 컨트롤러는 순방향 스캔 방향에 대응하는 제1 방향 신호 및 역방향 스캔 방향에 대응하는 제2 방향 신호를 상기 스캔 구동부에 제공하고,
    상기 회로 스테이지는
    상기 제1 방향 신호 및 상기 제2 방향 신호에 응답하여 이전 회로 스테이지로부터 출력된 이전 스캔 신호 및 다음 회로 스테이지로부터 출력된 다음 스캔 신호를 캐리 신호로 상기 제1 입력부에 출력하는 선택부를 더 포함하는 표시 장치.
KR1020180065948A 2018-06-08 2018-06-08 스캔 구동부 및 이를 포함하는 표시 장치 KR20190140121A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180065948A KR20190140121A (ko) 2018-06-08 2018-06-08 스캔 구동부 및 이를 포함하는 표시 장치
US16/434,432 US11114036B2 (en) 2018-06-08 2019-06-07 Scan driver and display device for driving a plurality of scan lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180065948A KR20190140121A (ko) 2018-06-08 2018-06-08 스캔 구동부 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20190140121A true KR20190140121A (ko) 2019-12-19

Family

ID=68763964

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180065948A KR20190140121A (ko) 2018-06-08 2018-06-08 스캔 구동부 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US11114036B2 (ko)
KR (1) KR20190140121A (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112447141B (zh) * 2019-08-30 2022-04-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示面板
CN111326096A (zh) * 2020-04-07 2020-06-23 武汉华星光电技术有限公司 Goa电路及显示面板
CN111754944B (zh) * 2020-07-30 2021-11-09 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路和显示装置
KR20220129703A (ko) * 2021-03-16 2022-09-26 삼성디스플레이 주식회사 표시 장치와 그를 포함하는 타일형 표시 장치
CN113362768B (zh) * 2021-06-29 2023-02-28 京东方科技集团股份有限公司 显示装置、栅极驱动电路、移位寄存单元及其驱动方法
CN113903307B (zh) * 2021-10-21 2023-09-15 京东方科技集团股份有限公司 信号提供方法、信号提供模组和显示装置
WO2023192661A1 (en) * 2022-04-01 2023-10-05 Meta Platforms Technologies, Llc Grouped display gate scanning in foveated resolution displays

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4502212B2 (ja) * 2006-01-06 2010-07-14 ルネサスエレクトロニクス株式会社 差動増幅器とデータドライバ及び表示装置
JP5777300B2 (ja) * 2010-07-05 2015-09-09 ラピスセミコンダクタ株式会社 駆動回路及び表示装置
KR101748743B1 (ko) * 2010-12-27 2017-06-20 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101793633B1 (ko) 2011-01-14 2017-11-21 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
KR101962432B1 (ko) * 2012-09-20 2019-03-27 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20140141190A (ko) * 2013-05-31 2014-12-10 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
KR102262174B1 (ko) * 2014-08-04 2021-06-09 삼성디스플레이 주식회사 발광 제어 구동 회로 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US20190378463A1 (en) 2019-12-12
US11114036B2 (en) 2021-09-07

Similar Documents

Publication Publication Date Title
KR20190140121A (ko) 스캔 구동부 및 이를 포함하는 표시 장치
KR102582032B1 (ko) 발광 구동부 및 이를 포함하는 표시 장치
US9881689B2 (en) Emission driver and display device including the same
JP5760045B2 (ja) 発光制御駆動部及びそれを含む有機発光表示装置
KR102268965B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
US9786384B2 (en) Display device
US9620063B2 (en) Gate driving circuit and organic light emitting display device having the same
CN113160738B (zh) 选通驱动器和包括该选通驱动器的显示装置
KR20200072635A (ko) 스캔 구동부 및 이를 포함하는 표시 장치
US8497833B2 (en) Display device
KR102383363B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
CN107358902B (zh) 显示面板驱动器、显示装置及驱动显示面板的方法
US10198987B2 (en) Gate driving circuit
CN108269536B (zh) 有机发光显示面板和包括该显示面板的有机发光显示装置
KR20130092814A (ko) 표시장치를 위한 주사 구동 장치 및 그 구동 방법
US11798482B2 (en) Gate driver and organic light emitting display device including the same
KR20220008951A (ko) 발광 구동 회로, 스캔 구동 회로 및 그것을 포함하는 표시 장치
KR20130052973A (ko) 주사 구동 장치 및 그 구동 방법
KR102565388B1 (ko) 스캔 구동부 및 이를 포함하는 표시 장치
US20180167070A1 (en) Shift register and gate driver including the same
KR20170019022A (ko) 발광제어 구동부 및 이를 포함하는 유기전계발광 표시장치
KR20170078923A (ko) 게이트 구동부 및 이를 포함하는 표시 장치
KR20210132791A (ko) 발광 제어 구동부 및 이를 포함하는 표시 장치
KR102534740B1 (ko) 게이트 구동회로와 이를 포함하는 표시장치
KR20200075164A (ko) 스캔 구동부 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right