KR20180105126A - 송신 장치, 송신 방법 및 통신 시스템 - Google Patents

송신 장치, 송신 방법 및 통신 시스템 Download PDF

Info

Publication number
KR20180105126A
KR20180105126A KR1020187017817A KR20187017817A KR20180105126A KR 20180105126 A KR20180105126 A KR 20180105126A KR 1020187017817 A KR1020187017817 A KR 1020187017817A KR 20187017817 A KR20187017817 A KR 20187017817A KR 20180105126 A KR20180105126 A KR 20180105126A
Authority
KR
South Korea
Prior art keywords
voltage
driver section
output terminal
driver
section
Prior art date
Application number
KR1020187017817A
Other languages
English (en)
Other versions
KR102528611B1 (ko
Inventor
히로아키 하야시
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20180105126A publication Critical patent/KR20180105126A/ko
Application granted granted Critical
Publication of KR102528611B1 publication Critical patent/KR102528611B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017545Coupling arrangements; Impedance matching circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018585Coupling arrangements; Interface arrangements using field effect transistors only programmable
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/04Control of transmission; Equalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication
    • H04L65/40Support for services or applications

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 개시의 송신 장치는, 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 제1의 전압과 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제1의 드라이버부와, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 설정부를 구비한다.

Description

송신 장치, 송신 방법 및 통신 시스템
본 개시는, 신호를 송신하는 송신 장치, 그와 같은 송신 장치에서 사용되는 송신 방법 및, 그와 같은 송신 장치를 구비한 통신 시스템에 관한 것이다.
근래의 전자 기기의 고기능화 및 다기능화에 수반하여, 전자 기기에는, 반도체 칩, 센서, 표시 디바이스 등의 다양한 디바이스가 탑재된다. 이들의 디바이스 사이에서는, 많은 데이터의 교환이 행하여지고, 그 데이터량은, 전자 기기의 고기능화 및 다기능화에 응하여 많아져 오고 있다. 그래서, 종종, 예를 들면 수Gbps로 데이터를 송수신 가능한 고속 인터페이스를 이용하여, 데이터의 교환이 행하여진다.
보다 전송 용량을 높이는 방법에 관해, 다양한 기술이 개시되어 있다. 예를 들면, 특허 문헌 1, 2에는, 3개의 전송로를 이용하여 3개의 차동 신호를 전송하는 통신 시스템이 개시되어 있다.
특허 문헌 1 : 일본 특개평06-261092호 공보 특허 문헌 2 : 미국 특허 제8064535호 명세서
그런데, 전자 기기에서는, 일반적으로 소비 전력의 저감이 요망되고 있고, 통신 시스템에서도, 소비 전력의 저감이 기대되고 있다.
소비 전력을 저감할 수 있는 송신 장치, 송신 방법 및 통신 시스템을 제공하는 것이 바람직하다.
본 개시의 한 실시의 형태에서의 송신 장치는, 제1의 드라이버부와, 설정부를 구비하고 있다. 제1의 드라이버부는, 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 제1의 전압과 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 것이다. 설정부는, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 것이다. 여기서, 「제1의 출력단자에서의 전압」이란, 제1의 출력단자에 이 송신 장치의 통신 상대를 접속한 경우에서의 제1의 출력단자에서의 전압이다.
본 개시의 한 실시의 형태에서의 송신 방법은, 제1의 드라이버부에 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 제1의 전압과 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정시키고, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 것이다.
본 개시의 한 실시의 형태에서의 통신 시스템은, 송신 장치와, 수신 장치를 구비하고 있다. 송신 장치는, 제1의 드라이버부와, 설정부를 갖고 있다. 제1의 드라이버부는, 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 제1의 전압과 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 것이다. 설정부는, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 것이다.
본 개시의 한 실시의 형태에서의 송신 장치, 송신 방법 및 통신 시스템에서는, 제1의 드라이버에 의해, 제1의 출력단자에서의 전압이, 제1의 전압, 제2의 전압 및 제3의 전압 중의 어느 하나로 선택적으로 설정된다. 그때, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스는, 동적으로 설정된다.
본 개시의 한 실시의 형태에서의 송신 장치, 송신 방법 및 통신 시스템에 의하면, 제1의 드라이버부가 제1의 출력단자에서의 전압을 제3의 전압으로 설정할 때의 제1의 드라이버부의 출력 임피던스를 동적으로 설정하였기 때문에 소비 전력을 저감할 수 있다. 또한, 여기에 기재된 효과는 반드시 한정되는 것은 아니고, 본 개시 중에 기재된 어느 하나의 효과가 있어도 좋다.
도 1은 본 개시의 한 실시의 형태에 관한 통신 시스템의 한 구성례를 도시하는 블록도.
도 2는 도 1에 도시한 통신 시스템이 송수신하는 신호의 전압 상태를 도시하는 설명도.
도 3은 도 1에 도시한 통신 시스템이 송수신하는 심볼의 천이를 도시하는 설명도.
도 4는 도 1에 도시한 송신부의 한 구성례를 도시하는 블록도.
도 5는 제1의 실시의 형태에 관한 천이 검출부의 한 동작례를 도시하는 표.
도 6은 도 4에 도시한 출력부의 한 동작례를 도시하는 표.
도 7은 도 4에 도시한 출력부의 한 구성례를 도시하는 블록도.
도 8은 도 7에 도시한 타이밍 제어부의 한 동작례를 도시하는 타이밍 파형도.
도 9는 도 1에 도시한 수신부의 한 구성례를 도시하는 블록도.
도 10은 도 9에 도시한 수신부의 수신 동작의 한 예를 도시하는 설명도.
도 11A는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 11B는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 11C는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 11D는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 11E는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 12는 제1의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 회로도.
도 13A는 제1의 실시의 형태에 관한 통신 시스템의 한 특성례를 도시하는 아이 다이어그램.
도 13B는 비교례에 관한 통신 시스템의 한 특성례를 도시하는 아이 다이어그램.
도 14는 제2의 실시의 형태에 관한 송신부의 한 구성례를 도시하는 블록도.
도 15는 도 14에 도시한 출력부의 한 동작례를 도시하는 표.
도 16은 도 15에 도시한 제어 신호 생성부의 한 동작례를 도시하는 타이밍 파형도.
도 17A는 제2의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 17B는 제2의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 17C는 제2의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 17D는 제2의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 17E는 제2의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 18은 제2의 실시의 형태에 관한 통신 시스템의 한 특성례를 도시하는 아이 다이어그램.
도 19는 제3의 실시의 형태에 관한 천이 검출부의 한 동작례를 도시하는 표.
도 20은 통신 시스템의 한 특성례를 모식적으로 도시하는 아이 다이어그램.
도 21A는 제3의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 21B는 제3의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 21C는 제3의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 21D는 제3의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 21E는 제3의 실시의 형태에 관한 통신 시스템의 한 동작례를 도시하는 타이밍 파형도.
도 22는 제3의 실시의 형태에 관한 통신 시스템의 한 특성례를 도시하는 아이 다이어그램.
도 23은 한 실시의 형태에 관한 통신 시스템이 적용되는 스마트 폰의 외관 구성을 도시하는 사시도.
도 24는 한 실시의 형태에 관한 통신 시스템이 적용되는 어플리케이션 프로세서의 한 구성례를 도시하는 블록도.
도 25는 한 실시의 형태에 관한 통신 시스템이 적용되는 이미지 센서의 한 구성례를 도시하는 블록도.
도 26은 한 실시의 형태에 관한 통신 시스템이 적용되는 차량 제어 시스템의 한 구성례를 도시하는 블록도.
이하, 본 개시의 실시의 형태에 관해, 도면을 참조하여 상세히 설명한다. 또한, 설명은 이하의 순서로 행한다.
1. 제1의 실시의 형태
2. 제2의 실시의 형태
3. 제3의 실시의 형태
4. 적용례
<1. 제1의 실시의 형태>
[구성례]
도 1은, 제1의 실시의 형태에 관한 통신 시스템의 한 구성례를 도시하는 것이다. 통신 시스템(1)은, 3개의 전압 레벨을 갖는 신호를 이용하여 통신을 행하는 것이다.
통신 시스템(1)은, 송신 장치(10)와, 전송로(100)와, 수신 장치(30)를 구비하고 있다. 송신 장치(10)는, 3개의 출력단자(ToutA, ToutB, ToutC)를 가지며, 전송로(100)는, 선로(110A, 110B, 110C)를 가지며, 수신 장치(30)는, 3개의 입력단자(TinA, TinB, TinC)를 갖고 있다. 그리고, 송신 장치(10)의 출력단자(ToutA) 및 수신 장치(30)의 입력단자(TinA)는, 선로(110A)를 통하여 서로 접속되고, 송신 장치(10)의 출력단자(ToutB) 및 수신 장치(30)의 입력단자(TinB)는, 선로(110B)를 통하여 서로 접속되고, 송신 장치(10)의 출력단자(ToutC) 및 수신 장치(30)의 입력단자(TinC)는, 선로(110C)를 통하여 서로 접속되어 있다. 선로(110A∼110C)의 특성 임피던스는 이 예에서는 약 50[Ω]이다.
송신 장치(10)는, 출력단자(ToutA)로부터 신호(SIGA)를 출력하고, 출력단자(ToutB)로부터 신호(SIGB)를 출력하고, 출력단자(ToutC)로부터 신호(SIGC)를 출력한다. 그리고, 수신 장치(30)는, 입력단자(TinA)를 통하여 신호(SIGA)를 수신하고, 입력단자(TinB)를 통하여 신호(SIGB)를 수신하고, 입력단자(TinC)를 통하여 신호(SIGC)를 수신한다. 후술하는 바와 같이, 통신 시스템(1)에서는, 수신 장치(30)에서의 종단 저항을 생략함에 의해, 소비 전력을 저감할 수 있도록 되어 있다. 신호(SIGA, SIGB, SIGC)는, 각각 3개의 전압 레벨(고레벨 전압(VH), 중레벨 전압(VM) 및 및 저레벨 전압(VL))의 사이에서 천이하는 것이다.
도 2는, 신호(SIGA, SIGB, SIGC)의 전압 상태를 도시하는 것이다. 송신 장치(10)는, 3개의 신호(SIGA, SIGB, SIGC)를 이용하여, 6개의 심볼 "+x", "-x", "+y", "-y", "+z", "-z"를 송신한다. 예를 들면, 심볼 "+x"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 고레벨 전압(VH)으로 하고 신호(SIGB)를 저레벨 전압(VL)으로 하고 신호(SIGC)를 중레벨 전압(VM)으로 한다. 심볼 "-x"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 저레벨 전압(VL)으로 하고 신호(SIGB)를 고레벨 전압(VH)으로 하고 신호(SIGC)를 중레벨 전압(VM)으로 한다. 심볼 "+y"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 중레벨 전압(VM)으로 하고 신호(SIGB)를 고레벨 전압(VH)으로 하고 신호(SIGC)를 저레벨 전압(VL)으로 한다. 심볼 "-y"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 중레벨 전압(VM)으로 하고 신호(SIGB)를 저레벨 전압(VL)으로 하고 신호(SIGC)를 고레벨 전압(VH)으로 한다. 심볼 "+z"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 저레벨 전압(VL)으로 하고 신호(SIGB)를 중레벨 전압(VM)으로 하고 신호(SIGC)를 고레벨 전압(VH)으로 한다. 심볼 "-z"를 송신하는 경우에는, 송신 장치(10)는, 신호(SIGA)를 고레벨 전압(VH)으로 하고 신호(SIGB)를 중레벨 전압(VM)으로 하고 신호(SIGC)를 저레벨 전압(VL)으로 하도록 되어 있다.
전송로(100)는, 이와 같은 신호(SIGA, SIGB, SIGC)를 이용하여, 심볼의 시퀀스를 전한다. 즉, 3개의 선로(110A, 110B, 110C)는, 심볼의 시퀀스를 전하는 하나의 레인으로서 기능하도록 되어 있다.
(송신 장치(10))
송신 장치(10)는, 도 1에 도시한 바와 같이, 클록 생성부(11)와, 처리부(12)와, 송신부(20)를 갖고 있다.
클록 생성부(11)는, 클록 신호(TxCK)를 생성하는 것이다. 클록 신호(TxCK)의 주파수는, 예를 들면 1[㎓]이다. 또한, 이것으로 한정되는 것은 아니고, 예를 들면, 송신 장치(10)에서의 회로를 이른바 하프 레이트 아키텍처를 이용하여 구성한 경우에는, 클록 신호(TxCK)의 주파수를 0.5[㎓]로 할 수 있다. 클록 생성부(11)는, 예를 들면 PLL(Phase Locked Loop)을 이용하여 구성되고, 예를 들면 송신 장치(10)의 외부로부터 공급되는 리퍼런스 클록(도시 생략)에 의거하여 클록 신호(TxCK)를 생성한다. 그리고, 클록 생성부(11)는, 이 클록 신호(TxCK)를 처리부(12) 및 송신부(20)에 공급하도록 되어 있다.
처리부(12)는, 소정의 처리를 행함에 의해, 천이 신호(TxF0∼TxF6, TxR0∼TxR6, TxP0∼TxP6)를 생성하는 것이다. 여기서, 1조(組)의 천이 신호(TxF0, TxR0, TxP0)는, 송신 장치(10)가 송신하는 심볼의 시퀀스에서의 심볼의 천이를 나타내는 것이다. 마찬가지로 1조의 천이 신호(TxF1, TxR1, TxP1)는 심볼의 천이를 나타내고, 1조의 천이 신호(TxF2, TxR2, TxP2)는 심볼의 천이를 나타내고, 1조의 천이 신호(TxF3, TxR3, TxP3)는 심볼의 천이를 나타내고, 1조의 천이 신호(TxF4, TxR4, TxP4)는 심볼의 천이를 나타내고, 1조의 천이 신호(TxF5, TxR5, TxP5)는 심볼의 천이를 나타내고, 1조의 천이 신호(TxF6, TxR6, TxP6)는 심볼의 천이를 나타내는 것이다. 즉, 처리부(12)는, 7조의 천이 신호를 생성하는 것이다. 이하, 7조의 천이 신호 중의 임의의 1조를 나타내는 것으로 하여 천이 신호(TxF, TxR, TxP)를 적절히 이용한다.
도 3은, 천이 신호(TxF, TxR, TxP)와 심볼의 천이와의 관계를 도시하는 것이다. 각 천이에 붙인 3자릿수의 수치는, 천이 신호(TxF, TxR, TxP)의 값을 이 순서로 나타낸 것이다.
천이 신호(TxF)(Flip)는, "+x"와 "-x"의 사이에서 심볼을 천이시키고, "+y"와 "-y"의 사이에서 심볼을 천이시키고, "+z"와 "-z"의 사이에서 심볼을 천이시키는 것이다. 구체적으로는, 천이 신호(TxF)가 "1"인 경우에는, 심볼의 극성을 변경하도록(예를 들면 "+x"로부터 "-x"로) 천이하고, 천이 신호(TxF)가 "0"인 경우에는, 이와 같은 천이를 행하지 않도록 되어 있다.
천이 신호(TxR(Rotation), TxP(Polarity))는, 천이 신호(TxF)가 "0"인 경우에 있어서, "+x"와 "-x" 이외와의 사이, "+y"와 "-y" 이외와의 사이, "+z"와 "-z" 이외와의 사이에서 심볼을 천이시키는 것이다. 구체적으로는, 천이 신호(TxR, TxP)가 "1", "0"인 경우에는, 심볼의 극성을 유지한 채로 도 3에서 우회전으로(예를 들면 "+x"로부터 "+y"로) 천이하고, 천이 신호(TxR, TxP)가 "1", "1"인 경우에는, 심볼의 극성을 변경함과 함께, 도 3에서 우회전으로(예를 들면 "+x"로부터 "-y"로) 천이한다. 또한, 천이 신호(TxR, TxP)가 "0", "0"인 경우에는, 심볼의 극성을 유지한 채로 도 3에서 좌회전으로(예를 들면 "+x"로부터 "+z"로) 천이하고, 천이 신호(TxR, TxP)가 "0", "1"인 경우에는, 심볼의 극성을 변경함과 함께, 도 3에서 좌회전으로(예를 들면 "+x"로부터 "-z"로) 천이한다.
처리부(12)는, 이와 같은 천이 신호(TxF, TxR, TxP)를 7조 생성한다. 그리고, 처리부(12)는, 이 7조의 천이 신호(TxF, TxR, TxP)(천이 신호(TxF0∼TxF6, TxR0∼TxR6, TxP0∼TxP6))를 송신부(20)에 공급하도록 되어 있다.
송신부(20)는, 천이 신호(TxF0∼TxF6, TxR0∼TxR6, TxP0∼TxP6)에 의거하여, 신호(SIGA, SIGB, SIGC)를 생성하는 것이다.
도 4는, 송신부(20)의 한 구성례를 도시하는 것이다. 송신부(20)는, 시리얼라이저(21F, 21R, 21P)와, 송신 심볼 생성부(22)와, 천이 검출부(25)와, 출력부(26)를 갖고 있다.
시리얼라이저(21F)는, 천이 신호(TxF0∼TxF6) 및 클록 신호(TxCK)에 의거하여, 천이 신호(TxF0∼TxF6)를 이 순서로 시리얼라이즈하여, 천이 신호(TxF9)를 생성하는 것이다. 시리얼라이저(21R)는, 천이 신호(TxR0∼TxR6) 및 클록 신호(TxCK)에 의거하여, 천이 신호(TxR0∼TxR6)를 이 순서로 시리얼라이즈하여, 천이 신호(TxR9)를 생성하는 것이다. 시리얼라이저(21P)는, 천이 신호(TxP0∼TxP6) 및 클록 신호(TxCK)에 의거하여, 천이 신호(TxP0∼TxP6)를 이 순서로 시리얼라이즈하여, 천이 신호(TxP9)를 생성하는 것이다.
송신 심볼 생성부(22)는, 천이 신호(TxF9, TxR9, TxP9) 및 클록 신호(TxCK)에 의거하여, 심볼 신호(Tx1, Tx2, Tx3)를 생성하는 것이다. 송신 심볼 생성부(22)는, 신호 생성부(23)와, 플립플롭(24)을 갖고 있다.
신호 생성부(23)는, 천이 신호(TxF9, TxR9, TxP9) 및 심볼 신호(D1, D2, D3)에 의거하여, 심볼 신호(Tx1, Tx2, Tx3)를 생성하는 것이다. 구체적으로는, 신호 생성부(23)는, 심볼 신호(D1, D2, D3)가 나타내는 심볼(천이 전(前)의 심볼(DS))과, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 도 3에 도시한 바와 같이 천이 후의 심볼(NS)를 구하고, 심볼 신호(Tx1, Tx2, Tx3)로서 출력하도록 되어 있다.
플립플롭(24)은, 클록 신호(TxCK)에 의거하여 심볼 신호(Tx1, Tx2, Tx3)를 샘플링하여, 그 샘플링 결과를 심볼 신호(D1, D2, D3)로서 각각 출력하는 것이다.
도 5는, 송신 심볼 생성부(22)의 한 동작례를 도시하는 것이다. 이 도 5는, 심볼 신호(D1, D2, D3)가 나타내는 심볼(DS)과 천이 신호(TxF9, TxR9, TxP9)에 의거하여 생성되는 심볼(NS)를 나타내고 있다. 심볼(DS)이 "+x"인 경우를 예로 들어 설명한다. 천이 신호(TxF9, TxR9, TxP9)가 "000"인 경우에는, 심볼(NS)은 "+z"이고, 천이 신호(TxF9, TxR9, TxP9)가 "001"인 경우에는, 심볼(NS)은 "-z"이고, 천이 신호(TxF9, TxR9, TxP9)가 "010"인 경우에는, 심볼(NS)은 "+y"이고, 천이 신호(TxF9, TxR9, TxP9)가 "011"인 경우에는, 심볼(NS)은 "-y"이고, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인 경우에는, 심볼(NS)은 "-x"이다. 여기서, "x"는, "1", "0"의 어느 것이라도 좋음을 나타내고 있다. 심볼(DS)이 "-x"인 경우, "+y"인 경우, "-y"인 경우, "+z"인 경우, "-z"인 경우에 대해서도 마찬가지이다.
천이 검출부(25)는, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 임피던스 제어 신호(CTL)를 생성하는 것이다. 구체적으로는, 천이 검출부(25)는, 도 5에서 W1로 나타낸 바와 같이, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인 경우에 임피던스 제어 신호(CTL)를 "1"(액티브)로 하고, 그 이외인 경우에 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 즉, 천이 검출부(25)는, 우선, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인지의 여부에 의거하여, 심볼이 천이할 때에 신호(SIGA, SIGB, SIGC)의 어느 하나에서 중레벨 전압(VM)이 유지되는지의 여부를 확인한다. 구체적으로는, 우선, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인 경우에는, 심볼은, 도 5에 도시한 바와 같이, "+x"와 "-x"의 사이, "+y"와 "-y"의 사이, 또는 "+z"와 "-z"의 사이에서 천이한다. 예를 들면, 심볼이 "+x"와 "-x"의 사이에서 천이하는 경우에는, 도 2에 도시한 바와 같이, 신호(SIGC)는 중레벨 전압(VM)을 유지한다. 또한, 예를 들면, 심볼이 "+y"와 "-y"의 사이에서 천이하는 경우에는, 신호(SIGA)는 중레벨 전압(VM)을 유지한다. 또한, 예를 들면, 심볼이 "+z"와 "-z"의 사이에서 천이하는 경우에는, 신호(SIGB)는 중레벨 전압(VM)을 유지한다. 이와 같이, 천이 검출부(25)는, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인지의 여부에 의거하여, 심볼이 천이할 때에 신호(SIGA, SIGB, SIGC)의 어느 하나에서 중레벨 전압(VM)이 유지되는지의 여부를 확인한다. 그리고, 천이 검출부(25)는, 신호(SIGA, SIGB, SIGC)의 어느 하나에서 중레벨 전압(VM)이 유지되는 경우에는, 임피던스 제어 신호(CTL)를 "1"(액티브)로 하도록 되어 있다.
출력부(26)는, 심볼 신호(Tx1, Tx2, Tx3) 및 클록 신호(TxCK)에 의거하여, 신호(SIGA, SIGB, SIGC)를 생성하는 것이다.
도 6은, 출력부(26)의 한 동작례를 도시하는 것이다. 출력부(26)는, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "100"인 경우에는, 신호(SIGA)를 고레벨 전압(VH)으로 하고 신호(SIGB)를 저레벨 전압(VL)으로 하고 신호(SIGC)를 중레벨 전압(VM)으로 한다. 즉, 출력부(26)는, 심볼 "+x"를 생성한다. 또한, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "011"인 경우에는, 신호(SIGA)를 저레벨 전압(VL)으로 하고 신호(SIGB)를 고레벨 전압(VH)으로 하고 신호(SIGC)를 중레벨 전압(VM)으로 한다. 즉, 출력부(26)는, 심볼 "-x"를 생성한다. 또한, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "010"인 경우에는, 신호(SIGA)를 중레벨 전압(VM)으로 하고 신호(SIGB)를 고레벨 전압(VH)으로 하고 신호(SIGC)를 저레벨 전압(VL)으로 한다. 즉, 출력부(26)는, 심볼 "+y"를 생성한다. 또한, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "101"인 경우에는, 신호(SIGA)를 중레벨 전압(VM)으로 하고 신호(SIGB)를 저레벨 전압(VL)으로 하고 신호(SIGC)를 고레벨 전압(VH)으로 한다. 즉, 출력부(26)는, 심볼 "-y"를 생성한다. 또한, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "001"인 경우에는, 신호(SIGA)를 저레벨 전압(VL)으로 하고 신호(SIGB)를 중레벨 전압(VM)으로 하고 신호(SIGC)를 고레벨 전압(VH)으로 한다. 즉, 출력부(26)는, 심볼 "+z"를 생성한다. 또한, 예를 들면, 심볼 신호(Tx1, Tx2, Tx3)가, "110"인 경우에는, 신호(SIGA)를 고레벨 전압(VH)으로 하고 신호(SIGB)를 중레벨 전압(VM)으로 하고 신호(SIGC)를 저레벨 전압(VL)으로 한다. 즉, 출력부(26)는, 심볼 "-z"를 생성하도록 되어 있다.
도 7은, 출력부(26)의 한 구성례를 도시하는 것이다. 출력부(26)는, 드라이버 제어부(27)와, 타이밍 제어부(27T)와, 임피던스 제어부(28A, 28B, 28C)와, 드라이버부(29A, 29B, 29C)를 갖고 있다.
드라이버 제어부(27)는, 심볼 신호(Tx1, Tx2, Tx3) 및 클록 신호(TxCK)에 의거하여, 신호(PUA, PDA, PUB, PDB, PUC, PDC)를 생성하는 것이다. 구체적으로는, 드라이버 제어부(27)는, 도 6에 도시한 바와 같이, 예를 들면, 신호(SIGA)를 고레벨 전압(VH)으로 하는 경우에는, 신호(PUA)를 "1"로 함과 함께 신호(PDA)를 "0"으로 하고, 신호(SIGA)를 저레벨 전압(VL)으로 하는 경우에는, 신호(PDA)를 "1"로 함과 함께 신호(PUA)를 "0"으로 하고, 신호(SIGA)를 중레벨 전압(VM)으로 하는 경우에는, 신호(PUA, PDA)를 함께 "1"로 한다. 신호(PUB, PDB) 및 신호(PUC, PDC)에 대해서도 마찬가지이다. 그리고, 드라이버 제어부(27)는, 신호(PUA, PDA)를 임피던스 제어부(28A)에 공급하고, 신호(PUB, PDB)를 임피던스 제어부(28B)에 공급하고, 신호(PUC, PDC)를 임피던스 제어부(28C)에 공급하도록 되어 있다.
타이밍 제어부(27T)는, 임피던스 제어 신호(CTL) 및 클록 신호(TxCK)에 의거하여, 임피던스 제어 신호(CTL)에 대해 타이밍 조정을 행함에 의해, 임피던스 제어 신호(CTL2)를 생성하는 것이다. 그리고, 타이밍 제어부(27T)는, 이 임피던스 제어 신호(CTL2)를 임피던스 제어부(28A∼28C)에 공급하도록 되어 있다.
도 8은, 임피던스 제어부(28A)에 공급되는 신호(PUA, PDA) 및 임피던스 제어 신호(CTL2)의 파형의 한 예를 도시하는 것이다. 신호(PUA, PDA)는, 하나의 심볼에 대응하는 기간(유닛 인터벌(UI))마다 변화할 수 있다. 이 예에서는, 타이밍(t1)에서 신호(PUA)가 저레벨로부터 고레벨로 변화하고(도 8(A)), 그 타이밍(t1)부터 유닛 인터벌(UI)의 2개분의 시간이 경과한 타이밍(t3)에서 신호(PDA)가 고레벨로부터 저레벨로 변화한다(도 8(B)). 그리고, 임피던스 제어 신호(CTL2)는, 유닛 인터벌(UI)의 시작 타이밍에서 변화할 수 있다. 이 예에서는, 임피던스 제어 신호(CTL2)는, 타이밍(t1)부터 유닛 인터벌(UI)의 하나 분의 시간이 경과한 타이밍(t2)에서 저레벨로부터 고레벨로 변화하고, 타이밍(t3)에서 고레벨로부터 저레벨로 변화한다(도 8(C)). 이 예에서는, 임피던스 제어부(28A)에 공급되는 신호에 관해 설명하였지만, 임피던스 제어부(28B, 28C)에 공급되는 신호에 관해서도 마찬가지이다. 이와 같이, 타이밍 제어부(27T)는, 임피던스 제어 신호(CTL2)가 유닛 인터벌(UI)의 시작 타이밍에서 변화하도록, 임피던스 제어 신호(CTL)에 대해 타이밍 조정을 행하도록 되어 있다.
임피던스 제어부(28A)는, 신호(PUA, PDA) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUA1∼PUA24, PDA1∼PDA24)를 생성하는 것이다. 드라이버부(29A)는, 신호(PUA1∼PUA24, PDA1∼PDA24)에 의거하여, 신호(SIGA)를 생성하는 것이다. 이 예에서는 24개의 드라이버(29A1∼29A24)를 갖고 있다. 드라이버(29A1)는, PUA1, PDA1에 의거하여 동작하는 것이고, 드라이버(29A2)는, PUA2, PDA2에 의거하여 동작하는 것이다. 드라이버(29A3∼29A23)에 대해서도 마찬가지이다. 드라이버(29A24)는, PUA24, PDA24에 의거하여 동작하는 것이다. 드라이버(29A1∼29A24)의 출력단자는, 서로 접속됨과 함께, 출력단자(ToutA)에 접속되어 있다. 또한, 이 예에서는, 24개의 드라이버(29A1∼29A24)를 마련하였지만, 이것으로 한정되는 것은 아니고, 이에 대신하여, 19개 이하 또는 21개 이상의 드라이버를 설치하여도 좋다.
임피던스 제어부(28B)는, 임피던스 제어부(28A)와 마찬가지로 신호(PUB, PDB) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUB1∼PUB24, PDB1∼PDB24)를 생성하는 것이다. 드라이버부(29B)는, 드라이버부(29A)와 마찬가지로 신호(PUB1∼PUB24, PDB1∼PDB24)에 의거하여, 신호(SIGB)를 생성하는 것이다. 드라이버부(29B)는, 이 예에서는 24개의 드라이버(29B1∼29B24)를 갖고 있다. 드라이버(29B1∼29B24)의 출력단자는, 서로 접속됨과 함께, 출력단자(ToutB)에 접속되어 있다.
임피던스 제어부(28C)는, 임피던스 제어부(28A)와 마찬가지로 신호(PUC, PDC) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUC1∼PUC24, PDC1∼PDC24)를 생성하는 것이다. 드라이버부(29C)는, 드라이버부(29A)와 마찬가지로 신호(PUC1∼PUC24, PDC1∼PDC24)에 의거하여, 신호(SIGC)를 생성하는 것이다. 드라이버부(29C)는, 이 예에서는 24개의 드라이버(29C1∼29C24)를 갖고 있다. 드라이버(29C1∼29C24)의 출력단자는, 서로 접속됨과 함께, 출력단자(ToutC)에 접속되어 있다.
다음에 드라이버(29A1∼29A24, 29B1∼29B24, 29C1∼29C24)의 구성에 관해, 드라이버(29A1)를 예로 설명한다. 드라이버(29A1)는, 트랜지스터(91, 94)와, 저항 소자(92, 93)를 갖고 있다. 트랜지스터(91, 94)는, 이 예에서는, N채널 MOS(Metal Oxide Semiconductor)형의 FET(Field Effect Transistor)이다. 트랜지스터(91)의 게이트에는 신호(PUA1)가 공급되고, 드레인에는 전압(V1)이 공급되고, 소스는 저항 소자(92)의 일단에 접속되어 있다. 트랜지스터(94)의 게이트에는 신호(PDA1)가 공급되고, 드레인은 저항 소자(93)의 일단에 접속되고, 소스는 접지되어 있다. 저항 소자(92)의 일단은, 트랜지스터(91)의 소스에 접속되고, 타단은, 저항 소자(93)의 타단 및 송신 장치(10)의 출력단자(ToutA)에 접속되어 있다. 저항 소자(93)의 일단은, 트랜지스터(94)의 드레인에 접속되고, 타단은, 저항 소자(92)의 타단 및 송신 장치(10)의 출력단자(ToutA)에 접속되어 있다. 이 예에서는, 트랜지스터(91)의 온 저항과, 저항 소자(92)의 저항치와의 합은, 1000[Ω] 정도이고, 마찬가지로 트랜지스터(94)의 온 저항과, 저항 소자(93)의 저항치와의 합은 1000[Ω] 정도이다.
이 구성에 의해, 드라이버 제어부(27)는, 예를 들면, 신호(PUA, PDA)를 이용하여, 출력단자(ToutA)의 전압을 3개의 전압(고레벨 전압(VH), 저레벨 전압(VL) 및 중레벨 전압(VM)) 중의 하나로 설정한다. 구체적으로는, 예를 들면, 출력단자(ToutA)의 전압을 고레벨 전압(VH)로 설정하는 경우에는, 드라이버 제어부(27)는, 신호(PUA)를 "1"로 함과 함께 신호(PDA)를 "0"으로 한다. 이에 의해, 임피던스 제어부(28A)는, 신호(PUA1∼PUA24) 중의 20개를 "1"로 하고 신호(PUA1∼PUA24) 중의 나머지 4개 및 신호(PDA1∼PDA24)를 "0"으로 한다. 이때, 드라이버부(29A)에서는, 24개의 트랜지스터(91) 중의 20개가 온 상태가 된다. 그 결과, 신호(SIGA)가 고레벨 전압(VH)이 됨과 함께, 드라이버부(29A)의 출력 종단 저항(출력 임피던스)이 약 50[Ω](=1000/20)이 된다. 또한, 출력단자(ToutA)의 전압을 저레벨 전압(VL)으로 설정하는 경우에는, 드라이버 제어부(27)는, 신호(PDA)를 "1"로 함과 함께 신호(PUA)를 "0"으로 한다. 이에 의해, 임피던스 제어부(28A)는, 신호(PDA1∼PDA24) 중의 20개를 "1"로 하고 신호(PDA1∼PDA20) 중의 나머지 4개 및 신호(PUA1∼PUA24)를 "0"으로 한다. 이때, 드라이버부(29A)에서는, 24개의 트랜지스터(94) 중의 20개가 온 상태가 된다. 그 결과, 신호(SIGA)가 저레벨 전압(VL)이 됨과 함께, 드라이버부(29A)의 출력 종단 저항(출력 임피던스)가 약 50[Ω]이 된다.
또한, 출력단자(ToutA)의 전압을 중레벨 전압(VM)으로 설정하는 경우에는, 드라이버 제어부(27)는, 신호(PUA, PDA)를 함께 "1"에 한다. 이때, 임피던스 제어 신호(CTL2)가 "0"인 경우에는, 임피던스 제어부(28A)는, 신호(PUA1∼PUA24) 중의 10개 및 신호(PDA1∼PDA24) 중의 10개를 "1"로 하고 신호(PUA1∼PUA24) 중의 나머지 14개 및 신호(PDA1∼PDA24) 중의 나머지 14개를 "0"으로 한다. 이때, 드라이버부(29A)에서는, 24개의 트랜지스터(91) 중의 10개가 온 상태가 됨과 함께, 24개의 트랜지스터(94) 중의 10개가 온 상태가 된다. 그 결과, 신호(SIGA)는 중레벨 전압(VM)이 됨과 함께, 드라이버부(29A)의 출력 종단 저항(출력 임피던스)이 약 50[Ω]이 된다. 또한, 임피던스 제어 신호(CTL2)가 "1"인 경우에는, 임피던스 제어부(28A)는, 신호(PUA1∼PUA24) 중의 하나 및 신호(PDA1∼PDA24) 중의 하나를 "1"로 하고 신호(PUA1∼PUA24) 중의 나머지 23개 및 신호(PDA1∼PDA24) 중의 나머지 23개를 "0"으로 한다. 이때, 드라이버부(29A)에서는, 24개의 트랜지스터(91) 중의 하나가 온 상태가 됨과 함께, 24개의 트랜지스터(94) 중의 하나가 온 상태가 된다. 그 결과, 신호(SIGA)는 중레벨 전압(VM)이 됨과 함께, 드라이버부(29A)의 출력 종단 저항(출력 임피던스)이 약500[Ω](=1000/2)이 된다.
이와 같이 하여, 드라이버 제어부(27)는, 신호(PUA, PDA, PUB, PDB, PUC, PDC)를 이용하여, 출력단자(ToutA, ToutB, ToutC)의 전압을 설정한다. 또한, 임피던스 제어부(28A)는, 신호(PUA, PDA) 및 임피던스 제어 신호(CTL2)에 의거하여, 온 상태로 하는 트랜지스터(91, 94)의 수를 변경함에 의해, 드라이버부(29A)가 중레벨 전압(VM)을 출력하는 경우에 있어서의 드라이버부(29A)의 출력 임피던스를 설정한다. 마찬가지로 임피던스 제어부(28B)는, 신호(PUB, PDB) 및 임피던스 제어 신호(CTL2)에 의거하여, 온 상태로 하는 트랜지스터(91, 94)의 수를 변경함에 의해, 드라이버부(29B)가 중레벨 전압(VM)을 출력하는 경우에 있어서의 드라이버부(29B)의 출력 임피던스를 설정한다. 임피던스 제어부(28C)는, 신호(PUC, PDC) 및 임피던스 제어 신호(CTL2)에 의거하여, 온 상태로 하는 트랜지스터(91, 94)의 수를 변경함에 의해, 드라이버부(29C)가 중레벨 전압(VM)을 출력하는 경우에 있어서의 드라이버부(29C)의 출력 임피던스를 설정한다.
그때, 임피던스 제어부(28A)는, 후술하는 바와 같이, 심볼이 천이할 때에 신호(SIGA)에서 중레벨 전압(VM)이 유지되는 경우에는, 드라이버부(29A)의 출력 임피던스를 높게 한다. 마찬가지로 임피던스 제어부(28B)는, 신호(SIGB)에서 중레벨 전압(VM)이 유지되는 경우에 드라이버부(29B)의 출력 임피던스를 높게 하고, 임피던스 제어부(28C)는, 신호(SIGC)에서 중레벨 전압(VM)이 유지되는 경우에 드라이버부(29C)의 출력 임피던스를 높게 한다. 이에 의해, 통신 시스템(1)에서는, 소비 전력을 저감할 수 있도록 되어 있다.
(수신 장치(30))
도 1에 도시한 바와 같이, 수신 장치(30)는, 수신부(40)와, 처리부(32)를 갖고 있다.
수신부(40)는, 신호(SIGA, SIGB, SIGC)를 수신함과 함께, 이 신호(SIGA, SIGB, SIGC)에 의거하여, 천이 신호(RxF, RxR, RxP) 및 클록 신호(RxCK)를 생성하는 것이다.
도 9는, 수신부(40)의 한 구성례를 도시하는 것이다. 수신부(40)는, 저항 소자(41A, 41B, 41C)와, 스위치(42A, 42B, 42C)와, 앰프(43A, 43B, 43C)와, 클록 생성부(44)와, 플립플롭(45, 46)과, 신호 생성부(47)를 갖고 있다.
저항 소자(41A)의 일단은 입력단자(TinA)에 접속됨과 함께 신호(SIGA)가 공급되고, 타단은 스위치(42A)의 일단에 접속되어 있다. 저항 소자(41B)의 일단은 입력단자(TinB)에 접속됨과 함께 신호(SIGB)가 공급되고, 타단은 스위치(42B)의 일단에 접속되어 있다. 저항 소자(41C)의 일단은 입력단자(TinC)에 접속됨과 함께 신호(SIGC)가 공급되고, 타단은 스위치(42C)의 일단에 접속되어 있다.
스위치(42A)의 일단은 저항 소자(41A)의 타단에 접속되고, 타단은 스위치(42B, 42C)의 타단에 접속되어 있다. 스위치(42B)의 일단은 저항 소자(41B)의 타단에 접속되고, 타단은 스위치(42A, 42C)의 타단에 접속되어 있다. 스위치(42C)의 일단은 저항 소자(41C)의 타단에 접속되고, 타단은 스위치(42A, 42B)의 타단에 접속되어 있다. 수신 장치(30)에서는, 스위치(42A, 42B, 42C)는, 오프 상태로 설정되고, 저항 소자(41A∼41C)가 종단 저항으로서 기능하지 않도록 되어 있다. 그 결과, 통신 시스템(1)에서는, 소비 전력을 저감할 수 있도록 되어 있다.
앰프(43A)의 정(正)입력단자는, 앰프(43C)의 부입력단자 및 저항 소자(41A)의 일단에 접속됨과 함께 신호(SIGA)가 공급되고, 부입력단자는, 앰프(43B)의 정입력단자 및 저항 소자(41B)의 일단에 접속됨과 함께 신호(SIGB)가 공급된다. 앰프(43B)의 정입력단자는, 앰프(43A)의 부입력단자 및 저항 소자(41B)의 일단에 접속됨과 함께 신호(SIGB)가 공급되고, 부입력단자는, 앰프(43C)의 정입력단자 및 저항 소자(41C)의 일단에 접속됨과 함께 신호(SIGC)가 공급된다. 앰프(43C)의 정입력단자는, 앰프(43B)의 부입력단자 및 저항 소자(41C)의 일단에 접속됨과 함께 신호(SIGC)가 공급되고, 부입력단자는, 앰프(43A)의 정입력단자 및 저항 소자(41A)에 접속됨과 함께 신호(SIGA)가 공급된다.
이 구성에 의해, 앰프(43A)는, 신호(SIGA)와 신호(SIGB)의 차분(AB)(SIGA-SIGB)에 응한 신호를 출력하고, 앰프(43B)는, 신호(SIGB)와 신호(SIGC)의 차분(BC)(SIGB-SIGC)에 응한 신호를 출력하고, 앰프(43C)는, 신호(SIGC)와 신호(SIGA)의 차분(CA)(SIGC-SIGA)에 응한 신호를 출력하도록 되어 있다.
도 10은, 수신부(40)가 수신하는 신호(SIGA∼SIGC)의 한 예를 도시하는 것이다. 이 예에서는, 수신부(40)는, 6개의 심볼 "+x", "-y", "-z", "+z", "+y", "-x"를 이 순서로 수신하고 있다. 이때, 신호(SIGA)의 전압은, VH, VM, VH, VL, VM, VL과 같이 변화하고, 신호(SIGB)의 전압은, VL, VL, VM, VM, VH, VH와 같이 변화하고, 신호(SIGC)의 전압은, VM, VH, VL, VH, VL, VM과 같이 변화한다. 이에 응하여, 차분(AB, BC, CA)도 또한 변화한다. 예를 들면, 차분(AB)은, +2ΔV, +ΔV, +ΔV, -ΔV, -ΔV, -2ΔV와 같이 변화하고, 차분(BC)은, -ΔV, -2ΔV, +ΔV, -ΔV, +2ΔV, +ΔV와 같이 변화하고, 차분(CA)은, -ΔV, +ΔV, -2ΔV, +2ΔV, -ΔV, +ΔV와 같이 변화한다. 여기서, ΔV는, 3개의 전압(고레벨 전압(VH), 중레벨 전압(VM) 및 저레벨 전압(VL)) 중의 이웃하는 2개의 전압의 차이다. 앰프(43A, 43B, 43C)는, 이와 같은 차분(AB, BC, CA)에 응하여 동작을 행하도록 되어 있다.
클록 생성부(44)는, 앰프(43A, 43B, 43C)의 출력 신호에 의거하여, 클록 신호(RxCK)를 생성하는 것이다.
플립플롭(45)은, 앰프(43A, 43B, 43C)의 출력 신호를 클록 신호(RxCK)의 1클록분 지연시켜서, 각각 출력하는 것이다. 플립플롭(46)은, 플립플롭(45)의 3개의 출력 신호를 클록 신호(RxCK)의 1클록분 지연시켜서, 각각 출력하는 것이다.
신호 생성부(47)는, 플립플롭(45, 46)의 출력 신호 및 클록 신호(RxCK)에 의거하여, 천이 신호(RxF, RxR, RxP)를 생성하는 것이다. 이 천이 신호(RxF, RxR, RxP)는, 송신 장치(10)에서의 천이 신호(TxF9, TxR9, TxP9)(도 4)에 각각 대응하는 것이고, 심볼의 천이를 나타내는 것이다. 신호 생성부(47)는, 플립플롭(45)의 출력 신호가 나타내는 심볼과, 플립플롭(46)의 출력 신호가 나타내는 심볼에 의거하여, 심볼의 천이(도 3)를 특정하고, 천이 신호(RxF, RxR, RxP)를 생성하도록 되어 있다.
처리부(32)(도 1)는, 천이 신호(RxF, RxR, RxP) 및 클록 신호(RxCK)에 의거하여, 소정의 처리를 행하는 것이다.
여기서, 드라이버부(29A)는, 본 개시에서의 「제1의 드라이버부」의 한 구체례에 대응한다. 드라이버부(29B)는, 본 개시에서의 「제2의 드라이버부」의 한 구체례에 대응한다. 드라이버부(29C)는, 본 개시에서의 「제3의 드라이버부」의 한 구체례에 대응한다. 천이 검출부(25), 타이밍 제어부(27T) 및 임피던스 제어부(28A∼28C)는, 본 개시에서의 「설정부」의 한 구체례에 대응한다.
[동작 및 작용]
계속해서, 본 실시의 형태의 통신 시스템(1)의 동작 및 작용에 관해 설명한다.
(전체 동작 개요)
우선, 도 1, 4, 7을 참조하여, 통신 시스템(1)의 전체 동작 개요를 설명한다. 송신 장치(10)의 클록 생성부(11)는, 클록 신호(TxCK)를 생성한다. 처리부(12)는, 소정의 처리를 행함에 의해, 천이 신호(TxF0∼TxF6, TxR0∼TxR6, TxP0∼TxP6)를 생성한다. 송신부(20)(도 4)에서, 시리얼라이저(21F)는, 천이 신호(TxF0∼TxF6) 및 클록 신호(TxCK)에 의거하여 천이 신호(TxF9)를 생성하고, 시리얼라이저(21R)는, 천이 신호(TxR0∼TxR6) 및 클록 신호(TxCK)에 의거하여 천이 신호(TxR9)를 생성하고, 시리얼라이저(21P)는, 천이 신호(TxP0∼TxP6) 및 클록 신호(TxCK)에 의거하여 천이 신호(TxP9)를 생성한다. 송신 심볼 생성부(22)는, 천이 신호(TxF9, TxR9, TxP9) 및 클록 신호(TxCK)에 의거하여, 심볼 신호(Tx1, Tx2, Tx3)를 생성한다. 천이 검출부(25)는, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 임피던스 제어 신호(CTL)를 생성한다.
출력부(26)(도 7)에서, 드라이버 제어부(27)는, 심볼 신호(Tx1, Tx2, Tx3) 및 클록 신호(TxCK)에 의거하여, 신호(PUA, PDA, PUB, PDB, PUC, PDC)를 생성한다. 타이밍 제어부(27T)는, 임피던스 제어 신호(CTL) 및 클록 신호(TxCK)에 의거하여, 임피던스 제어 신호(CTL)에 대해 타이밍 조정을 행함에 의해, 임피던스 제어 신호(CTL2)를 생성한다. 임피던스 제어부(28A)는, 신호(PUA, PDA) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUA1∼PUA24, PDA1∼PDA24)를 생성한다. 임피던스 제어부(28B)는, 신호(PUB, PDB) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUB1∼PUB24, PDB1∼PDB24)를 생성한다. 임피던스 제어부(28C)는, 신호(PUC, PDC) 및 임피던스 제어 신호(CTL2)에 의거하여, 신호(PUC1∼PUC24, PDC1∼PDC24)를 생성한다. 드라이버부(29A)는, 신호(PUA1∼PUA24, PDA1∼PDA24)에 의거하여 신호(SIGA)를 생성한다. 드라이버부(29B)는, 신호(PUB1∼PUB24, PDB1∼PDB24)에 의거하여 신호(SIGB)를 생성한다. 드라이버부(29C)는, 신호(PUC1∼PUC24, PDC1∼PDC24)에 의거하여 신호(SIGC)를 생성한다.
수신 장치(30)(도 1)에서는, 수신부(40)는, 신호(SIGA, SIGB, SIGC)를 수신함과 함께, 이 신호(SIGA, SIGB, SIGC)에 의거하여, 천이 신호(RxF, RxR, RxP) 및 클록 신호(RxCK)를 생성한다. 처리부(32)는, 천이 신호(RxF, RxR, RxP) 및 클록 신호(RxCK)에 의거하여, 소정의 처리를 행한다.
(상세 동작)
다음에 송신 장치(10)의 동작에 관해, 상세히 설명한다. 송신 장치(10)에서, 천이 검출부(25)는, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 임피던스 제어 신호(CTL)를 생성한다. 구체적으로는, 천이 검출부(25)는, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인지의 여부에 의거하여, 심볼이 천이할 때에 신호(SIGA, SIGB, SIGC)의 어느 하나에서 중레벨 전압(VM)이 유지되는지의 여부를 확인한다. 그리고, 임피던스 제어부(28A)는, 심볼이 천이할 때에 신호(SIGA)에서 중레벨 전압(VM)이 유지되는 경우에는, 드라이버부(29A)의 출력 임피던스를 높게 하고, 임피던스 제어부(28B)는, 신호(SIGB)에서 중레벨 전압(VM)이 유지되는 경우에는, 드라이버부(29B)의 출력 임피던스를 높게 하고, 임피던스 제어부(28C)는, 신호(SIGC)에서 중레벨 전압(VM)이 유지되는 경우에는, 드라이버부(29C)의 출력 임피던스를 높게 한다.
도 11A∼11E는, 심볼이 "+x"로부터 "+x" 이외의 심볼로 천이하는 경우에서의 송신 장치(10)의 한 동작례를 도시하는 것이고, 도 11A는, 심볼이 "+x"로부터 "-x"로 천이하는 경우를 나타내고, 도 11B는, 심볼이 "+x"로부터 "+y"로 천이하는 경우를 나타내고, 도 11C는, 심볼이 "+x"로부터 "-y"로 천이하는 경우를 나타내고, 도 11D는, 심볼이 "+x"로부터 "+z"로 천이하는 경우를 나타내고, 도 11E는, 심볼이 "+x"로부터 "-z"로 천이하는 경우를 나타낸다.
도 5에 도시한 바와 같이, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인 경우에는, 심볼이 "+x"로부터 "-x"로 천이한다. 이에 의해, 도 11A에 도시한 바와 같이, 신호(SIGA)는 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화하고, 신호(SIGB)는 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화하고, 신호(SIGC)는 중레벨 전압(VM)을 유지한다. 이때, 천이 검출부(25)는, 도 5에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "1"(액티브)로 한다. 따라서, 임피던스 제어부(28C)는, 송신 장치(10)가 심볼 "-x"를 출력하는 기간(유닛 인터벌(UI))에서, 드라이버부(29C)의 출력 임피던스를 약 500[Ω]으로 한다(도 11A의 W2). 즉, 심볼이 "+x"로부터 "-x"로 천이할 때, 신호(SIGC)는 중레벨 전압(VM)을 유지하기 위해, 임피던스 제어부(28C)는, 드라이버부(29C)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
도 12는, 송신 장치(10)가 심볼 "+x"의 후의 심볼 "-x"를 송신하고 있는 경우에 있어서 통신 시스템(1)의 한 동작례를 모식적으로 도시하는 것이다. 이 도 12에서는, 등가 회로를 이용하여 드라이버부(29A, 29B, 29C)를 나타내고 있다. 이 예에서는, 드라이버부(29A)는 저레벨 전압(VL)을 출력하고, 드라이버부(29B)는 고레벨 전압(VH)을 출력하고, 드라이버부(29C)는 중레벨 전압(VM)을 출력한다. 이때, 드라이버부(29C)의 출력 임피던스는 큰 값으로 설정되어 있기 때문에 출력단자(ToutA)는, 드라이버부(29C)에 의해, 1000[Ω]의 저항 소자에 의해 풀업됨과 함께, 1000[Ω]의 저항 소자에 의해 풀 다운된다. 따라서, 드라이버부(29C)에서는, 이들 2개의 저항 소자를 통하여 직류 전류(IM)가 흐른다. 송신 장치(10)에서는, 이와 같이, 드라이버부(29A, 29B, 29C) 중, 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높게 하였기 때문에 직류 전류(IM)의 전류치를 억제할 수 있기 때문에 소비 전력을 저감할 수 있다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "010"인 경우에는, 심볼이 "+x"로부터 "+y"로 천이한다. 이에 의해, 도 11B에 도시한 바와 같이, 신호(SIGA)는 고레벨 전압(VH)으로부터 중레벨 전압(VM)으로 변화하고, 신호(SIGB)는 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화하고, 신호(SIGC)는 중레벨 전압(VM)으로부터 저레벨 전압(VL)으로 변화한다. 이때, 천이 검출부(25)는, 도 5에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28A)는, 송신 장치(10)가 심볼 "+y"를 출력하는 기간에서, 드라이버부(29A)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 신호(SIGA)는 고레벨 전압(VH)으로부터 중레벨 전압(VM)으로 변화하기 위해, 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 선로(110A)의 특성 임피던스에 정합(整合)시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "011"인 경우에는, 심볼이 "+x"로부터 "-y"로 천이한다. 이에 의해, 도 11C에 도시한 바와 같이, 신호(SIGA)는 고레벨 전압(VH)으로부터 중레벨 전압(VM)으로 변화하고, 신호(SIGB)는 저레벨 전압(VL)을 유지하고, 신호(SIGC)는 중레벨 전압(VM)으로부터 고레벨 전압(VH)으로 변화한다. 이때, 천이 검출부(25)는, 도 5에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28A)는, 송신 장치(10)가 심볼 "-y"를 출력하는 기간에서, 드라이버부(29A)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 신호(SIGA)는 고레벨 전압(VH)으로부터 중레벨 전압(VM)으로 변화하기 위해, 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 선로(110A)의 특성 임피던스에 정합시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "000"인 경우에는, 심볼이 "+x"로부터 "+z"로 천이한다. 이에 의해, 도 11D에 도시한 바와 같이, 신호(SIGA)는 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화하고, 신호(SIGB)는 저레벨 전압(VL)으로부터 중레벨 전압(VM)으로 변화하고, 신호(SIGC)는 중레벨 전압(VM)으로부터 고레벨 전압(VH)으로 변화한다. 이때, 천이 검출부(25)는, 도 5에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28B)는, 송신 장치(10)가 심볼 "+z"를 출력하는 기간에서, 드라이버부(29B)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 신호(SIGB)는 저레벨 전압(VL)으로부터 중레벨 전압(VM)으로 변화하기 위해, 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 선로(110B)의 특성 임피던스에 정합시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "001"인 경우에는, 심볼이 "+x"로부터 "-z"로 천이한다. 이에 의해, 도 11E에 도시한 바와 같이, 신호(SIGA)는 고레벨 전압(VH)을 유지하고, 신호(SIGB)는 저레벨 전압(VL)으로부터 중레벨 전압(VM)으로 변화하고, 신호(SIGC)는 중레벨 전압(VM)으로부터 저레벨 전압(VL)으로 변화한다. 이때, 천이 검출부(25)는, 도 5에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28B)는, 송신 장치(10)가 심볼 "-z"를 출력하는 기간에서, 드라이버부(29B)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 신호(SIGB)는 저레벨 전압(VL)으로부터 중레벨 전압(VM)으로 변화하기 위해, 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 선로(110B)의 특성 임피던스에 정합시킨다.
또한, 이 예에서는, 심볼이 "+x"로부터 "+x" 이외의 심볼로 천이하는 경우에 관해 설명하였지만, 심볼이 "-x"로부터 "-x" 이외의 심볼로 천이하는 경우, 심볼이 "+y"로부터 "+y" 이외의 심볼로 천이하는 경우, 심볼이 "-y"로부터 "-y" 이외의 심볼로 천이하는 경우, 심볼이 "+z"로부터 "+z" 이외의 심볼로 천이하는 경우, 심볼이 "-z"로부터 "-z" 이외의 심볼로 천이하는 경우에 대해서도 마찬가지이다.
이와 같이, 통신 시스템(1)에서는, 수신 장치(30)에서의 종단 저항을 줄이도록 하였기 때문에 소비 전력을 저감할 수 있다. 즉, 예를 들면, 수신부(40)(도 9)에서 스위치(42A∼42C)를 온 상태로 함에 의해, 저항 소자(41A∼41C)를 종단 저항으로서 기능시킨 경우에는, 드라이버부(29A∼29C) 중의 고레벨 전압(VH)을 생성하는 드라이버로부터, 수신부(40)의 저항 소자(41A∼41C)를 통하여 저레벨 전압(VL)을 생성하는 드라이버에 전류가 흐르기 때문에 소비 전류가 증가하여 버린다. 한편, 통신 시스템(1)에서는, 스위치(42A∼42C)를 오프 상태로 하였기 때문에 이와 같은 전류 패스가 생기지 않아서, 소비 전류를 저감할 수 있다.
또한, 통신 시스템(1)에서는, 예를 들면, 임피던스 제어부(28A)는, 심볼이 천이할 때에 신호(SIGA)에서 중레벨 전압(VM)이 유지되는 경우에는, 드라이버부(29A)의 출력 임피던스를 높게 하였다. 이에 의해, 통신 시스템(1)에서는, 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다. 즉, 예를 들면, 심볼이 천이할 때에 신호(SIGA)가 중레벨 전압(VM)을 유지한` 경우에는, 신호(SIGA)가 변화하지 않기 때문에 드라이버부(29A)의 출력 임피던스가 선로(110A)의 특성 임피던스에 정합하고 있지 않아도, 파형 품질이 저하될 우려가 낮다. 따라서, 이와 같은 경우에는, 드라이버부(29A)의 출력 임피던스를 높게 함에 의해, 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
또한, 통신 시스템(1)에서는, 천이 검출부(25)가, 천이 신호(TxF9, TxR9, TxP9)에 의거하여 특정한 심볼 천이를 검출하고, 임피던스 제어부(28A, 28B, 28C)가, 그 검출 결과에 의거하여 드라이버부(29A, 29B, 29C)의 출력 임피던스를 각각 설정하도록 하였다. 이에 의해, 통신 시스템(1)에서는, 예를 들면, 출력 임피던스를 높게 하여도 파형 품질의 저하를 억제할 수 있는 심볼 천이만에 대해, 동적으로 출력 임피던스를 높게할 수 있기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
도 13A는, 통신 시스템(1)에서의 신호(SIGA)와 신호(SIGB)의 차분(AB), 신호(SIGB)와 신호(SIGC)의 차분(BC), 신호(SIGC)와 신호(SIGA)의 차분(CA)의 아이 다이어그램(시뮬레이션 결과)을 도시하는 것이다. 도 13B는, 비교례에 관한 통신 시스템(1R)에서의 차분(AB), 차분(BC), 차분(CA)의 아이 다이어그램을 도시하는 것이다. 이 통신 시스템(1R)에서는, 드라이버부(29A, 29B, 29C)의 출력 임피던스를 높게 하지 않도록 구성하고 있다.
본 실시의 형태에 관한 통신 시스템(1)(도 13A)에서는, 비교례에 관한 통신 시스템(1R)(도 13B)의 경우에 비하여 아이 개구가 약간 좁아지는 것이지만, 충분한 아이 개구를 확보할 수 있다. 또한, 통신 시스템(1)에서는, 비교례에 관한 통신 시스템(1R)에 비하여, 직류 전류(IM)에 관한 소비 전력을 예를 들면 약 20% 삭감할 수 있다. 이와 같이, 통신 시스템(1)에서는, 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
[효과]
이상과 같이 본 실시의 형태에서는, 심볼이 천이할 때에 드라이버부의 출력 신호에서 중레벨 전압이 유지되는 경우에는, 그 드라이버부의 출력 임피던스를 높게 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
본 실시의 형태에서는, 천이 검출부가, 천이 신호에 의거하여 특정한 심볼 천이를 검출하고, 임피던스 제어부가, 그 검출 결과에 의거하여 드라이버부의 출력 임피던스를 설정하도록 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
[변형례 1-1]
상기 실시의 형태에서는, 20개의 트랜지스터(91)를 온 상태로 함에 의해 고레벨 전압(VH)을 생성하였지만, 이것으로 한정되는 것이 아니다. 예를 들면, 제조시의 소자 편차에 의해, 트랜지스터(91)의 온 저항과, 저항 소자(92)의 저항치와의 합이 1000[Ω]보다도 작은 경우에는, 온 상태로 하는 트랜지스터(91)의 수를 줄여도 좋다. 또한, 트랜지스터(91)의 온 저항과, 저항 소자(92)의 저항치와의 합이 1000[Ω]보다 큰 경우에는, 온 상태로 하는 트랜지스터(91)의 수를 늘려도 좋다. 저레벨 전압(VL)을 생성한 경우에 대해서도 마찬가지이다.
[변형례 1-2]
상기 실시의 형태에서는, 10개의 트랜지스터(91) 및 10개의 트랜지스터(94)를 온 상태로 함에 의해 중레벨 전압(VM)을 생성하였지만, 이것으로 한정되는 것이 아니다. 예를 들면, 제조시의 소자 편차에 의해, 트랜지스터(91)의 온 저항과, 저항 소자(92)의 저항치와의 합이, 트랜지스터(94)의 온 저항과, 저항 소자(93)의 저항치와의 합보다도 작은 경우에는, 온 상태로 하는 트랜지스터(91)의 수를 온 상태로 하는 트랜지스터(94)의 수보다도 적게 하여도 좋다. 또한, 트랜지스터(91)의 온 저항과, 저항 소자(92)의 저항치와의 합이, 트랜지스터(94)의 온 저항과, 저항 소자(93)의 저항치와의 합보다도 큰 경우에는, 온 상태로 하는 트랜지스터(91)의 수를 온 상태로 하는 트랜지스터(94)의 수보다도 많게 하여도 좋다. 이에 의해, 중레벨 전압(VM)을 고레벨 전압(VH)과 저레벨 전압(VL)의 중간 전압에 가깝게 할 수 있다.
<2. 제2의 실시의 형태>
다음에 제2의 실시의 형태에 관한 통신 시스템(2)에 관해 설명한다. 본 실시의 형태는, 모든 심볼 천이에 관해, 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높게 하는 것이다. 또한, 상기 제1의 실시의 형태에 관한 통신 시스템(1)과 실질적으로 동일한 구성 부분에는 동일한 부호를 붙이고, 적절히 설명을 생략한다.
도 1에 도시한 바와 같이, 통신 시스템(2)은, 송신 장치(50)를 구비하고 있다. 송신 장치(50)는, 송신부(60)를 갖고 있다.
도 14는, 송신부(60)의 한 구성례를 도시하는 것이다. 송신부(60)는, 시리얼라이저(21F, 21R, 21P)와, 송신 심볼 생성부(22)와, 출력부(66)를 갖고 있다. 즉, 본 실시의 형태에 관한 송신부(60)는, 제1의 실시의 형태에 관한 송신부(20)(도 4)에서, 천이 검출부(25)를 생략함과 함께, 출력부(26)를 출력부(66)로 치환한 것이다.
도 15는, 출력부(66)의 한 구성례를 도시하는 것이다. 출력부(66)는, 드라이버 제어부(27)와, 제어 신호 생성부(67C)와, 임피던스 제어부(28A, 28B, 28C)와, 드라이버부(29A, 29B, 29C)를 갖고 있다.
제어 신호 생성부(67C)는, 클록 신호(TxCK)에 의거하여, 임피던스 제어 신호(CTL3)를 생성하는 것이다. 그리고, 제어 신호 생성부(67C)는, 생성한 임피던스 제어 신호(CTL3)를 임피던스 제어부(28A∼28C)에 공급하도록 되어 있다.
도 16은, 임피던스 제어부(28A)에 공급되는 신호(PUA, PDA) 및 임피던스 제어 신호(CTL3)의 파형의 한 예를 도시하는 것이다. 이 예에서는, 타이밍(t11)에서 신호(PUA)가 저레벨로부터 고레벨로 변화하고(도 16(A)), 그 타이밍(t11)부터 유닛 인터벌(UI)의 2개분의 시간이 경과한 타이밍(t13)에서 신호(PDA)가 고레벨로부터 저레벨로 변화한다(도 16(B)). 그리고, 임피던스 제어 신호(CTL3)는, 타이밍(t11)부터 유닛 인터벌(UI)의 반분(0.5UI)의 시간이 경과한 타이밍에서 저레벨로부터 고레벨로 변화하고, 그 타이밍부터 유닛 인터벌(UI)의 반분의 시간이 경과한 타이밍(t12)에서 고레벨로부터 저레벨로 변화한다(도 16(C)). 마찬가지로 임피던스 제어 신호(CTL3)는, 타이밍(t12)부터 유닛 인터벌(UI)의 반분(0.5UI)의 시간이 경과한 타이밍에서 저레벨로부터 고레벨로 변화하고, 그 타이밍부터 유닛 인터벌(UI)의 반분의 시간이 경과한 타이밍(t13)에서 고레벨로부터 저레벨로 변화한다. 이 예에서는, 임피던스 제어부(28A)에 공급되는 신호에 관해 설명하였지만, 임피던스 제어부(28B, 28C)에 공급되는 신호에 관해서도 마찬가지이다. 이와 같이, 제어 신호 생성부(67C)는, 유닛 인터벌(UI)의 후반에서 "1"(액티브)이 되는 임피던스 제어 신호(CTL3)를 생성하도록 되어 있다.
여기서, 제어 신호 생성부(67C) 및 임피던스 제어부(28A∼28C)는, 본 개시에서의 「설정부」의 한 구체례에 대응한다.
도 17A∼17E는, 심볼이 "+x"로부터 "+x" 이외의 심볼로 천이하는 경우에서의 송신 장치(50)의 한 동작례를 도시하는 것이다.
도 5에 도시한 바와 같이, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "1xx"인 경우에는, 심볼이 "+x"로부터 "-x"로 천이한다. 이때, 임피던스 제어부(28C)는, 도 17A에 도시한 바와 같이, 송신 장치(50)가 심볼 "-x"를 출력하는 기간(유닛 인터벌(UI))에서` 후반의 기간(0.5UI)에서, 드라이버부(29C)의 출력 임피던스를 약 500[Ω]으로 한다(도 17A의 W31). 즉, 신호(SIGC)의 전압은 중레벨 전압(VM)이기 때문에 임피던스 제어부(28C)는, 드라이버부(29C)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "010"인 경우에는, 심볼이 "+x"로부터 "+y"로 천이한다. 이때, 임피던스 제어부(28A)는, 도 17B에 도시한 바와 같이, 송신 장치(50)가 심볼 "+y"를 출력하는 기간에서의 후반의 기간(0.5UI)에서, 드라이버부(29A)의 출력 임피던스를 약 500[Ω]으로 한다(도 17B의 W32). 즉, 신호(SIGA)의 전압은 중레벨 전압(VM)이기 때문에 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "011"인 경우에는, 심볼이 "+x"로부터 "-y"로 천이한다. 이때, 임피던스 제어부(28A)는, 도 17C에 도시한 바와 같이, 송신 장치(50)가 심볼 "-y"를 출력하는 기간에서의 후반의 기간(0.5UI)에서, 드라이버부(29A)의 출력 임피던스를 약 500[Ω]으로 한다(도 17C의 W33). 즉, 신호(SIGA)의 전압은 중레벨 전압(VM)이기 때문에 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "000"인 경우에는, 심볼이 "+x"로부터 "+z"로 천이한다. 이때, 임피던스 제어부(28B)는, 도 17D에 도시한 바와 같이, 송신 장치(50)가 심볼 "+z"를 출력하는 기간에서의 후반의 기간(0.5UI)에서, 드라이버부(29B)의 출력 임피던스를 약 500[Ω]으로 한다(도 17D의 W34). 즉, 신호(SIGB)의 전압은 중레벨 전압(VM)이기 때문에 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "001"인 경우에는, 심볼이 "+x"로부터 "-z"로 천이한다. 이때, 임피던스 제어부(28B)는, 도 17E에 도시한 바와 같이, 송신 장치(50)가 심볼 "-z"를 출력하는 기간에서의 후반의 기간(0.5UI)에서, 드라이버부(29B)의 출력 임피던스를 약 500[Ω]으로 한다(도 17E의 W35). 즉, 신호(SIGB)의 전압은 중레벨 전압(VM)이기 때문에 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
도 18은, 통신 시스템(2)에서의 신호(SIGA)와 신호(SIGB)의 차분(AB), 신호(SIGB)와 신호(SIGC)의 차분(BC), 신호(SIGC)와 신호(SIGA)의 차분(CA)의 아이 다이어그램을 도시하는 것이다. 본 실시의 형태에 관한 통신 시스템(2)(도 18)에서는, 제1의 실시의 형태에 관한 통신 시스템(1)(도 13A)의 경우에 비하여 아이 개구를 폭넓게 할 수 있다. 또한, 통신 시스템(2)에서는, 비교례에 관한 통신 시스템(1R)에 비하여, 직류 전류(IM)에 관한 소비 전력을 예를 들면 약 50% 삭감할 수 있다. 이와 같이, 통신 시스템(2)에서는, 모든 심볼 천이에 관해, 드라이버부(29A, 29B, 29C) 중의 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 소정의 기간(이 예에서는 0.5UI)만큼 높도록 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
또한, 통신 시스템(2)에서는, 모든 심볼 천이에 관해, 드라이버부(29A, 29B, 29C) 중의 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높도록 하였다. 이에 의해, 상기 제1의 실시의 형태에서의 천이 검출부(25)를 생략할 수 있기 때문에 구성을 심플하게 할 수 있다.
이상과 같이 본 실시의 형태에서는, 모든 심볼 천이에 관해, 중레벨 전압을 출력하는 드라이버부의 출력 임피던스를 소정의 기간만큼 높도록 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
본 실시의 형태에서는, 모든 심볼 천이에 관해, 중레벨 전압을 출력하는 드라이버부의 출력 임피던스를 높도록 하였기 때문에 구성을 심플하게 할 수 있다.
그 밖의 효과는, 상기 제1의 실시의 형태의 경우와 마찬가지이다.
[변형례 2-1]
상기 실시의 형태에서는, 임피던스 제어 신호(CTL3)는, 도 16에 도시한 바와 같이, 예를 들면 타이밍(t11)부터 유닛 인터벌(UI)의 반분(0.5UI)의 시간이 경과한 타이밍에서 저레벨로부터 고레벨로 변화하고, 그 타이밍부터 유닛 인터벌(UI)의 반분의 시간이 경과한 타이밍(t12)에서 고레벨로부터 저레벨로 변화하도록 하였지만, 이것으로 한정되는 것이 아니다. 이에 대신하여, 예를 들면, 임피던스 제어 신호(CTL3)는, 타이밍(t11)부터 유닛 인터벌(UI)의 반분보다도 짧은 시간이 경과한 타이밍에서 저레벨로부터 고레벨로 변화하고, 타이밍(t12)에서 고레벨로부터 저레벨로 변화하도록 하여도 좋다. 이 경우에는, 드라이버부(29A, 29B, 29C) 중의 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높이는 기간의 길이를 길게 할 수 있고, 그 결과, 소비 전력을 더욱 저감할 수 있다. 또한, 예를 들면, 임피던스 제어 신호(CTL3)는, 타이밍(t11)부터 유닛 인터벌(UI)의 반분보다도 긴 시간이 경과한 타이밍에서 저레벨로부터 고레벨로 변화하고, 타이밍(t12)에서 고레벨로부터 저레벨로 변화하도록 하여도 좋다.
<3. 제3의 실시의 형태>
다음에 제3의 실시의 형태에 관한 통신 시스템(3)에 관해 설명한다. 본 실시의 형태는, 심볼이 천이할 때의 차분(AB, BC, CA)의 천이 시간에 주목하여, 출력 임피던스를 높게 하는 특정한 심볼 천이를 정한 것이다. 또한, 상기 제1의 실시의 형태에 관한 통신 시스템(1)과 실질적으로 동일한 구성 부분에는 동일한 부호를 붙이고, 적절히 설명을 생략한다.
도 1에 도시한 바와 같이, 통신 시스템(3)은, 송신 장치(70)를 구비하고 있다. 송신 장치(70)는, 송신부(80)를 갖고 있다. 도 4에 도시한 바와 같이, 송신부(80)는, 천이 검출부(85)를 갖고 있다.
도 19는, 천이 검출부(85)의 한 동작례를 도시하는 것이다. 천이 검출부(85)는, 도 19에서 W4로 나타낸 바와 같이, 천이 신호(TxF9, TxR9, TxP9)가 "001", "011" 및 "1xx"인 경우에 임피던스 제어 신호(CTL)를 "1"(액티브)로 하고 그 이외인 경우에 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 하는 것이다. 천이 검출부(85)는, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 이하에 설명하는 바와 같이, 심볼 천이가, 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이인지의 여부를 확인하고, 그 결과에 의거하여 임피던스 제어 신호(CTL)를 생성하도록 되어 있다.
도 20은, 차분(AB, BC, CA)의 아이 다이어그램을 모식적으로 도시하는 것이다. 도 20에 도시한 바와 같이, 천이(W61, W62)는, 다른 천이와 비교하고, 천이 시간이 긴 천이이다. 천이(W61)는, -2ΔV로부터 +ΔV로 변화하는 천이이고, 천이(W62)는, +2ΔV로부터 -ΔV로 변화하는 천이이다.
천이 검출부(85)는, 천이 신호(TxF9, TxR9, TxP9)에 의거하여, 심볼 천이가, 천이(W61, W62)와 같이, 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이인지의 여부를 확인한다. 그리고, 천이 검출부(85)는, 천이 신호(TxF9, TxR9, TxP9)가 "000" 또는 "010"인 경우에 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이라고 판단하고, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 또한, 천이 검출부(85)는, 천이 신호(TxF9, TxR9, TxP9)가 "001", "011", 또는 "1xx"인 경우에 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이가 아니라고 판단하고, 임피던스 제어 신호(CTL)를 "1"(액티브)로 하도록 되어 있다.
여기서, 천이 검출부(85), 타이밍 제어부(27T) 및 임피던스 제어부(28A∼28C)는, 본 개시에서의 「설정부」의 한 구체례에 대응한다.
도 21A∼21E는, 심볼이 "+x"로부터 "+x" 이외의 심볼로 천이하는 경우에서의 송신 장치(70)의 한 동작례를 도시하는 것이다.
도 19에 도시한 바와 같이, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)이 "1xx"인 경우에는, 심볼이 "+x"로부터 "-x"로 천이한다. 이때, 천이 검출부(85)는, 도 19에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "1"(액티브)로 한다. 따라서, 임피던스 제어부(28C)는, 도 21A에 도시한 바와 같이, 송신 장치(70)가 심볼 "-x"를 출력하는 기간(유닛 인터벌(UI))에서, 드라이버부(29C)의 출력 임피던스를 약 500[Ω]으로 한다(도 21A의 W51). 즉, 심볼이 "+x"로부터 "-x"로 천이하는 경우에는, 차분(AB, BC, CA)의 천이는, 모두 천이(W61, W62)에 해당하지 않기 때문에 임피던스 제어부(28C)는, 드라이버부(29C)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "010"인 경우에는, 심볼이 "+x"로부터 "+y"로 천이한다. 이때, 천이 검출부(85)는, 도 19에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28A)는, 도 21B에 도시한 바와 같이, 송신 장치(70)가 심볼 "+y"를 출력하는 기간에서, 드라이버부(29A)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 차분(AB)의 천이는 천이(W62)에 대응하고, 차분(AB)의 천이 시간이 길어질 우려가 있기 때문에 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 큰 값으로 하지 않고, 선로(110A)의 특성 임피던스에 정합시킨다. 이에 의해, 드라이버부(29A)의 출력 임피던스를 큰 값으로 하는 경우에 비하여, 신호(SIGA)의 천이 시간을 짧게 할 수 있기 때문에 차분(AB)의 천이 시간이 길어질 우려를 저감할 수 있다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "011"인 경우에는, 심볼이 "+x"로부터 "-y"로 천이한다. 이때, 천이 검출부(85)는, 도 19에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "1"(액티브)로 한다. 따라서, 임피던스 제어부(28A)는, 도 21C에 도시한 바와 같이, 송신 장치(70)가 심볼 "-y"를 출력하는 기간에서, 드라이버부(29A)의 출력 임피던스를 약 500[Ω]으로 한다(도 21C의 W52). 즉, 심볼이 "+x"로부터 "-y"로 천이하는 경우에는, 차분(AB, BC, CA)의 천이는, 모두 천이(W61, W62)에 해당하지 않기 때문에 임피던스 제어부(28A)는, 드라이버부(29A)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "000"인 경우에는, 심볼이 "+x"로부터 "+z"로 천이한다. 이때, 천이 검출부(85)는, 도 19에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "0"(비액티브)으로 한다. 따라서, 임피던스 제어부(28B)는, 도 21D에 도시한 바와 같이, 송신 장치(70)가 심볼 "+z"를 출력하는 기간에서, 드라이버부(29B)의 출력 임피던스를 약 50[Ω]으로 한다. 즉, 차분(AB)의 천이는 천이(W62)에 대응하고, 차분(AB)의 천이 시간이 길어질 우려가 있기 때문에 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 큰 값으로 하지 않고, 선로(110B)의 특성 임피던스에 정합시킨다. 이에 의해, 드라이버부(29B)의 출력 임피던스를 큰 값으로 하는 경우에 비하여, 신호(SIGB)의 천이 시간을 짧게 할 수 있기 때문에 차분(AB)의 천이 시간이 길어질 우려를 저감할 수 있다.
또한, 심볼(DS)이 "+x"이고, 천이 신호(TxF9, TxR9, TxP9)가 "001"인 경우에는, 심볼이 "+x"로부터 "-z"로 천이한다. 이때, 천이 검출부(85)는, 도 19에 도시한 바와 같이, 임피던스 제어 신호(CTL)를 "1"(액티브)로 한다. 따라서, 임피던스 제어부(28B)는, 도 21E에 도시한 바와 같이, 송신 장치(70)가 심볼 "-z"를 출력하는 기간에서, 드라이버부(29B)의 출력 임피던스를 약 500[Ω]으로 한다(도 21E의 W53). 즉, 심볼이 "+x"로부터 "-z"로 천이하는 경우에는, 차분(AB, BC, CA)의 천이는, 모두 천이(W61, W62)에 해당하지 않기 때문에 임피던스 제어부(28B)는, 드라이버부(29B)의 출력 임피던스를 큰 값(이 예에서는 약 500[Ω])으로 변화시킨다.
도 22는, 통신 시스템(3)에서의 신호(SIGA)와 신호(SIGB)의 차분(AB), 신호(SIGB)와 신호(SIGC)의 차분(BC), 신호(SIGC)와 신호(SIGA)의 차분(CA)의 아이 다이어그램을 도시하는 것이다. 본 실시의 형태에 관한 통신 시스템(3)(도 22)에서는, 제1의 실시의 형태에 관한 통신 시스템(1)(도 13A)과 동등한 아이 개구를 얻을 수 있다. 또한, 통신 시스템(3)에서는, 비교례에 관한 통신 시스템(1R)에 비하여, 직류 전류(IM)에 관한 소비 전력을 예를 들면 약 60% 삭감할 수 있다. 이와 같이, 통신 시스템(3)에서는, 심볼 천이가, 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이가 아닌 경우에 드라이버부(29A, 29B, 29C) 중의 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높도록 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
이상과 같이 본 실시의 형태에서는, 심볼 천이가, 차분(AB, BC, CA)의 어느 하나의 천이 시간이 길어질 우려가 있는 심볼 천이가 아닌 경우에 중레벨 전압을 출력하는 드라이버부의 출력 임피던스를 높도록 하였기 때문에 파형 품질의 저하를 억제하면서, 소비 전력을 저감할 수 있다.
<4. 적용례>
다음에 상기 실시의 형태 및 변형례에서 설명한 통신 시스템의 적용례에 관해 설명한다.
(적용례 1)
도 23은, 상기 실시의 형태 등의 통신 시스템이 적용되는 스마트 폰(300)(다기능 휴대 전화)의 외관을 도시하는 것이다. 이 스마트 폰(300)에는, 다양한 디바이스가 탑재되어 있고, 그들의 디바이스 사이에서 데이터의 교환을 행하는 통신 시스템에서, 상기 실시의 형태 등의 통신 시스템이 적용되고 있다.
도 24는, 스마트 폰(300)에 사용되는 어플리케이션 프로세서(310)의 한 구성례를 도시하는 것이다. 어플리케이션 프로세서(310)는, CPU(Central Processing Unit)(311)와, 메모리 제어부(312)와, 전원 제어부(313)와, 외부 인터페이스(314)와, GPU(Graphics Processing Unit)(315)와, 미디어 처리부(316)와, 디스플레이 제어부(317)와, MIPI(Mobile Industry Processor Interface) 인터페이스(318)를 갖고 있다. CPU(311), 메모리 제어부(312), 전원 제어부(313), 외부 인터페이스(314), GPU(315), 미디어 처리부(316), 디스플레이 제어부(317)는, 이 예에서는, 시스템 버스(319)에 접속되고, 이 시스템 버스(319)를 통하여, 서로 데이터의 교환을 할 수 있도록 되어 있다.
CPU(311)는, 프로그램에 따라, 스마트 폰(300)에서 취급되는 다양한 정보를 처리하는 것이다. 메모리 제어부(312)는, CPU(311)가 정보 처리를 행할 때에 사용하는 메모리(501)을 제어하는 것이다. 전원 제어부(313)는, 스마트 폰(300)의 전원을 제어하는 것이다.
외부 인터페이스(314)는, 외부 디바이스와 통신하기 위한 인터페이스이고, 이 예에서는, 무선 통신부(502) 및 이미지 센서(410)와 접속되어 있다. 무선 통신부(502)는, 휴대 전화의 기지국과 무선 통신을 하는 것이고, 예를 들면, 베이스밴드부나, RF(Radio Frequency) 프런트 엔드부 등을 포함하여 구성된다. 이미지 센서(410)는, 화상을 취득하는 것이고, 예를 들면 CMOS 센서를 포함하여 구성된다.
GPU(315)는, 화상 처리를 행하는 것이다. 미디어 처리부(316)는, 음성이나, 문자나, 도형 등의 정보를 처리하는 것이다. 디스플레이 제어부(317)는, MIPI 인터페이스(318)를 통하여, 디스플레이(504)를 제어하는 것이다. MIPI 인터페이스(318)는, 화상 신호를 디스플레이(504)에 송신하는 것이다. 화상 신호로서는, 예를 들면, YUV 형식이나 RGB 형식 등의 신호를 이용할 수 있다. MIPI 인터페이스(318)는, 예를 들면 수정 진동자를 포함하는 발진 회로(330)로부터 공급되는 기준 클록에 의거하여 동작하도록 되어 있다. 이 MIPI 인터페이스(318)와 디스플레이(504) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
도 25는, 이미지 센서(410)의 한 구성례를 도시하는 것이다. 이미지 센서(410)는, 센서부(411)와, ISP(Image Signal Processor)(412)와, JPEG(Joint Photographic Experts Group) 인코더(413)와, CPU(414)와, RAM(Random Access Memory)(415)과, ROM(Read Only Memory)(416)과, 전원 제어부(417)와, I2C(Inter-Integrated Circuit) 인터페이스(418)와, MIPI 인터페이스(419)를 갖고 있다. 이들의 각 블록은, 이 예에서는, 시스템 버스(420)에 접속되고, 이 시스템 버스(420)를 통하여, 서로 데이터의 교환을 할 수 있게 되어 있다.
센서부(411)는, 화상을 취득하는 것이고, 예를 들면 CMOS 센서에 의해 구성되는 것이다. ISP(412)는, 센서부(411)가 취득한 화상에 대해 소정의 처리를 행하는 것이다. JPEG 인코더(413)는, ISP(412)가 처리한 화상을 인코드하여 JPEG 형식의 화상을 생성하는 것이다. CPU(414)는, 프로그램에 따라 이미지 센서(410)의 각 블록을 제어하는 것이다. RAM(415)은, CPU(414)가 정보 처리를 행할 때에 사용하는 메모리이다. ROM(416)은, CPU(414)에서 실행되는 프로그램이나 캘리브레이션에 의해 얻어진 설정치 등을 기억하는 것이다. 전원 제어부(417)는, 이미지 센서(410)의 전원을 제어하는 것이다. I2C 인터페이스(418)는, 어플리케이션 프로세서(310)로부터 제어 신호를 수취하는 것이다. 또한, 도시하지 않지만, 이미지 센서(410)는, 어플리케이션 프로세서(310)로부터, 제어 신호에 더하여 클록 신호도 수취하도록 되어 있다. 구체적으로는, 이미지 센서(410)는, 다양한 주파수의 클록 신호에 의거하여 동작할 수 있도록 구성되어 있다. MIPI 인터페이스(419)는, 화상 신호를 어플리케이션 프로세서(310)에 송신하는 것이다. 화상 신호로서는, 예를 들면, YUV 형식이나 RGB 형식 등의 신호를 이용할 수 있다. MIPI 인터페이스(419)는, 예를 들면 수정 진동자를 포함하는 발진 회로(430)로부터 공급되는 기준 클록에 의거하여 동작하도록 되어 있다. 이 MIPI 인터페이스(419)와 어플리케이션 프로세서(310) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
(적용례 2)
도 26은, 상기 실시의 형태 등의 통신 시스템이 적용되는 차량 제어 시스템(600)의 한 구성례를 도시하는 것이다. 차량 제어 시스템(600)은, 자동차, 전기자동차, 하이브리드 전기자동차, 자동2륜차 등의 동작을 제어하는 것이다. 이 차량 제어 시스템(600)은, 구동계 제어 유닛(610)과, 바디계 제어 유닛(620)과, 배터리 제어 유닛(630)과, 차외 정보 검출 유닛(640)과, 차내 정보 검출 유닛(650)과, 통합 제어 유닛(660)을 갖고 있다. 이들의 유닛은, 통신 네트워크(690)를 통하여 서로 접속되어 있다. 통신 네트워크(690)는, 예를 들면, CAN(Controller Area Network), LIN(Local Interconnect Network), LAN(Local Area Network), FlexRay(등록상표) 등의 임의의 규격에 준거한 네트워크를 이용할 수 있다. 각 유닛은, 예를 들면, 마이크로 컴퓨터, 기억부, 제어 대상의 장치를 구동하는 구동 회로 통신 I/F 등을 포함하여 구성된다.
구동계 제어 유닛(610)은, 차량의 구동계에 관련되는 장치의 동작을 제어하는 것이다. 구동계 제어 유닛(610)에는, 차량 상태 검출부(611)가 접속되어 있다. 차량 상태 검출부(611)는, 차량의 상태를 검출하는 것이고, 예를 들면, 자이로 센서, 가속도 센서, 액셀 페달이나 브레이크 페달의 조작량이나 조타각 등을 검출하는 센서 등을 포함하여 구성되는 것이다. 구동계 제어 유닛(610)은, 차량 상태 검출부(611)에 의해 검출된 정보에 의거하여, 차량의 구동계에 관련되는 장치의 동작을 제어하도록 되어 있다. 이 구동계 제어 유닛(610)과 차량 상태 검출부(611) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
바디계 제어 유닛(620)은, 키레스 엔트리 시스템, 파워 윈도우 장치, 각종 램프 등, 차량에 장비된 각종 장치의 동작을 제어하는 것이다.
배터리 제어 유닛(630)은, 배터리(631)를 제어하는 것이다. 배터리 제어 유닛(630)에는, 배터리(631)가 접속되어 있다. 배터리(631)는, 구동용 모터에 전력을 공급하는 것이고, 예를 들면 2차 전지, 냉각 장치 등을 포함하여 구성되는 것이다. 배터리 제어 유닛(630)은, 배터리(631)로부터, 온도, 출력 전압, 배터리 잔량 등의 정보를 취득하고, 이들의 정보에 의거하여, 배터리(631)의 냉각 장치 등을 제어하도록 되어 있다. 이 배터리 제어 유닛(630)과 배터리(631) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
차외 정보 검출 유닛(640)은, 차량의 외부의 정보를 검출하는 것이다. 차외 정보 검출 유닛(640)에는, 촬상부(641) 및 차외 정보 검출부(642)가 접속되어 있다. 촬상부(641)는, 차외의 화상을 촬상하는 것이고, 예를 들면, ToF(Time Of Flight) 카메라, 스테레오 카메라, 단안 카메라, 적외선 카메라 등을 포함하여 구성되는 것이다. 차외 정보 검출부(642)는, 차외의 정보를 검출하는 것이고, 예를 들면, 날씨나 기상을 검출하는 센서나, 차량의 주위의 다른 차량, 장애물, 보행자 등을 검출하는 센서 등을 포함하여 구성되는 것이다. 차외 정보 검출 유닛(640)은, 촬상부(641)에 의해 얻어진 화상이나, 차외 정보 검출부(642)에 의해 검출된 정보에 의거하여, 예를 들면, 날씨나 기상, 노면 상황 등을 인식하고, 차량의 주위의 다른 차량, 장애물, 보행자, 표지나 노면상의 문자 등의 물체 검출을 행하고, 또는 그들과 차량과의 사이의 거리를 검출하도록 되어 있다. 이 차외 정보 검출 유닛(640)과, 촬상부(641) 및 차외 정보 검출부(642) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
차내 정보 검출 유닛(650)은, 차량의 내부의 정보를 검출하는 것이다. 차내 정보 검출 유닛(650)에는, 운전자 상태 검출부(651)가 접속되어 있다. 운전자 상태 검출부(651)는, 운전자의 상태를 검출하는 것이고, 예를 들면, 카메라, 생체 센서, 마이크로폰 등을 포함하여 구성되는 것이다. 차내 정보 검출 유닛(650)은, 운전자 상태 검출부(651)에 의해 검출된 정보에 의거하여, 예를 들면, 운전자의 피로 정도, 운전자의 집중 정도, 운전자가 졸지 않는지 등을 감시하도록 되어 있다. 이 차내 정보 검출 유닛(650)과 운전자 상태 검출부(651) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
통합 제어 유닛(660)은, 차량 제어 시스템(600)의 동작을 제어하는 것이다. 통합 제어 유닛(660)에는, 조작부(661), 표시부(662) 및 인스트루먼트 패널(663)이 접속되어 있다. 조작부(661)는, 탑승자가 조작하는 것이고, 예를 들면, 터치 패널, 각종 버튼이나 스위치 등을 포함하여 구성되는 것이다. 표시부(662)는, 화상을 표시하는 것이고, 예를 들면 액정 표시 패널 등을 이용하여 구성되는 것이다. 인스트루먼트 패널(663)은, 차량의 상태를 표시하는 것이고, 스피드 미터 등의 미터류나 각종 경고 램프 등을 포함하여 구성되는 것이다. 이 통합 제어 유닛(660)과, 조작부(661), 표시부(662) 및 인스트루먼트 패널(663) 사이의 통신 시스템에는, 예를 들면, 상기 실시의 형태 등의 통신 시스템이 적용된다.
이상, 몇가지의 실시의 형태 및 변형례 및 전자 기기에의 적용례를 들어 본 기술을 설명하였지만, 본 기술은 이들의 실시의 형태 등으로는 한정되지 않고, 여러가지의 변형이 가능하다.
예를 들면, 상기한 각 실시의 형태에서는, 수신 장치(30)에서 스위치(42A∼42C)를 오프 상태로 함에 의해 종단 저항을 이용하지 않도록 하였지만, 이것으로 한정되는 것은 아니고, 이에 대신하여, 예를 들면, 스위치(42A∼42C)를 온 상태로 하여도 좋다. 이 경우에도, 중레벨 전압(VM)을 출력하는 드라이버부의 출력 임피던스를 높게 함에 의해, 소비 전력을 저감할 수 있다.
또한, 본 명세서에 기재된 효과는 어디까지나 예시이고 한정되는 것이 아니고, 또한 다른 효과가 있어도 좋다.
또한, 본 기술은 이하와 같은 구성으로 할 수 있다.
(1) 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제1의 드라이버부와,
상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 설정부를 구비한 송신 장치.
(2) 상기 제1의 드라이버부는, 제1의 기간에서, 상기 제1의 출력단자에서의 전압을 상기 제1의 전압 또는 상기 제2의 전압으로부터 상기 제3의 전압으로 변화시키고, 상기 제1의 기간의 후의 제2의 기간에서, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 유지시키고,
상기 설정부는, 상기 제2의 기간에서의 상기 제1의 드라이버부의 출력 임피던스를 상기 제1의 기간에서의 상기 제1의 드라이버부의 출력 임피던스보다도 높은 임피던스로 설정하는 상기 (1)에 기재된 송신 장치.
(3) 상기 제1의 드라이버부는, 소정의 주기로 상기 제1의 출력단자에서의 전압을 설정하고,
상기 소정의 주기에 대응하는 기간은, 상기 제1의 기간과, 상기 제2의 기간을 포함하는 상기 (2)에 기재된 송신 장치.
(4) 상기 제1의 드라이버부는, 소정의 주기로 복수회 연속하여, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하고,
상기 제2의 기간은, 상기 제1의 드라이버부가, 2회째에 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 타이밍보다도 뒤의 기간인 상기 (2)에 기재된 송신 장치.
(5) 상기 제1의 기간에서의 상기 제1의 드라이버부의 출력 임피던스는, 상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제1의 전압 또는 상기 제2의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스에 대응하고 있는 상기 (2)부터 (4)의 어느 하나에 기재된 송신 장치.
(6) 제2의 출력단자에서의 전압을 상기 제1의 전압, 상기 제2의 전압 및 상기 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제2의 드라이버부와,
제3의 출력단자에서의 전압을 상기 제1의 전압, 상기 제2의 전압 및 상기 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제3의 드라이버부를 또한 구비하고,
상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압은, 서로 다르고,
상기 설정부는, 또한, 상기 제2의 드라이버부가 상기 제2의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제2의 드라이버부의 출력 임피던스를 동적으로 설정함과 함께, 상기 제3의 드라이버부가 상기 제3의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제3의 드라이버부의 출력 임피던스를 동적으로 설정하는 상기 (1)에 기재된 송신 장치.
(7) 상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부는, 상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압을 설정함에 의해, 심볼의 시퀀스를 송신하고,
상기 설정부는, 상기 시퀀스에서의 소정의 심볼 천이에 의거하여, 상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부의 출력 임피던스를 설정하는 상기 (6)에 기재된 송신 장치.
(8) 상기 심볼의 천이를 나타내는 천이 신호에 의거하여 심볼 신호를 생성하는 신호 생성부를 또한 구비하고,
상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부는, 상기 심볼 신호에 의거하여, 상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압을 각각 설정하고,
상기 설정부는, 상기 천이 신호에 의거하여, 상기 소정의 심볼 천이를 검출함에 의해, 상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부의 출력 임피던스를 설정하는 상기 (7)에 기재된 송신 장치.
(9) 상기 설정부는, 상기 제1의 출력단자에서의 전압, 상기 제2의 출력단자에서의 전압 및 상기 제3의 출력단자에서의 전압 중의 2개가 변화하고, 하나가 상기 제3의 전압으로 유지되는 심볼 천이에서, 상기 제1의 드라이버부, 상기 제2의 드라이버부, 상기 제3의 드라이버부 중, 대응하는 출력단자를 상기 제3의 전압으로 설정하는 드라이버부의 출력 임피던스를 그 밖의 드라이버부의 출력 임피던스보다도 높게 하는 상기 (7) 또는 (8)에 기재된 송신 장치.
(10) 상기 설정부는, 상기 제1의 출력단자에서의 전압, 상기 제2의 출력단자에서의 전압 및 상기 제3의 출력단자에서의 전압 중의 2개가 변화하고, 하나가 변화하지 않는 심볼 천이에서, 상기 제1의 드라이버부, 상기 제2의 드라이버부, 상기 제3의 드라이버부 중, 대응하는 출력단자를 상기 제3의 전압으로 설정하는 드라이버부의 출력 임피던스를 그 밖의 드라이버부의 출력 임피던스보다도 높게 하는 상기 (7) 또는 (8)에 기재된 송신 장치.
(11) 상기 제1의 드라이버부는, 제1의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제1의 회로와,
제2의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제2의 회로를 가지며,
상기 제1의 전원으로부터 상기 제1의 회로 및 상기 제2의 회로를 통하여 상기 제2의 전원에 전류를 흘림에 의해, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 상기 (1)부터 (10)의 어느 하나에 기재된 송신 장치.
(12) 상기 제1의 회로는, 서로 병렬 접속되고, 각각이, 상기 제1의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제1의 저항 소자 및 제1의 트랜지스터를 포함하는, 복수의 제1의 서브 회로를 가지며,
상기 제2의 회로는, 서로 병렬 접속되고, 각각이, 상기 제2의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제2의 저항 소자 및 제2의 트랜지스터를 포함하는, 복수의 제2의 서브 회로를 가지며,
상기 복수의 제1의 서브 회로 중의 1 이상에서의 상기 제1의 트랜지스터를 온 상태로 함과 함께, 상기 복수의 제2의 서브 회로 중의 1 이상에서의 상기 제2의 트랜지스터를 온 상태로 함에 의해, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 상기 (11)에 기재된 송신 장치.
(13) 상기 설정부는, 상기 제1의 회로에서의 복수의 제1의 트랜지스터 중의 온 상태로 하는 제1의 트랜지스터의 수를 설정함과 함께, 상기 제2의 회로에서의 복수의 제2의 트랜지스터 중의 온 상태로 하는 제2의 트랜지스터의 수를 설정함에 의해, 상기 제1의 드라이버부의 출력 임피던스를 설정하는 상기 (12)에 기재된 송신 장치.
(14) 제1의 드라이버부에 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정시키고,
상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 송신 방법.
(15) 송신 장치와 수신 장치를 구비하고,
상기 송신 장치는, 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제1의 드라이버부와,
상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 설정부를 갖는 통신 시스템.
(16) 상기 수신 장치는, 입력단자에 접속되고, 유효 또는 무효로 설정 가능한 종단 저항을 갖는 상기 (15)에 기재된 통신 시스템.
(17) 상기 종단 저항은 무효로 설정되어 있는 상기 (16)에 기재된 통신 시스템.
본 출원은, 일본 특허청에서 2016년 1월 22일에 출원된 일본 특허출원 번호 2016-010286호를 기초로 하여 우선권을 주장하는 것이고, 이 출원의 모든 내용을 참조에 의해 본 출원에 원용한다.
당업자라면, 설계상의 요건이나 다른 요인에 응하여, 여러가지의 수정, 콤비네이션, 서브콤비네이션 및 변경을 상도 할 수 있는데, 그들은 첨부한 청구의 범위나 그 균등물의 범위에 포함되는 것으로 이해된다.

Claims (17)

  1. 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제1의 드라이버부와,
    상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 설정부를 구비한 것을 특징으로 하는 송신 장치.
  2. 제1항에 있어서,
    상기 제1의 드라이버부는, 제1의 기간에서, 상기 제1의 출력단자에서의 전압을 상기 제1의 전압 또는 상기 제2의 전압으로부터 상기 제3의 전압으로 변화시키고, 상기 제1의 기간의 후의 제2의 기간에서, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 유지시키고,
    상기 설정부는, 상기 제2의 기간에서의 상기 제1의 드라이버부의 출력 임피던스를 상기 제1의 기간에서의 상기 제1의 드라이버부의 출력 임피던스보다도 높은 임피던스로 설정하는 것을 특징으로 하는 송신 장치.
  3. 제2항에 있어서,
    상기 제1의 드라이버부는, 소정의 주기로 상기 제1의 출력단자에서의 전압을 설정하며,
    상기 소정의 주기에 대응하는 기간은, 상기 제1의 기간과, 상기 제2의 기간을 포함하는 것을 특징으로 하는 송신 장치.
  4. 제2항에 있어서,
    상기 제1의 드라이버부는, 소정의 주기로 복수회 연속하여, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하며,
    상기 제2의 기간은, 상기 제1의 드라이버부가, 2회째에 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 타이밍보다도 뒤의 기간인 것을 특징으로 하는 송신 장치.
  5. 제2항에 있어서,
    상기 제1의 기간에서의 상기 제1의 드라이버부의 출력 임피던스는, 상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제1의 전압 또는 상기 제2의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스에 대응하고 있다 것을 특징으로 하는 송신 장치.
  6. 제1항에 있어서,
    제2의 출력단자에서의 전압을 상기 제1의 전압, 상기 제2의 전압 및 상기 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제2의 드라이버부와,
    제3의 출력단자에서의 전압을 상기 제1의 전압, 상기 제2의 전압 및 상기 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제3의 드라이버부를 더 구비하고,
    상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압은 서로 다르며,
    상기 설정부는 또한, 상기 제2의 드라이버부가 상기 제2의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제2의 드라이버부의 출력 임피던스를 동적으로 설정함과 함께, 상기 제3의 드라이버부가 상기 제3의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제3의 드라이버부의 출력 임피던스를 동적으로 설정하는 것을 특징으로 하는 송신 장치.
  7. 제6항에 있어서,
    상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부는, 상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압을 설정함에 의해 심볼의 시퀀스를 송신하며,
    상기 설정부는, 상기 시퀀스에서의 소정의 심볼 천이에 의거하여, 상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부의 출력 임피던스를 설정하는 것을 특징으로 하는 송신 장치.
  8. 제7항에 있어서,
    상기 심볼의 천이를 나타내는 천이 신호에 의거하여 심볼 신호를 생성하는 신호 생성부를 더 구비하고,
    상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부는, 상기 심볼 신호에 의거하여, 상기 제1의 출력단자, 상기 제2의 출력단자 및 상기 제3의 출력단자에서의 전압을 각각 설정하며,
    상기 설정부는, 상기 천이 신호에 의거하여, 상기 소정의 심볼 천이를 검출함에 의해, 상기 제1의 드라이버부, 상기 제2의 드라이버부 및 상기 제3의 드라이버부의 출력 임피던스를 설정하는 것을 특징으로 하는 송신 장치.
  9. 제7항에 있어서,
    상기 설정부는, 상기 제1의 출력단자에서의 전압, 상기 제2의 출력단자에서의 전압 및 상기 제3의 출력단자에서의 전압 중의 2개가 변화하고, 하나가 상기 제3의 전압으로 유지되는 심볼 천이에서, 상기 제1의 드라이버부, 상기 제2의 드라이버부, 상기 제3의 드라이버부 중, 대응하는 출력단자를 상기 제3의 전압으로 설정하는 드라이버부의 출력 임피던스를 그 밖의 드라이버부의 출력 임피던스보다도 높게 하는 것을 특징으로 하는 송신 장치.
  10. 제7항에 있어서,
    상기 설정부는, 상기 제1의 출력단자에서의 전압, 상기 제2의 출력단자에서의 전압 및 상기 제3의 출력단자에서의 전압 중의 2개가 변화하고, 하나가 변화하지 않는 심볼 천이에서, 상기 제1의 드라이버부, 상기 제2의 드라이버부, 상기 제3의 드라이버부 중, 대응하는 출력단자를 상기 제3의 전압으로 설정하는 드라이버부의 출력 임피던스를 그 밖의 드라이버부의 출력 임피던스보다도 높게 하는 것을 특징으로 하는 송신 장치.
  11. 제1항에 있어서,
    상기 제1의 드라이버부는,
    제1의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제1의 회로와,
    제2의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제2의 회로를 가지며,
    상기 제1의 전원으로부터 상기 제1의 회로 및 상기 제2의 회로를 통하여 상기 제2의 전원에 전류를 흘림에 의해, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 것을 특징으로 하는 송신 장치.
  12. 제11항에 있어서,
    상기 제1의 회로는, 서로 병렬 접속되고, 각각이, 상기 제1의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제1의 저항 소자 및 제1의 트랜지스터를 포함하는, 복수의 제1의 서브 회로를 가지며,
    상기 제2의 회로는, 서로 병렬 접속되고, 각각이, 상기 제2의 전원으로부터 상기 제1의 출력단자에의 경로상에 마련된 제2의 저항 소자 및 제2의 트랜지스터를 포함하는, 복수의 제2의 서브 회로를 가지며,
    상기 복수의 제1의 서브 회로 중의 1 이상에서의 상기 제1의 트랜지스터를 온 상태로 함과 함께, 상기 복수의 제2의 서브 회로 중의 1 이상에서의 상기 제2의 트랜지스터를 온 상태로 함에 의해, 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정하는 것을 특징으로 하는 송신 장치.
  13. 제12항에 있어서,
    상기 설정부는,
    상기 제1의 회로에서의 복수의 제1의 트랜지스터 중의 온 상태로 하는 제1의 트랜지스터의 수를 설정함과 함께, 상기 제2의 회로에서의 복수의 제2의 트랜지스터 중의 온 상태로 하는 제2의 트랜지스터의 수를 설정함에 의해, 상기 제1의 드라이버부의 출력 임피던스를 설정하는 것을 특징으로 하는 송신 장치.
  14. 제1의 드라이버부에 제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정시키며,
    상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 것을 특징으로 하는 송신 방법.
  15. 송신 장치와, 수신 장치를 구비하고,
    상기 송신 장치는,
    제1의 출력단자에서의 전압을 제1의 전압, 제2의 전압 및 상기 제1의 전압과 상기 제2의 전압 사이의 제3의 전압 중의 어느 하나로 선택적으로 설정하는 제1의 드라이버부와,
    상기 제1의 드라이버부가 상기 제1의 출력단자에서의 전압을 상기 제3의 전압으로 설정할 때의 상기 제1의 드라이버부의 출력 임피던스를 동적으로 설정하는 설정부를 갖는 것을 특징으로 하는 통신 시스템.
  16. 제15항에 있어서,
    상기 수신 장치는, 입력단자에 접속되고, 유효 또는 무효로 설정 가능한 종단 저항을 갖는 것을 특징으로 하는 통신 시스템.
  17. 제16항에 있어서,
    상기 종단 저항은 무효로 설정되어 있는 것을 특징으로 하는 통신 시스템.
KR1020187017817A 2016-01-22 2016-12-16 송신 장치, 송신 방법 및 통신 시스템 KR102528611B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2016-010286 2016-01-22
JP2016010286 2016-01-22
PCT/JP2016/087588 WO2017126267A1 (ja) 2016-01-22 2016-12-16 送信装置、送信方法、および通信システム

Publications (2)

Publication Number Publication Date
KR20180105126A true KR20180105126A (ko) 2018-09-27
KR102528611B1 KR102528611B1 (ko) 2023-05-04

Family

ID=59362657

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187017817A KR102528611B1 (ko) 2016-01-22 2016-12-16 송신 장치, 송신 방법 및 통신 시스템

Country Status (6)

Country Link
US (1) US10225110B2 (ko)
JP (1) JP6838566B2 (ko)
KR (1) KR102528611B1 (ko)
CN (1) CN108476182B (ko)
DE (1) DE112016006281B4 (ko)
WO (1) WO2017126267A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180133850A (ko) * 2016-04-20 2018-12-17 소니 주식회사 수신 장치, 송신 장치, 및 통신 시스템, 및, 신호 수신 방법, 신호 송신 방법, 및 통신 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111200463B (zh) * 2020-01-08 2021-09-24 广东省半导体产业技术研究院 一种阻抗调节装置及信号发射装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06261092A (ja) 1993-03-02 1994-09-16 Sony Kihara Kenkyusho:Kk シリアルディジタルデータの伝送方法及び伝送装置
US8064535B2 (en) 2007-03-02 2011-11-22 Qualcomm Incorporated Three phase and polarity encoded serial interface
KR20120039743A (ko) * 2004-08-19 2012-04-25 소니 주식회사 렌즈 위치 검출 장치, 렌즈 경통 및 촬상 장치
KR20180018523A (ko) * 2015-06-15 2018-02-21 소니 주식회사 송신 장치, 수신 장치, 및 통신 시스템, 및, 신호 송신 방법, 신호 수신 방법, 및 통신 방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4697107A (en) * 1986-07-24 1987-09-29 National Semiconductor Corporation Four-state I/O control circuit
JP3889954B2 (ja) * 2001-10-29 2007-03-07 株式会社ルネサステクノロジ 半導体装置
JP2007166059A (ja) * 2005-12-12 2007-06-28 Ricoh Co Ltd 電気信号出力装置および半導体レーザ変調駆動装置および画像形成装置
JP4356781B2 (ja) * 2007-05-17 2009-11-04 ソニー株式会社 駆動装置
JP4537487B2 (ja) * 2008-05-08 2010-09-01 株式会社日本自動車部品総合研究所 信号伝送回路
JP2009284427A (ja) * 2008-05-26 2009-12-03 Fujitsu Microelectronics Ltd 半導体装置及び半導体装置の制御方法
JP2010171793A (ja) 2009-01-23 2010-08-05 Elpida Memory Inc 半導体装置
US9153296B2 (en) * 2010-06-28 2015-10-06 Intel Corporation Methods and apparatuses for dynamic memory termination
JP2016010286A (ja) 2014-06-26 2016-01-18 株式会社東芝 ガス絶縁機器用支持絶縁物およびガス絶縁機器
JP6665441B2 (ja) * 2015-08-10 2020-03-13 ソニー株式会社 送信装置、受信装置、および通信システム

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06261092A (ja) 1993-03-02 1994-09-16 Sony Kihara Kenkyusho:Kk シリアルディジタルデータの伝送方法及び伝送装置
KR20120039743A (ko) * 2004-08-19 2012-04-25 소니 주식회사 렌즈 위치 검출 장치, 렌즈 경통 및 촬상 장치
US8064535B2 (en) 2007-03-02 2011-11-22 Qualcomm Incorporated Three phase and polarity encoded serial interface
KR20180018523A (ko) * 2015-06-15 2018-02-21 소니 주식회사 송신 장치, 수신 장치, 및 통신 시스템, 및, 신호 송신 방법, 신호 수신 방법, 및 통신 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180133850A (ko) * 2016-04-20 2018-12-17 소니 주식회사 수신 장치, 송신 장치, 및 통신 시스템, 및, 신호 수신 방법, 신호 송신 방법, 및 통신 방법

Also Published As

Publication number Publication date
JPWO2017126267A1 (ja) 2018-11-15
JP6838566B2 (ja) 2021-03-03
US10225110B2 (en) 2019-03-05
US20190007239A1 (en) 2019-01-03
KR102528611B1 (ko) 2023-05-04
CN108476182A (zh) 2018-08-31
WO2017126267A1 (ja) 2017-07-27
CN108476182B (zh) 2021-03-05
DE112016006281T5 (de) 2018-10-04
DE112016006281B4 (de) 2024-02-22

Similar Documents

Publication Publication Date Title
KR102613093B1 (ko) 송신 장치, 송신 방법 및 통신 시스템
JP7147949B2 (ja) 送信装置および通信システム
JP7259904B2 (ja) 送信装置、送信方法、および通信システム
KR102528611B1 (ko) 송신 장치, 송신 방법 및 통신 시스템
US10554234B2 (en) Transmission device, transmission method, and communication system
JP6848885B2 (ja) 送信装置および通信システム

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right