KR20180014406A - 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Download PDF

Info

Publication number
KR20180014406A
KR20180014406A KR1020160097581A KR20160097581A KR20180014406A KR 20180014406 A KR20180014406 A KR 20180014406A KR 1020160097581 A KR1020160097581 A KR 1020160097581A KR 20160097581 A KR20160097581 A KR 20160097581A KR 20180014406 A KR20180014406 A KR 20180014406A
Authority
KR
South Korea
Prior art keywords
display panel
slew rate
data
gate
data voltage
Prior art date
Application number
KR1020160097581A
Other languages
English (en)
Other versions
KR102620569B1 (ko
Inventor
황현식
김윤구
박봉임
심병국
안익현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160097581A priority Critical patent/KR102620569B1/ko
Priority to US15/657,920 priority patent/US10354602B2/en
Priority to EP17183742.0A priority patent/EP3276607A3/en
Priority to JP2017146683A priority patent/JP7050435B2/ja
Priority to TW106125550A priority patent/TWI780062B/zh
Priority to CN201710638789.7A priority patent/CN107665660A/zh
Publication of KR20180014406A publication Critical patent/KR20180014406A/ko
Application granted granted Critical
Publication of KR102620569B1 publication Critical patent/KR102620569B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Preparation Of Compounds By Using Micro-Organisms (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Compounds Of Unknown Constitution (AREA)

Abstract

표시 패널의 구동 방법에서 게이트 신호가 표시 패널에 출력된다. 상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 데이터 전압이 상기 표시 패널에 출력된다. 상기 게이트 신호 및 상기 데이터 전압을 수신하여 계조가 표시된다. 상기 데이터 전압의 상기 슬루율은 데이터 구동부로부터 거리가 멀어질수록 증가할 수 있다. 이에 따라, 배선 저항으로 인해 발생하는 픽셀의 충전율 편차를 보상하여 표시 패널의 표시 품질을 향상시킬 수 있다.

Description

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치{METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS FOR PERFORMING THE SAME}
본 발명은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것으로, 배선 저항으로 인해 발생하는 픽셀의 충전율 편차를 보상하여 표시 패널의 표시 품질을 향상시킬 수 있는 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
상기 픽셀은 상기 게이트 신호 및 상기 데이터 전압에 응답하여 계조를 표시한다. 상기 표시 패널 내의 위치에 따라 상기 게이트 신호 및 상기 데이터 전압이 지연되어, 상기 표시 패널 내의 위치에 따라 상기 픽셀의 충전율에 편차가 발생할 수 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 배선 저항으로 인해 발생하는 픽셀의 충전율 편차를 보상하여 표시 패널의 표시 품질을 향상시킬 수 있는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 구동 방법을 수행하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 게이트 신호를 표시 패널에 출력하는 단계, 상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 데이터 전압을 상기 표시 패널에 출력하는 단계 및 상기 게이트 신호 및 상기 데이터 전압을 수신하여 계조를 표시하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 데이터 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 선형적으로 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 비선형적으로 증가할 수 있다. 상기 데이터 전압의 상기 슬루율의 증가폭은 상기 데이터 구동부로부터 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 표시 패널 내의 위치 및 상기 표시 패널이 표시하는 영상의 패턴에 의해 결정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널이 표시하는 상기 영상의 상기 패턴에 따라 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 경우, 상기 데이터 라인에 출력되는 상기 데이터 전압의 상기 슬루율은 감소할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 게이트 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 데이터 구동부로부터 거리가 멀어질수록 증가하고, 게이트 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 게이트 구동부는 복수의 스테이지를 포함할 수 있다. 상기 표시 패널의 구동 방법은 상기 스테이지의 위치에 따라 서로 다른 슬루율을 갖는 게이트 클럭 신호를 상기 게이트 구동부에 출력하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 게이트 구동부에 상기 게이트 클럭 신호를 출력하는 타이밍 컨트롤러로부터 거리가 멀어질수록 증가할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 표시 패널은 게이트 신호 및 데이터 전압을 수신하여 계조를 표시하는 복수의 픽셀들을 포함한다. 상기 게이트 구동부는 상기 게이트 신호를 상기 표시 패널에 출력한다. 상기 데이터 구동부는 상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 데이터 전압을 상기 표시 패널에 출력한다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 선형적으로 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 비선형적으로 증가할 수 있다. 상기 슬루율의 증가폭은 상기 데이터 구동부로부터 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 표시 패널 내의 위치 및 상기 표시 패널이 표시하는 영상의 패턴에 의해 결정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널이 표시하는 상기 영상의 상기 패턴에 따라 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 경우, 상기 데이터 라인에 출력되는 상기 데이터 전압의 상기 슬루율은 감소할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 게이트 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 게이트 구동부로부터 거리가 멀어질수록 증가하고, 상기 게이트 구동부로부터 거리가 멀어질수록 증가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 게이트 구동부에 게이트 클럭 신호를 출력하는 타이밍 컨트롤러를 더 포함할 수 있다. 상기 게이트 구동부는 복수의 스테이지를 포함할 수 있다. 상기 게이트 클럭 신호는 상기 스테이지의 위치에 따라 서로 다른 슬루율을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 타이밍 컨트롤러로부터 거리가 멀어질수록 증가할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 표시 패널은 제1 픽셀, 상기 제1 픽셀과 동일한 데이터 라인에 연결되는 제2 픽셀을 포함한다. 상기 게이트 구동부는 게이트 신호를 상기 표시 패널에 출력한다. 상기 데이터 구동부는 데이터 전압을 상기 표시 패널에 출력한다. 상기 제1 픽셀과 상기 데이터 구동부 사이의 제1 거리는 상기 제2 픽셀과 상기 데이터 구동부 사이의 제2 거리보다 작다. 상기 제1 픽셀에 인가되는 제1 데이터 전압의 제1 슬루율은 상기 제2 픽셀에 인가되는 제2 데이터 전압의 제2 슬루율보다 작다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 표시 패널은 게이트 신호 및 데이터 전압을 수신하여 계조를 표시하는 복수의 픽셀들을 포함한다. 상기 게이트 구동부는 상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 게이트 신호를 상기 표시 패널에 출력한다. 상기 데이터 구동부는 상기 데이터 전압을 상기 표시 패널에 출력한다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 게이트 구동부에 게이트 클럭 신호를 출력하는 타이밍 컨트롤러를 더 포함할 수 있다. 상기 게이트 구동부는 상기 표시 패널은 상기 표시 패널 상에 집적될 수 있다. 상기 게이트 구동부는 복수의 스테이지를 포함할 수 있다. 상기 게이트 클럭 신호는 상기 스테이지의 위치에 따라 서로 다른 슬루율을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 타이밍 컨트롤러로부터 거리가 멀어질수록 증가할 수 있다.
이와 같은 표시 패널의 구동 방법 및 이를 수행하는 표시 장치에 따르면, 데이터 라인의 전달 지연으로 인한 픽셀의 충전율 편차 또는 게이트 라인의 전달 지연으로 인한 픽셀의 충전율 편차를 보상하기 위해서 데이터 구동부가 출력하는 데이터 전압의 슬루율을 조절할 수 있다. 또한, 클럭 라인의 전달 지연으로 인한 게이트 신호의 파형의 편차를 보상하기 위해서 게이트 클럭 신호의 슬루율을 조절할 수 있다. 따라서, 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다.
도 3은 도 2의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
도 4는 도 3의 데이터 전압들을 출력하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다.
도 5는 도 1의 표시 패널에 출력하는 데이터 전압의 슬루율을 설정하는 방법의 일례를 설명하기 위한 표시 패널의 개념도이다.
도 6은 도 1의 표시 패널에 출력하는 데이터 전압의 슬루율을 설정하는 방법의 일례를 설명하기 위한 표시 패널의 개념도이다.
도 7은 본 발명의 일 실시예에 따른 표시 패널의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
도 8은 도 7의 데이터 전압들을 인가하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다.
도 9는 도 7의 표시 패널에 표시되는 영상의 패턴에 따라 도 7의 표시 패널의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
도 10은 도 9의 데이터 전압들을 인가하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다.
도 11은 본 발명의 일 실시예에 따른 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다.
도 12는 도 11의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에서 수신되는 게이트 신호 및 데이터 전압을 나타내는 파형도이다.
도 13은 도 11의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에서 수신되는 게이트 신호 및 상기 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
도 14는 본 발명의 일 실시예에 따른 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다.
도 15는 도 14의 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에서 수신되는 게이트 신호 및 데이터 전압을 나타내는 파형도이다.
도 16은 도 14의 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에서 수신되는 게이트 신호 및 상기 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
도 17은 본 발명의 일 실시예에 따른 게이트 구동부 내의 위치에 따른 게이트 클럭 신호의 파형을 설명하기 위한 게이트 구동부의 개념도이다.
도 18은 도 17의 각 스테이지에 출력하는 게이트 클럭 신호를 나타내는 파형도이다.
도 19는 도 17의 각 스테이지에 게이트 클럭 신호를 출력하였을 때, 상기 각 스테이지에 수신되는 게이트 클럭 신호를 나타내는 파형도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
각 픽셀은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
예를 들어, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
도 2는 도 1의 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다. 도 3은 도 2의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다. 도 4는 도 3의 데이터 전압들을 출력하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다.
도 1 내지 도 4를 참조하면, 상기 데이터 구동부(400)는 데이터 구동 칩(DIC) 및 상기 데이터 구동 칩(DIC)을 인쇄 회로 기판(PCB)에 연결하는 플렉서블 인쇄 회로(FPC)를 포함할 수 있다. 예를 들어, 상기 데이터 구동부(400)는 복수의 데이터 구동 칩(DIC)들을 포함할 수 있다. 상기 타이밍 컨트롤러(200)는 상기 인쇄 회로 기판(PCB) 내에 배치될 수 있다.
상기 데이터 구동부(400)로부터 연장되는 데이터 라인(DL)을 따라 상기 표시 패널(100)에 데이터 전압이 출력된다. 이 때, 상기 데이터 라인(DL)의 배선 저항으로 인해 상기 데이터 전압의 전파가 지연될 수 있다.
도 2에서, 제1 영역(PA), 제2 영역(PB) 및 제3 영역(PC) 중 상기 제1 영역(PA)은 상기 데이터 구동부(400)로부터의 거리가 가장 가깝고, 상기 제2 영역(PB)은 상기 데이터 구동부(400)로부터의 거리가 상기 제1 영역보다 멀고, 상기 제3 영역(PC)은 상기 데이터 구동부(400)로부터의 거리가 가장 멀다.
상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)에 동일한 데이터 전압을 출력할 경우, 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 제3 영역(PC)의 픽셀에서 수신되는 데이터 전압의 전파 지연이 가장 크고, 상기 제2 영역(PB)의 픽셀에서 수신되는 데이터 전압의 전파 지연은 상기 제3 영역(PC)보다 작으며, 상기 제1 영역(PA)의 픽셀에서 수신되는 데이터 전압의 전파 지연이 가장 작다.
상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)에 동일한 데이터 전압을 출력할 경우, 상기 데이터 전압의 전파 지연으로 인해 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 제3 영역(PC)의 픽셀의 충전율이 가장 작고, 상기 제2 영역(PB)의 픽셀의 충전율은 상기 제3 영역(PC)보다 크며, 상기 제3 영역(PC)의 픽셀의 충전율이 가장 크다.
상기 표시 패널(100) 내의 위치에 따른 상기 픽셀들의 충전율의 편차로 인해 상기 표시 패널(100)에 아티팩트가 발생할 수 있다. 예를 들어, 동일 계조에 대해, 상기 데이터 구동부(400)와 거리가 먼 상기 표시 패널(100)의 하부의 휘도가 상기 데이터 구동부(400)와 가까운 상기 표시 패널(100)의 상부의 휘도보다 어두울 수 있다.
상기 표시 패널(100) 내에서의 위치에 따른 충전율 편차를 보상하기 위해, 상기 데이터 구동부(400)는 상기 표시 패널(100) 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 데이터 전압을 출력할 수 있다. 슬루율은 일정 시간 동안 변하는 전압으로 정의될 수 있다. 상기 슬루율이 크면 일정 시간 동안 전압이 크게 변하는 것이고, 상기 슬루율이 크면 파형의 라이징 및 폴링이 상대적으로 빠르다. 상기 슬루율이 작으면 일정 시간 동안 전압이 적게 변하는 것이고, 상기 슬루율이 작으면 파형의 라이징 및 폴링이 상대적으로 느리다.
예를 들어, 상기 데이터 전압의 슬루율은 상기 타이밍 컨트롤러(200)에 의해 설정될 수 있다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA) 및 상기 표시 패널(100)의 위치에 따른 슬루율 정보를 상기 데이터 구동부(400)에 출력할 수 있다. 상기 데이터 구동부(400)는 상기 타이밍 컨트롤러(200)로부터 수신한 상기 데이터 신호(DATA) 및 상기 슬루율 정보를 기초로 상기 슬루율이 조절된 데이터 전압을 생성할 수 있다. 상기 데이터 구동부(400)는 상기 슬루율이 조절된 상기 데이터 전압을 상기 표시 패널(100)에 출력할 수 있다.
도 3은 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에 출력하는 데이터 전압의 파형을 나타낸다. 도 3을 보면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 증가할 수 있다. 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 데이터 구동부(400)가 상기 제1 영역(PA)의 픽셀에 출력하는 데이터 전압의 슬루율은 가장 작고, 상기 데이터 구동부(400)가 상기 제2 영역(PB)의 픽셀에 출력하는 데이터 전압의 슬루율은 상기 데이터 구동부(400)가 상기 제1 영역(PA)의 픽셀에 출력하는 데이터 전압의 슬루율보다 크고, 상기 데이터 구동부(400)가 상기 제3 영역(PC)의 픽셀에 출력하는 데이터 전압의 슬루율이 가장 크다.
도 4는 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압의 파형을 나타낸다. 도 4를 보면, 상기 데이터 전압의 상기 슬루율 조절로 인해, 상기 데이터 구동부(400)로부터의 거리와 관계없이 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압은 동일한 파형을 가질 수 있다. 결과적으로, 상기 데이터 라인(DL)의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
도 5는 도 1의 표시 패널에 출력하는 데이터 전압의 슬루율을 설정하는 방법의 일례를 설명하기 위한 표시 패널의 개념도이다.
도 1 내지 도 5를 참조하면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 점진적으로 증가할 수 있다.
예를 들어, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부(400)로부터 멀어질수록 선형적으로 증가할 수 있다. 상기 데이터 라인(DL)의 배선 저항은 배선의 폭이 일정하다면 상기 데이터 구동부(400)로부터의 거리에 비례하여 선형적으로 증가하므로 본 실시예에서 상기 데이터 전압의 상기 슬루율을 선형적으로 증가시킬 수 있다.
상기 데이터 전압의 슬루율을 증가시키기 위해 상기 표시 패널(100) 내에 복수의 슬루율 포인트를 설정할 수 있다. 예를 들어, 상기 표시 패널(100) 내에 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)를 설정할 수 있다.
상기 표시 패널(100) 내에 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 간격은 동일할 수 있다. 제1 슬루율 포인트(SL1) 및 제2 슬루율 포인트(SL2)의 간격인 제1 간격(GP1), 제2 슬루율 포인트(SL2) 및 제3 슬루율 포인트(SL3)의 간격인 제2 간격(GP2), 제3 슬루율 포인트(SL3) 및 제4 슬루율 포인트(SL4)의 간격인 제3 간격(GP3) 및 제4 슬루율 포인트(SL4) 및 제5 슬루율 포인트(SL5)의 간격인 제4 간격(GP4)은 모두 동일할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 슬루율을 설정할 수 있다. 상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)는 상기 표시 패널(100) 내의 픽셀의 좌표일 수 있다. 상기 제1 슬루율 포인트(SL1)의 슬루율, 상기 제2 슬루율 포인트(SL2)의 슬루율, 상기 제3 슬루율 포인트(SL3)의 슬루율, 상기 제4 슬루율 포인트(SL4)의 슬루율 및 상기 제5 슬루율 포인트(SL5)의 슬루율은 선형적으로 증가할 수 있다. 따라서, 상기 데이터 전압의 상기 슬루율의 증가폭은 상기 데이터 구동부(400)로부터의 거리와 관계없이 일정할 수 있다.
상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5) 사이의 영역은 상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 슬루율을 인터폴레이션하여 설정할 수 있다.
도 6은 도 1의 표시 패널에 출력하는 데이터 전압의 슬루율을 설정하는 방법의 일례를 설명하기 위한 표시 패널의 개념도이다.
도 1 내지 도 4 및 도 6을 참조하면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 점진적으로 증가할 수 있다.
예를 들어, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부(400)로부터 멀어질수록 비선형적으로 증가할 수 있다. 상기 데이터 라인(DL)의 배선 저항은 배선의 폭이 일정하다면 상기 데이터 구동부(400)로부터의 거리에 비례하여 선형적으로 증가하지만, 상기 픽셀에 충전되는 데이터 전압의 충전율은 상기 픽셀의 스위칭 소자의 특성 및 액정층의 특성 등에 따라 비선형적으로 감소할 수 있다. 따라서, 본 실시예에서 상기 데이터 전압의 상기 슬루율을 비선형적으로 증가시킬 수 있다.
상기 데이터 전압의 슬루율을 증가시키기 위해 상기 표시 패널(100) 내에 복수의 슬루율 포인트를 설정할 수 있다. 예를 들어, 상기 표시 패널(100) 내에 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)를 설정할 수 있다.
상기 표시 패널(100) 내에 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 간격은 서로 상이할 수 있다. 제1 슬루율 포인트(SL1) 및 제2 슬루율 포인트(SL2)의 간격인 제1 간격(GP1)은 제2 슬루율 포인트(SL2) 및 제3 슬루율 포인트(SL3)의 간격인 제2 간격(GP2)보다 클 수 있다. 제2 슬루율 포인트(SL2) 및 제3 슬루율 포인트(SL3)의 간격인 제2 간격(GP2)은 제3 슬루율 포인트(SL3) 및 제4 슬루율 포인트(SL4)의 간격인 제3 간격(GP3)보다 클 수 있다. 제3 슬루율 포인트(SL3) 및 제4 슬루율 포인트(SL4)의 간격인 제3 간격(GP3)은 제4 슬루율 포인트(SL4) 및 제5 슬루율 포인트(SL5)의 간격인 제4 간격(GP4)보다 클 수 있다.
상기 타이밍 컨트롤러(200)는 상기 5개의 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 슬루율을 설정할 수 있다. 상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)는 상기 표시 패널(100) 내의 픽셀의 좌표일 수 있다.
상기 제1 슬루율 포인트(SL1)의 슬루율, 상기 제2 슬루율 포인트(SL2)의 슬루율, 상기 제3 슬루율 포인트(SL3)의 슬루율, 상기 제4 슬루율 포인트(SL4)의 슬루율 및 상기 제5 슬루율 포인트(SL5)의 슬루율은 선형적으로 증가할 수 있다. 따라서, 상기 데이터 전압의 상기 슬루율의 증가폭은 상기 데이터 구동부(400)로부터 멀어질수록 증가할 수 있다.
상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5) 사이의 영역은 상기 슬루율 포인트(SL1, SL2, SL3, SL4, SL5)의 슬루율을 인터폴레이션하여 설정할 수 있다.
본 실시예에 따르면, 데이터 라인(DL)의 배선 저항으로 인한 데이터 전압의 전송 지연을 보상하기 위해서 데이터 구동부(400)가 출력하는 데이터 전압의 슬루율을 조절할 수 있다. 따라서, 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시 패널의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다. 도 8은 도 7의 데이터 전압들을 인가하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다. 도 9는 도 7의 표시 패널에 표시되는 영상의 패턴에 따라 도 7의 표시 패널의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다. 도 10은 도 9의 데이터 전압들을 인가하였을 때, 상기 제1 영역, 상기 제2 영역 및 상기 제3 영역의 픽셀들에 수신되는 데이터 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 패널의 구동 방법 및 표시 장치는 상기 데이터 전압의 상기 슬루율은 상기 표시 패널 내의 위치 및 상기 표시 패널이 표시하는 영상의 패턴에 의해 결정되는 것을 제외하면, 도 1 내지 도 6의 표시 패널의 구동 방법 및 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 7은 표시 패널(100)이 데이터 구동부(400)에 열을 발생시키지 않는 영상 패턴을 표시하는 경우를 예시한다. 반면, 도 9는 표시 패널(100)이 데이터 구동부(400)에 열을 발생시키는 영상 패턴을 표시하는 경우를 예시한다.
도 7 및 도 8을 참조하면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 증가할 수 있다.
도 8을 보면, 상기 데이터 전압의 상기 슬루율 조절로 인해, 상기 데이터 구동부(400)로부터의 거리와 관계없이 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압은 동일한 파형을 가질 수 있다. 결과적으로, 상기 데이터 라인(DL)의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
도 9 및 도 10을 참조하면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 증가할 수 있다.
도 10을 보면, 상기 데이터 전압의 상기 슬루율 조절로 인해, 상기 데이터 구동부(400)로부터의 거리와 관계없이 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압은 동일한 파형을 가질 수 있다. 결과적으로, 상기 데이터 라인(DL)의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
도 7 및 도 9를 보면, 도 9에서의 제1 영역(PA)의 상기 데이터 전압의 상기 슬루율은 도 7에서의 제1 영역(PA)의 상기 데이터 전압의 상기 슬루율보다 작을 수 있다. 도 9에서의 제2 영역(PB)의 상기 데이터 전압의 상기 슬루율은 도 9에서의 제2 영역(PB)의 상기 데이터 전압의 상기 슬루율보다 작을 수 있다. 도 9에서의 제3 영역(PC)의 상기 데이터 전압의 상기 슬루율은 도 9에서의 제3 영역(PC)의 상기 데이터 전압의 상기 슬루율보다 작을 수 있다.
도 9에서 상기 표시 패널(100)은 상기 데이터 구동부(400)에 열을 발생시키는 영상 패턴을 표시하므로, 도 9에서의 상기 데이터 전압의 상기 슬루율은 도 7의 상기 데이터 전압의 상기 슬루율에 비해 작을 수 있다. 상기 데이터 구동부(400)가 열을 발생하는 영상 패턴이 상기 표시 패널(100)에 표시되는 경우, 상기 데이터 구동부(400)가 파손되거나 표시 장치의 소비 전력이 증가할 수 있으므로, 상기 데이터 구동부(400)가 출력하는 상기 데이터 전압의 상기 슬루율을 상대적으로 감소시킬 수 있다.
본 실시예에서, 상기 데이터 전압의 상기 슬루율은 상기 표시 패널(100) 내의 위치 및 상기 표시 패널(100)이 표시하는 영상의 패턴에 의해 결정될 수 있다. 예를 들어, 상기 표시 패널(100)이 표시하는 상기 영상의 상기 패턴에 따라 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 경우, 상기 데이터 라인에 출력되는 상기 데이터 전압의 상기 슬루율은 감소할 수 있다.
예를 들어, 상기 데이터 구동부(400)에 열을 발생시키는 영상 패턴은 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 패턴일 수 있다. 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 패턴은 가로 스트라이프 패턴일 수 있다. 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하면 상기 데이터 구동부(400)의 소비 전력 및 발열이 증가하게 된다.
반면, 상기 데이터 구동부(400)에 열을 발생시키지 않는 영상 패턴은 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 일정 레벨을 유지하는 패턴일 수 있다. 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 일정 레벨을 유지하는 패턴은 단색 패턴일 수 있다. 상기 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 일정 레벨을 유지하면 상기 데이터 구동부(400)의 소비 전력 및 발열이 감소하게 된다.
예를 들어, 상기 데이터 전압의 슬루율은 상기 타이밍 컨트롤러(200)에 의해 설정될 수 있다. 상기 타이밍 컨트롤러(200)는 상기 표시 패널(100)의 위치 및 상기 표시 패널(100)에 표시되는 영상의 패턴을 기초로 상기 데이터 전압의 슬루율을 설정할 수 있다.
본 실시예에 따르면, 데이터 라인(DL)의 배선 저항으로 인한 데이터 전압의 전송 지연을 보상하기 위해서 데이터 구동부(400)가 출력하는 데이터 전압의 슬루율을 조절할 수 있다. 따라서, 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 11은 본 발명의 일 실시예에 따른 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다. 도 12는 도 11의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에서 수신되는 게이트 신호 및 데이터 전압을 나타내는 파형도이다. 도 13은 도 11의 제1 영역, 제2 영역 및 제3 영역의 픽셀들에서 수신되는 게이트 신호 및 상기 제1 영역, 제2 영역 및 제3 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 패널의 구동 방법 및 표시 장치는 상기 데이터 전압의 상기 슬루율은 상기 게이트 신호의 전송 지연을 보상하기 위해 조절되는 것을 제외하면, 도 1 내지 도 6의 표시 패널의 구동 방법 및 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 및 도 11 내지 도 13을 참조하면, 상기 게이트 구동부(300)로부터 연장되는 게이트 라인(GL)을 따라 상기 표시 패널(100)에 게이트 신호가 출력된다. 이 때, 상기 게이트 라인(GL)의 배선 저항으로 인해 상기 게이트 신호의 전파가 지연될 수 있다.
도 11에서, 제1 영역(PA), 제2 영역(PB) 및 제3 영역(PC) 중 상기 제1 영역(PA)은 상기 게이트 구동부(300)로부터의 거리가 가장 가깝고, 상기 제2 영역(PB)은 상기 게이트 구동부(300)로부터의 거리가 상기 제1 영역보다 멀고, 상기 제3 영역(PC)은 상기 게이트 구동부(300)로부터의 거리가 가장 멀다.
상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)은 같은 행에 있으므로, 동일한 게이트 신호가 출력되는 것으로 볼 수 있다. 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 제3 영역(PC)의 픽셀에서 수신되는 게이트 신호(GC)의 전파 지연이 가장 크고, 상기 제2 영역(PB)의 픽셀에서 수신되는 게이트 신호(GB)의 전파 지연은 상기 제3 영역(PC)보다 작으며, 상기 제1 영역(PA)의 픽셀에서 수신되는 게이트 신호(GA)의 전파 지연이 가장 작다.
상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)에 동일한 레벨의 데이터 전압(DA, DB, DC)을 출력할 경우, 상기 게이트 신호의 전파 지연으로 인해 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 제3 영역(PC)의 픽셀의 충전율이 가장 작고, 상기 제2 영역(PB)의 픽셀의 충전율은 상기 제3 영역(PC)보다 크며, 상기 제3 영역(PC)의 픽셀의 충전율이 가장 크다.
상기 표시 패널(100) 내의 위치에 따른 상기 픽셀들의 충전율의 편차로 인해 상기 표시 패널(100)에 아티팩트가 발생할 수 있다. 예를 들어, 동일 계조에 대해, 상기 게이트 구동부(300)와 거리가 먼 상기 표시 패널(100)의 우측부의 휘도가 상기 게이트 구동부(300)와 가까운 상기 표시 패널(100)의 좌측부의 휘도보다 어두울 수 있다.
상기 표시 패널(100) 내에서의 위치에 따른 충전율 편차를 보상하기 위해, 상기 데이터 구동부(400)는 상기 표시 패널(100) 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 데이터 전압을 출력할 수 있다.
도 13은 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에 출력하는 데이터 전압의 파형(DAC, DBC, DCC)을 나타낸다. 도 13을 보면, 상기 데이터 전압의 상기 슬루율은 게이트 구동부(300)로부터 거리가 멀어질수록 증가할 수 있다. 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC) 중 상기 데이터 구동부(400)가 상기 제1 영역(PA)의 픽셀에 출력하는 데이터 전압의 슬루율은 가장 작고, 상기 데이터 구동부(400)가 상기 제2 영역(PB)의 픽셀에 출력하는 데이터 전압의 슬루율은 상기 데이터 구동부(400)가 상기 제1 영역(PA)의 픽셀에 출력하는 데이터 전압의 슬루율보다 크고, 상기 데이터 구동부(400)가 상기 제3 영역(PC)의 픽셀에 출력하는 데이터 전압의 슬루율이 가장 크다.
도시하지 않았으나, 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압의 파형은 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에 출력하는 데이터 전압의 파형(DAC, DBC, DCC)과 유사한 파형을 갖는다. 예를 들어, 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에서 수신되는 데이터 전압의 파형은 상기 제1 영역(PA), 상기 제2 영역(PB) 및 상기 제3 영역(PC)의 픽셀들에 출력하는 데이터 전압의 파형(DAC, DBC, DCC)으로부터 데이터 라인(DL)의 전파 지연이 적용된 파형일 수 있다.
도 13에서 보듯이, 상기 게이트 신호의 전파 지연이 큰 영역(PC)에는 상대적으로 슬루율이 큰 데이터 전압을 인가하고, 상기 게이트 신호의 전파 지연이 작은 영역(PA)에는 상대적으로 슬루율이 작은 데이터 전압을 인가하여 게이트 라인(GL)의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
본 실시예에 따르면, 게이트 라인(GL)의 배선 저항으로 인한 게이트 신호의 전송 지연을 보상하기 위해서 데이터 구동부(400)가 출력하는 데이터 전압의 슬루율을 조절할 수 있다. 따라서, 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 14는 본 발명의 일 실시예에 따른 표시 패널 내의 위치에 따른 데이터 전압의 파형을 설명하기 위한 표시 패널의 개념도이다. 도 15는 도 14의 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에서 수신되는 게이트 신호 및 데이터 전압을 나타내는 파형도이다. 도 16은 도 14의 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에서 수신되는 게이트 신호 및 상기 제1 영역, 제2 영역, 제3 영역 및 제4 영역의 픽셀들에 출력하는 데이터 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 패널의 구동 방법 및 표시 장치는 상기 데이터 전압의 상기 슬루율은 상기 데이터 전압의 전송 지연 및 상기 게이트 신호의 전송 지연을 모두 보상하기 위해 조절되는 것을 제외하면, 도 1 내지 도 6의 표시 패널의 구동 방법 및 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 및 도 14 내지 도 16을 참조하면, 상기 게이트 구동부(300)로부터 연장되는 게이트 라인(GL)을 따라 상기 표시 패널(100)에 게이트 신호가 출력된다. 이 때, 상기 게이트 라인(GL)의 배선 저항으로 인해 상기 게이트 신호의 전파가 지연될 수 있다.
도 14에서, 제1 영역(PA) 및 제3 영역(PC) 중 제1 영역(PA)은 상기 데이터 구동부(400)로부터의 거리가 가깝고, 상기 제3 영역(PC)은 상기 데이터 구동부(400)로부터의 거리가 상기 제1 영역(PA)보다 멀다.
상기 제1 영역(PA) 및 상기 제3 영역(PC)에 동일한 데이터 전압이 출력될 때, 상기 제1 영역(PA) 및 상기 제3 영역(PC) 중 상기 제3 영역(PC)의 픽셀에서 수신되는 데이터 전압(DC)의 전파 지연이 크고, 상기 제1 영역(PA)의 픽셀에서 수신되는 데이터 전압(DA)의 전파 지연이 상기 제3 영역(PC)보다 작다.
도 14에서, 제1 영역(PA) 및 제2 영역(PB) 중 제1 영역(PA)은 상기 게이트 구동부(300)로부터의 거리가 가깝고, 상기 제2 영역(PB)은 상기 게이트 구동부(300)로부터의 거리가 상기 제1 영역(PA)보다 멀다.
상기 제1 영역(PA) 및 상기 제2 영역(PB)은 같은 행에 있으므로, 동일한 게이트 신호가 출력되는 것으로 볼 수 있다. 상기 제1 영역(PA) 및 상기 제2 영역(PB) 중 상기 제2 영역(PB)의 픽셀에서 수신되는 게이트 신호(GB)의 전파 지연이 크고, 상기 제1 영역(PA)의 픽셀에서 수신되는 게이트 신호(GA)의 전파 지연이 상기 제2 영역(PB)보다 작다.
도 14에서, 제1 영역(PA) 및 제4 영역(PD) 중 제1 영역(PA)은 상기 게이트 구동부(300) 및 상기 데이터 구동부(400)로부터의 거리가 가깝고, 상기 제4 영역(PD)은 상기 게이트 구동부(300) 및 상기 데이터 구동부(400)로부터의 거리가 상기 제1 영역(PA)보다 멀다.
상기 제1 영역(PA) 및 상기 제4 영역(PD)에 동일한 데이터 전압이 출력될 때, 상기 제1 영역(PA) 및 상기 제4 영역(PD) 중 상기 제4 영역(PD)의 픽셀에서 수신되는 데이터 전압(DD)의 전파 지연이 크고, 상기 제1 영역(PA)의 픽셀에서 수신되는 데이터 전압(DA)의 전파 지연이 상기 제4 영역(PD)보다 작다.
상기 제1 영역(PA) 및 상기 제4 영역(PD) 중 상기 제4 영역(PD)의 픽셀에서 수신되는 게이트 신호(GD)의 전파 지연이 크고, 상기 제1 영역(PA)의 픽셀에서 수신되는 게이트 신호(GA)의 전파 지연이 상기 제4 영역(PD)보다 작다.
상기 제1 영역(PA) 내지 상기 제4 영역(PD)에 동일한 레벨의 데이터 전압(DA, DB, DC, DD)을 출력할 경우, 상기 게이트 신호 및 상기 데이터 전압의 전파 지연으로 인해 상기 제1 영역(PA) 내지 상기 제4 영역(PD) 중 상기 제4 영역(PD)의 픽셀의 충전율이 가장 작고, 상기 제1 영역(PA)의 픽셀의 충전율이 가장 크다.
상기 표시 패널(100) 내의 위치에 따른 상기 픽셀들의 충전율의 편차로 인해 상기 표시 패널(100)에 아티팩트가 발생할 수 있다.
상기 표시 패널(100) 내에서의 위치에 따른 충전율 편차를 보상하기 위해, 상기 데이터 구동부(400)는 상기 표시 패널(100) 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 데이터 전압을 출력할 수 있다.
도 16은 상기 제1 영역(PA), 상기 제2 영역(PB), 상기 제3 영역(PC) 및 상기 제4 영역(PD)의 픽셀들에 출력하는 데이터 전압의 파형(DAC, DBC, DCC, DDC)을 나타낸다. 도 16을 보면, 상기 데이터 전압의 상기 슬루율은 데이터 구동부(400)로부터 거리가 멀어질수록 증가할 수 있고, 상기 데이터 전압의 상기 슬루율은 게이트 구동부(300)로부터 거리가 멀어질수록 증가할 수 있다.
도 16에서 보듯이, 상기 게이트 신호의 전파 지연 및 데이터 전압의 전파 지연이 큰 영역(PD)에는 상대적으로 슬루율이 큰 데이터 전압을 인가하고, 상기 게이트 신호의 전파 지연 및 데이터 전압의 전파 지연이 작은 영역(PA)에는 상대적으로 슬루율이 작은 데이터 전압을 인가하여 게이트 라인(GL)의 배선 저항 및 데이터 라인(DL)의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
본 실시예에 따르면, 게이트 라인(GL)의 배선 저항 및 데이터 라인(DL)의 배선 저항으로 인한 게이트 신호의 전송 지연 및 데이터 전압의 전송 지연을 보상하기 위해서 데이터 구동부(400)가 출력하는 데이터 전압의 슬루율을 조절할 수 있다. 따라서, 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 17은 본 발명의 일 실시예에 따른 게이트 구동부 내의 위치에 따른 게이트 클럭 신호의 파형을 설명하기 위한 게이트 구동부의 개념도이다. 도 18은 도 17의 각 스테이지에 출력하는 게이트 클럭 신호를 나타내는 파형도이다. 도 19는 도 17의 각 스테이지에 게이트 클럭 신호를 출력하였을 때, 상기 각 스테이지에 수신되는 게이트 클럭 신호를 나타내는 파형도이다.
본 실시예에 따른 표시 패널의 구동 방법 및 표시 장치는 상기 게이트 클럭 신호의 상기 슬루율은 상기 게이트 클럭 신호의 전송 지연을 보상하기 위해 조절되는 것을 제외하면, 도 1 내지 도 6의 표시 패널의 구동 방법 및 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 및 도 17 내지 도 19를 참조하면, 상기 타이밍 컨트롤러(200)는 상기 게이트 클럭 신호(CLK)를 상기 게이트 구동부(300)에 출력한다.
상기 게이트 구동부(300)는 복수의 스테이지(ST(1) 내지 ST(N))를 포함한다. 상기 각각의 스테이지(ST(1) 내지 ST(N))는 상기 게이트 라인들(GL)에 연결되면, 상기 각각의 스테이지(ST(1) 내지 ST(N))는 게이트 신호(G1 내지 GN)를 상기 표시 패널(100)에 출력한다.
도 18에서, 제1 영역(ST(1)), 제2 영역(ST(N/2)) 및 제3 영역(ST(N)) 중 상기 제1 영역(ST(1))은 상기 타이밍 컨트롤러(200)로부터의 거리가 가장 가깝고, 상기 제2 영역(ST(N/2))은 상기 타이밍 컨트롤러(200)로부터의 거리가 상기 제1 영역보다 멀고, 상기 제3 영역(ST(N))은 상기 타이밍 컨트롤러(200)로부터의 거리가 가장 멀다.
상기 제1 영역(ST(1)), 제2 영역(ST(N/2)) 및 제3 영역(ST(N))에 동일한 게이트 클럭 신호를 출력할 경우, 상기 제1 영역(ST(1)), 제2 영역(ST(N/2)) 및 제3 영역(ST(N)) 중 상기 제3 영역(ST(N))의 스테이지에서 수신되는 게이트 클럭 신호의 전파 지연이 가장 크고, 상기 제2 영역(ST(N/2))의 스테이지에서 수신되는 게이트 클럭 신호의 전파 지연은 상기 제3 영역(ST(N))보다 작으며, 상기 제1 영역(ST(1))의 스테이지에서 수신되는 게이트 클럭 신호의 전파 지연이 가장 작다.
상기 게이트 클럭 신호(CLK)의 전파 지연의 차이로 인해 상기 표시 패널(100)에 출력되는 상기 게이트 신호(G1 내지 GN)의 파형의 차이가 나타난다. 상기 게이트 신호(G1 내지 GN)의 파형의 차이로 인해 상기 픽셀의 충전율이 달라질 수 있다.
도 18은 상기 타이밍 컨트롤러(200)가 상기 각 스테이지(ST(1) 내지 ST(N))에 출력하는 게이트 클럭 신호(CLK)의 파형을 나타낸다. 도 18을 보면, 상기 게이트 클럭 신호(CLK)의 상기 슬루율은 타이밍 컨트롤러(200)로부터 거리가 멀어질수록 증가할 수 있다. 상기 제1 영역(ST(1)), 상기 제2 영역(ST(N/2)) 및 상기 제3 영역(ST(N)) 중 상기 제1 영역(ST(1))의 스테이지에 출력하는 게이트 클럭 신호(CLK)의 슬루율은 가장 작고, 상기 제3 영역(ST(N))의 스테이지에 출력하는 게이트 클럭 신호(CLK)의 슬루율이 가장 크다.
도 19는 상기 타이밍 컨트롤러(200)가 상기 각 스테이지(ST(1) 내지 ST(N))에서 수신되는 게이트 클럭 신호(CLK)의 파형을 나타낸다. 도 19를 보면, 상기 게이트 클럭 신호의 상기 슬루율 조절로 인해, 상기 타이밍 컨트롤러(200)로부터의 거리와 관계없이 상기 제1 영역(ST(1)), 상기 제2 영역(ST(N/2)) 및 상기 제3 영역(ST(N))의 스테이지에서 수신되는 게이트 클럭 신호(CLK)는 동일한 파형을 가질 수 있다. 결과적으로, 상기 게이트 클럭 라인의 배선 저항으로 인한 상기 표시 패널(100) 내에서의 위치에 따른 픽셀의 충전율 편차가 보상될 수 있다. 따라서, 표시 패널(100)의 표시 품질이 향상될 수 있다.
이상에서 설명한 본 발명에 따른 표시 패널의 구동 방법 및 표시 장치에 따르면, 배선 저항으로 인해 발생하는 픽셀의 충전율 편차를 보상하여 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시패널 200: 타이밍 컨트롤러
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부

Claims (24)

  1. 게이트 신호를 표시 패널에 출력하는 단계;
    상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 데이터 전압을 상기 표시 패널에 출력하는 단계; 및
    상기 게이트 신호 및 상기 데이터 전압을 수신하여 계조를 표시하는 단계를 포함하는 표시 패널의 구동 방법.
  2. 제1항에 있어서, 상기 데이터 전압의 상기 슬루율은 데이터 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  3. 제2항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 선형적으로 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  4. 제2항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 비선형적으로 증가하며,
    상기 데이터 전압의 상기 슬루율의 증가폭은 상기 데이터 구동부로부터 멀어질수록 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제1항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 표시 패널 내의 위치 및 상기 표시 패널이 표시하는 영상의 패턴에 의해 결정되는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제5항에 있어서, 상기 표시 패널이 표시하는 상기 영상의 상기 패턴에 따라 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 경우, 상기 데이터 라인에 출력되는 상기 데이터 전압의 상기 슬루율은 감소하는 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제1항에 있어서, 상기 데이터 전압의 상기 슬루율은 게이트 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제1항에 있어서, 상기 데이터 전압의 상기 슬루율은 데이터 구동부로부터 거리가 멀어질수록 증가하고, 게이트 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 제1항에 있어서, 게이트 구동부는 복수의 스테이지를 포함하고,
    상기 스테이지의 위치에 따라 서로 다른 슬루율을 갖는 게이트 클럭 신호를 상기 게이트 구동부에 출력하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  10. 제9항에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 게이트 구동부에 상기 게이트 클럭 신호를 출력하는 타이밍 컨트롤러로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 패널의 구동 방법.
  11. 게이트 신호 및 데이터 전압을 수신하여 계조를 표시하는 복수의 픽셀들을 포함하는 표시 패널;
    상기 게이트 신호를 상기 표시 패널에 출력하는 게이트 구동부; 및
    상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 데이터 전압을 상기 표시 패널에 출력하는 데이터 구동부를 포함하는 표시 장치.
  12. 제11항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 선형적으로 증가하는 것을 특징으로 하는 표시 장치.
  14. 제12항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 데이터 구동부로부터 멀어질수록 비선형적으로 증가하며,
    상기 슬루율의 증가폭은 상기 데이터 구동부로부터 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
  15. 제11항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 표시 패널 내의 위치 및 상기 표시 패널이 표시하는 영상의 패턴에 의해 결정되는 것을 특징으로 하는 표시 장치.
  16. 제15항에 있어서, 상기 표시 패널이 표시하는 상기 영상의 상기 패턴에 따라 하나의 데이터 라인으로 출력되는 상기 데이터 전압이 증가 및 감소를 반복하는 경우, 상기 데이터 라인에 출력되는 상기 데이터 전압의 상기 슬루율은 감소하는 것을 특징으로 하는 표시 장치.
  17. 제11항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 게이트 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
  18. 제11항에 있어서, 상기 데이터 전압의 상기 슬루율은 상기 게이트 구동부로부터 거리가 멀어질수록 증가하고, 상기 게이트 구동부로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
  19. 제11항에 있어서, 상기 게이트 구동부에 게이트 클럭 신호를 출력하는 타이밍 컨트롤러를 더 포함하고,
    상기 게이트 구동부는 복수의 스테이지를 포함하며,
    상기 게이트 클럭 신호는 상기 스테이지의 위치에 따라 서로 다른 슬루율을 갖는 것을 특징으로 하는 표시 장치.
  20. 제19항에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 타이밍 컨트롤러로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
  21. 제1 픽셀, 상기 제1 픽셀과 동일한 데이터 라인에 연결되는 제2 픽셀을 포함하는 표시 패널;
    게이트 신호를 상기 표시 패널에 출력하는 게이트 구동부; 및
    데이터 전압을 상기 표시 패널에 출력하는 데이터 구동부를 포함하고,
    상기 제1 픽셀과 상기 데이터 구동부 사이의 제1 거리는 상기 제2 픽셀과 상기 데이터 구동부 사이의 제2 거리보다 작고,
    상기 제1 픽셀에 인가되는 제1 데이터 전압의 제1 슬루율은 상기 제2 픽셀에 인가되는 제2 데이터 전압의 제2 슬루율보다 작은 것을 특징으로 하는 표시 장치.
  22. 게이트 신호 및 데이터 전압을 수신하여 계조를 표시하는 복수의 픽셀들을 포함하는 표시 패널;
    상기 표시 패널 내의 위치에 따라 서로 다른 슬루율을 갖는 상기 게이트 신호를 상기 표시 패널에 출력하는 게이트 구동부; 및
    상기 데이터 전압을 상기 표시 패널에 출력하는 데이터 구동부를 포함하는 표시 장치.
  23. 제22항에 있어서, 상기 게이트 구동부에 게이트 클럭 신호를 출력하는 타이밍 컨트롤러를 더 포함하고,
    상기 게이트 구동부는 상기 표시 패널은 상기 표시 패널 상에 집적되며,
    상기 게이트 구동부는 복수의 스테이지를 포함하며,
    상기 게이트 클럭 신호는 상기 스테이지의 위치에 따라 서로 다른 슬루율을 갖는 것을 특징으로 하는 표시 장치.
  24. 제23항에 있어서, 상기 게이트 클럭 신호의 상기 슬루율은 상기 타이밍 컨트롤러로부터 거리가 멀어질수록 증가하는 것을 특징으로 하는 표시 장치.
KR1020160097581A 2016-07-29 2016-07-29 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 KR102620569B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020160097581A KR102620569B1 (ko) 2016-07-29 2016-07-29 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US15/657,920 US10354602B2 (en) 2016-07-29 2017-07-24 Method of driving a display panel capable of compensating for a difference in charging rates between pixels, and a display apparatus for performing the same
EP17183742.0A EP3276607A3 (en) 2016-07-29 2017-07-28 Method of driving display panel and display apparatus for performing the same
JP2017146683A JP7050435B2 (ja) 2016-07-29 2017-07-28 表示装置
TW106125550A TWI780062B (zh) 2016-07-29 2017-07-28 顯示裝置
CN201710638789.7A CN107665660A (zh) 2016-07-29 2017-07-31 驱动显示面板的方法及用于执行该方法的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160097581A KR102620569B1 (ko) 2016-07-29 2016-07-29 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Publications (2)

Publication Number Publication Date
KR20180014406A true KR20180014406A (ko) 2018-02-08
KR102620569B1 KR102620569B1 (ko) 2024-01-04

Family

ID=59485257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160097581A KR102620569B1 (ko) 2016-07-29 2016-07-29 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Country Status (6)

Country Link
US (1) US10354602B2 (ko)
EP (1) EP3276607A3 (ko)
JP (1) JP7050435B2 (ko)
KR (1) KR102620569B1 (ko)
CN (1) CN107665660A (ko)
TW (1) TWI780062B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021029622A1 (ko) * 2019-08-09 2021-02-18 주식회사 실리콘웍스 바이어스 전류를 제어하는 소스드라이버
US11749212B2 (en) 2021-10-28 2023-09-05 Lg Display Co., Ltd. Display device and driving method for the same

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102495199B1 (ko) * 2016-09-29 2023-02-01 엘지디스플레이 주식회사 표시장치
CN106200057B (zh) * 2016-09-30 2020-01-03 京东方科技集团股份有限公司 一种显示面板的驱动方法、驱动芯片及显示装置
US10354569B2 (en) * 2017-02-08 2019-07-16 Microsoft Technology Licensing, Llc Multi-display system
KR102551721B1 (ko) * 2018-05-08 2023-07-06 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102580221B1 (ko) * 2018-12-04 2023-09-20 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN113348499A (zh) * 2019-06-27 2021-09-03 深圳市柔宇科技股份有限公司 显示装置及显示驱动方法
CN111402830A (zh) * 2020-04-20 2020-07-10 合肥京东方显示技术有限公司 用于信号传输的电路板、显示装置及其驱动方法
US11735122B2 (en) * 2020-12-07 2023-08-22 Lg Display Co., Ltd. Display device, controller, and display driving method
CN112669747B (zh) * 2020-12-14 2022-11-25 北京奕斯伟计算技术股份有限公司 显示处理方法、显示处理装置及显示面板
KR20220092124A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 레벨 쉬프터 및 표시 장치
KR20220093787A (ko) * 2020-12-28 2022-07-05 엘지디스플레이 주식회사 저전력 구동 표시 장치 및 이의 구동 방법
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080129718A1 (en) * 2006-12-04 2008-06-05 Nec Electronics Corporation Capacitive load driving circuit, method of driving capacitive load, method of driving liquid crystal display device
US20120280965A1 (en) * 2011-05-03 2012-11-08 Apple Inc. System and method for controlling the slew rate of a signal
KR20130071791A (ko) * 2011-12-21 2013-07-01 삼성전자주식회사 슬루율 제어가 가능한 게이트 라인 드라이버
US20140375703A1 (en) * 2013-06-25 2014-12-25 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus apparatus for performing the method and display apparatus

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4750813A (en) * 1986-02-28 1988-06-14 Hitachi, Ltd. Display device comprising a delaying circuit to retard signal voltage application to part of signal electrodes
JP2903990B2 (ja) * 1994-02-28 1999-06-14 日本電気株式会社 走査回路
TW444184B (en) * 1999-02-22 2001-07-01 Samsung Electronics Co Ltd Driving system of an LCD device and LCD panel driving method
KR100486254B1 (ko) 2002-08-20 2005-05-03 삼성전자주식회사 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법
JP2004325808A (ja) 2003-04-24 2004-11-18 Nec Lcd Technologies Ltd 液晶表示装置およびその駆動方法
JP4869706B2 (ja) 2005-12-22 2012-02-08 株式会社 日立ディスプレイズ 表示装置
TWI320167B (en) * 2006-09-07 2010-02-01 Display device and method capable of adjusting slew rate
JP2008304659A (ja) * 2007-06-07 2008-12-18 Hitachi Displays Ltd 表示装置
TWI332647B (en) 2007-11-20 2010-11-01 Au Optronics Corp Liquid crystal display device with dynamically switching driving method to reduce power consumption
JP2009192923A (ja) 2008-02-15 2009-08-27 Nec Electronics Corp データ線駆動回路、表示装置及びデータ線駆動方法
JP2012088550A (ja) 2010-10-20 2012-05-10 Canon Inc 画像表示装置及びその制御方法
KR101777265B1 (ko) * 2010-12-23 2017-09-12 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101808529B1 (ko) 2011-04-22 2017-12-13 엘지디스플레이 주식회사 평판 표시장치의 데이터 구동 장치 및 방법
KR101952936B1 (ko) * 2012-05-23 2019-02-28 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102145391B1 (ko) 2013-07-18 2020-08-19 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102062776B1 (ko) 2013-08-02 2020-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102138369B1 (ko) * 2013-10-10 2020-07-28 삼성전자주식회사 디스플레이 구동 회로, 디스플레이 장치 및 이를 포함하는 휴대용 단말기
KR102116554B1 (ko) 2013-11-13 2020-06-01 삼성디스플레이 주식회사 표시장치 및 그의 제어방법
JP6363353B2 (ja) 2014-01-31 2018-07-25 ラピスセミコンダクタ株式会社 表示デバイスのドライバ
CN104361878B (zh) * 2014-12-10 2017-01-18 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
KR102283461B1 (ko) * 2014-12-22 2021-07-29 엘지디스플레이 주식회사 액정표시장치
KR102270602B1 (ko) * 2014-12-24 2021-07-01 엘지디스플레이 주식회사 표시장치와 이의 구동방법
CN108352151B (zh) * 2016-03-28 2020-12-01 苹果公司 发光二极管显示器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080129718A1 (en) * 2006-12-04 2008-06-05 Nec Electronics Corporation Capacitive load driving circuit, method of driving capacitive load, method of driving liquid crystal display device
US20120280965A1 (en) * 2011-05-03 2012-11-08 Apple Inc. System and method for controlling the slew rate of a signal
KR20130071791A (ko) * 2011-12-21 2013-07-01 삼성전자주식회사 슬루율 제어가 가능한 게이트 라인 드라이버
US20140375703A1 (en) * 2013-06-25 2014-12-25 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus apparatus for performing the method and display apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021029622A1 (ko) * 2019-08-09 2021-02-18 주식회사 실리콘웍스 바이어스 전류를 제어하는 소스드라이버
US11749212B2 (en) 2021-10-28 2023-09-05 Lg Display Co., Ltd. Display device and driving method for the same

Also Published As

Publication number Publication date
EP3276607A2 (en) 2018-01-31
US20180033381A1 (en) 2018-02-01
US10354602B2 (en) 2019-07-16
EP3276607A3 (en) 2018-02-14
TWI780062B (zh) 2022-10-11
JP2018018084A (ja) 2018-02-01
CN107665660A (zh) 2018-02-06
JP7050435B2 (ja) 2022-04-08
TW201810225A (zh) 2018-03-16
KR102620569B1 (ko) 2024-01-04

Similar Documents

Publication Publication Date Title
KR102620569B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102528560B1 (ko) 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작 방법
US10186187B2 (en) Organic light-emitting diode display with pulse-width-modulated brightness control
KR20200058847A (ko) 데이터 구동 회로, 디스플레이 패널 및 디스플레이 장치
CN104134422A (zh) 有机发光二极管显示器及其驱动方法
KR101749751B1 (ko) 스캔 펄스 스위칭 회로와 이를 이용한 표시장치
KR20160083157A (ko) 컨트롤러, 유기발광표시패널, 유기발광표시장치 및 그 구동방법
CN109961732A (zh) 显示设备
KR20170126568A (ko) 표시 장치 및 이의 구동 방법
KR20060112155A (ko) 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법
JP2003228332A (ja) 表示装置
KR20160084928A (ko) 표시 장치 및 그 구동 방법
KR20160124995A (ko) 데이터 구동 장치 및 이를 포함하는 표시 장치
CN112216246B (zh) 数据驱动器以及显示装置
CN111179799B (zh) 显示装置以及显示面板的驱动方法
CN111048049B (zh) 显示装置
JP2022008587A (ja) ソースドライバ及び表示装置
US11961452B2 (en) Display device and display driving method
KR20150033156A (ko) 표시 장치 및 그 구동 방법
KR102527292B1 (ko) 표시 장치 및 이의 구동 방법
KR20200011298A (ko) 디스플레이 패널, 디스플레이 장치
KR102679300B1 (ko) 표시 장치
US20240144858A1 (en) Clock generator and display device including the same
KR102601635B1 (ko) 표시장치, 게이트 구동회로 및 구동방법
JP2006154480A (ja) 表示装置用駆動回路及びフレキシブルプリント配線板並びにアクティブマトリクス型表示装置

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant