KR20180007302A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20180007302A
KR20180007302A KR1020170075773A KR20170075773A KR20180007302A KR 20180007302 A KR20180007302 A KR 20180007302A KR 1020170075773 A KR1020170075773 A KR 1020170075773A KR 20170075773 A KR20170075773 A KR 20170075773A KR 20180007302 A KR20180007302 A KR 20180007302A
Authority
KR
South Korea
Prior art keywords
electrode
row
period
pixel
pixels
Prior art date
Application number
KR1020170075773A
Other languages
English (en)
Other versions
KR102035549B1 (ko
Inventor
하야또 구라사와
미쯔히데 미야모또
히로시 미즈하시
다까유끼 나까니시
슈지 하야시
요시또시 기다
Original Assignee
가부시키가이샤 재팬 디스프레이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 재팬 디스프레이 filed Critical 가부시키가이샤 재팬 디스프레이
Publication of KR20180007302A publication Critical patent/KR20180007302A/ko
Application granted granted Critical
Publication of KR102035549B1 publication Critical patent/KR102035549B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • H01L27/323
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0445Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using two or more layers of sensing electrodes, e.g. using two layers of electrodes separated by a dielectric layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • H01L27/3248
    • H01L27/3262
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/14Carrier transporting layers
    • H10K50/15Hole transporting layers
    • H10K50/157Hole transporting layers between the light-emitting layer and the cathode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/03Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on ceramics or electro-optical crystals, e.g. exhibiting Pockels effect or Kerr effect
    • G02F1/0305Constructional arrangements
    • G02F1/0316Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133305Flexible substrates, e.g. plastics, organic film
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user

Abstract

새로운 터치 센서용 전극 구조 및 터치 센서의 구동 방법을 갖는 표시 장치를 제공하는 것을 하나의 과제로 한다.
표시 장치는, 복수의 화소가 배치된 표시 장치이며, 상기 화소에 배치된 복수의 제1 전극과, 상기 복수의 화소 중 제1 방향으로 배열되어 배치된 화소를 포함하는 복수의 행 화소에 공통되게 배치되는 복수의 제2 전극이며, 상기 제1 방향에 교차하는 제2 방향으로 배열되어 배치된 상기 복수의 제2 전극과, 각 화소의 상기 제1 전극과 상기 제2 전극의 사이에 배치된 발광층과, 상기 제2 전극에 대향하여 배치된 제3 전극이며, 상기 제3 전극 및 상기 제2 전극은 용량을 형성하고, 복수의 상이한 출력 단자에 접속된 제3 전극을 갖는다.

Description

표시 장치{DISPLAY DEVICE}
본 발명의 일 실시 형태는 유기 EL 표시 장치 등의 표시 장치에 관한 것이다. 예를 들어, 본 발명의 일 실시 형태는 터치 센서가 탑재된 표시 장치에 관한 것이다.
유저가 표시 장치에 대하여 정보를 입력하기 위한 인터페이스로서, 터치 센서가 알려져 있다. 터치 센서가 표시 장치의 화면 상에 설치됨으로써, 유저는 화면 상에 표시되는 입력 버튼이나 아이콘 등을 조작할 수 있고, 표시 장치에 용이하게 정보를 입력할 수 있다. 예를 들어 미국 특허 출원 공개 제2015/0185942호 명세서에서는, 유기 EL(Electroluminescence) 표시 장치 상에 터치 센서가 탑재된 전자 기기가 개시되어 있다.
미국 특허 출원 공개 제2015/0185942호 명세서에 개시되어 있는 종래의 터치 센서 탑재의 표시 장치에서는, 표시 장치에 형성된 도전층과는 별도로 터치 센서용 전극을 설치할 필요가 있다. 특히, 정전 용량식 터치 센서에서는, 유저의 터치를 검출하는 용량 소자를 형성하기 위해 한 쌍의 전극을 표시 장치에 대하여 별도로 설치할 필요가 있다. 따라서, 표시 장치에 터치 센서를 탑재하기 위해서는, 표시 장치에 형성된 도전층에 추가하여, 적어도 2층 이상의 도전층을 형성할 필요가 있었다. 본 발명에 관한 일 실시 형태는, 새로운 터치 센서용 전극 구조 및 터치 센서의 구동 방법을 갖는 표시 장치를 제공하는 것을 과제의 하나로 한다.
본 발명의 일 실시 형태에 따른 표시 장치는, 복수의 화소가 배치된 표시 장치이며, 상기 화소에 배치된 복수의 제1 전극과, 상기 복수의 화소 중 제1 방향으로 배열되어 배치된 화소를 포함하는 복수의 행 화소에 공통되게 배치되는 복수의 제2 전극이며, 상기 제1 방향에 교차하는 제2 방향으로 배열되어 배치된 상기 복수의 제2 전극과, 각 화소의 상기 제1 전극과 상기 제2 전극의 사이에 배치된 발광층과, 상기 제2 전극에 대향하여 배치된 제3 전극이며, 상기 제3 전극 및 상기 제2 전극은 용량을 형성하고, 복수의 상이한 출력 단자에 접속된 제3 전극을 갖는다.
도 1은, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 기능 블록도이다.
도 2는, 본 발명의 일 실시 형태에 관한 표시 장치의 제2 전극 및 제3 전극의 위치 관계를 도시하는 상면도이다.
도 3은, 본 발명의 일 실시 형태에 관한 표시 장치의 제2 전극 및 화소의 위치 관계를 도시하는 상면도이다.
도 4는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다.
도 5는, 본 발명의 일 실시 형태에 관한 표시 장치의 회로 구성의 일례를 도시하는 개략도이다.
도 6은, 본 발명의 일 실시 형태에 관한 표시 장치의 회로 구성의 일례를 도시하는 개략도이다.
도 7은, 본 발명의 일 실시 형태에 관한 화소 회로의 회로 구성의 일례를 도시하는 회로도이다.
도 8은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 9는, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다.
도 10은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 11은, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다.
도 12는, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 13은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 14는, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다.
도 15는, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 16은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 17은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 18은, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다.
도 19는, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 20은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 21은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다.
도 22는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다.
도 23은, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다.
도 24는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다.
이하에, 본 발명의 각 실시 형태에 대하여, 도면을 참조하면서 설명한다. 또한, 개시는 어디까지나 일례에 지나지 않으며, 당업자에게 있어서, 발명의 주지를 유지한 적시 변경에 대하여 용이하게 상도할 수 있는 것에 대해서는, 당연히 본 발명의 범위에 함유되는 것이다. 또한, 도면은 설명을 보다 명확하게 하기 위해, 실제 형태에 비하여, 각 부의 폭, 두께, 형상 등에 대하여 모식적으로 표시되는 경우가 있지만, 어디까지나 일례이며, 본 발명의 해석을 한정하는 것은 아니다. 또한, 본 명세서와 각 도면에 있어서, 기출된 도면에 관하여 전술한 것과 마찬가지의 요소에는, 동일한 부호를 부여하여, 상세한 설명을 적절히 생략하는 경우가 있다.
본 발명에 있어서, 어떠한 하나의 막을 가공하여 복수의 막을 형성한 경우, 이들 복수의 막은 상이한 기능, 역할을 갖는 경우가 있다. 그러나, 이들 복수의 막은 동일한 공정에서 동일 층으로서 형성된 막에 유래하고, 동일한 층 구조, 동일한 재료를 갖는다. 따라서, 이들 복수의 막은 동일 층에 존재하고 있는 것으로 정의한다.
본 명세서 및 특허청구범위에 있어서, 어떠한 구조체 상에 다른 구조체를 배치하는 형태를 표현하는 경우이며, 간단히 「상에」라고 표기하는 경우, 특별히 언급이 없는 한, 어떠한 구조체에 접하도록, 그 구조체의 바로 위에 다른 구조체가 배치되는 경우와, 어떠한 구조체의 상방에, 또 다른 구조체를 개재시켜 다른 구조체가 배치되는 경우의 양쪽을 포함한다.
<실시 형태 1>
도 1 내지 도 9를 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 1에서는, 터치 센서가 설치된 유기 EL 표시 장치에 대하여 설명한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
[표시 장치(10)의 기능 구성]
도 1은, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 기능 블록도이다. 표시 장치(10)는 표시부(20), 터치 센서부(30), 터치 검출부(40) 및 제어부(50)를 갖는다.
표시부(20)는, 게이트 드라이버(22), 소스 신호 셀렉터(24) 및 소스 드라이버(26)에 접속되고, 이들에 의해 제어된다. 구체적으로는, 표시부(20)에는 복수의 화소 회로가 매트릭스상으로 배치되어 있다. 각 화소 회로가 게이트 드라이버(22), 소스 신호 셀렉터(24) 및 소스 드라이버(26)에 의해 제어된다. 풀 컬러를 실현하기 위한 단색의 화소를 서브 화소라고 한다. 풀 컬러 또는 백색을 실현 가능한 서브 화소의 최소 단위를 메인 화소라고 한다. 이하의 설명에 있어서, 화소 회로로서 각 서브 화소에 설치된 회로에 대하여 설명한다.
게이트 드라이버(22)는, 영상 신호의 기입을 실행하는 행을 선택하는 구동 회로이다. 후술하는 바와 같이, 각 화소 회로에는 복수의 트랜지스터가 배치되어 있다. 게이트 드라이버(22)는 당해 복수의 트랜지스터의 ON/OFF를 제어한다. 게이트 드라이버(22)는, 각 행의 화소 회로에 배치된 트랜지스터를 소정의 순서로 순차 배타적으로 선택한다. 게이트 드라이버(22)는, 소스 신호 셀렉터(24) 및 소스 드라이버(26)에 의해 입력된 영상 신호를 공급하는 행을 선택하고, 각 행의 화소 회로에 배치된 구동 트랜지스터에 영상 신호를 공급하는 구동 회로이다.
소스 신호 셀렉터(24)는, 소스 드라이버(26)에 의해 생성된 제어 신호에 따라 영상 신호를 공급하는 서브 화소의 열을 선택한다. 소스 신호 셀렉터(24)는 멀티플렉서 회로를 갖는다. 당해 멀티플렉서 회로에 의해, 예를 들어 적색 화소 R, 녹색 화소 G 및 청색 화소 B 등의 서브 화소마다 순차적으로 영상 신호가 공급되는, 소위 멀티플렉서 구동이 행해진다. 소스 신호 셀렉터(24)가 멀티플렉서 회로를 가짐으로써, 소스 드라이버(26)와 제어부(50)의 사이의 배선수를 적게 할 수 있다.
터치 센서부(30)는, 터치 신호 셀렉터(32) 및 터치 드라이버(34)에 접속되고, 이들에 의해 제어된다. 구체적으로는, 터치 센서부(30)에는 복수의 터치 센서 구동 전극(나중에 설명하는 「제2 전극(120)」에 상당함)이 배치되어 있다. 각 터치 센서 구동 전극이 터치 신호 셀렉터(32) 및 터치 드라이버(34)에 의해 제어된다.
각 터치 센서 구동 전극은 복수의 서브 화소에 걸쳐 배치되어 있다. 본 실시 형태에서는, 터치 센서 구동 전극은 행 방향으로 배열되어 배치된 복수의 서브 화소(이하, 행 화소라고 함)에 걸쳐 배치되어 있다. 환언하면, 터치 센서 구동 전극은 행 화소에 대하여 배치되어 있다. 복수의 터치 센서 구동 전극은 열 방향으로 복수단 배치되어 있다. 본 실시 형태에서는, 1단의 터치 센서 구동 전극에 대하여, 2행의 서브 화소가 배치되어 있다. 단, 1단의 터치 센서 구동 전극에 대하여, 서브 화소가 1행만 배치되어 있어도 되고, 3행 이상 배치되어 있어도 된다. 본 실시 형태에서는, 터치 센서 구동 전극이 행 화소에 대하여 배치된 구성을 예시하였지만, 이 구성에 한정되지 않는다. 예를 들어, i행 j열의 서브 화소에 걸쳐 배치된 터치 센서 구동 전극이 매트릭스상으로 배치되어 있어도 된다(i 및 j는 모두 임의의 정수).
이와 같이, 터치 센서 구동 전극의 폭은, 각 화소의 열 방향의 크기의 정수배에 상당하는 폭이다. 당해 터치 센서 구동 전극의 형상은, 행 방향으로 연장되는 형상이다. 당해 터치 센서 구동 전극의 수는 반드시 화소행의 수에 일치하는 것은 아니다. 당해 터치 센서 구동 전극과 화소행을 명확하게 구별하기 위해, 터치 구동 센서 구동 전극의 수를 「단」으로서 센다. 행 화소의 수를 「행」으로서 센다.
터치 드라이버(34)는, 터치 센서를 구동시키는 단을 선택하는 구동 회로이다. 터치 드라이버(34)는, 복수단 배치된 터치 센서 구동 전극을 소정의 순서로 순차 배타적으로 선택한다. 터치 신호 셀렉터(32)는, 터치 드라이버(34)에 의해 생성된 제어 신호에 따라 터치 센서 구동 신호를 공급하는 터치 센서 구동 전극의 단을 선택한다. 터치 신호 셀렉터(32)는 멀티플렉서 회로를 갖는다. 당해 멀티플렉서 회로에 의해 소스 신호 셀렉터(24)와 마찬가지로 멀티플렉서 구동이 행해진다. 터치 신호 셀렉터(32)가 멀티플렉서 회로를 가짐으로써, 터치 드라이버(34)와 제어부(50)의 사이의 배선수를 적게 할 수 있다.
터치 검출부(40)는 터치 센서부(30)에 접속되어 있다. 터치 검출부(40)는, 터치 센서부(30)로부터 출력된, 터치 센서부(30)로의 피검출물의 접촉 또는 근접(이하, 이러한 접촉 또는 근접을 터치라고 칭함)을 나타내는 터치 검출 신호를 수신한다. 구체적으로는, 터치 센서부(30)에는 복수의 터치 검출 전극(나중에 설명하는 「제3 전극(180)」에 상당함)이 배치되어 있다. 각 터치 검출 전극을 통하여 터치 검출부(40)가 터치 센서 검출 신호를 수신한다. 터치 검출부(40)는, 아날로그 LPF(Low Pass Filter)부(42), A/D(아날로그/디지털) 변환부(44), 신호 처리부(46), 좌표 추출부(48) 및 터치 검출 타이밍 제어부(49)를 갖는다. 피검출물은, 당해 표시 장치를 사용하는 유저의 손가락 등이어도 되고, 예를 들어 스타일러스 등이어도 된다.
터치 검출부(40)는, 제어부(50)로부터 공급되는 제어 신호와 터치 센서부(30)로부터 공급되는 터치 검출 신호에 기초하여, 터치 센서부(30)에 대한 터치의 유무를 검출한다. 터치 센서부(30)에 대한 터치가 검출된 경우, 터치 검출부(40)는 터치가 검출된 좌표를 산출한다. 복수의 터치 검출 전극 중 인접하는 2개의 터치 검출 전극은 서로 분리되어 있다. 즉, 복수의 터치 검출 전극은 서로 전기적으로 독립되어 있다. 복수의 터치 검출 전극의 각각은 복수의 상이한 출력 단자에 접속되어 있다.
아날로그 LPF부(42)는, 터치 센서부(30)로부터 수신한 터치 검출 신호에 포함되는 고주파 성분(노이즈 성분)을 제거하고, 터치 검출에 기초하는 터치 성분을 추출하여 출력하는 아날로그의 저역 통과 필터이다. 도시하지 않았지만, 아날로그 LPF부(42)의 입력 단자와 GND의 사이에는 저항 소자가 설치되어 있다. A/D 변환부(44)는, 터치 신호 셀렉터(32)를 통하여 출력되는 터치 센서 구동 신호에 동기하여, 아날로그 LPF부(42)로부터 출력되는 아날로그 신호를 샘플링하고, 당해 아날로그 신호를 디지털 신호로 변환하는 회로이다.
신호 처리부(46)는 디지털 필터를 갖는다. 당해 디지털 필터는, A/D 변환부(44)의 출력 신호의 노이즈를 제거하고, 터치 성분을 추출한다. 구체적으로는, 신호 처리부(46)는, 터치 신호 셀렉터(32)에 의해 샘플링된 터치 센서 구동 신호의 주파수보다 높은 주파수 성분을 제거한다. 신호 처리부(46)는, A/D 변환부(44)의 출력 신호에 기초하여, 터치 센서부(30)에 대한 터치 검출의 유무를 판단하는 논리 회로이다. 좌표 추출부(48)는, 신호 처리부(46)에 의해 터치 센서부(30)에 대한 터치가 검출되었다고 판단된 경우에, 터치가 검출된 좌표를 산출하는 논리 회로이다. 좌표 추출부(48)는 산출된 좌표를 출력 신호로서 출력한다. 터치 검출 타이밍 제어부(49)는, A/D 변환부(44), 신호 처리부(46) 및 좌표 추출부(48)를 각각이 동기하여 동작하도록 제어한다.
[터치 센서부(30)의 터치 센서 구동 전극의 구성]
도 2 및 도 3을 사용하여, 터치 센서부(30)의 터치 센서 구동 전극(제2 전극(120)) 및 터치 검출부(40)의 터치 검출 전극(제3 전극(180))의 구성에 대하여 설명한다. 도 2는, 본 발명의 일 실시 형태에 관한 표시 장치의 제2 전극 및 제3 전극의 위치 관계를 도시하는 상면도이다. 도 3은, 본 발명의 일 실시 형태에 관한 표시 장치의 제2 전극 및 화소의 위치 관계를 도시하는 상면도이다. 표시 장치(10)는, 표시 영역(102), 주변 영역(104) 및 단자 영역(106)으로 나뉜다. 표시 영역(102)은 화상을 표시하는 화소가 배치된 영역이다. 주변 영역(104)은 표시 영역(102)의 주변의 영역이다. 단자 영역(106)은 주변 영역(104)의 일단에 인접하는 영역이다.
표시 영역(102)에는, 복수의 서브 화소(100)가 매트릭스상으로 배치되어 있다. 이들 복수의 서브 화소(100)에 대응하여 복수의 제2 전극(120) 및 복수의 제3 전극(180)이 배치되어 있다. 복수의 제2 전극(120)은 행 방향으로 긴 변을 갖고, 행 화소(행 방향으로 배열되어 배치된 복수의 서브 화소(100))에 공통되게 배치되어 있다. 각각의 제2 전극(120)은 열 방향으로 배열되어 배치되어 있다. 복수의 제3 전극(180)은 열 방향으로 긴 변을 갖고, 열 방향으로 배열되어 배치된 복수의 서브 화소(100)에 공통되게 배치되어 있다. 각각의 제3 전극(180)은 행 방향으로 배열되어 배치되어 있다. 도 3에서는, 설명의 편의상, 2행째의 서브 화소(100)와 3행째의 서브 화소(100)의 간격을, 1행째의 서브 화소(100)와 2행째의 서브 화소(100)의 간격보다 넓게 도시하였지만, 실제로는 양자의 간격은 동일하다.
도 3에 도시하는 바와 같이, 복수의 서브 화소(100)는 제2 전극(120)에 의해 덮인다. 환언하면, 하나의 제2 전극(120)은 복수의 서브 화소(100)에 공통되게 배치되어 있다. 구체적으로는, 표시 영역(102)의 행 방향(제1 방향 D1)으로 연장되는 제2 전극(120)은, 제1 방향 D1로 배열되는 복수의 서브 화소(100)뿐만 아니라, 제1 방향 D1에 교차하는 제2 방향 D2(예를 들어, 열 방향)로 배열되는 복수의 서브 화소(100)에 공통되게 배치되어 있다. 도 3에서는, 하나의 제2 전극(120)은, 제2 방향 D2를 따라 2행씩 배열되는 서브 화소(100)를 덮고 있다. 환언하면, 복수의 제2 전극(120)의 각각은, 제2 방향 D2에 인접하는 복수의 행 화소에 공통되게 배치된다.
인접하는 2개의 제2 전극(120)은 서로 분리되어 있다. 환언하면, 제2 방향 D2에 인접하는 제2 전극(120)의 사이에 슬릿(122)이 형성되어 있다. 상기 구성을 가짐으로써, 복수의 제2 전극(120)을 전기적으로 독립적으로 제어할 수 있다. 이 경우, 각 제2 전극(120)에는 동시에 동일한 전위를 인가할 수도 있고, 상이한 전위를 인가할 수도 있다. 도 3과 같이, 복수단 배치된 제2 전극(120)에는 순차적으로 터치 센서 구동 신호가 공급된다. 저주파수의 노이즈를 제거하기 위해, 제2 전극(120)에는 120Hz 이상의 주파수로 터치 센서 구동 신호가 공급되는 것이 바람직하다.
주변 영역(104)에는, 게이트 드라이버 회로(200), 터치 드라이버 회로(300) 및 터치 검출 회로(400)가 배치되어 있다. 게이트 드라이버 회로(200) 및 터치 드라이버 회로(300)는 표시 영역(102)에 대하여 행 방향에 인접하는 영역에 배치되어 있다. 터치 검출 회로(400)는 표시 영역(102)에 대하여 열 방향에 인접하는 영역에 배치되어 있다. 게이트 드라이버 회로(200)는, 상기 게이트 드라이버(22)를 갖는다. 터치 드라이버 회로(300)는, 상기 터치 신호 셀렉터(32) 및 터치 드라이버(34)를 갖는다. 터치 검출 회로(400)는, 상기 아날로그 LPF부(42), A/D 변환부(44), 신호 처리부(46), 좌표 추출부(48) 및 터치 검출 타이밍 제어부(49)를 갖는다.
단자 영역(106)에는, COG(Chip On Glass)(310) 및 FPC(Flexible Pirnted Circuits)(320)가 배치되어 있다. COG(310)는, 상기 소스 신호 셀렉터(24) 및 소스 드라이버(26)를 갖는다. COG(310)는 트랜지스터가 형성된 기판에 범프 등을 통하여 실장된다. COG(310)는 당해 기판에 설치된 배선에 접속되고, 당해 배선을 통하여 각종 회로에 신호 및 전원을 공급한다. COG(310)가 게이트 드라이버 회로(200), 터치 드라이버 회로(300) 및 터치 검출 회로(400)의 일부 또는 전부의 회로의 기능을 가져도 된다. FPC(320)는 COG(310)에 접속되어 있다. FPC(320)는 외부 장치에 접속된다. 도 2에서는 FPC(320)로부터 연장되는 배선이 모두 COG(310)에 접속된 구성을 예시하였지만, 이 구성에 한정되지 않는다. 예를 들어, FPC(320)로부터 연장되는 배선의 일부가 직접 게이트 드라이버 회로(200), 터치 드라이버 회로(300) 및 터치 검출 회로(400)에 접속되어도 된다.
외부 장치로부터 공급된 영상 신호가 FPC(320)를 통하여 COG(310)에 입력된다. COG(310)에 의해 상기 게이트 드라이버 회로(200), 터치 드라이버 회로(300) 및 터치 검출 회로(400)가 구동된다. 이들 회로의 구동에 의해, 표시 영역(102)에 배치된 서브 화소(100)에 영상 신호(또는 계조 신호)가 공급되고, 표시 영역(102)에 영상 신호에 기초하는 화상이 표시된다. 도 2 및 도 3에서는, 게이트 드라이버 회로(200) 및 터치 드라이버 회로(300)는 표시 영역(102)을 사이에 두도록 2개 설치되어 있지만, 게이트 드라이버 회로(200) 및 터치 드라이버 회로(300)는 표시 영역(102)의 일방측에 설치되어 있어도 된다.
복수의 서브 화소(100)에는 서로 다른 색을 표시하는 발광 소자나 액정 소자 등의 표시 소자를 설치할 수 있다. 이에 의해, 풀 컬러 표시를 행할 수 있다. 예를 들어 적색, 녹색, 청색 또는 백색을 표시하는 표시 소자를 4개의 서브 화소(100)에 각각 설치할 수 있다. 단, 적색, 녹색 또는 청색을 표시하는 표시 소자를 3개의 서브 화소(100)에 각각 설치해도 된다. 표시 소자 자체가 상기 색을 표시해도 되고, 백색의 광원에 대하여 컬러 필터를 사용함으로써 상기 색을 표시해도 된다. 서브 화소(100)의 배열에도 제한은 없으며, 스트라이프 배열, 델타 배열, 펜타일 배열 등을 채용할 수 있다.
후술하는 바와 같이, 본 실시 형태에서는, 서브 화소(100)에는 화소 전극 및 화소 전극 상의 EL층이 형성된다. EL층 상에는, 도 2 및 도 3에 도시하는 바와 같이, 스트라이프상으로 배치된 대향 전극(제2 전극(120))이 설치된다. 화소 전극, EL층 및 제2 전극(120)에 의해 발광 소자가 형성된다. 즉, 제2 전극(120)에는 발광 소자의 애노드 전원 전위 또는 캐소드 전원 전위가 공급된다.
[표시 장치(10)의 단면 구조]
도 4는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다. 도 4에 도시하는 바와 같이, 서브 화소(100)에는 트랜지스터(140)와, 이것에 접속되는 발광 소자(160)가 설치된다. 도 4는, 하나의 서브 화소(100)에 하나의 트랜지스터(140)가 설치되는 예를 도시하고 있지만, 하나의 서브 화소(100)에 복수의 트랜지스터가 설치되어도 된다. 하나의 서브 화소(100)에 용량 소자 등의 트랜지스터 이외의 기능 소자가 설치되어 있어도 된다.
트랜지스터(140)는, 기판(110) 상에 형성되는 언더코트(142) 상에 반도체막(144), 게이트 절연막(146), 게이트 전극(148), 소스 전극 및 드레인 전극(150)을 갖는다. 게이트 전극(148)과 소스 전극 및 드레인 전극(150)의 사이에는 층간막(152)이 설치된다. 트랜지스터(140)는 반도체막(144)의 상방에 게이트 전극(148)이 설치된 톱 게이트형 트랜지스터이다. 단, 트랜지스터(140)의 구조에 제약은 없으며, 게이트 전극과 반도체막의 상하 관계가 교체된 보텀 게이트형 트랜지스터가 사용되어도 된다. 트랜지스터(140)는 반도체막(144)에 대하여 반도체막(144)의 상방으로부터 소스 전극 및 드레인 전극(150)이 접촉하는 톱 콘택트 구조이다. 단, 반도체막(144)과 소스 전극 및 드레인 전극(150)의 상하 관계도 임의로 선택할 수 있으며, 톱 콘택트 구조 이외에도 반도체막(144)에 대하여 반도체막(144)의 하방으로부터 소스 전극 및 드레인 전극(150)이 접촉하는 보텀 콘택트 구조를 채용해도 된다.
트랜지스터(140) 상에는 평탄화막(154)이 설치된다. 평탄화막(154)은, 트랜지스터(140)나 그 밖의 기능 소자에 기인하는 요철이나 경사를 완화하여 평탄한 표면을 제공한다. 평탄화막(154)에는 개구부가 형성된다. 당해 개구부를 통하여, 발광 소자(160)의 제1 전극(124)이 소스 전극 및 드레인 전극(150)의 한쪽과 전기적으로 접속된다. 제1 전극(124)은 화소 전극이다. 제1 전극(124)은 복수의 서브 화소(100)의 각각에 배치되어 있다.
격벽(126)은, 제1 전극(124)의 단부를 덮음과 함께, 제1 전극(124)과 소스 전극 및 드레인 전극(150)의 한쪽과의 접속에서 사용되는 개구부를 매립한다. 격벽(126)에는 개구부(128)가 형성된다. 개구부(128) 및 격벽(126) 상에 EL층(162)이 형성된다. EL층(162) 상에 제2 전극(120)이 설치된다. 도 4에 도시하는 제2 전극(120)은 도 2 및 도 3에 도시하는 제2 전극(120)과 동일한 부재이다. 인접하는 2개의 제2 전극(120)은, 슬릿(122)에 의해 분리되어 있다. 도 4에서는, 슬릿(122)은 EL층(162)에도 형성되어 있지만, EL층(162)에 슬릿(122)이 형성되어 있지 않아도 된다. EL층(162)은 홀 수송층(164), 발광층(166) 및 전자 수송층(168)을 갖는다. 발광층(166)에는 화소의 표시색에 따른 재료가 배치되어 있다. 환언하면, 표시 장치(10)는 구분 도포형의 EL 표시 장치이다. 본 명세서에 있어서, EL층이란, 제1 전극(124)과 제2 전극(120)의 사이의 층을 의미한다. 도 4에서는, EL층(162)은 홀 수송층(164), 발광층(166) 및 전자 수송층(168)을 포함하도록 도시되어 있지만, EL층(162) 중의 층의 수에 제한은 없다.
제2 전극(120) 상에 절연막(170), 차광층(182), 대향 기판(112) 및 제3 전극(180)이 설치되어 있다. 도 4에서는, 절연막(170)은 제1 절연층(172), 제2 절연층(174), 제3 절연층(176)을 갖는다. 제1 절연층(172)은 제2 전극(120) 상에 배치된다. 제1 절연층(172)은 수분 및 산소에 대한 배리어성을 갖는 배리어막을 포함한다. 제3 절연층(176)은 오버코트막을 포함한다. 오버코트막은, 대향 기판(112)에 형성된 차광층(182)에 기인하는 요철이나 경사를 완화하여, 평탄한 표면을 제공한다. 제2 절연층(174)은, 제1 절연층(172)과 제3 절연층(176)의 사이를 충전하는 충전재를 포함한다. 단, 절연막(170)의 구조에 제약은 없으며, 단일의 층으로 형성되는 절연막(170)을 사용해도 된다.
제3 전극(180)은, 대향 기판(112)에 대하여 차광층(182) 및 제3 절연층(176)이 형성된 측과는 반대측에 설치되어 있다. 환언하면 제3 전극(180)은 제2 전극(120)에 대향하여 배치되어 있다. 제2 전극(120)과 제3 전극(180)의 사이에는, 적어도 절연막(170) 및 대향 기판(112)이 배치된다. 즉, 제2 전극(120) 및 제3 전극(180)은 적어도 절연막(170) 및 대향 기판(112)을 포함하는 적층 구조(184)를 유전체로 하는 용량을 형성한다. 도 2에 도시하는 바와 같이, 제2 전극(120) 및 제3 전극(180)은 서로 교차하는 스트라이프상으로 배치되어 있기 때문에, 제2 전극(120) 및 제3 전극(180)의 교차 부분에 용량이 형성된다. 이 용량을 사용하여 터치 센서를 실현한다.
제2 전극(120) 및 제3 전극(180)에 대하여 전압을 인가한 상태에서, 제3 전극(180)에 대하여 직접, 혹은 다른 절연층을 개재시켜 제3 전극(180)에 대하여 손가락이나 손바닥 등의 유전체(혹은 피검출물)가 근접하면, 제2 전극(120), 제3 전극(180) 및 적층 구조(184)에 의해 형성되는 용량이 변화한다. 이 용량 변화를 감지함으로써 터치의 유무를 감지하고, 터치의 장소를 특정하는 것이 가능하게 된다. 즉, 제2 전극(120)은 발광 소자(160)의 한쪽 전극(애노드 또는 캐소드)으로서 기능함과 함께, 터치 센서의 한쪽 전극으로서도 기능한다. 환언하면, 제2 전극(120)은 발광 소자(160)와 터치 센서에 공유된다.
본 실시 형태의 표시 장치(10)는, 서로 전기적으로 독립된 복수의 제2 전극(120)을 발광 소자(160)의 상부 전극으로서 갖는다. 또한, 표시 장치(10)는, 복수의 제2 전극(120) 상에, 이들과 교차하는 스트라이프상의 제3 전극(180)을 포함한다. 제2 전극(120) 및 제3 전극(180)에 의해 형성되는 용량에 의해 터치 센서가 실현된다. 즉, 표시 장치(10)는 소위 인셀형 터치 패널로서 기능하는 것이 가능하다. 이와 같이, 표시 장치를 구성하는 일부의 도전층을 터치 센서의 용량 소자의 한쪽 전극으로서 이용함으로써, 표시 장치를 구성하는 도전층에 1층의 도전층을 추가하는 것만으로, 표시 장치에 터치 센서를 탑재할 수 있다. 이 때문에, 본 실시 형태는, 보다 간결한 공정에 의해 저비용으로 제조 가능한 터치 패널 탑재 표시 장치를 제공할 수 있다.
[표시 장치(10)의 회로 구성]
도 5는, 본 발명의 일 실시 형태에 관한 표시 장치의 회로 구성의 일례를 도시하는 개략도이다. 도 5에 도시하는 바와 같이, 표시 장치(10)에서는, 서브 화소(100)가 x행 y열의 매트릭스상으로 배치되어 있다. 각 서브 화소(100)는 게이트 드라이버 회로(200) 및 COG(310)에 의해 제어된다. 여기서, x=k+1, k+2, k+3, k+4, …, y=h+1, h+2, h+3, h+4, …이며, 예를 들어 x=3이면 3행째에 배치된 서브 화소(100)를 가리키고, y=3이면 3열째에 배치된 서브 화소(100)를 가리킨다(k 및 h는 임의의 정수). 도 5에서는 4행 4열의 서브 화소(100)를 예시하고 있지만, 이 형태에 한정되지 않으며, x 및 y의 수는 임의로 결정할 수 있다.
도 5 중에 점선으로 나타내는 바와 같이, 제2 방향 D2에 인접하는 (k+1)행째 및 (k+2)행째의 행 화소에 공통되게 배치된 제2 전극(120)을 (n+1)단째의 제2 전극(120)이라고 하고, 제2 방향 D2에 인접하는 (k+3)행째 및 (k+4)행째의 행 화소에 공통되게 배치된 제2 전극(120)을 (n+2)단째의 제2 전극(120)이라고 한다. 즉, (k+1)행째 및 (k+2)행째의 행 화소에 포함되는 서브 화소(100)의 제2 전극(120)에는 동전위가 공급된다. 마찬가지로, (k+3)행째 및 (k+4)행째의 행 화소에 포함되는 서브 화소(100)의 제2 전극(120)에는 동전위가 공급된다. (k+1)행째 및 (k+2)행째의 행 화소에 포함되는 서브 화소(100)에 공통되는 (n+1)단째의 제2 전극(120)은, (k+3)행째 및 (k+4)행째의 행 화소에 포함되는 서브 화소(100)에 공통되는 (n+2)단째의 제2 전극(120)과는 독립적으로 제어된다. 도시하지 않았지만, 각 단의 제2 전극(120)은 터치 센서 구동선에 접속되어 있다.
제2 전극(120)은 단마다 독립적으로 제어할 수 있기 때문에, (k+1)행째 및 (k+2)행째의 행 화소에 대하여 영상 신호의 기입 및 발광을 시키는 경우에는, (n+1)단째의 제2 전극(120)에는 캐소드 전원 전위가 공급된다. 한편, (n+1)단째의 제2 전극(120)에 대응하는 위치의 터치 센서를 구동시키는 경우에는, (n+1)단째의 제2 전극(120)에는 터치 센서 구동 신호가 공급된다.
게이트 드라이버 회로(200)에는 제어 신호선(202)이 접속되어 있다. 당해 제어 신호선(202)은 서브 화소(100)에 배치된 트랜지스터의 게이트 전극에 접속되어 있다. 제어 신호선(202)을 게이트선이라고 할 수도 있다. 상세는 후술하겠지만, 실시 형태 1에서는, 제어 신호선(202)으로서, 리셋 제어 신호선(202-1), 출력 제어 신호선(202-2) 및 화소 제어 신호선(202-3)이 설치되어 있다. 이들 제어 신호선(202)은, 각 행마다 소정의 순서로 순차 배타적으로 선택된다.
COG(310)에는 데이터 신호선(312)이 접속되어 있다. 당해 데이터 신호선(312)은 서브 화소(100)에 배치된 트랜지스터의 소스 전극 및 드레인 전극의 한쪽에 접속되어 있다. 데이터 신호선(312)을 소스선이라고 할 수도 있다. 환언하면, 외부 장치로부터 공급된 영상 신호가 FPC(320)를 통하여 COG(310)에 입력되고, 데이터 신호선(312)을 통하여 각 열의 서브 화소(100)에 공급된다. 상세는 후술하겠지만, 실시 형태 1에서는, 데이터 신호선(312)으로서, 영상 신호선(312-1)이 설치되어 있다. 데이터 신호선(312)과 동일한 방향으로 리셋 전원선(312-2) 및 애노드 전원선(312-3)이 연장되어 있다. 이들 전원선은 데이터 신호선(312)과 마찬가지로 COG(310)에 접속되어 있어도 된다. 데이터 신호선(312)은, 상기 제어 신호선(202)에 의해 선택된 행의 서브 화소(100)에 영상 신호 또는 소정의 전위를 공급한다.
도 6은, 본 발명의 일 실시 형태에 관한 표시 장치의 회로 구성의 일례를 도시하는 개략도이다. 도 6에 도시하는 바와 같이, 제어 신호선(202)은, 리셋 제어 신호선(202-1), 출력 제어 신호선(202-2) 및 화소 제어 신호선(202-3)을 포함한다. 리셋 제어 신호선(202-1)에는 리셋 제어 신호 RG가 공급된다. 출력 제어 신호선(202-2)에는 출력 제어 신호 BG가 공급된다. 화소 제어 신호선(202-3)에는 화소 제어 신호 SG가 공급된다.
데이터 신호선(312)은, 영상 신호선(312-1)을 포함한다. 영상 신호선(312-1)에는 영상 신호 Vsig 및 초기화 전위 Vini가 교대로 공급된다. 전원선은, 리셋 전원선(312-2) 및 애노드 전원선(312-3)을 포함한다. 리셋 전원선(312-2)에는 리셋 전원 전위 Vrst가 공급된다. 애노드 전원선(312-3)에는 애노드 전원 전위 PVDD가 공급된다.
터치 센서 구동선(302)은 데이터 신호선(312)에 평행하게 행 방향으로 연장되어 있다. (n+1)단째의 터치 센서 구동선(302)은, (k+1)행째 및 (k+2)행째의 행 화소에 공통되게 배치되어 있다. 터치 센서 구동선(302)에는 캐소드 전원 전위 PVSS 및 터치 센서 구동 신호 Tx가 교대로 공급된다.
[서브 화소(100)의 화소 회로 구성]
도 7은, 본 발명의 일 실시 형태에 관한 화소 회로의 회로 구성의 일례를 도시하는 회로도이다. 도 7에 도시하는 서브 화소(100)를 구성하는 트랜지스터는 모두 n채널형 트랜지스터이다. 도 7에 도시하는 바와 같이, 서브 화소(100)는, 발광 소자 DO, 구동 트랜지스터 DRT, 출력 트랜지스터 BCT, 리셋 트랜지스터 RST, 화소 선택 트랜지스터 SST, 유지 용량 Cs 및 보조 용량 Cad를 포함한다. 이하의 설명에 있어서, 트랜지스터의 소스 단자 및 드레인 단자의 한쪽을 제1 단자라고 하고, 소스 단자 및 드레인 단자의 다른 쪽을 제2 단자라고 한다. 용량 소자의 한 쌍의 단자 중 한쪽 단자를 제1 단자라고 하고, 용량 소자의 한 쌍의 단자 중 다른 쪽 단자를 제2 단자라고 한다.
구동 트랜지스터 DRT의 제1 단자(251)는 발광 소자 DO의 애노드 단자, 유지 용량 Cs의 제1 단자(261), 및 보조 용량 Cad의 제1 단자(271)에 접속되어 있다. 구동 트랜지스터 DRT의 제2 단자(252)는 출력 트랜지스터 BCT의 제1 단자(261), 및 리셋 트랜지스터 RST의 제1 단자(231)에 접속되어 있다. 발광 소자 DO의 캐소드 단자는 터치 센서 구동선(302)에 접속되어 있다. 보조 용량 Cad의 제2 단자(272)는 애노드 전원선(312-3)에 접속되어 있다. 출력 트랜지스터 BCT의 제2 단자(262)는 애노드 전원선(312-3)에 접속되어 있다. 리셋 트랜지스터 RST의 제2 단자(232)는 리셋 전원선(312-2)에 접속되어 있다.
화소 선택 트랜지스터 SST의 제1 단자(241)는 구동 트랜지스터 DRT의 게이트 단자(253), 및 유지 용량 Cs의 제2 단자(262)에 접속되어 있다. 화소 선택 트랜지스터 SST의 제2 단자(242)는 영상 신호선(312-1)에 접속되어 있다. 보조 용량 Cad의 제2 단자(272)가 터치 센서 구동선(302)과 접속되어도 된다.
리셋 트랜지스터 RST의 게이트 단자(233)는 리셋 제어 신호선(202-1)에 접속되어 있다. 출력 트랜지스터 BCT의 게이트 단자(263)는 출력 제어 신호선(202-2)에 접속되어 있다. 화소 선택 트랜지스터 SST의 게이트 단자(243)는 화소 제어 신호선(202-3)에 접속되어 있다.
상기 구성을 환언하면, 애노드 전원선(312-3)은, 복수의 서브 화소(100)의 각각에 설치된 제1 전극(124)에 애노드 전원 전위 PVDD를 공급한다. 터치 센서 구동선(302)은 복수의 서브 화소(100)에 걸쳐 설치된 제2 전극(120)에 캐소드 전원 전위 PVSS 및 터치 센서 구동 신호 Tx를 교대로 공급한다. 즉, 각 서브 화소(100)는 애노드 전원선(312-3)과 터치 센서 구동선(302)의 사이에 배치되어 있다. 터치 센서 구동선(302)에는 발광 소자 DO의 캐소드 전원 전위 PVSS가 공급되기 때문에, 터치 센서 구동선(302)을 캐소드 전원선이라고 할 수도 있다. 애노드 전원 전위 PVDD와 캐소드 전원 전위 PVSS의 전위차는, 발광 소자 DO의 발광 강도에 기초하여 결정된다.
발광 소자 DO의 애노드 단자는 제1 전극(124)에 상당한다. 따라서, 구동 트랜지스터 DRT의 제1 단자(251)는 제1 전극(124)에 접속되어 있다고 할 수도 있다. 구동 트랜지스터 DRT의 제2 단자(252)는 출력 트랜지스터 BCT를 통하여 애노드 전원선(312-3)에 접속되어 있다고 할 수도 있다. 출력 트랜지스터 BCT는, 애노드 전원선(312-3)과 구동 트랜지스터 DRT의 사이를 도통 상태 또는 비도통 상태로 전환할 수 있다.
실시 형태 1에서는, 서브 화소(100)를 구성하는 트랜지스터가 모두 n채널형 트랜지스터인 구성을 예시하였지만, 이 구성에 한정되지 않는다. 예를 들어, 서브 화소(100)를 구성하는 구동 트랜지스터 DRT 이외의 트랜지스터는 모두 p채널형 트랜지스터여도 되고, n채널형 트랜지스터 및 p채널형 트랜지스터의 양쪽이어도 된다. 상기 트랜지스터는 온 상태와 오프 상태를 전환 가능한 스위칭 소자이면 되며, 트랜지스터 대신에 스위칭 소자를 사용해도 된다.
[서브 화소(100)의 화소 회로의 구동 방법]
도 8은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 이하의 화소 회로의 구동은, 도 1의 제어부(50)에 의해 실행된다. 본 실시 형태에서는, 화소 회로를 구성하는 트랜지스터가 모두 n채널형인 경우를 나타내고 있다. 이 때문에, 트랜지스터의 게이트 단자에 「로우 레벨」의 제어 신호가 공급되면 그 트랜지스터는 오프 상태(비도통 상태)로 된다. 한편, 트랜지스터의 게이트 단자에 「하이 레벨」의 제어 신호가 공급되면 그 트랜지스터는 온 상태(도통 상태)로 된다. 이하, 도 7의 회로도 및 도 8의 타이밍 차트를 사용하여, 표시 장치(10)의 구동 방법에 대하여 설명한다. 여기서는, (k+1)행째의 행 화소에 대하여 영상 신호를 기입하는 예에 대하여 설명한다.
도 8에 도시하는 바와 같이, 표시 장치(10)는 (a) 소스 초기화 기간, (b) 게이트 초기화 기간, (c) 역치 보상 기간, (d) 기입 기간 및 (e) 발광 기간을 갖는다. 이들 기간에 대하여 도 7 및 도 8을 참조하면서 설명한다. 점선으로 구획된 기간 중 2개의 기간이 1 수평 기간(1H)에 상당한다. 1 수평 기간이란, 어떠한 1행의 서브 화소(100)에 영상 신호를 기입하는 기간을 의미한다.
(a) 소스 초기화 기간
소스 초기화 기간에서는, 리셋 제어 신호 RG가 로우 레벨로부터 하이 레벨로 되고, 출력 제어 신호 BG가 하이 레벨로부터 로우 레벨로 된다. 즉, 리셋 트랜지스터 RST가 온 상태로 되고, 출력 트랜지스터 BCT가 오프 상태로 된다. 따라서, 구동 트랜지스터 DRT의 제2 단자(252)는 출력 트랜지스터 BCT에 의해 애노드 전원선(312-3)으로부터 차단된다. 구동 트랜지스터 DRT의 제2 단자(252)에는 리셋 트랜지스터 RST를 통하여 리셋 전원 전위 Vrst가 공급된다. 화소 제어 신호 SG는 로우 레벨이 유지되고, 화소 선택 트랜지스터 SST는 오프 상태가 유지된다.
구동 트랜지스터 DRT가 온 상태로 되도록, 리셋 전원 전위 Vrst는 구동 트랜지스터 DRT의 게이트 단자(253)의 플로팅 전위(즉, 게이트 단자(253)에 공급될 가능성이 있는 전위)보다 낮은 전위로 설정된다. 상기 동작에 의해, 구동 트랜지스터 DRT의 제1 단자(251) 및 제2 단자(252)는, 리셋 전원 전위 Vrst와 동전위로 리셋된다. 리셋 전원 전위 Vrst로서, 캐소드 전원 전위 PVSS보다 낮은 전위가 설정되어도 된다. 단, 리셋 전원 전위 Vrst는 반드시 캐소드 전원 전위 PVSS보다 낮을 필요는 없으며, 소스 초기화 기간에 있어서, 발광 소자 DO에 전류가 흐르지 않는 전위로 할 수도 있다. 구체적으로는, 리셋 전원 전위 Vrst는 캐소드 전원 전위 PVSS보다 구동 트랜지스터 DRT의 역치 전압분만큼 높은 전위 이하로 할 수 있다. 이들 동작에 의해, 발광 소자 DO로의 전류의 공급이 정지되고, 표시 장치(10)는 비발광 상태로 된다.
(b) 게이트 초기화 기간
게이트 초기화 기간에서는, 화소 제어 신호 SG가 로우 레벨로부터 하이 레벨로 되고, 화소 선택 트랜지스터 SST가 온 상태로 된다. 따라서, 구동 트랜지스터 DRT의 게이트 단자(253)는 화소 선택 트랜지스터 SST를 통하여 영상 신호선(312-1)에 접속된다. 이때, 영상 신호선(312-1)에는 초기화 전위 Vini가 공급되어 있기 때문에, 구동 트랜지스터 DRT의 게이트 단자(253)에는 초기화 전위 Vini가 공급된다.
초기화 전위 Vini는, 리셋 전원 전위 Vrst보다 높은 전위로 설정된다. 따라서, 구동 트랜지스터 DRT에서는, 제2 단자(252)의 리셋 전원 전위(Vrst)에 대한 게이트 단자(253)의 초기화 전위(Vini)가 하이 레벨로 된다. 이 때문에, 구동 트랜지스터 DRT는 온 상태로 된다. 이 기간에 있어서, 유지 용량 Cs에는 리셋 전원 전위 Vrst와 초기화 전위 Vini의 전위차에 기초하는 전하가 유지된다.
(c) 역치 보상 기간
역치 보상 기간에서는, 우선 화소 제어 신호 SG가 로우 레벨로부터 하이 레벨로 되고, 화소 선택 트랜지스터 SST가 온 상태로 된다. 이때, 영상 신호선(312-1)에는 초기화 전위 Vini가 공급되어 있다. 이 때문에, 구동 트랜지스터 DRT의 게이트 단자(253)는 초기화 전위 Vini로 고정된다. 이어서, 리셋 제어 신호 RG가 하이 레벨로부터 로우 레벨로 되고, 출력 제어 신호 BG가 로우 레벨로부터 하이 레벨로 된다. 즉, 리셋 트랜지스터 RST가 오프 상태로 되고, 출력 트랜지스터 BCT가 온 상태로 된다. 따라서, 구동 트랜지스터 DRT의 제2 단자(252)는 리셋 트랜지스터 RST에 의해 리셋 전원선(312-2)으로부터 차단된다. 한편, 구동 트랜지스터 DRT의 제2 단자(252)에는 출력 트랜지스터 BCT를 통하여 애노드 전원 전위 PVDD가 공급된다.
구동 트랜지스터 DRT의 게이트 단자(253)는, 리셋 전원 전위 Vrst보다 높은 전위인 초기화 전위 Vini로 고정되어 있다. 이 때문에, 구동 트랜지스터 DRT는 온 상태이다. 따라서, 구동 트랜지스터 DRT의 제2 단자(252)에 공급된 애노드 전원 전위 PVDD에 의해 구동 트랜지스터 DRT의 채널을 전류가 흐르고, 제1 단자(251)의 전위가 상승한다. 그리고, 제1 단자(251)의 전위와 게이트 단자(253)의 전위의 차가 구동 트랜지스터 DRT의 역치 전압(VTH)에 달하면, 구동 트랜지스터 DRT가 오프 상태로 된다. 구체적으로는, 게이트 단자(253)는 Vini로 고정되어 있기 때문에, 제1 단자(251)의 전위가 (Vini-VTH)에 달하면, 구동 트랜지스터 DRT가 오프 상태로 된다.
이때, 유지 용량 Cs의 제2 단자(262)에는 Vini가 공급되고, 제1 단자(261)에는 (Vini-VTH)가 공급된다. 이 때문에, 유지 용량 Cs에는 VTH에 기초하는 전하가 유지된다. 환언하면, 역치 보상 기간에 있어서, 유지 용량 Cs에는 구동 트랜지스터 DRT의 VTH에 기초하는 정보가 보존된다. 역치 보상 기간에 있어서의 발광 소자 DO의 발광을 억제하기 위해, {(Vini-VTH)-PVSS}<발광 소자의 역치 전압으로 되도록 Vini를 설정하는 것이 바람직하다.
(d) 기입 기간
기입 기간에서는, 리셋 제어 신호 RG가 로우 레벨, 출력 제어 신호 BG가 하이 레벨인 상태에서 화소 제어 신호 SG가 로우 레벨로부터 하이 레벨로 된다. 즉, 리셋 트랜지스터 RST가 오프 상태, 출력 트랜지스터 BCT가 온 상태, 화소 선택 트랜지스터 SST가 온 상태로 된다. 이때, 영상 신호선(312-1)에는 영상 신호 Vsig가 공급된다. 이 결과, 구동 트랜지스터 DRT의 게이트 단자(253) 및 유지 용량 Cs의 제2 단자(262)의 전위는 Vini→Vsig로 변화한다.
유지 용량 Cs의 제2 단자(262)의 전위가 Vini→Vsig로 변화하면, 제1 단자(261)의 전위는 (Vsig-Vini)에 기초하여 상승한다. 구체적으로는, 유지 용량 Cs 및 보조 용량 Cad가 직렬 접속되어 있기 때문에, 이들 용량의 중간에 위치하는 제1 단자(261)의 전위(Vs)는 이하의 식 (1)로 표시된다.
Figure pat00001
따라서, 제1 단자(251)의 전위와 게이트 단자(253)의 전위의 전위차(Vgs)는 이하의 식 (2)로 표시된다. 즉, 게이트 단자(253)에 영상 신호 Vsig를 공급함으로써, 유지 용량 Cs에 구동 트랜지스터 DRT의 VTH 및 영상 신호 Vsig에 기초하는 전하를 유지시킬 수 있다. 이와 같이 하여, 구동 트랜지스터 DRT는 영상 신호 Vsig에 구동 트랜지스터 DRT의 VTH가 가산된 전위차에 기초한 온 상태로 된다.
Figure pat00002
(e) 발광 기간
발광 기간에서는, 리셋 제어 신호 RG가 로우 레벨, 출력 제어 신호 BG가 하이 레벨인 상태에서 화소 제어 신호 SG가 로우 레벨로 된다. 즉, 리셋 트랜지스터 RST가 오프 상태, 출력 트랜지스터 BCT가 온 상태, 화소 선택 트랜지스터 SST가 오프 상태로 된다. 이와 같이 하여, 구동 트랜지스터 DRT는 제2 단자(252)에 공급된 애노드 전원 전위 PVDD 중, 상기 식 (2)에 기초하는 전류를 발광 소자 DO에 제공한다.
구동 트랜지스터 DRT를 흐르는 전류(Id)는 이하의 식 (3)으로 표시된다. 식 (3)에 식 (2)를 대입함으로써, 구동 트랜지스터 DRT의 VTH 성분은 식 (3)으로부터 소거되고, Id는 이하의 식 (4)로 표시되는 바와 같이, VTH에 의존하지 않는 전류로 된다.
Figure pat00003
Figure pat00004
이상과 같이 하여, 발광 기간에 있어서, 구동 트랜지스터 DRT의 VTH의 영향이 배제된 전류를 발광 소자 DO에 공급할 수 있다. 즉, 구동 트랜지스터 DRT의 VTH가 보상된 전류를 발광 소자 DO에 공급할 수 있다. 당해 발광 기간은, 1프레임 기간 후에 다시 출력 제어 신호 BG가 로우 레벨로 될 때까지 유지된다. 제어부(50)는, 상기 (a) 소스 초기화 기간, (b) 게이트 초기화 기간, (c) 역치 보상 기간, (d) 기입 기간 및 (e) 발광 기간을 순차적으로 반복한다. 제어부(50)는, (a) 내지 (e)의 각각의 기간을 다음의 화소행으로 이행시키는 제어를 행함으로써, 1프레임의 화소행에 대하여 (a) 내지 (e)의 각각의 기간을 실행한다.
[터치 센서의 구동 방법]
도 8을 사용하여, 표시 장치(10)의 터치 센서의 구동 방법에 대하여 설명한다. 도 5에 도시하는 바와 같이, 본 실시 형태에서는 (n+1)단째의 제2 전극(120)은, 제2 방향 D2에 인접하는 (k+1)행째 및 (k+2)행째의 행 화소에 공통되게 배치되어 있다. 즉, 서로 인접하는 (k+1)행째 및 (k+2)행째의 2행의 행 화소에 상당하는 위치에 대하여, 동시에 터치 센서가 구동된다. (n+1)단째의 제2 전극(120)에는, 터치 센서 구동 신호 Tx(n+1)이 공급된다.
(k+1)행째 및 (k+2)행째의 행 화소에 대하여, (a) 소스 초기화 기간, (b) 게이트 초기화 기간 및 (c) 역치 보상 기간이 동일한 기간으로 설정되어 있다. (k+1)행째 및 (k+2)행째의 행 화소의 (c) 역치 보상 기간 후에, (k+1)행째, (k+2)행째의 각각의 행 화소에 대하여, 영상 신호 Vsig의 타이밍에 맞추어 순차적으로 (d) 기입 기간이 설정되어 있다. 각각의 (d) 기입 기간 후에, 순차적으로 (e) 발광 기간이 설정되어 있다. 즉, (k+2)행째의 행 화소의 (d) 기입 기간은, (k+1)행째의 행 화소의 (e) 발광 기간과 동일한 기간으로 설정되어 있다.
터치 센서 구동 신호 Tx는, (e) 발광 기간의 후기에 터치 센서 구동선(302)을 통하여 제2 전극(120)에 공급된다. 구체적으로는, (e) 발광 기간 중 다음 프레임의 (a) 소스 초기화 기간이 개시되기 직전인 6 수평 기간(6H)에 있어서, 터치 센서 구동 신호 Tx가 제2 전극(120)에 공급된다. 환언하면, (a) 내지 (d)의 각각의 기간에 있어서, 제2 전극(120)에는 캐소드 전원 전위 PVSS가 공급된다. (e) 발광 기간의 기간에 있어서, 제2 전극(120)에는 캐소드 전원 전위 PVSS가 공급된 후에 터치 센서 구동 신호 Tx가 공급된다. 제2 전극(120)에 터치 센서 구동 신호 Tx가 공급되고 있는 기간을 터치 센서 구동 기간이라고 한다.
도 8에서는, 터치 센서 구동 기간이 (a) 소스 초기화 기간이 개시되기 직전인 6H인 구성을 예시하였지만, 이 구성에 한정되지 않는다. 예를 들어, 터치 센서 구동 기간이 5H 이하여도 되고, 7H 이상이어도 된다. 터치 센서 구동 기간과 (a) 소스 초기화 기간의 사이에 1H 이상의 블랭크 기간이 설정되어도 된다.
도 9는, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다. 도 9의 (A)의 상태에서는, (n+1)단째의 제2 전극(120)을 공유하는 화소(Tx(n+1)에 대응하는 행 화소)가 (c) 역치 보상 기간 및 (d) 기입 기간이고, (n+2)단째의 제2 전극(120)을 공유하는 화소(Tx(n+2)에 대응하는 행 화소)가 (a) 소스 초기화 기간 및 (b) 게이트 초기화 기간이고, (n+3) 내지 (n+5)단째의 제2 전극(120)을 공유하는 화소(Tx(n+3) 내지 Tx(n+5)에 대응하는 행 화소)가 터치 센서 구동 기간이다.
도 9의 (B)의 상태에서는, (n+1)단째의 제2 전극(120)을 공유하는 화소가 (e) 발광 기간이고, (n+2)단째의 제2 전극(120)을 공유하는 화소가 (c) 역치 보상 기간 및 (d) 기입 기간이고, (n+3)단째의 제2 전극(120)을 공유하는 화소가 (a) 소스 초기화 기간 및 (b) 게이트 초기화 기간이고, (n+4) 내지 (n+6)단째의 제2 전극(120)을 공유하는 화소가 터치 센서 구동 기간이다.
도 9의 (C)의 상태에서는, (n+1) 내지 (n+2)단째의 제2 전극(120)을 공유하는 화소가 (e) 발광 기간이고, (n+3)단째의 제2 전극(120)을 공유하는 화소가 (c) 역치 보상 기간 및 (d) 기입 기간이고, (n+4)단째의 제2 전극(120)을 공유하는 화소가 (a) 소스 초기화 기간 및 (b) 게이트 초기화 기간이고, (n+5) 내지 (n+7)단째의 제2 전극(120)을 공유하는 화소가 터치 센서 구동 기간이다. 이와 같이, 표시 장치(10)는, 각 화소행에서 행해진 (a) 소스 초기화 기간 및 (b) 게이트 초기화 기간(이하, (a) 내지 (b)의 초기화 기간이라고 함), (c) 역치 보상 기간 및 (d) 기입 기간(이하, (c) 내지 (d)의 기입 기간이라고 함), 그리고 (e) 발광 기간의 각각의 기간을 다음의 화소행으로 이행시킨다.
(k+1)행째 및 (k+2)행째의 행 화소는, (e) 발광 기간에 있어서 영상 신호에 기초한 발광 강도로 계속해서 발광한다. 그러나, 약 1프레임이 경과하고, 다음의 (a) 소스 초기화 기간이 개시되기 직전에는, 화소 선택 트랜지스터 SST의 소스 전극과 드레인 전극 사이의 누설 전류나, 유지 용량 Cs 자체의 누설 전류 등의 영향에 의해, (k+1)행째 및 (k+2)행째의 행 화소의 발광 강도가 원하는 발광 강도로부터 변화해 버리는 경우가 있다. 구체적으로는, 상기 누설 전류에 의해 구동 트랜지스터 DRT의 게이트 전위가 변화하고, 구동 트랜지스터 DRT를 흐르는 전류(Id)가 작아진다. 그 결과, 1프레임 기간 내의 발광 강도는, 1프레임 기간 내의 후반으로 될수록 약해진다. 따라서, 발광 강도가 약한 상기 기간에 있어서, 제2 전극(120)에 터치 센서 구동 신호 Tx를 공급해도, 표시에는 거의 영향을 미치지 않는다.
이상과 같이, 실시 형태 1에 관한 터치 센서 부착 표시 장치(10)의 구동 방법에 따르면, 표시 품위에 거의 영향을 미치지 않고, 발광 소자의 애노드 전극을 터치 센서 구동 전극으로서 이용할 수 있다.
<실시 형태 2>
도 10 및 도 11을 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 2에서는, 실시 형태 1과는 상이한 구동 방법으로 표시 및 터치 센서를 행하는 구성에 대하여 설명한다. 실시 형태 2에 관한 표시 장치(10A)에서는, 하나의 제2 전극(120A)이 제2 방향 D2로 배열되는 m행의 서브 화소(100A)에 공통되게 배치되어 있다(m은 1 이상의 임의의 정수). 그 이외의 표시 장치(10A)의 단면 구조 및 회로 구성은, 실시 형태 1의 표시 장치(10)의 구성과 마찬가지이므로, 설명을 생략한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
도 10은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 이하의 화소 회로의 구동은, 표시 장치(10A)의 제어부(50A)에 의해 실행된다. 표시 장치(10A)에서는, 제2 전극(120A)이 m행의 서브 화소(100A)에 공통되게 배치되어 있다. 따라서, 동일한 수평 기간에 있어서 (k+1)행째 내지 (k+m)행째의 행 화소에 대하여 (a) 내지 (b)의 초기화 기간이 설정된다. 환언하면, 제2 전극(120A)을 공유하는 행 화소의 (a) 내지 (b)의 초기화 기간은 동일한 기간이다.
표시 장치(10A)에서는, (a) 내지 (b)의 초기화 기간에 있어서, (n+1)단째의 제2 전극(120A)에는 터치 센서 구동 신호 Tx(n+1)이 공급된다. (a) 내지 (b)의 초기화 기간에 계속해서 (c) 내지 (d)의 기입 기간 및 (e) 발광 기간이 설정되어 있다. (c) 내지 (d)의 기입 기간 및 (e) 발광 기간에 있어서, (n+1)단째의 제2 전극(120A)에는 캐소드 전원 전위 PVSS가 공급된다. (c) 내지 (d)의 기입 기간에서는, (n+1)단째의 제2 전극(120A)을 공유하는 (k+1)행째 내지 (k+m)행째의 행 화소에 대하여, (k+1)행째, (k+2)행째, …, (k+m)행째의 순서로 (d) 기입 기간이 설정되고, 이들의 행 화소에 영상 신호가 순차적으로 공급된다.
도 11은, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다. 도 11의 (A)의 상태에서는, (n+1)단째의 제2 전극(120A)을 공유하는 화소(Tx(n+1)에 대응하는 행 화소)가 (c) 내지 (d)의 기입 기간이고, (n+2)단째의 제2 전극(120A)을 공유하는 화소(Tx(n+2)에 대응하는 행 화소)가 (a) 내지 (b)의 초기화 기간이면서 터치 센서 구동 기간이고, (n+3) 내지 (n+4)단째의 제2 전극(120A)을 공유하는 화소(Tx(n+3) 내지 Tx(n+4)에 대응하는 행 화소)가 (e) 발광 기간이다.
도 11의 (B)의 상태에서는, (n+1) 및 (n+4)단째의 제2 전극(120A)을 공유하는 화소가 (e) 발광 기간이고, (n+2)단째의 제2 전극(120A)을 공유하는 화소가 (c) 내지 (d)의 기입 기간이고, (n+3)단째의 제2 전극(120A)을 공유하는 화소가 (a) 내지 (b)의 초기화 기간이면서 터치 센서 구동 기간이다.
도 11의 (C)의 상태에서는, (n+1) 및 (n+2)단째의 제2 전극(120A)을 공유하는 화소가 (e) 발광 기간이고, (n+3)단째의 제2 전극(120A)을 공유하는 화소가 (c) 내지 (d)의 기입 기간이고, (n+4)단째의 제2 전극(120A)을 공유하는 화소가 (a) 내지 (b)의 초기화 기간이면서 터치 센서 구동 기간이다.
이상과 같이, 실시 형태 2에 관한 터치 센서 부착 표시 장치(10A)의 구동 방법에 따르면, 행 화소가 발광하지 않는 (a) 내지 (b)의 초기화 기간에 있어서, 제2 전극(120)에 터치 센서 구동 신호 Tx를 공급할 수 있다. 따라서, 발광 강도에 영향을 미치지 않고 발광 소자의 애노드 전극을 터치 센서 구동 전극으로서 이용할 수 있다.
<실시 형태 3>
도 12를 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 3의 표시 장치(10B)의 구동 방법은, 실시 형태 2의 표시 장치(10A)의 구동 방법과 유사하지만, 영상 신호선(312B-1)에 입력되는 영상 신호 Vsig 및 초기화 전위 Vini의 타이밍이 표시 장치(10A)의 구동 방법과는 상이하다. 표시 장치(10B)의 영상 신호선(312B-1)에 입력되는 신호 이외의 단면 구조 및 회로 구성은 표시 장치(10A)와 마찬가지이므로, 설명을 생략한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
도 12는, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 이하의 화소 회로의 구동은, 표시 장치(10B)의 제어부(50B)에 의해 실행된다. 도 10의 타이밍 차트에서는, (a) 소스 초기화 기간의 후반, 및 (b) 게이트 초기화 기간과 (c) 역치 보상 기간의 사이의 기간에 있어서, 영상 신호선(312B-1)에 영상 신호 Vsig가 입력되지만, 도 12의 타이밍 차트에서는, (a) 내지 (c)의 기간에 있어서, 영상 신호선(312B-1)에 영상 신호 Vsig는 입력되지 않고, 초기화 전위 Vini만이 입력된다. 도 10의 타이밍 차트에서는, (c) 역치 보상 기간과 (d) 기입 기간의 사이의 기간, 및 (e) 발광 기간에 있어서, 영상 신호선(312B-1)에 초기화 전위 Vini가 입력되지만, 도 12의 타이밍 차트에서는, (d) 내지 (e)의 기간에 있어서, 영상 신호선(312B-1)에 초기화 전위 Vini는 입력되지 않고, 영상 신호 Vsig만이 입력된다.
표시 장치(10B)에서는, 제2 전극(120B)이 m행의 서브 화소(100B)에 공통되게 배치되어 있다. 따라서, 동일한 수평 기간에 있어서 (k+1)행째 내지 (k+m)행째의 행 화소에 대하여 (a) 내지 (b)의 초기화 기간이 설정된다. 환언하면, 제2 전극(120B)을 공유하는 행 화소의 (a) 내지 (b)의 초기화 기간은 동일한 기간이다. 다시 환언하면, 터치 센서 구동 신호 Tx(n+1)이 공급되는 행 화소는 한번에 초기화된다. 이들 초기화 기간에 있어서, 제2 전극(120B)은 표시 장치(10B)의 표시의 구동에 기여하지 않는다. 이 때문에, 제2 전극(120B)에 터치 센서 구동 신호 Tx(n+1)이 공급된다. 도 12에서는, (b)의 초기화 기간에 있어서만, 제2 전극(120B)에 터치 센서 구동 신호 Tx(n+1)이 공급되는 구성을 예시하였지만, (a)의 초기화 기간에 있어서, 제2 전극(120B)에 터치 센서 구동 신호 Tx(n+1)이 공급되어도 된다.
도 10과 마찬가지로, (a) 내지 (b)의 초기화 기간에 계속해서 (c) 내지 (d)의 기입 기간 및 (e) 발광 기간이 설정되어 있다. (c) 내지 (d)의 기입 기간 및 (e) 발광 기간에 있어서, (n+1)단째의 제2 전극(120B)에는 캐소드 전원 전위 PVSS가 공급된다. (c) 내지 (d)의 기입 기간에서는, (n+1)단째의 제2 전극(120B)을 공유하는 (k+1)행째 내지 (k+m)행째의 행 화소에 대하여, (k+1)행째, (k+2)행째, …, (k+m)행째의 순서로 (d) 기입 기간이 설정되고, 이들 행 화소에 영상 신호가 순차적으로 공급된다.
이상과 같이, 실시 형태 3에 관한 터치 센서 부착 표시 장치(10B)의 구동 방법에 따르면, (a) 내지 (c)의 기간에 있어서 영상 신호선(312B-1)에 영상 신호 Vsig가 입력되는 기간, 및 (d) 내지 (e)의 기간에 있어서 영상 신호선(312B-1)에 초기화 전위 Vini가 입력되는 기간이 생략되기 때문에, 1H당의 시간을 길게 할 수 있다. 또는, 보다 높은 주파수의 프레임 레이트를 실현할 수 있다.
<실시 형태 4>
도 13을 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 4의 표시 장치(10C)의 구동 방법은, 실시 형태 2의 표시 장치(10A)의 구동 방법과 유사하지만, (n+1)단째의 제2 전극(120C)을 공유하는 화소(Tx(n+1)에 대응하는 행 화소)의 기입 기간에, (n+2)단째의 제2 전극(120C)을 공유하는 화소(Tx(n+2)에 대응하는 행 화소)의 초기화 기간이 설정되어 있다는 점에 있어서, 표시 장치(10A)의 구동 방법과 상이하다. 표시 장치(10C)의 단면 구조 및 회로 구성은, 실시 형태 1의 표시 장치(10)의 구성과 마찬가지이므로, 설명을 생략한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
도 13은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 이하의 화소 회로의 구동은, 표시 장치(10B)의 제어부(50C)에 의해 실행된다. 도 13에 도시하는 Tx(n+1)에 대응하는 (n+1)단째의 제2 전극(120C)과 Tx(n+2)에 대응하는 (n+2)단째의 제2 전극(120C)은 제2 방향 D2로 배열되어 배치되어 있다. 도 13에서는, (n+1)단째의 제2 전극(120C)을 공유하는 (k+m-1)행째 및 (k+m)행째의 행 화소의 (d) 기입 기간은, (n+2)단째의 제2 전극(120C)을 공유하는 (k+m+1)행째 내지 (k+2m)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간으로 설정되어 있다.
상기 구동 방법을 환언하면, (n+1)단째의 제2 전극(120C)을 공유하는 m행의 행 화소에 대응하는 (d) 기입 기간의 동안에, (n+2)단째의 제2 전극(120C)을 공유하는 m행의 행 화소에 대한 (a) 내지 (b)의 초기화 기간을 개시한다. 다시 환언하면, 제2 방향 D2에 서로 인접하는 한 쌍의 제2 전극(120C)(Tx(n+1) 및 Tx(n+2)에 대응하는 제2 전극(120C)) 중, 한쪽의 제2 전극(120C)(Tx(n+2)에 대응하는 제2 전극(120C))의 (a) 내지 (b)의 초기화 기간의 동안에, 다른 쪽의 제2 전극(120C)(Tx(n+1)에 대응하는 제2 전극(120C))의 하나 이상의 행 화소의 (d) 기입 기간이 설정되어 있다.
이상과 같이, 실시 형태 4에 관한 터치 센서 부착 표시 장치(10C)의 구동 방법에 따르면, (n+1)단째의 제2 전극(120C)을 공유하는 행 화소의 기입 기간 중에 (n+2)단째의 제2 전극(120C)을 공유하는 행 화소의 초기화 기간을 개시할 수 있다. 따라서, 1H당의 시간을 길게 할 수 있다. 또는, 보다 높은 주파수의 프레임 레이트를 실현할 수 있다.
<실시 형태 5>
도 14 내지 도 16을 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 5의 표시 장치(10D)의 구동 방법은, 실시 형태 2의 표시 장치(10A)의 구동 방법과 유사하지만, 1프레임 기간에 있어서 절반수의 서브 화소(100D)에 영상 신호의 기입을 행하고, 다음의 1프레임 기간에 있어서 남은 절반수의 서브 화소(100D)에 영상 신호의 기입을 행한다는 점에 있어서, 표시 장치(10A)의 구동 방법과는 상이하다. 즉, 표시 장치(10D)는 인터레이스 구동을 행하는 표시 장치이다. 표시 장치(10D)의 단면 구조 및 회로 구성은, 실시 형태 1의 표시 장치(10)의 구성과 마찬가지이므로, 설명을 생략한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
도 14는, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다. 도 14에서는, 메인 화소가 2행 2열로 배치된 4개의 서브 화소(100D)에 의해 구성된다. 상기한 바와 같이, 메인 화소는, 풀 컬러 또는 백색을 실현 가능한 서브 화소의 최소 단위이다. 4개의 서브 화소(100D)는, RGBW(W는 백색 화소)의 각각의 표시색에 대응한다. 도 14에서는, 제2 전극(120D)은 2행의 서브 화소(100D)마다 배치되어 있다.
환언하면, 제2 전극(120D)은 제2 방향 D2에 있어서 메인 화소마다 배치되어 있다. 본 실시 형태에서는, 제2 방향 D2에 있어서의 메인 화소의 수는 제2 방향 D2에 있어서의 제2 전극(120D)의 수와 동등하다. 이 때문에, (k+1)행째 및 (k+2)행째의 서브 화소(100D)에 의해 구성되는 메인 화소를 (n+1)단째의 메인 화소라고 하고, (k+3)행째 및 (k+4)행째의 서브 화소(100D)에 의해 구성되는 메인 화소를 (n+2)단째의 메인 화소라고 한다. 즉, 메인 화소는 제2 방향 D2로 복수단 배치되어 있다.
도 14의 (A)에 도시하는 프레임에서는, (n+1)단째의 제2 전극(120D)을 공유하는 (k+1)행째 및 (k+2)행째의 행 화소, 그리고 (n+3)단째의 제2 전극(120D)을 공유하는 (k+5)행째 및 (k+6)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (n+2)단째의 제2 전극(120D)을 공유하는 (k+3)행째 및 (k+4)행째의 행 화소, 그리고 (n+4)단째의 제2 전극(120D)을 공유하는 (k+7)행째 및 (k+8)행째의 행 화소에 대하여, (e) 발광 기간이 설정되어 있다. 환언하면, 홀수단의 메인 화소에 대하여 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되고, 짝수단의 메인 화소에 대하여 (e) 발광 기간이 설정되어 있다.
본 실시 형태에서는, 도 14의 (A)에 도시하는 프레임에 있어서, (k+1)행째 및 (k+2)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+1)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+1)이 공급된다. (k+5)행째 및 (k+6)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+3)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+3)이 공급된다. 환언하면, 홀수단의 메인 화소에 대하여 터치 센서 구동 신호 Tx(n+1), Tx(n+3)이 공급된다.
도 14의 (B)에 도시하는 프레임에서는, (A)에 도시하는 프레임과는 반대로, (n+1)단째의 제2 전극(120D)을 공유하는 (k+1)행째 및 (k+2)행째의 행 화소, 그리고 (n+3)단째의 제2 전극(120D)을 공유하는 (k+5)행째 및 (k+6)행째의 행 화소에 대하여, (e) 발광 기간이 설정된다. (n+2)단째의 제2 전극(120D)을 공유하는 (k+3)행째 및 (k+4)행째의 행 화소, 그리고 (n+4)단째의 제2 전극(120D)을 공유하는 (k+7)행째 및 (k+8)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되어 있다. 환언하면, 짝수단의 메인 화소에 대하여 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되고, 홀수단의 메인 화소에 대하여 (e) 발광 기간이 설정되어 있다.
본 실시 형태에서는, 도 14의 (B)에 도시하는 프레임에 있어서, (k+3)행째 및 (k+4)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+2)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+2)가 공급된다. (k+7)행째 및 (k+8)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+4)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+4)가 공급된다. 환언하면, 짝수단의 메인 화소에 대하여 터치 센서 구동 신호 Tx(n+2), Tx(n+4)가 공급된다.
즉, 제1 프레임에 있어서, 매트릭스상으로 배치된 복수의 서브 화소(100)를 포함하는 복수의 행 화소 중, 절반수의 행 화소가 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이고, 남은 절반수의 행 화소가 (e) 발광 기간이다. 제1 프레임에 있어서 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이었던 절반수의 행 화소는, 제2 프레임에 있어서 (e) 발광 기간이다. 제1 프레임에 있어서 (e) 발광 기간이었던 남은 절반수의 행 화소는, 제2 프레임에 있어서 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이다. 표시 장치(10D)는 상기 제1 프레임과 제2 프레임을 교대로 반복함으로써, 1프레임분의 화상을 표시한다.
본 실시 형태에서는, 제2 방향 D2로 2행의 행 화소마다 기입을 행하는 인터레이스 구동 방법을 예시하였지만, 이 구동 방법에 한정되지 않는다. 예를 들어, 당해 인터레이스 구동은 제2 방향 D2로 3행 이상의 행 화소마다 기입을 행해도 된다. 환언하면, 상기 절반수의 행 화소와 상기 남은 절반수의 행 화소가 3행 이상의 행 화소마다 서로 교대로 형성되어 있어도 된다.
상기한 바와 같이, 1프레임의 절반수의 서브 화소씩 기입 및 터치 센서 구동을 행하기 때문에, 1프레임이 60Hz로 구동되는 경우, 도 14의 (A) 및 (B)에 도시하는 프레임은 120Hz로 구동된다.
도 15 및 도 16은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 도 15는, 도 14의 (A)에 도시하는 프레임의 구동 방법을 도시한다. 도 16은, 도 14의 (B)에 도시하는 프레임의 구동 방법을 도시한다.
도 15에 도시하는 바와 같이, (n+1)단째의 제2 전극(120D)을 공유하는 (k+1)행째 내지 (k+2)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+1)행째 내지 (k+2)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+1)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+1)이 공급된다. 계속해서, (n+3)단째의 제2 전극(120D)을 공유하는 (k+5)행째 내지 (k+6)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+5)행째 내지 (k+6)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+3)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+3)이 공급된다. 이 사이, (n+2)단째의 제2 전극(120D)을 공유하는 (k+3)행째 내지 (k+4)행째의 행 화소, 및 (n+4)단째의 제2 전극(120D)을 공유하는 (k+7)행째 내지 (k+8)행째의 행 화소에는 (e) 발광 기간이 설정되어 있다.
도 16에 도시하는 바와 같이, (n+2)단째의 제2 전극(120D)을 공유하는 (k+3)행째 내지 (k+4)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+3)행째 내지 (k+4)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+2)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+2)가 공급된다. 계속해서, (n+4)단째의 제2 전극(120D)을 공유하는 (k+7)행째 내지 (k+8)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+7)행째 내지 (k+8)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+4)단째의 제2 전극(120D)에 터치 센서 구동 신호 Tx(n+4)가 공급된다. 이 사이, (n+1)단째의 제2 전극(120D)을 공유하는 (k+1)행째 내지 (k+2)행째의 행 화소, 및 (n+3)단째의 제2 전극(120D)을 공유하는 (k+5)행째 내지 (k+6)행째의 행 화소에는 (e) 발광 기간이 설정되어 있다.
본 실시 형태에서는, (a) 내지 (b)의 초기화 기간 중에 있어서, 제2 전극(120D)에 터치 센서 구동 신호가 공급되는 구동 방법을 예시하였지만, 이 구동 방법에 한정되지 않는다. 제2 전극(120D)에 터치 센서 구동 신호가 공급되는 기간은, (d) 기입 기간이어도 되고, (e) 발광 기간이어도 된다.
이상과 같이, 실시 형태 5에 관한 터치 센서 부착 표시 장치(10D)의 구동 방법에 따르면, 노이즈 제거를 위해 터치 센서 구동 신호를 120Hz로 구동하는 경우라도, 기입을 주사하는 타이밍과 터치 센서 구동 신호를 주사하는 타이밍을 맞출 수 있다.
실시 형태 5에 관한 표시 장치(10D)의 구동 방법에 대하여, 실시 형태 4에 관한 표시 장치(10C)의 구동 방법을 적용해도 된다. 즉, 도 17에 도시하는 바와 같이, 예를 들어 (k+2)행째의 행 화소의 기입 기간 중에, (k+5)행째의 행 화소의 초기화 기간이 개시되어도 된다.
<실시 형태 6>
도 18 내지 도 20을 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 실시 형태 6의 표시 장치(10E)의 구동 방법은, 실시 형태 5의 표시 장치(10D)의 구동 방법과 유사하지만, 표시 장치(10E)는 메인 화소가 1행 3열로 배치된 3개의 서브 화소(100E)에 의해 구성된다는 점에 있어서 표시 장치(10D)와 상이하다. 3개의 서브 화소(100E)는, RGB의 각각의 표시색에 대응한다. 표시 장치(10E)는 표시 장치(10D)와 마찬가지로 인터레이스 구동을 행하는 표시 장치이다. 표시 장치(10E)의 단면 구조 및 회로 구성은, 실시 형태 1의 표시 장치(10)의 구성과 마찬가지이므로, 설명을 생략한다. 이하에 기재하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
도 18은, 본 발명의 일 실시 형태에 관한 표시 장치의 동작을 도시하는 도면이다. 도 18에서는, 제2 전극(120E)은 1행의 서브 화소(100E)마다 배치되어 있다.
도 18의 (A)에 도시하는 프레임에서는, (n+1)단째의 제2 전극(120E)을 공유하는 (k+1)행째의 행 화소, 및 (n+3)단째의 제2 전극(120E)을 공유하는 (k+3)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (n+2)단째의 제2 전극(120E)을 공유하는 (k+2)행째의 행 화소, 및 (n+4)단째의 제2 전극(120D)을 공유하는 (k+4)행째의 행 화소에 대하여, (e) 발광 기간이 설정되어 있다. 환언하면, 홀수행의 서브 화소(100E)에 대하여 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되고, 짝수행의 서브 화소(100E)에 대하여 (e) 발광 기간이 설정되어 있다.
본 실시 형태에서는, 도 18의 (A)에 도시하는 프레임에 있어서, (k+1)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+1)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+1)이 공급된다. (k+3)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+3)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+3)이 공급된다. 환언하면, 홀수행의 서브 화소(100E)에 대하여 터치 센서 구동 신호 Tx(n+1), Tx(n+3)이 공급된다.
도 18의 (B)에 도시하는 프레임에서는, (n+1)단째의 제2 전극(120E)을 공유하는 (k+1)행째의 행 화소, 및 (n+3)단째의 제2 전극(120E)을 공유하는 (k+3)행째의 행 화소에 대하여, (e) 발광 기간이 설정된다. (n+2)단째의 제2 전극(120E)을 공유하는 (k+2)행째의 행 화소, 및 (n+4)단째의 제2 전극(120D)을 공유하는 (k+4)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되어 있다. 환언하면, 짝수행의 서브 화소(100E)에 대하여 (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정되고, 홀수행의 서브 화소(100E)에 대하여 (e) 발광 기간이 설정되어 있다.
본 실시 형태에서는, 도 18의 (B)에 도시하는 프레임에 있어서, (k+2)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+2)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+2)가 공급된다. (k+4)행째의 행 화소에 대한 (a) 내지 (b)의 초기화 기간 중에 (n+4)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+4)가 공급된다. 환언하면, 짝수행의 서브 화소(100E)에 대하여 터치 센서 구동 신호 Tx(n+2), Tx(n+4)가 공급된다.
도 19 및 도 20은, 본 발명의 일 실시 형태에 관한 표시 장치의 화소 회로의 구동 방법을 나타내는 타이밍 차트를 도시하는 도면이다. 도 19는, 도 18의 (A)에 도시하는 프레임의 구동 방법을 도시한다. 도 20은, 도 18의 (B)에 도시하는 프레임의 구동 방법을 도시한다.
도 19에 도시하는 바와 같이, (n+1)단째의 제2 전극(120E)을 공유하는 (k+1)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+1)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+1)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+1)이 공급된다. 계속해서, (n+3)단째의 제2 전극(120E)을 공유하는 (k+3)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+3)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+3)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+3)이 공급된다. 이 사이, (n+2)단째의 제2 전극(120E)을 공유하는 (k+2)행째의 행 화소, 및 (n+4)단째의 제2 전극(120D)을 공유하는 (k+4)행째의 행 화소에는 (e) 발광 기간이 설정되어 있다.
도 20에 도시하는 바와 같이, (n+2)단째의 제2 전극(120E)을 공유하는 (k+2)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+2)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+2)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+2)가 공급된다. 계속해서, (n+4)단째의 제2 전극(120E)을 공유하는 (k+4)행째의 행 화소에 대하여, (a) 내지 (b)의 초기화 기간 및 (c) 내지 (d)의 기입 기간이 설정된다. (k+4)행째의 행 화소의 (a) 내지 (b)의 초기화 기간과 동일한 기간에, (n+4)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+4)가 공급된다. 이 사이, (n+1)단째의 제2 전극(120E)을 공유하는 (k+1)행째의 행 화소, 및 (n+3)단째의 제2 전극(120D)을 공유하는 (k+3)행째의 행 화소에는 (e) 발광 기간이 설정되어 있다.
이상과 같이, 실시 형태 6에 관한 터치 센서 부착 표시 장치(10E)의 구동 방법에 따르면, 노이즈 제거를 위해 터치 센서 구동 신호를 120Hz로 구동하는 경우라도, 기입을 주사하는 타이밍과 터치 센서 구동 신호를 주사하는 타이밍을 맞출 수 있다.
실시 형태 6에 관한 표시 장치(10E)의 구동 방법에 대하여, 실시 형태 1에 관한 표시 장치(10)의 구동 방법을 적용해도 된다. 즉, 도 21에 도시하는 바와 같이, 예를 들어 (k+3)행째의 행 화소에 대한 초기화 기간 직전에, (n+3)단째의 제2 전극(120E)에 터치 센서 구동 신호 Tx(n+3)이 공급되어도 된다.
<실시 형태 7>
도 22를 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 도 22는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다. 실시 형태 7의 표시 장치(10F)의 단면 구조는, 실시 형태 1의 표시 장치(10)의 단면 구조와 유사하지만, 표시 장치(10F)의 제3 전극(180F)이 대향 기판(112F)과 차광층(182F)의 사이에 배치되어 있다는 점에 있어서, 표시 장치(10)의 단면 구조와는 상이하다. 상기 이외의 점에 대하여, 표시 장치(10F)는 표시 장치(10)와 마찬가지이므로, 설명을 생략한다. 도 22에 도시하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
<실시 형태 8>
도 23을 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 도 23은, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다. 실시 형태 8의 표시 장치(10G)의 단면 구조는, 실시 형태 1의 표시 장치(10)의 단면 구조와 유사하지만, 표시 장치(10G)의 제3 전극(180G)이 제1 절연층(172G)과 제2 절연층(174G)의 사이에 배치되어 있다는 점에 있어서, 표시 장치(10)의 단면 구조와는 상이하다. 상기 이외의 점에 대하여, 표시 장치(10G)는 표시 장치(10)와 마찬가지이므로, 설명을 생략한다. 도 23에 도시하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
이상과 같이, 실시 형태 7, 8에 관한 표시 장치(10F, 10G)에 나타내는 바와 같이, 제3 전극(180F, 180G)의 위치는 대향 기판(112F, 112G) 이외의 위치에 배치해도 된다. 즉, 제3 전극(180F, 180G)의 위치는, 제조 방법과의 관계로 적절히 설정할 수 있다.
<실시 형태 9>
도 24를 사용하여, 본 발명의 일 실시 형태에 관한 표시 장치의 개요에 대하여 설명한다. 도 24는, 본 발명의 일 실시 형태에 관한 표시 장치의 개요를 도시하는 단면도이다. 실시 형태 9의 표시 장치(10H)의 단면 구조는, 실시 형태 1의 표시 장치(10)의 단면 구조와 유사하지만, 표시 장치(10H)의 대향 기판(112H)과 발광 소자(160H)의 사이에 컬러 필터(190H)가 설치되어 있다는 점에 있어서, 표시 장치(10)의 단면 구조와는 상이하다. 또한, 표시 장치(10H)의 발광 소자(160H)는 백색의 광을 발광한다는 점에 있어서, 표시 장치(10)와는 상이하다. 즉, 표시 장치(10H)는 백색 발광+컬러 필터형의 유기 EL 표시 장치이다. 도 24에 도시하는 실시 형태는, 본 발명의 일 실시 형태에 지나지 않는다.
표시 장치(10H)에서는, 각 서브 화소(100H)는 백색 발광이므로, 발광 소자(160H)의 EL층(162H)은, 각 서브 화소(100H)에서 공통의 구조를 사용할 수 있다. 즉, 각 서브 화소(100H)마다 EL층(162H)을 구분 도포할 필요가 없다. 컬러 필터(190H)는 RGB의 3색을 사용할 수도 있고, RGBW의 4색을 사용할 수도 있다.
이상과 같이, 실시 형태 9에 관한 터치 센서 부착 표시 장치(10H)에 따르면, 서브 화소(100H)마다 EL층(162H)을 구분 도포할 필요가 없기 때문에, EL층을 형성하는 구성을 간이화할 수 있다. 그 결과, 제조 기간을 단축할 수 있고, EL층의 구분 도포 공정에 있어서의 불량의 발생을 억제할 수 있기 때문에, 수율을 향상시킬 수 있다.
또한, 본 발명은 상기 실시 형태에 한정된 것은 아니며, 취지를 일탈하지 않는 범위에서 적절히 변경하는 것이 가능하다.
1H: 수평 기간
10: 표시 장치
20: 표시부
22: 게이트 드라이버
24: 소스 신호 셀렉터
26: 소스 드라이버
30: 터치 센서부
32: 터치 신호 셀렉터
34: 터치 드라이버
40: 터치 검출부
42: 아날로그 LPF부
44: A/D 변환부
46: 신호 처리부
48: 좌표 추출부
49: 터치 검출 타이밍 제어부
50: 제어부
100: 서브 화소
102: 표시 영역
104: 주변 영역
106: 단자 영역
110: 기판
112: 대향 기판
120: 제2 전극
124: 제1 전극
126: 격벽
128: 개구부
140: 트랜지스터
142: 언더코트
144: 반도체막
146: 게이트 절연막
148: 게이트 전극
150: 드레인 전극
152: 층간막
154: 평탄화막
160: 발광 소자
162: EL층
164: 홀 수송층
166: 발광층
168: 전자 수송층
170: 절연막
172: 제1 절연층
174: 제2 절연층
176: 제3 절연층
180: 제3 전극
182: 차광층
184: 적층 구조
190H: 컬러 필터
200: 게이트 드라이버 회로
202: 제어 신호선
202-1: 리셋 제어 신호선
202-2: 출력 제어 신호선
202-3: 화소 제어 신호선
300: 터치 드라이버 회로
302: 터치 센서 구동선
310: COG
312: 데이터 신호선
312-1: 영상 신호선
312-2: 리셋 전원선
312-3: 애노드 전원선
320: FPC
400: 터치 검출 회로

Claims (19)

  1. 복수의 화소가 배치된 표시 장치로서,
    상기 화소에 배치된 복수의 제1 전극과,
    상기 복수의 화소 중 제1 방향으로 배열되어 배치된 화소를 포함하는 복수의행 화소에 공통되게 배치되는 복수의 제2 전극으로서, 상기 제1 방향에 교차하는 제2 방향으로 배열되어 배치된 상기 복수의 제2 전극과,
    각 화소의 상기 제1 전극과 상기 제2 전극의 사이에 배치된 발광층과,
    상기 제2 전극에 대향하여 배치된 제3 전극으로서, 상기 제3 전극 및 상기 제2 전극은 용량을 형성하고, 복수의 상이한 출력 단자에 접속된 제3 전극
    을 갖는, 표시 장치.
  2. 제1항에 있어서, 상기 제2 전극은, 상기 제2 방향에 인접하는 복수의 상기 행 화소에 공통되게 배치되고,
    상기 제2 방향에 인접하는 상기 제2 전극의 사이에 슬릿이 형성되어 있는, 표시 장치.
  3. 제2항에 있어서, 상기 복수의 제1 전극에 제1 전위를 공급하는 제1 전원과,
    상기 복수의 제2 전극에 상기 제1 전위와는 상이한 제2 전위 또는 터치 센서용 터치 센서 구동 신호를 공급하는 제2 전원을 더 갖고,
    상기 복수의 화소는, 상기 제1 전원과 상기 제2 전원의 사이에 배치되고,
    상기 제1 전위 및 상기 제2 전위의 전위차는 상기 발광층의 발광 강도에 기초하여 결정되는, 표시 장치.
  4. 제3항에 있어서, 상기 제1 방향으로 연장되는 게이트선과,
    상기 제2 방향으로 연장되는 소스선을 더 갖고,
    상기 화소는 구동 트랜지스터, 화소 선택 트랜지스터 및 용량 소자를 구비하고,
    상기 구동 트랜지스터의 드레인 전극 및 소스 전극의 한쪽이 상기 제1 전극에 접속되고, 상기 구동 트랜지스터의 드레인 전극 및 소스 전극의 다른 쪽이 상기 제1 전원에 접속되고,
    화소 선택 트랜지스터의 드레인 전극 및 소스 전극의 한쪽이 상기 구동 트랜지스터의 게이트 전극에 접속되고, 화소 선택 트랜지스터의 드레인 전극 및 소스 전극의 다른 쪽이 상기 소스선에 접속되고, 화소 선택 트랜지스터의 게이트 전극이 상기 게이트선에 접속되고,
    용량 소자의 한쪽 전극이 상기 구동 트랜지스터의 게이트 전극에 접속되어 있는, 표시 장치.
  5. 제4항에 있어서, 상기 제1 전원과 상기 구동 트랜지스터의 사이에 배치되고, 상기 제1 전원과 상기 구동 트랜지스터의 사이를 도통 상태 또는 비도통 상태로 전환하는 출력 트랜지스터를 더 갖는, 표시 장치.
  6. 제4항에 있어서, 상기 제1 전극 및 상기 제2 전극에 공급되는 신호를 제어하는 제어부를 더 갖고,
    상기 제어부는, 상기 행 화소에 대하여,
    상기 구동 트랜지스터의 소스 전극, 드레인 전극 및 게이트 전극 중 적어도 어느 하나의 전극의 전위를 초기화하는 초기화 기간과,
    상기 소스선을 통하여 상기 구동 트랜지스터의 게이트 전극에 공급된 영상 신호에 따른 전하를 상기 용량 소자에 유지시키는 기입 기간과,
    상기 영상 신호에 따른 발광 강도로 상기 발광층을 발광시키는 발광 기간을 순차적으로 반복하면서, 제1행에 형성된 상기 화소행에서 행해진 상기 초기화 기간, 상기 기입 기간 및 상기 발광 기간의 각각의 기간을 상기 제1행의 다음 행인 제2행에 형성된 상기 화소행으로 이행시키는 제어를 행하고,
    상기 초기화 기간 및 상기 기입 기간에 있어서, 상기 행 화소의 상기 제2 전극에 상기 제2 전위를 공급하고,
    상기 발광 기간에 있어서, 상기 행 화소의 상기 제2 전극에 상기 제2 전위를 공급한 후에 상기 터치 센서 구동 신호를 공급하는, 표시 장치.
  7. 제6항에 있어서, 상기 제어부는, 다음 기간이 상기 초기화 기간인 상기 화소행에 대응하는 상기 제2 전극에 상기 터치 센서 구동 신호를 공급하는, 표시 장치.
  8. 제4항에 있어서, 상기 제1 전극 및 상기 제2 전극에 공급되는 신호를 제어하는 제어부를 더 갖고,
    상기 제어부는, 상기 행 화소에 대하여,
    상기 구동 트랜지스터의 소스 전극, 드레인 전극 및 게이트 전극 중 적어도 어느 하나의 전극의 전위를 초기화하는 초기화 기간과,
    상기 소스선을 통하여 상기 구동 트랜지스터의 게이트 전극에 공급된 영상 신호에 따른 전하를 상기 용량 소자에 유지시키는 기입 기간과,
    상기 영상 신호에 따른 발광 강도로 상기 발광층을 발광시키는 발광 기간을 순차적으로 반복하면서, 제1행에 형성된 상기 화소행에서 행해진 상기 초기화 기간, 상기 기입 기간 및 상기 발광 기간의 각각의 기간을 상기 제1행의 다음 행인 제2행에 형성된 상기 화소행으로 이행시키는 제어를 행하고,
    상기 기입 기간 및 상기 발광 기간에 있어서, 상기 행 화소의 상기 제2 전극에 상기 제2 전위를 공급하고,
    상기 초기화 기간에 있어서, 상기 행 화소의 상기 제2 전극에 상기 터치 센서 구동 신호를 공급하는, 표시 장치.
  9. 제8항에 있어서, 상기 제2 전극은, 상기 제2 방향에 인접하는 m행(m은 1 이상의 정수)의 상기 행 화소에 공통되게 배치되고,
    상기 제2 전극을 공유하는 m행의 상기 행 화소의 상기 초기화 기간은 동일한 기간인, 표시 장치.
  10. 제9항에 있어서, 상기 제어부는, 상기 제2 전극을 공유하는 m행의 상기 행 화소의 상기 초기화 기간의 후인 상기 기입 기간에, 상기 제2 전극을 공유하는 m행의 상기 행 화소에 대하여, 1행째, 2행째, …, m행째의 순서로 상기 영상 신호를 순차적으로 공급하는, 표시 장치.
  11. 제10항에 있어서, 상기 제2 전극은, 상기 제2 방향으로 배열되어 복수 배치되고,
    상기 제어부는, 서로 인접하는 한 쌍의 상기 제2 전극 중, 한쪽의 상기 제2 전극을 공유하는 m행의 상기 행 화소에 대한 상기 기입 기간 동안에, 다른 쪽의 상기 제2 전극을 공유하는 m행의 상기 행 화소에 대한 상기 초기화 기간을 개시하는, 표시 장치.
  12. 제10항에 있어서, 상기 제2 전극은, 상기 제2 방향으로 배열되어 복수 배치되고,
    상기 제어부는, 서로 인접하는 한 쌍의 상기 제2 전극 중, 한쪽의 상기 제2 전극의 상기 초기화 기간 동안에, 다른 쪽의 상기 제2 전극의 하나 이상의 상기 행 화소의 상기 기입 기간을 제공하는, 표시 장치.
  13. 제3항에 있어서, 상기 제1 전극 및 상기 제2 전극에 공급되는 신호를 제어하는 제어부를 더 갖고,
    상기 제어부는, 상기 행 화소에 대하여,
    상기 구동 트랜지스터의 소스 전극, 드레인 전극 및 게이트 전극 중 적어도 어느 하나의 전극의 전위를 초기화하는 초기화 기간과,
    상기 소스선을 통하여 상기 구동 트랜지스터의 게이트 전극에 공급된 영상 신호에 따른 전하를 상기 용량 소자에 유지시키는 기입 기간과,
    상기 영상 신호에 따른 발광 강도로 상기 발광층을 발광시키는 발광 기간을 순차적으로 반복하면서, 제1행에 형성된 상기 화소행에서 행해진 상기 초기화 기간, 상기 기입 기간 및 상기 발광 기간의 각각의 기간을 상기 제1행의 다음 행인 제2행에 형성된 상기 화소행으로 이행시키는 제어를 행하고,
    상기 복수의 화소를 포함하는 상기 행 화소 중, 절반수의 상기 행 화소가 상기 초기화 기간 및 상기 기입 기간을 제공하고, 남은 절반수의 상기 행 화소가 상기 발광 기간을 제공하는 제1 프레임과,
    상기 절반수의 상기 행 화소가 상기 발광 기간을 제공하고, 상기 남은 절반수의 상기 행 화소가 상기 초기화 기간 및 상기 기입 기간을 제공하는 제2 프레임을 교대로 반복하고,
    상기 초기화 기간, 상기 기입 기간 및 상기 발광 기간 중 적어도 어느 하나의 기간에서, 상기 행 화소의 상기 제2 전극에 터치 센서용 터치 센서 구동 신호를 공급하는, 표시 장치.
  14. 제13항에 있어서, 상기 복수의 화소 중, 백색을 표시 가능한 상기 화소의 최소 단위인 메인 화소는, 상기 제2 방향으로 복수단 배치되고,
    상기 절반수의 상기 행 화소는, 홀수단의 상기 메인 화소에 포함되고,
    상기 남은 절반수의 상기 행 화소는, 짝수단의 상기 메인 화소에 포함되는, 표시 장치.
  15. 제13항에 있어서, 상기 절반수의 상기 행 화소와 상기 남은 절반수의 상기 행 화소는 서로 교대로 형성되고,
    상기 제2 전극은, 상기 제2 방향에 인접하는 복수의 상기 행 화소에 걸쳐 배치되고,
    상기 제2 방향에 인접하는 상기 제2 전극의 사이에 슬릿이 형성되어 있는, 표시 장치.
  16. 제1항 내지 제15항 중 어느 한 항에 있어서, 상기 제2 전극과 상기 제3 전극의 사이에 배치되고, 상기 제2 전극을 덮고, 산소 및 물에 대한 배리어성을 갖는 배리어층을 더 갖는, 표시 장치.
  17. 제16항에 있어서, 상기 화소가 배치된 제1 기판과,
    상기 제1 기판에 대향하는 제2 기판과,
    상기 배리어층과 상기 제2 기판의 사이의 충전재를 더 갖고,
    상기 제3 전극은, 상기 제2 기판과 상기 충전재의 사이에 배치된, 표시 장치.
  18. 제17항에 있어서, 상기 제2 기판과 상기 충전재의 사이의 컬러 필터를 더 갖고,
    상기 제3 전극은, 상기 제2 기판과 상기 컬러 필터의 사이에 배치된, 표시 장치.
  19. 제1항 내지 제15항 중 어느 한 항에 있어서, 상기 화소가 배치된 제1 기판과,
    상기 제1 기판에 대향하는 제2 기판과,
    상기 제2 전극과 상기 제2 기판의 사이에 배치된 충전재를 더 갖고,
    상기 제3 전극은, 상기 제2 기판의 상기 제1 기판측과는 반대측에 배치된, 표시 장치.
KR1020170075773A 2016-07-12 2017-06-15 표시 장치 KR102035549B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2016-137350 2016-07-12
JP2016137350A JP6799955B2 (ja) 2016-07-12 2016-07-12 表示装置

Publications (2)

Publication Number Publication Date
KR20180007302A true KR20180007302A (ko) 2018-01-22
KR102035549B1 KR102035549B1 (ko) 2019-10-24

Family

ID=60941409

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170075773A KR102035549B1 (ko) 2016-07-12 2017-06-15 표시 장치

Country Status (4)

Country Link
US (1) US10483475B2 (ko)
JP (1) JP6799955B2 (ko)
KR (1) KR102035549B1 (ko)
CN (1) CN107611156B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11056042B1 (en) * 2017-06-05 2021-07-06 Valve Corporation Systems and methods to reduce visual artifacts in displays
CN111095385B (zh) * 2017-09-21 2021-06-22 夏普株式会社 显示装置
GB2572462B (en) * 2018-03-22 2021-04-14 Peratech Holdco Ltd Integrating pressure sensitive sensors with light emitting picture elements
JP6922813B2 (ja) 2018-03-27 2021-08-18 セイコーエプソン株式会社 光学ユニット、および表示装置
CN110890066B (zh) * 2019-11-26 2021-08-03 深圳市华星光电半导体显示技术有限公司 一种子像素电路、像素电路及显示装置
CN111613148A (zh) * 2020-06-02 2020-09-01 福建华佳彩有限公司 一种显示屏的像素排列结构
JP2022154586A (ja) * 2021-03-30 2022-10-13 株式会社ジャパンディスプレイ 表示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008216543A (ja) * 2007-03-02 2008-09-18 Seiko Epson Corp 入力機能付有機エレクトロルミネッセンス装置、及び電子機器
JP2011227369A (ja) * 2010-04-22 2011-11-10 Hitachi Displays Ltd 画像表示装置及びその製造方法
KR20120019366A (ko) * 2010-08-24 2012-03-06 소니 주식회사 터치 검출 기능을 갖는 표시 장치
JP2012208263A (ja) * 2011-03-29 2012-10-25 Sony Corp 表示パネル、表示装置および電子機器
US20120319961A1 (en) * 2011-06-15 2012-12-20 Chen-Yu Liu Touch sensitive display and manufacturing method thereof
KR20130056497A (ko) * 2011-11-22 2013-05-30 엘지디스플레이 주식회사 유기발광다이오드 표시장치
US20130314372A1 (en) * 2012-05-28 2013-11-28 Wintek Corporation Display structure with touch control function
KR20140050559A (ko) * 2012-10-19 2014-04-29 가부시키가이샤 재팬 디스프레이 표시 장치
WO2015085900A1 (zh) * 2013-12-09 2015-06-18 昆山工研院新型平板显示技术中心有限公司 一种有源矩阵有机电致发光显示屏的触控结构
WO2015096764A1 (zh) * 2013-12-27 2015-07-02 昆山工研院新型平板显示技术中心有限公司 一种触控显示装置及其制备方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4356757B2 (ja) * 2007-03-13 2009-11-04 セイコーエプソン株式会社 液晶装置、電子機器および位置特定方法
JP5542427B2 (ja) * 2009-12-25 2014-07-09 株式会社ジャパンディスプレイ 液晶表示装置
JP5554411B2 (ja) * 2010-07-12 2014-07-23 シャープ株式会社 表示装置およびその駆動方法
EP2492784B1 (en) * 2011-02-25 2021-02-24 LG Display Co., Ltd. Touch sensor integrated display device
KR101524449B1 (ko) * 2011-12-22 2015-06-02 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
JP5908850B2 (ja) * 2013-01-08 2016-04-26 株式会社ジャパンディスプレイ タッチ検出機能付き表示装置、タッチ検出機能付き表示装置の駆動方法及び電子機器
KR102124906B1 (ko) 2013-12-26 2020-07-07 엘지디스플레이 주식회사 터치스크린을 구비한 유기전계 발광소자 및 이의 제조 방법
JP2015201175A (ja) * 2014-03-31 2015-11-12 株式会社ジャパンディスプレイ タッチ駆動装置、タッチ検出装置、及びタッチ検出機能付き表示装置
US10078239B2 (en) * 2014-04-28 2018-09-18 Sharp Kabushiki Kaisha Sensor-equipped display device
JP2015220001A (ja) * 2014-05-15 2015-12-07 株式会社ジャパンディスプレイ 有機エレクトロルミネッセンス表示装置
US10025413B2 (en) * 2015-08-31 2018-07-17 Lg Display Co., Ltd. Display panel with conductive lines under thin-film transistors
JP2017151702A (ja) * 2016-02-24 2017-08-31 株式会社ジャパンディスプレイ 表示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008216543A (ja) * 2007-03-02 2008-09-18 Seiko Epson Corp 入力機能付有機エレクトロルミネッセンス装置、及び電子機器
JP2011227369A (ja) * 2010-04-22 2011-11-10 Hitachi Displays Ltd 画像表示装置及びその製造方法
KR20120019366A (ko) * 2010-08-24 2012-03-06 소니 주식회사 터치 검출 기능을 갖는 표시 장치
JP2012208263A (ja) * 2011-03-29 2012-10-25 Sony Corp 表示パネル、表示装置および電子機器
US20120319961A1 (en) * 2011-06-15 2012-12-20 Chen-Yu Liu Touch sensitive display and manufacturing method thereof
KR20130056497A (ko) * 2011-11-22 2013-05-30 엘지디스플레이 주식회사 유기발광다이오드 표시장치
US20130314372A1 (en) * 2012-05-28 2013-11-28 Wintek Corporation Display structure with touch control function
KR20140050559A (ko) * 2012-10-19 2014-04-29 가부시키가이샤 재팬 디스프레이 표시 장치
WO2015085900A1 (zh) * 2013-12-09 2015-06-18 昆山工研院新型平板显示技术中心有限公司 一种有源矩阵有机电致发光显示屏的触控结构
WO2015096764A1 (zh) * 2013-12-27 2015-07-02 昆山工研院新型平板显示技术中心有限公司 一种触控显示装置及其制备方法

Also Published As

Publication number Publication date
CN107611156B (zh) 2021-02-05
CN107611156A (zh) 2018-01-19
JP6799955B2 (ja) 2020-12-16
US20180019432A1 (en) 2018-01-18
US10483475B2 (en) 2019-11-19
JP2018010392A (ja) 2018-01-18
KR102035549B1 (ko) 2019-10-24

Similar Documents

Publication Publication Date Title
KR102035549B1 (ko) 표시 장치
CN108255334B (zh) 显示装置
KR102070108B1 (ko) 표시 장치
JP7165707B2 (ja) 画素駆動回路を含んだ電界発光表示パネル
US10761632B2 (en) Display device with touch sensor for suppressing deterioration of image quality caused by capacitor in touch sensor unit and method for manufacturing same
EP2950349B1 (en) Organic light emitting display device and method of manufacturing the same
US11380262B2 (en) Display device having a transparent display area for display and light transmitting functions
KR20200082355A (ko) 터치표시장치
JP2015125366A (ja) 表示装置
KR102596755B1 (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR20190071486A (ko) 두루마리형 연성표시장치
KR20100119653A (ko) 유기전계발광소자와 그 구동방법 및 제조방법
JP6330208B2 (ja) 表示装置及び表示装置の駆動方法
KR20180069357A (ko) 멀티플렉서를 이용하는 터치 신호 검출 장치
US9881548B2 (en) Organic light emitting diode display with shielding portion
JP2011215353A (ja) 表示装置および電子機器
KR102306985B1 (ko) 디스플레이 장치
KR20220015731A (ko) 발광표시장치
KR20240036220A (ko) 터치 디스플레이 장치 및 디스플레이 패널
KR20220096221A (ko) 표시패널 및 표시장치
KR20200078927A (ko) 터치표시장치
JP2011221204A (ja) 表示装置、電子機器、表示装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)