KR20220096221A - 표시패널 및 표시장치 - Google Patents

표시패널 및 표시장치 Download PDF

Info

Publication number
KR20220096221A
KR20220096221A KR1020200188478A KR20200188478A KR20220096221A KR 20220096221 A KR20220096221 A KR 20220096221A KR 1020200188478 A KR1020200188478 A KR 1020200188478A KR 20200188478 A KR20200188478 A KR 20200188478A KR 20220096221 A KR20220096221 A KR 20220096221A
Authority
KR
South Korea
Prior art keywords
area
display area
display
layer
disposed
Prior art date
Application number
KR1020200188478A
Other languages
English (en)
Inventor
김미소
하용민
황한욱
김중철
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020200188478A priority Critical patent/KR20220096221A/ko
Priority to DE102021132877.2A priority patent/DE102021132877A1/de
Priority to US17/562,347 priority patent/US11763716B2/en
Publication of KR20220096221A publication Critical patent/KR20220096221A/ko
Priority to US18/449,635 priority patent/US20230395009A1/en

Links

Images

Classifications

    • H01L51/5225
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/822Cathodes characterised by their shape
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1626Constructional details or arrangements for portable computers with a single-body enclosure integrating a flat display, e.g. Personal Digital Assistants [PDAs]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1633Constructional details or arrangements of portable computers not specific to the type of enclosures covered by groups G06F1/1615 - G06F1/1626
    • G06F1/1637Details related to the display arrangement, including those related to the mounting of the display in the housing
    • G06F1/1643Details related to the display arrangement, including those related to the mounting of the display in the housing the display being associated to a digitizer, e.g. laptops that can be used as penpads
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1633Constructional details or arrangements of portable computers not specific to the type of enclosures covered by groups G06F1/1615 - G06F1/1626
    • G06F1/1684Constructional details or arrangements related to integrated I/O peripherals not covered by groups G06F1/1635 - G06F1/1675
    • G06F1/1686Constructional details or arrangements related to integrated I/O peripherals not covered by groups G06F1/1635 - G06F1/1675 the I/O peripheral being an integrated camera
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • H01L27/3218
    • H01L27/3258
    • H01L27/3262
    • H01L27/3276
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 개시의 실시예들은, 표시패널 및 표시장치에 관한 것으로서, 더욱 상세하게는, 수광장치가 위치하는 제1 표시영역과 인접한 제2 표시영역의 단위면적당 서브픽셀 수를 줄여 제1 표시영역 주변의 베젤영역을 줄일 수 있는 표시패널 및 표시장치를 제공할 수 있다.

Description

표시패널 및 표시장치{DISPLAY PANEL AND DISPLAY DEVICE}
본 개시의 실시예들은 표시패널 및 표시장치에 관한 것이다.
기술의 발전에 따라 표시장치는 카메라 등의 수광장치를 포함할 수 있다. 표시장치의 수광장치는 화상이 표시되는 표시장치의 전면에 위치하여 화상통화 등에 이용될 수 있다.
수광장치를 표시장치의 전면에 위치시키기 위하여, 표시장치의 표시영역 주변의 비표시영역에 수광장치가 위치할 수 있다. 그러나, 표시장치의 미적인 측면 및 실용적인 측면에서 표시장치의 전면에 위치하는 비표시영역의 면적은 갈수록 줄어들고 있어 수광장치를 비표시영역에 배치하기 어려운 문제점이 있다.
상술한 문제점을 해결하기 위하여 수광장치를 표시장치의 표시영역에 위치시킬 수 있다. 그러나, 수광장치를 표시영역에 위치시킬 경우 표시영역에 위치하는 픽셀을 구동하기 위한 배선을 위치시킬 공간을 확보하는 것에 어려움이 있다.
본 개시의 실시예들은 수광장치가 위치하는 제1 표시영역과 인접한 제2 표시영역의 단위면적당 서브픽셀 수를 줄여 제1 표시영역 주변의 베젤영역을 줄일 수 있는 표시패널 및 표시장치를 제공할 수 있다.
일 측면에서, 본 개시의 실시예들은 기판과, 기판 상에 위치하는 트랜지스터층과, 트랜지스터층 상에 위치하는 평탄화층과, 평탄화층 상에 위치하는 발광소자층을 포함하는 표시패널을 제공할 수 있다.
기판은 복수의 서브픽셀을 포함한다.
기판은 제1 표시영역, 제2 표시영역 및 제3 표시영역을 포함한다. 제2 표시영역은 제1 표시영역과 인접하여 위치한다. 제1 표시영역 및 제2 표시영역에서 단위 면적당 서브픽셀 개수는 제3 표시영역에서 단위 면적당 서브픽셀 개수보다 작다.
발광소자층은 공통전극을 포함한다. 공통전극은 제1 표시영역에서 복수의 홀을 포함한다.
기판은 액티브영역 및 논-액티브영역을 포함할 수 있다.
제1 표시영역, 제2 표시영역 및 제3 표시영역은 액티브영역에 위치하고, 제2 표시영역은 논-액티브영역과 액티브영역의 경계에 위치할 수 이다.
기판은 제1 표시영역을 둘러싸는 베젤영역을 포함할 수 있다. 트랜지스터층은 베젤영역에 위치하는 디스플레이배선을 포함할 수 있다. 디스플레이배선은 제2 표시영역에 신호를 인가하는 배선일 수 있다.
디스플레이배선은 데이터라인일 수 있다.
제1 표시영역은 픽셀영역, 배선영역 및 투과영역을 포함할 수 있다.
공통전극은 투과영역과 중첩되지 않도록 위치할 수 있다.
공통전극은 실질적으로 제2 표시영역과 제3 표시영역의 전체에 위치할 수 있다.
다른 측면에서, 본 개시의 실시예들은 표시패널 및 표시패널을 구동하는 제어부를 포함하는 표시장치를 제공할 수 있다.
본 개시의 실시예들에 의하면, 수광장치가 위치하는 제1 표시영역과 인접한 제2 표시영역의 단위면적당 서브픽셀 수를 줄여 제1 표시영역 주변의 베젤영역을 줄일 수 있는 표시패널 및 표시장치를 제공할 수 있다.
도 1은 본 개시의 실시예들에 따른 표시장치의 시스템 구성도이다.
도 2는 본 개시의 실시예들에 따른 표시패널의 서브픽셀의 등가회로도이다.
도 3은 본 개시의 실시예들에 따른 표시장치를 나타낸 도면이다.
도 4 및 도 5는 본 개시의 실시예들에 따른 표시패널의 제1 표시영역을 나타낸 도면이다.
도 6은 본 개시의 실시예들에 따른 표시패널의 단면을 간단히 나타낸 도면이다.
도 7은 본 개시의 비교예에 따른 표시패널의 액티브영역의 일부의 평면도이다.
도 8 및 도 9는 본 개시의 실시예들에 따른 표시패널의 액티브영역의 일부의 평면도이다.
이하, 본 개시의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성 요소들에 참조부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 개시를 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 개시의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다. 본 명세서 상에서 언급된 "포함한다", "갖는다", "이루어진다" 등이 사용되는 경우 "~만"이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별한 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함할 수 있다.
또한, 본 개시의 구성 요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다.
구성 요소들의 위치 관계에 대한 설명에 있어서, 둘 이상의 구성 요소가 "연결", "결합" 또는 "접속" 등이 된다고 기재된 경우, 둘 이상의 구성 요소가 직접적으로 "연결", "결합" 또는 "접속" 될 수 있지만, 둘 이상의 구성 요소와 다른 구성 요소가 더 "개재"되어 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다. 여기서, 다른 구성 요소는 서로 "연결", "결합" 또는 "접속" 되는 둘 이상의 구성 요소 중 하나 이상에 포함될 수도 있다.
구성 요소들이나, 동작 방법이나 제작 방법 등과 관련한 시간적 흐름 관계에 대한 설명에 있어서, 예를 들어, "~후에", "~에 이어서", "~다음에", "~전에" 등으로 시간적 선후 관계 또는 흐름적 선후 관계가 설명되는 경우, "바로" 또는 "직접"이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
한편, 구성 요소에 대한 수치 또는 그 대응 정보(예: 레벨 등)가 언급된 경우, 별도의 명시적 기재가 없더라도, 수치 또는 그 대응 정보는 각종 요인(예: 공정상의 요인, 내부 또는 외부 충격, 노이즈 등)에 의해 발생할 수 있는 오차 범위를 포함하는 것으로 해석될 수 있다.
도 1은 본 개시의 실시예들에 따른 표시장치를 나타내는 구조도이다.
도 1을 참조하면, 본 개시의 실시예들에 따른 표시장치(10)는, 액티브영역(A/A)과 논-액티브영역(N/A)을 포함하는 표시패널(100)과, 표시패널(100)을 구동하기 위한 제어부로서 게이트 구동 회로(GDC), 데이터 구동 회로(DDC) 및 컨트롤러(CTR) 등을 포함할 수 있다.
표시패널(100)에는, 다수의 게이트 라인(GL)과 다수의 데이터 라인(DL)이 배치되고, 게이트 라인(GL)과 데이터 라인(DL)이 교차하는 영역에 서브픽셀(SP)이 배치될 수 있다. 또한, 표시패널(100)은 액정패널일 수 있다. 액정패널은 화소전극, 공통전극 및 화소전극과 공통전극 사이에 배치되는 액정층을 포함할 수 있고, 액정층은 화소전극과 공통전극에 인가되는 전압에 대응하여 분자배열이 변형됨으로써 광을 차단 또는 투과시켜 영상을 표시할 수 있다.
게이트 구동 회로(GDC)는, 컨트롤러(CTR)에 의해 제어되며, 표시패널(100)에 배치된 다수의 게이트 라인(GL)으로 스캔 신호를 순차적으로 출력하여 다수의 서브픽셀(SP)의 구동 타이밍을 제어할 수 있다.
데이터 구동 회로(DDC)는 컨트롤러(CTR)로부터 영상 데이터를 수신하고, 영상 데이터를 아날로그 형태의 데이터 전압으로 변환할 수 있다. 데이터 구동 회로(DDC)는 게이트 라인(GL)을 통해 스캔 신호가 인가되는 타이밍에 맞춰 데이터 전압을 각각의 데이터 라인(DL)으로 출력하여 각각의 서브픽셀(SP)이 영상 데이터에 따른 밝기를 표현할 수 있다.
컨트롤러(CTR)는 게이트 구동 회로(GDC)와 데이터 구동 회로(DDC)로 각종 제어 신호를 공급하며, 게이트 구동 회로(GDC)와 데이터 구동 회로(DDC)의 동작을 제어할 수 있다.
이러한 표시장치(10)는 표시패널(100), 게이트 구동 회로(GDC), 데이터 구동 회로(DDC) 등으로 각종 전압 또는 전류를 공급해주거나, 공급할 각종 전압 또는 전류를 제어하는 전원 관리 집적 회로를 더 포함할 수 있다
본 실시예들에 따른 표시장치(10)는 유기발광표시장치, 액정표시장치, 플라즈마 표시장치 등일 수 있다.
본 실시예들에 따른 표시장치(10)가 유기발광표시장치인 경우, 표시패널(100)에 배열된 각 서브픽셀(SP)은 자발광 소자인 유기발광다이오드(OLED: Organic Light Emitting Diode)와, 유기발광다이오드(OLED)를 구동하기 위한 구동 트랜지스터(Driving Transistor) 등의 회로 소자로 구성될 수 있다.
각 서브픽셀(SP)을 구성하는 회로 소자의 종류 및 개수는, 제공 기능 및 설계 방식 등에 따라 다양하게 정해질 수 있다.
도 2는 본 개시의 실시예들에 따른 표시장치(10)의 서브픽셀(SP)의 등가회로이다.
도 2를 참조하면, 본 개시의 실시예들에 따른 표시장치(10)의 표시패널(100)에 배치된 다수의 서브픽셀(SP) 각각은, 발광소자(ED), 구동 트랜지스터(DRT), 스캔 트랜지스터(SCT) 및 스토리지 캐패시터(Cst) 등을 포함할 수 있다.
발광소자(ED)는 픽셀전극(141b) 및 공통전극(141a)과, 픽셀전극(141b) 및 공통전극(141a) 사이에 위치하는 발광층(EL)을 포함할 수 있다. 여기서, 픽셀전극(141b)은 각 서브픽셀(SP)에 배치되며, 공통전극(141a)은 다수의 서브픽셀(SP)에 공통으로 배치될 수 있다. 예를 들어, 픽셀전극(141b)은 애노드 전극이고, 공통전극(141a)은 캐소드 전극일 수 있다. 다른 예를 들어, 픽셀전극(141b)은 캐소드 전극이고, 공통전극(141a)은 애노드 전극일 수 있다. 예를 들어, 발광소자(ED)는 유기발광다이오드(OLED), 마이크로 LED(Micro Light Emitting Diode) 또는 퀀텀닷 발광소자 등일 수 있다.
구동 트랜지스터(DRT)는 발광소자(ED)를 구동하기 위한 트랜지스터로서, 제1 노드(N1), 제2 노드(N2) 및 제3 노드(N3) 등을 포함할 수 있다.
구동 트랜지스터(DRT)의 제1 노드(N1)는 구동 트랜지스터(DRT)의 게이트 노드일 수 있으며, 스캔 트랜지스터(SCT)의 소스 노드 또는 드레인 노드와 전기적으로 연결될 수 있다. 구동 트랜지스터(DRT)의 제2 노드(N2)는 구동 트랜지스터(DRT)의 소스 노드 또는 드레인 노드일 수 있고, 발광소자(ED)의 픽셀전극(141b)과도 전기적으로 연결될 수 있다. 구동 트랜지스터(DRT)의 제3 노드(N3)는 구동 전압(EVDD)을 공급하는 구동 전압 라인(DVL)과 전기적으로 연결될 수 있다.
스캔 트랜지스터(SCT)는 스캔 신호(SCAN)에 의해 제어되며 구동 트랜지스터(DRT)의 제1 노드(N1)와 데이터 라인(DL) 사이에 연결될 수 있다. 스캔 트랜지스터(SCT)는, 게이트 라인(GL)에서 공급되는 스캔 신호(SCAN)에 따라 턴-온 또는 턴-오프 되어, 데이터 라인(DL)과 구동 트랜지스터(DRT)의 제1 노드(N1) 간의 연결을 제어할 수 있다.
스캔 트랜지스터(SCT)는, 턴-온 레벨 전압을 갖는 스캔 신호(SCAN)에 의해 턴-온 되어, 데이터 라인(DL)에서 공급된 데이터 전압(Vdata)을 구동 트랜지스터(DRT)의 제1 노드(N1)에 전달해줄 수 있다.
구동 트랜지스터(DRT) 및 스캔 트랜지스터(SCT) 각각은 n 타입 트랜지스터이거나 p 타입 트랜지스터일 수 있다.
스토리지 캐패시터(Cst)는 구동 트랜지스터(DRT)의 제1 노드(N1)와 제2 노드(N2) 사이에 연결될 수 있다. 스토리지 캐패시터(Cst)는 양 단의 전압 차이에 해당하는 전하량이 충전되고, 정해진 프레임 시간 동안, 양 단의 전압 차이를 유지하는 역할을 해준다. 이에 따라, 정해진 프레임 시간 동안, 해당 서브픽셀(SP)은 발광할 수 있다.
스토리지 캐패시터(Cst)는, 구동 트랜지스터(DRT)의 게이트 노드와 소스 노드(또는 드레인 노드) 사이에 존재하는 내부 캐패시터(Internal Capacitor)인 기생 캐패시터(예: Cgs, Cgd)가 아니라, 구동 트랜지스터(DRT)의 외부에 의도적으로 설계한 외부 캐패시터(External Capacitor)일 수 있다.
본 개시의 실시예들에 따른 표시장치(10)의 서브픽셀(SP)은 1개 이상의 트랜지스터를 더 포함하거나, 1개 이상의 캐패시터를 더 포함할 수도 있다.
도 3은 본 개시의 실시예들에 따른 표시장치(10)를 간략하게 나타낸 도면이다.
도 3을 참조하면, 본 개시의 실시예들에 따른 표시장치(10)는 영상을 표시하는 표시패널(100) 및 빛을 수신하는 수광장치(200)를 포함할 수 있다.
표시패널(100)은 기판, 및 기판 상의 다수의 절연막, 트랜지스터층 및 발광소자층 등을 포함할 수 있다.
표시패널(100)은 영상 표시를 위하여 다수의 서브픽셀과, 다수의 서브픽셀을 구동하기 위한 각종 신호 라인들을 포함할 수 있다. 신호 라인들은 다수의 데이터 라인, 다수의 게이트 라인, 다수의 전원 배선 등을 포함할 수 있다. 여기서, 다수의 서브픽셀 각각은 트랜지스터층에 위치하는 트랜지스터 및 발광소자층에 위치하는 발광소자를 포함할 수 있다.
표시패널(100)은 영상이 표시되는 표시영역(DA)과 표시영역(DA)의 바깥영역인 비 표시영역(NDA)을 포함할 수 있다. 표시영역(DA)에는 다수의 서브픽셀이 배치될 수 있다. 표시영역(DA)은 액티브영역이라고도 한다.
비 표시영역(NDA)에는 각종 신호 배선이 배치될 수 있고 구동 회로가 연결될 수 있다. 비 표시영역(NDA)은 벤딩되어 전면에서 보이지 않거나 케이스(미도시)에 의해 가려질 수 있으며 베젤(Bezel) 또는 논-액티브영역이라고도 한다.
도 3을 참조하면, 표시영역(DA)은 제1 표시영역(111)과, 제3 표시영역(113)과, 제3 표시영역(DA3)을 포함할 수 있다.
제3 표시영역(113)은 제1 표시영역(111)과 인접하여 위치할 수 있다.
제3 표시영역(113)은 논-액티브영역과 액티브영역의 경계에 위치할 수 있다.
수광장치(200)는 빛을 수신하여 정해진 기능을 수행하는 장치이다. 예를 들어, 예를 들어, 수광장치(200)는 카메라 및 근접센서 등 중 하나 이상을 포함할 수 있다.
수광장치(200)는 광 수신이 필요한 장치이나, 표시패널(100)의 뒤(아래)에 위치할 수 있다. 즉, 수광장치(200)는 표시패널(100)의 시청 면 반대편에 위치할 수 있다. 수광장치(200)는 표시장치(10)의 전면에 노출되지 않는다. 따라서, 사용자가 표시장치(110)의 전면을 볼 때 수광장치(200)가 보이지 않는다.
표시패널(100)의 뒤(아래)에 위치하는 카메라는 전면을 촬영하는 전면 카메라이고, 카메라 렌즈로 볼 수도 있다.
도 3을 참조하면, 수광장치(200)는 표시패널(100)의 표시영역(DA)과 중첩되게 배치될 수 있다. 즉, 수광장치(200)는 표시영역(DA)에 위치할 수 있다.
표시영역(DA)에서 수광장치(200)와 중첩되는 영역을 제1 표시영역(111)이라고 하고, 제1 표시영역(111)과 인접한 소정의 영역을 제3 표시영역(113)이라고 하며, 나머지 영역을 제3 표시영역(DA2)이라고 한다. 이에 따르면, 수광장치(200)는 표시영역(DA) 내 제1 표시영역(111)과 중첩되어 위치할 수 있다. 다르게 표현하면, 수광장치(200)는 표시영역(DA) 내 제1 표시영역(111)에 위치한다고 볼 수 있다.
표시영역(DA) 내 제1 표시영역(111)은 수광장치(200)와 중첩되는 영역이므로, 표시영역(DA) 내 제1 표시영역(111)의 투과율은 수광장치(200)와 중첩되지 않는 제3 표시영역(113) 및 제3 표시영역(DA3)의 투과율보다 좋아야 한다.
수광장치(200)와 중첩되는 제1 표시영역(111)의 투과율 향상을 위하여, 해상도, 서브픽셀 배치 구조, 단위 면적당 서브픽셀 개수, 전극 구조, 배선 구조, 전극 배치 구조, 또는 배선 배치 구조 등이 제1 표시영역(111)과 제3 표시영역(113) 및 제3 표시영역(DA3)에서 서로 다를 수 있다.
예를 들어, 제1 표시영역(111)에서 단위 면적당 서브픽셀 개수는 제3 표시영역(DA3)에서 단위 면적당 서브픽셀 개수보다 작을 수 있다. 이에 따르면, 제1 표시영역(111)의 해상도는 제3 표시영역(DA3)의 해상도보다 낮을 수 있다.
본 개시의 실시예들에 따른 표시장치(10)에서, 외부로 노출되지 않고 표시패널(100)의 하부에 위치하는 수광장치(200)로서 카메라는 UDC (Under Display Camera)라고도 한다.
본 개시의 실시예들에 따른 표시장치(10)의 경우, 보다 작은 베젤을 가질 수 있고, 노치(Notch) 형태의 표시패널(100)이 제작되지 않아도 된다. 또한, 수광장치(200)로 인한 디자인 제약 사항이 없어져 디자인 설계의 자유도가 높아질 수 있다.
본 개시의 실시예들에 따른 표시장치(10)에, 수광장치(200)가 표시패널(100)의 뒤에 위치함에도 불구하고, 수광장치(200)는 정상적으로 빛을 수신하여 정해진 기능을 정상적으로 수행할 수 있어야 한다. 또한, 본 개시의 실시예들에 따른 표시장치(10)에서, 수광장치(200)가 표시패널(100)의 뒤에 위치하고 표시영역(DA)과 중첩되어 위치함에도 불구하고, 수광장치(200)는 정상적으로 빛을 수신하여 정해진 기능을 정상적으로 수행할 수 있어야 하고, 표시영역(DA)에서 정상적인 영상 표시가 가능해야 한다.
이에, 본 개시의 실시예들에 따른 표시장치(10)는 수광장치(200)와 중첩되는 제1 표시영역(111)의 투과율을 향상시킬 수 있는 구조를 제시한다.
도 4 및 도 5를 참조하면, 제1 표시영역(111)은 수광장치(200)와 중첩되는 영역이다. 제1 표시영역(111)은 비투과영역(NTA)과 투과영역(TA)을 포함할 수 있다.
도 4 및 도 5를 참조하면, 투과영역(TA)은 제1 표시영역(111)에 포함되는 일부 영역으로서, 외부 광이 수광장치(200)까지 투과되는 영역일 수 있다. 예를 들어, 투과영역(TA)은 원형 또는 타원 형상을 가질 수 있으며, 홀 영역이라고도 할 수 있다.
도 4 및 도 5를 참조하면, 비투과영역(NTA)은 제1 표시영역(111)에 포함되는 일부 영역으로서, 트랜지스터층의 트랜지스터들과 발광소자층의 발광소자들이 위치하는 영역일 수 있다.
도 4 및 도 5를 참조하면, 비투과영역(NTA)은. 서브픽셀들의 발광영역들(EA1, EA2, EA3, EA4)이 존재하는 픽셀영역(112)과. 신호 라인(SL)이 배치되는 배선영역(113)을 포함할 수 있다.
도 4 및 도 5를 참조하면, 투과영역(TA)이 비투과영역(NTA)에 의해 둘러 싸여 있는 경우, 제1 표시영역(D1)은 서로 분리된 형태의 다수의 투과영역(TA)을 포함할 수 있다.
도 6은 본 개시의 실시예들에 따른 표시장치(10)에서, 제1 표시영역(111) 내 비투과영역(NTA)의 단면 구조, 제1 표시영역(111) 내 투과영역(TA)의 단면 구조, 및 제3 표시영역(113)의 단면 구조를 나타낸 도면이다.
도 6을 참조하면, 표시패널(100)의 제1 표시영역(111)은 투과영역(TA)과 비투과영역(NTA)을 포함할 수 있다. 표시패널(100)의 제3 표시영역(113)은 비투과영역(NTA)으로 볼 수 있다.
도 6을 참조하여, 제1 표시영역(111) 내 비투과영역(NTA)의 적층 구조, 제1 표시영역(111) 내 투과영역(TA)의 적층 구조, 제2 표시영역(112) 및 제3 표시영역(113)의 적층 구조를 살펴본다.
도 6을 참조하면, 제2 표시영역(112)의 적층 구조는 다음과 같다.
제2 표시영역(112)에서, 기판(110) 상에 트랜지스터층(120)이 배치되고, 트랜지스터층(120) 상에 평탄화층(130)이 배치되고, 평탄화층(130) 상에 발광소자층(140)이 배치되고, 발광소자층(140) 상에 봉지층(ENCAP)이 배치되고, 봉지층(ENCAP) 상에 터치센서층(TSL)이 배치되고, 터치센서층(TSL) 상에 보호층(PAC)이 배치될 수 있다.
제2 표시영역(112)에서, 트랜지스터층(120)에는 각 서브픽셀(SP)의 구동 트랜지스터(DRT) 및 스캔 트랜지스터(SCT) 등의 트랜지스터들이 배치될 수 있고, 트랜지스터들을 형성하기 위한 각종 절연막들이 배치될 수 있다. 여기서, 각종 절연막들은 유기막 및 무기막을 포함할 수 있다.
제2 표시영역(112)에서, 트랜지스터층(120)에는 데이터 라인(DL), 게이트 라인(GL), 구동 전압 라인(DVL) 등의 각종 배선들이 배치될 수 있다.
제2 표시영역(112)에서, 발광소자층(140)에는 각 서브픽셀(SP)의 발광소자(ED)가 배치될 수 있다. 따라서, 제2 표시영역(112)에서, 발광소자층(140)에는, 발광소자(ED)를 구성하는 픽셀전극(141b), 발광층(EL) 및 공통전극(141a)이 배치될 수 있다.
제2 표시영역(112)에서, 터치센서층(TSL)에는 터치센서(TS)가 배치될 수 있고, 터치센서(TS)를 형성하는데 필요한 터치 버퍼막 및 터치 절연막 등이 더 배치될 수도 있다.
도 6을 참조하면, 제3 표시영역(113) 내 비투과영역(NTA)의 적층 구조는 제2 표시영역(112)의 적층 구조와 동일하다.
도 6을 참조하면, 제1 표시영역(111) 내 비투과영역(NTA)의 적층 구조는 제3 표시영역(113)의 적층 구조와 동일하다.
제1 표시영역(111) 내 비투과영역(NTA)에서, 기판(110) 상에 트랜지스터층(120)이 배치되고, 트랜지스터층(120) 상에 평탄화층(130)이 배치되고, 평탄화층(130) 상에 발광소자층(140)이 배치되고, 발광소자층(140) 상에 봉지층(ENCAP)이 배치되고, 봉지층(ENCAP) 상에 터치센서층(TSL)이 배치되고, 터치센서층(TSL) 상에 보호층(PAC)이 배치될 수 있다.
발광소자(ED)는 수분이나 산소에 취약하다. 봉지층(ENCAP)은 수분이나 산소의 침투를 방지하여, 발광소자(ED)가 수분이나 산소에 노출되는 것을 막아줄 수 있다. 봉지층(ENCAP)은 하나의 층으로 되어 있을 수도 있지만, 다수의 층으로 되어 있을 수도 있다.
제1 표시영역(111) 내 비투과영역(NTA)에서, 트랜지스터층(120)에는 각 서브픽셀(SP)의 구동 트랜지스터(DRT) 및 스캔 트래지스터(SCT) 등의 트랜지스터들이 배치될 수 있고, 트랜지스터들을 형성하기 위한 각종 절연막들이 배치될 수 있다. 여기서, 각종 절연막들은 유기막 및 무기막을 포함할 수 있다.
제1 표시영역(111) 내 비투과영역(NTA)에서, 트랜지스터층(120)에는 데이터 라인(DL), 게이트 라인(GL), 구동 전압 라인(DVL) 등의 각종 배선들이 배치될 수 있다.
제1 표시영역(111) 내 비투과영역(NTA)에서, 발광소자층(140)에는 각 서브픽셀(SP)의 발광소자(ED)가 배치될 수 있다. 따라서, 제2 표시영역(112)에서, 발광소자층(140)에는, 발광소자(ED)를 구성하는 픽셀전극(141b), 발광층(EL) 및 공통전극(141a)이 배치될 수 있다.
제1 표시영역(111) 내 비투과영역(NTA)에서, 터치센서층(TSL)에는 터치센서(TS)가 배치될 수 있고, 터치센서(TS)를 형성하는데 필요한 터치 버퍼막 및 터치 절연막 등이 더 배치될 수도 있다.
도 6을 참조하면, 제1 표시영역(111) 내 투과영역(TA)의 적층 구조는 다음과 같다.
도 6을 참조하면, 제1 표시영역(111) 내 투과영역(TA)에서, 기판(110) 상에 트랜지스터층(120)이 배치되고, 트랜지스터층(120) 상에 평탄화층(130)이 배치되고, 평탄화층(130) 상에 발광소자층(140)이 배치되고, 발광소자층(140) 상에 봉지층(ENCAP)이 배치되고, 봉지층(ENCAP) 상에 터치센서층(TSL)이 배치되고, 터치센서층(TSL) 상에 보호층(PAC)이 배치될 수 있다.
제1 표시영역(111) 내 투과영역(TA)에서, 트랜지스터층(120)에는 각 서브픽셀(SP)의 구동 트랜지스터(DRT) 및 스캔 트래지스터(SCT) 등의 트랜지스터들과 각종 배선들이 배치될 수 있고, 발광소자층(140)에는 각 서브픽셀(SP)의 발광소자(ED)가 배치될 수 있으며, 제2 표시영역(112)에서, 터치센서층(TSL)에는 터치센서(TS)가 배치될 수 있다.
제1 표시영역(111) 내 투과영역(TA)에서, 트랜지스터층(120)에는 트랜지스터들 및 배선들이 배치되지 않는다. 하지만, 제1 표시영역(111) 내 투과영역(TA)에서, 트랜지스터층(120)에는 트랜지스터 형성에 필요한 각종 절연막들이 배치될 수 있다. 여기서, 각종 절연막들은 유기막 및 무기막을 포함할 수 있다.
제1 표시영역(111) 내 투과영역(TA)에서, 발광소자층(140)에는 각 서브픽셀(SP)의 발광소자(ED)가 배치되지 않는다. 따라서, 제1 표시영역(111) 내 투과영역(TA)에서, 발광소자층(140)에는, 픽셀전극(141b), 발광층(EL) 및 공통전극(141a)이 배치되지 않는다. 즉, 공통전극(141a)은 제1 표시영역(111)에서 복수의 홀(141aa)을 포함한다. 복수의 홀(141aa)은, 투과영역(TA)에 대응하여 위치할 수 있다. 경우에 따라, 제1 표시영역(111) 내 투과영역(TA)에서, 발광소자층(140)에 픽셀전극(141b), 발광층(EL) 및 공통전극(141a) 중 일부만 배치될 수는 있다. 예를 들어, 제1 표시영역(111) 내 투과영역(TA)에서, 발광소자층(140)에 발광층(EL)만 배치될 수는 있다.
공통전극(141a)은 실질적으로 제2 표시영역(112)과 제3 표시영역(113)의 전체에 위치할 수 있다.
제1 표시영역(111) 내 투과영역(TA)에서, 터치센서층(TSL)에는 터치센서(TS)가 배치되지 않는다. 하지만, 제1 표시영역(111) 내 투과영역(TA)에서, 터치센서층(TSL)에는 터치 버퍼막 및 터치 절연막 등은 배치될 수도 있다.
도 6을 참조하면, 제1 표시영역(111) 및 제3 표시영역(113)의 비투과영역(NTA)에 배치되는 금속 물질 층과 절연 물질 층 중에서 금속 물질 층은 제1 표시영역(111) 내 투과영역(TA)에 배치되지 않는다. 하지만, 제1 표시영역(111) 및 제3 표시영역(113)의 비투과영역(NTA)에 배치되는 금속 물질 층과 절연 물질 층 중에서 절연 물질 층은 제1 표시영역(111) 내 투과영역(TA)까지 확장되어 배치될 수 있다.
다르게 표현하면, 금속 물질 층은 제1 표시영역(111)의 비투과영역(NTA) 및 제3 표시영역(113)의 비투과영역(NTA)에 배치되고, 제1 표시영역(111) 내 투과영역(TA)에는 배치되지 않는다. 절연 물질 층은 제1 표시영역(111)의 비투과영역(NTA), 제3 표시영역(113)의 비투과영역(NTA), 및 제1 표시영역(111) 내 투과영역(TA)에 공통으로 배치될 수 있다.
도 6을 참조하면, 표시패널(100)의 제1 표시영역(111) 내 투과영역(TA)은 수광장치(200)와 중첩될 수 있다.
외부 광이 제1 표시영역(111) 내 투과영역(TA)을 통해 수광장치(200)까지 전달된다. 따라서, 수광장치(200)의 정상적인 동작을 위하여, 제1 표시영역(111) 내 투과영역(TA)의 투과율은 높아야 한다.
도 7은 본 개시의 비교예에 따른 표시패널(200)의 액티브영역의 일부의 평면도이다.
도 7을 참조하면, 비교예에 따른 표시패널(200)은 본 개시의 실시예들에 따른 표시패널의 제1 표시영역에 대응되는 영역(211)에 수광장치가 위치할 수 있다.
표시패널(200)은 본 개시의 실시예들에 따른 표시패널의 제2 표시영역에 대응되는 영역(212)의 단위 면적당 서브픽셀의 개수가 본 개시의 실시예들에 따른 표시패널의 제3 표시영역에 대응되는 영역(213)의 단위 면적당 서브픽셀의 개수와 동일하다.
영역(212)에 위치하는 서브픽셀들에 신호를 인가하는 디스플레이배선, 예를 들면, 데이터 라인 중 일부는 영역(211)의 주변부에 위치하는 베젤(214)을 통하여 영역(211)을 우회하여 영역(212)에 위치하는 서브픽셀과 연결될 수 있다.
그러나, 표시패널(200)의 영역(212)의 단위 면적당 서브픽셀 수가 영역(213)과 같음에도 디스플레이배선이 영역(2110을 우회해야 하므로, 베젤(214)이 차지하는 면적이 본 개시의 실시예들에 따른 표시패널보다 넓다.
도 8은 본 개시의 실시예들에 따른 표시패널의 액티브영역의 일부를 나타낸 평면도이다.
도 8을 참조하면, 기판은 제1 표시영역(111)을 둘러싸는 베젤영역(114)을 포함할 수 있다. 제1 표시영역(111)을 둘러싸는 베젤영역(114)은, 홀 베젤(hole bezel)이라고도 한다.
홀 베젤인 베젤영역(114)에는 제2 표시영역(112)에 위치하는 서브픽셀과 연결되는 디스플레이배선이 위치할 수 있다.
제2 표시영역(112)에서 단위 면적당 서브픽셀 개수는 제3 표시영역(113)에서 단위 면적당 서브픽셀 개수보다 작다. 도 7 및 도 8을 참조하면, 본 개시의 실시예들에 따른 표시패널(100)에서 제2 표시영역(112)의 단위 면적당 서브픽셀 개수가 영역(212)의 단위 면적당 서브픽셀 개수보다 작다. 제2 표시영역(112)의 단위 면적당 서브픽셀 개수가 제3 표시영역(113)의 단위 면적당 서브픽셀 개수보다 작으므로, 표시패널(100)은 제2 표시영역(112)에 위치하는 서브픽셀과 연결되는 디스플레이 배선이 위치하는 베젤영역(114)의 면적을 줄일 수 있다.
제2 표시영역(112)이 제3 표시영역(113) 보다 낮은 해상도를 가지나, 제2 표시영역(112)은 상대적으로 중요도가 떨어지는 액티브영역(A/A)과 논-액티브영역의 경계에 위치하므로, 낮은 해상도로 인한 표시품질 저하가 사용자에게 잘 인식되지 않도록 할 수 있다.
또한, 제2 표시영역(112)은 수광장치가 위치하여 투과영역을 확보하기 위하여 낮은 해상도를 가지는 제1 표시영역(111) 근처에 위치하므로, 제1 표시영역(111)과 함께 휘도 보상 알고리즘을 적용하여 제3 표시영역(113)과 균일한 화상을 표시하도록 할 수 있다.
또한, 제1 표시영역(111)의 단위 면적당 서브픽셀 개수와 제2 표시영역(112)의 단위 면적당 서브픽셀 개수를 실질적으로 동일하게 하여, 제1 표시영역(111)과 제2 표시영역(112)의 표시 품질이 균일하도록 할 수 있다.
도 9는 본 개시의 실시예들에 따른 표시패널의 홀 베젤에 위치하는 디스플레이배선을 나타낸 도면이다.
도 9를 참조하면, 디스플레이배선(121)은 베젤영역(114)에 위치하여 제1 표시영역(111)을 우회해 제2 표시영역에 위치하는 서브픽셀들과 연결될 수 있다.
도 8 및 도 9를 참조하면, 제2 표시영역(112)은 단위 면적당 서브픽셀 개수가 제3 표시영역(113)의 단위 면적당 서브픽셀 개수보다 작으므로, 적은 수의 디스플레이배선으로도 제2 표시영역(112)의 서브픽셀을 구동할 수 있다. 따라서, 홀 베젤의 면적을 줄일 수 있다.
디스플레이배선(121)은, 트랜지스터층에 위치할 수 있다. 디스플레이배선(121)은 제2 표시영역에 신호를 인가하는 배선으로서, 디스플레이배선(121)은 데이터라인일 수 있다.
다른 측면에서, 본 개시의 실시예들은 표시패널 및 표시패널을 구동하는 제어부를 포함하는 표시장치를 제공할 수 있다.
이상의 설명은 본 개시의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 개시의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 또한, 본 개시에 개시된 실시예들은 본 개시의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이므로 이러한 실시예에 의하여 본 개시의 기술 사상의 범위가 한정되는 것은 아니다. 본 개시의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 개시의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
10: 표시장치
100: 표시패널
110: 기판
111: 제1 표시영역
112: 제2 표시영역
113: 제3 표시영역
114: 베젤영역
SP: 서브픽셀
120: 트랜지스터층
121: 디스플레이배선
130: 평탄화층
140: 발광소자층
141: 발광소자
141a: 공통전극
141b: 픽셀전극
200: 수광장치

Claims (12)

  1. 복수의 서브픽셀을 포함하고, 제1 표시영역, 상기 제1 표시영역과 인접하여 위치하는 제2 표시영역 및 제3 표시영역을 포함하며, 상기 제1 표시영역 및 제2 표시영역에서 단위 면적당 서브픽셀 개수는 상기 제3 표시영역에서 단위 면적당 서브픽셀 개수보다 작은 기판;
    상기 기판 상에 위치하는 트랜지스터층;
    상기 트랜지스터층 상에 위치하는 평탄화층; 및
    상기 평탄화층 상에 위치하고, 상기 제1 표시영역에서 복수의 홀을 포함하는 공통전극을 포함하는 발광소자층;을 포함하는 표시패널.
  2. 제 1항에 있어서,
    상기 기판은 액티브영역 및 논-액티브영역을 포함하며,
    상기 제1 표시영역, 상기 제2 표시영역 및 상기 제3 표시영역은 상기 액티브영역에 위치하고,
    상기 제2 표시영역은 상기 논-액티브영역과 상기 액티브영역의 경계에 위치하는 표시패널.
  3. 제 1항에 있어서,
    상기 기판은 상기 제1 표시영역을 둘러싸는 베젤영역을 포함하고,
    상기 트랜지스터층은, 상기 베젤영역에 위치하며 상기 제2 표시영역에 신호를 인가하는 디스플레이배선을 포함하는 표시패널.
  4. 제 3항에 있어서,
    상기 디스플레이배선은 데이터라인인 표시패널.
  5. 제 1항에 있어서,
    상기 제1 표시영역은 픽셀영역, 배선영역 및 투과영역을 포함하며,
    상기 공통전극은 상기 투과영역과 중첩되지 않도록 위치하는 표시패널.
  6. 제 1항에 있어서,
    상기 공통전극은 실질적으로 상기 제2 표시영역 및 상기 제3 표시영역의 전체에 위치하는 표시패널.
  7. 표시패널; 및 표시패널을 구동하는 제어부;를 포함하고,
    상기 표시패널은,
    복수의 서브픽셀을 포함하고, 제1 표시영역, 상기 제1 표시영역과 인접하여 위치하는 제2 표시영역 및 제3 표시영역을 포함하며, 상기 제1 표시영역 및 제2 표시영역에서 단위 면적당 서브픽셀 개수는 상기 제3 표시영역에서 단위 면적당 서브픽셀 개수보다 작은 기판;
    상기 기판 상에 위치하는 트랜지스터층;
    상기 트랜지스터층 상에 위치하는 평탄화층; 및
    상기 평탄화층 상에 위치하고, 상기 제1 표시영역에서 복수의 홀을 포함하는 공통전극을 포함하는 발광소자층;을 포함하는 표시장치.
  8. 제 7항에 있어서,
    상기 기판은 액티브영역 및 논-액티브영역을 포함하며,
    상기 제1 표시영역, 상기 제2 표시영역 및 상기 제3 표시영역은 상기 액티브영역에 위치하고,
    상기 제2 표시영역은 상기 논-액티브영역과 상기 액티브영역의 경계에 위치하는 표시장치.
  9. 제 7항에 있어서,
    상기 기판은 상기 제1 표시영역을 둘러싸는 베젤영역을 포함하고,
    상기 트랜지스터층은, 상기 베젤영역에 위치하며 상기 제2 표시영역에 신호를 인가하는 디스플레이배선을 포함하는 표시장치.
  10. 제 9항에 있어서,
    상기 디스플레이배선은 데이터라인인 표시장치.
  11. 제 7항에 있어서,
    상기 제1 표시영역은 픽셀영역, 배선영역 및 투과영역을 포함하며,
    상기 공통전극은 상기 투과영역과 중첩되지 않도록 위치하는 표시장치.
  12. 제 1항에 있어서,
    상기 공통전극은 실질적으로 상기 제2 표시영역 및 상기 제3 표시영역의 전체에 위치하는 표시장치.
KR1020200188478A 2020-12-30 2020-12-30 표시패널 및 표시장치 KR20220096221A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200188478A KR20220096221A (ko) 2020-12-30 2020-12-30 표시패널 및 표시장치
DE102021132877.2A DE102021132877A1 (de) 2020-12-30 2021-12-14 Anzeigetafel und anzeigevorrichtung
US17/562,347 US11763716B2 (en) 2020-12-30 2021-12-27 Display panel and display device
US18/449,635 US20230395009A1 (en) 2020-12-30 2023-08-14 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200188478A KR20220096221A (ko) 2020-12-30 2020-12-30 표시패널 및 표시장치

Publications (1)

Publication Number Publication Date
KR20220096221A true KR20220096221A (ko) 2022-07-07

Family

ID=81972536

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200188478A KR20220096221A (ko) 2020-12-30 2020-12-30 표시패널 및 표시장치

Country Status (3)

Country Link
US (2) US11763716B2 (ko)
KR (1) KR20220096221A (ko)
DE (1) DE102021132877A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115274771B (zh) * 2021-04-30 2023-11-28 荣耀终端有限公司 显示面板和显示设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102605174B1 (ko) * 2016-12-19 2023-11-22 엘지디스플레이 주식회사 발광 다이오드 디스플레이 장치
CN110914891B (zh) * 2018-06-20 2021-11-26 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
CN114144827B (zh) * 2019-10-31 2023-09-22 Oppo广东移动通信有限公司 显示装置及电子设备
KR20210104201A (ko) * 2020-02-14 2021-08-25 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20220011842A (ko) * 2020-07-21 2022-02-03 삼성디스플레이 주식회사 전자 장치 및 전자 장치 제조 방법

Also Published As

Publication number Publication date
US11763716B2 (en) 2023-09-19
DE102021132877A1 (de) 2022-06-30
US20220208060A1 (en) 2022-06-30
US20230395009A1 (en) 2023-12-07

Similar Documents

Publication Publication Date Title
US11094768B2 (en) Electroluminescence display capable of improving an aperture ratio
TWI645240B (zh) 顯示裝置
US9583037B2 (en) Display unit and electronic apparatus
KR20230083265A (ko) 표시 장치
KR102051357B1 (ko) 전기 광학 장치 및 전자 기기
KR102627343B1 (ko) 표시장치
KR102227875B1 (ko) 유기 발광 디스플레이 장치
US9626904B2 (en) Display device, electronic device, and driving method of display device
US10692958B2 (en) Organic light emitting diode display
KR20130127928A (ko) 전기 광학 장치 및 전자 기기
KR20190060473A (ko) 유기발광 표시장치
JP2019012621A (ja) 電気光学装置、および電子機器
CN109037275B (zh) 有机发光二极管显示装置
KR20220096169A (ko) 표시패널 및 표시장치
US11751449B2 (en) Array substrate, display panel, and display device
US20230395009A1 (en) Display panel and display device
KR20220082123A (ko) 표시 장치
US20220036810A1 (en) Display device
KR20200076191A (ko) 표시장치
KR20220096033A (ko) 표시패널 및 표시장치
US20240221595A1 (en) Display Apparatus and Driving Method Thereof
US20240233624A1 (en) Display device
KR102577415B1 (ko) 터치전극을 구비한 유기발광표시장치 및 그의 제조방법
CN118280258A (zh) 发光显示设备
KR20240092233A (ko) 표시 장치 및 표시 패널