KR20170134552A - 부품 실장 기판 - Google Patents

부품 실장 기판 Download PDF

Info

Publication number
KR20170134552A
KR20170134552A KR1020177031348A KR20177031348A KR20170134552A KR 20170134552 A KR20170134552 A KR 20170134552A KR 1020177031348 A KR1020177031348 A KR 1020177031348A KR 20177031348 A KR20177031348 A KR 20177031348A KR 20170134552 A KR20170134552 A KR 20170134552A
Authority
KR
South Korea
Prior art keywords
connection
electrode
conductor
mounting board
component
Prior art date
Application number
KR1020177031348A
Other languages
English (en)
Other versions
KR101893841B1 (ko
Inventor
타카노리 우에지마
Original Assignee
가부시키가이샤 무라타 세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 무라타 세이사쿠쇼 filed Critical 가부시키가이샤 무라타 세이사쿠쇼
Publication of KR20170134552A publication Critical patent/KR20170134552A/ko
Application granted granted Critical
Publication of KR101893841B1 publication Critical patent/KR101893841B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • H05K1/0204Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • H05K1/113Via provided in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3421Leaded components
    • H05K3/3426Leaded components characterised by the leads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • H05K1/0204Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
    • H05K1/0206Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate by printed thermal vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0243Printed circuits associated with mounted high frequency components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/094Array of pads or lands differing from one another, e.g. in size, pitch, thickness; Using different connections on the pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09427Special relation between the location or dimension of a pad or land and the location or dimension of a terminal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09472Recessed pad for surface mounting; Recessed electrode of component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10742Details of leads
    • H05K2201/1075Shape details
    • H05K2201/1081Special cross-section of a lead; Different cross-sections of different leads; Matching cross-section, e.g. matched to a land
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10984Component carrying a connection agent, e.g. solder, adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

층간 접속 도체(20)는 적층체(10)의 제 1 층(1~6)까지를 관통하고, 상면(10S)으로부터 돌출되어 있다. 부품 실장 기판(200)에서는 적층방향에 있어서, 상면(10S)으로부터의 층간 접속 도체(20)의 돌출 길이는 적층방향에 있어서의 층간 접속 도체(20) 및 도전 접합부(112)의 접속 위치와, 접속 전극(30) 및 도전 접합부(122)의 접속 위치의 차가 차분(d1)이 되도록 조정되어 있다. 적층방향에 있어서의 도전 접합부(112)의 길이와 도전 접합부(122)의 길이의 차분(d2)은 이 차분(d1)에 의해 상쇄된다. 그 결과, 상면(10S)과 하면(101S)이 평행하게 됨으로써 실장 기판(90)에 대한 고주파 부품(100)의 경사를 방지하고, 상기 경사에 기인하는 전기 접속의 불량 및 접합 강도의 저하를 방지할 수 있다.

Description

부품 실장 기판
본 발명은 복수의 주상 전극을 갖는 부품과, 상기 부품이 주면에 실장된 실장 기판을 구비하는 부품 실장 기판에 관한 것이다.
종래 저면에 복수의 주상 전극(예를 들면, 구리로 이루어지는 필라 전극)을 갖는 플립칩 부품이 알려져 있다(특허문헌 1을 참조). 플립칩 부품은 저면의 각 주상 전극이 도전 접합부를 통해 실장 기판의 주면의 각 접속 전극에 전기적 또한 물리적으로 접속되어 있다.
특허문헌 1에 개시된 플립칩 부품은 저면에 평행한 방향의 단면적이 서로 다른 복수의 주상 전극을 갖고 있다.
일본특허공개 2001-223321호 공보
그러나, 특허문헌 1에 개시된 플립칩 부품과 같이 단면적이 서로 다른 복수의 주상 전극에 대해 실장 기판에의 실장 전에 도전 접합부를 땜납에 의해 형성하면 주상 전극의 선단에 형성되는 땜납량이 주상 전극의 단면적에 의존하므로 주상 전극의 단면적이 클수록 도전 접합부가 두꺼워진다. 이것에 의해 단면적이 서로 다른 복수의 주상 전극을 갖는 플립칩 부품은 실장 기판에 실장되면 실장 기판의 주면에 대하여 기운다. 그 결과, 전기적인 접속 불량이 발생하는 과제, 또는 접합 강도가 저하하는 과제가 발생한다.
그래서, 본 발명의 목적은 단면적이 서로 다른 복수의 주상 전극을 갖는 부품이 실장 기판의 주면에 실장되어도 전기적인 접속 불량 및 접합 강도의 저하를 방지할 수 있는 부품 실장 기판을 제공하는 것에 있다.
본 발명의 부품 실장 기판은 제 1 주상 전극 및 제 2 주상 전극을 갖는 부품과, 상기 부품이 주면에 실장되는 적층 구조의 실장 기판을 구비한다. 상기 실장 기판은 제 1 접속 도체와, 제 2 접속 도체를 구비한다. 상기 부품은 상기 제 1 주상 전극 및 제 1 접속 도체 사이에 배치되는 제 1 도전 접합부와, 상기 제 2 주상 전극 및 제 2 접속 도체의 사이에 배치되는 제 2 도전 접합부를 구비한다.
상기 제 1 주상 전극의 상기 주면에 평행한 방향의 단면적은 상기 제 2 주상 전극의 상기 방향의 단면적보다 작다. 따라서, 주상 전극의 단면적의 차에 기인하는 도금막의 성장 속도의 차에 의해 제 2 도전 접합부의 두께(적층방향의 길이)는 제 1 도전 접합부의 두께보다 두꺼워진다.
그래서, 본 발명의 부품 실장 기판에서는 상기 실장 기판의 적층방향에 있어서, 상기 제 1 접속 도체와 상기 제 1 도전 접합부의 접속부의 위치는 상기 제 2 접속 도체와 상기 제 2 도전 접합부의 접속부의 위치보다 상기 주면의 위치로부터 먼 것을 특징으로 한다.
본 발명의 부품 실장 기판은 부품의 제 1, 제 2 주상 전극의 단면적의 차에 기인하는 제 1, 제 2 도전 접합부의 두께의 차를 실장 기판의 제 1 접속 도체 및 제 2 접속 도체의 각 접속부의 적층방향의 위치의 차에 의해 상쇄되므로 실장 시에 실장 기판의 주면에 대해 부품이 기우는 것을 방지한다. 그 결과, 본 발명의 부품 실장 기판은 실장 시에 실장 기판에 대한 부품의 경사에 의한 전기 접속의 불량 및 접합 강도의 저하를 방지할 수 있다.
실장 기판은 부품의 제 1, 제 2 주상 전극의 단면적의 차에 기인하는 제 1, 제 2 도전 접합부의 두께의 차를 상쇄하기 때문에 구체적으로는 이하와 같이 구성된다.
상기 제 1 접속 도체는 상기 적층방향을 따라 연신하는 제 1 층간 접속 도체이다. 상기 제 2 접속 도체는 상기 주면에 배치되는 접속 전극과, 상기 접속 전극에 접속되고 상기 적층방향을 따라 연신하는 적어도 1개의 제 2 층간 접속 도체를 갖는다. 그리고, 상기 제 1 층간 접속 도체는 상기 주면으로부터 돌출되어 있다.
즉, 제 1 도전 접합부를 통해 제 1 층간 접속 도체와 제 1 주상 전극이 전기적 또한 물리적으로 접속된다. 제 2 도전 접합부를 통해 제 2 접속 도체의 접속 전극과 제 2 주상 전극이 전기적 또한 물리적으로 접속된다.
주면으로부터 돌출되는 제 1 층간 접속 도체를 형성하기 위해서는 예를 들면, 상기 제 1 층간 접속 도체의 체적을 상기 제 2 층간 접속 도체의 체적보다 커지도록 적층 구조의 실장 기판을 형성한다. 예를 들면, 적층방향에 있어서의 제 1 층간 접속 도체 및 제 2 층간 접속 도체의 길이를 동일하게 하고, 제 1 층간 접속 도체를 제 2 층간 접속 도체보다 굵게 형성한다. 그러면, 실장 기판의 소결 시에 체적이 큰 제 1 층간 접속 도체는 제 2 층간 접속 도체보다 팽창하고, 주면으로부터 돌출된다.
단, 상기 제 1 층간 접속 도체의 열 팽창률을 상기 제 2 층간 접속 도체의 열 팽창률보다 크게 함으로써 주면으로부터 돌출되는 제 1 층간 접속 도체를 형성해도 좋다.
또한, 이하와 같이 구성함으로써 제 1 접속 도체와 제 1 도전 접합부의 접속부를 주면으로부터 멀리 해도 좋다.
상기 실장 기판은 도포되어서 이루어지는 전극을 층간에 갖는다. 상기 적층체를 상기 적층방향을 따라서 보면 상기 제 1 접속 도체의 영역에 존재하는 상기 전극의 수는 상기 제 2 접속 도체의 영역에 존재하는 상기 전극의 수보다 많다.
즉, 도포되어서 이루어지는 전극의 수만큼 제 1 접속 도체와 제 1 도전 접합부의 접속부는 주면으로부터 멀어진다.
또한, 상기 제 2 접속 도체는 복수의 상기 제 2 층간 접속 도체를 가져도 좋다. 이것에 의해 부품의 제 2 주상 전극은 접속 전극을 통한 복수의 제 2 층간 접속 도체에 의해 효율적으로 냉각된다.
또한, 본 발명의 부품 실장 기판은 제 1 접속 도체를 주면으로부터 돌출시키는 대신에 이하와 같이 구성해도 좋다.
본 발명의 부품 실장 기판에서는 상기 실장 기판은 상기 주면에 있어서 상기 제 2 접속 전극의 영역이 오목부로 되어 있는 것을 특징으로 한다.
즉, 제 1, 제 2 주상 전극의 단면적의 차에 기인하는 제 1, 제 2 도전 접합부의 두께의 차는 실장 기판의 주면의 오목부의 단차에 의해 상쇄된다.
구체적으로는 상기 오목부는 상기 실장 기판의 적층방향으로부터 보면 상기 제 1 접속 전극의 영역의 층수가 상기 제 2 접속 전극의 영역의 층수보다 많은 것에 의해 형성된다.
(발명의 효과)
본 발명의 부품 실장 기판에 의하면 단면적이 서로 다른 복수의 주상 전극을 갖는 부품이 실장 기판의 주면에 실장되어도 전기적인 접속 불량 및 접합 강도의 저하를 방지할 수 있다.
도 1은 본 발명의 제 1 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 2는 본 발명의 제 1 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 3은 본 발명의 제 2 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 4는 본 발명의 제 3 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 5는 본 발명의 제 4 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 6은 본 발명의 제 5 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
도 7은 본 발명의 제 6 실시형태에 의한 부품 실장 기판의 측면 단면도이다.
본 발명의 제 1 실시형태에 의한 부품 실장 기판(200)에 대해 도면을 참조하여 설명한다. 도 1 및 도 2는 각각 부품 실장 기판(200)의 측면 단면도이다. 단, 도 1은 실장 기판(90)에의 고주파 부품(100)의 실장 전의 상태를 나타내고, 도 2는 실장 기판(90)에의 고주파 부품(100)의 실장 후의 상태를 나타내고 있다.
도 1 및 도 2에 나타내는 바와 같이 본 실시형태에 의한 부품 실장 기판(200)은 실장 기판(90)과 고주파 부품(100)을 구비하고 있다.
실장 기판(90)은 적층체(10)와, 층간 접속 도체(20)와, 접속 전극(30)과, 층간 접속 도체(31, 32, 33)를 구비하고 있다. 도 2에 나타내는 바와 같이 적층체(10)의 상면(10S)에는 고주파 부품(100)이 실장된다. 고주파 부품(100)은 소위 플립칩 부품이며, 기판(101)과, 주상 전극(111)과, 주상 전극(121)을 구비하고 있다. 주상 전극(111) 및 주상 전극(121)은 기판(101)의 하면(101S)에 배치되어 있다. 고주파 부품(100)은 도시하지 않은 파워 앰프, 듀플렉서, 및 스위칭 회로를 기판(101)의 상면 및 내부에 구비하고 있다. 파워 앰프 등은 고주파 신호를 송수신하는 도시하지 않은 안테나에 접속되어 있다.
적층체(10)는 제 6 층(6), 제 5 층(5), 제 4 층(4), 제 3 층(3), 제 2 층(2), 및 제 1 층(1)이 순서대로 적층방향을 따라 적층되어서 이루어진다. 제 1 층(1)~제 6 층(6)은 각각 절연체 시트(예를 들면, 유리 에폭시 수지를 포함하는 시트)로 이루어진다.
층간 접속 도체(20)는 제 1 층(1)으로부터 제 6 층(6)까지를 관통하고, 적층체(10)의 상면(10S)으로부터 돌출되어 있다. 층간 접속 도체(20)를 적층체(10)의 상면인 10S로부터 돌출시키기 위해서는 층간 접속 도체(31~33)의 도전 재료에 비해 열 팽창률이 높은 도전 재료를 사용하여 층간 접속 도체(20)를 형성하면 좋다. 이것에 의해 적층체(10)의 소결 시에 층간 접속 도체(31~33)보다 층간 접속 도체(20)가 팽창하고, 적층체(10)의 상면(10S)으로부터 돌출된다.
또한, 상면(10S)으로부터 돌출되는 층간 접속 도체(20)를 형성하기 위해서 절연체 시트에 형성된 구멍에 도전 재료를 충전하는 횟수를 층간 접속 도체(31~33)의 형성용의 절연체 시트의 구멍에 도전 재료를 충전하는 횟수보다 많게 함으로써 층간 접속 도체(20)를 적층체(10)의 상면(10S)으로부터 돌출하도록 형성해도 좋다. 물론, 도전 재료의 충전 횟수와 팽창하기 쉬운 재료의 선택을 조합함으로써 층간 접속 도체(20)를 형성해도 좋다.
접속 전극(30)은 적층체(10)의 상면(10S)에 배치되어 있다. 층간 접속 도체(31~33)는 제 1 층(1)~제 6 층(6)까지 관통하고 있다. 층간 접속 도체(31~33)는 각각 상단이 접속 전극(30)에 접속되어 있다.
도 1 및 도 2에 나타내는 바와 같이 층간 접속 도체(20)는 적층체(10)를 적층방향을 따라서 보면 실장되는 고주파 부품(100)의 주상 전극(111)에 겹쳐 있다. 접속 전극(30)은 적층체(10)를 적층방향을 따라서 보면 실장되는 고주파 부품(100)의 주상 전극(121)에 겹쳐 있다.
실장 기판(90)에의 고주파 부품(100)의 실장 시에 도전 접합제(예를 들면, 땜납)가 사용된다. 도 1에 나타내는 바와 같이 실장 전에 땜납을 포함하는 금속에 의해 고주파 부품(100)의 주상 전극(111)의 단부에 물리적인 접합과 전기적인 도통을 공급할 수 있는 도전 접합부(112)가 미리 형성된다. 마찬가지로 실장 전에 고주파 부품(100)의 주상 전극(121)의 단부에 도전 접합부(122)가 미리 형성된다.
여기서, 도금막의 성장 속도는 주상 전극(111) 및 주상 전극(121)의 단면적에 의존한다. 주상 전극(111) 및 주상 전극(121)은 구리로 이루어지는 필라 전극에 의해 형성된 주상의 구조물인 것이 바람직하다. 단, 주상 전극(111) 및 주상 전극(121)의 단면적이란 고주파 부품(100)의 기판(101)의 하면(101S)과 서로 평행한 평면에 의해 주상 전극(111) 및 주상 전극(121)을 단면했을 때의 면적이다. 바꿔 말하면 주상 전극(111) 및 주상 전극(121)의 단면적이란 실장 시의 적층체(10)의 상면(10S)에 평행하게 주상 전극(111) 및 주상 전극(121)을 단면했을 때의 면적이다. 기판(101)의 하면(101S)으로부터 돌출되는 주상 전극(111)이 일정 단면적의 경우, 주상 전극(111)이 연장되는 방향으로부터 고주파 부품(100)의 하면(101S)을 본 주상 전극(111)의 면적은 고주파 부품(100)으로부터 돌출되는 주상 전극(111)의 단면적과 동일하다.
단면적이 크면 클수록 땜납량이 많아지므로 단면적이 작은 주상 전극(121)의 도전 접합부(122)는 단면적이 큰 주상 전극(111)의 도전 접합부(112)보다 두꺼워진다. 즉, 도 1에 나타내는 바와 같이 적층방향에 있어서의 도전 접합부(122)의 길이는 도전 접합부(112)의 길이보다 차분(d2)만큼 길어진다. 기판(101)의 하면(101S)으로부터의 거리는 면적이 큰 주상 전극(121)에 형성된 도전 접합부(122)의 쪽이 면적이 작은 주상 전극(111)에 형성된 도전 접합부(112)보다 길어진다. 단, 도 1은 차분(d2)을 실제보다 강조해서 크게 나타내고 있다. 기판(101)의 하면(101S)으로부터 돌출되는 주상 전극(111)과 주상 전극(121)의 길이는 대략 동일하다.
그래서, 본 실시형태에 의한 부품 실장 기판(200)에서는 적층방향에 있어서 상면(10S)으로부터의 층간 접속 도체(20)의 돌출 길이는 적층방향에 있어서의 층간 접속 도체(20) 및 도전 접합부(112)의 접속 위치와, 접속 전극(30) 및 도전 접합부(122)의 접속 위치의 차가 차분(d1)이 되도록 조정되어 있다.
도 2에 나타내는 바와 같이 적층방향에 있어서의 도전 접합부(112)의 길이와 도전 접합부(122)의 길이의 차분(d2)은 이 차분(d1)에 의해 상쇄된다. 즉, 본 실시형태에 의한 부품 실장 기판(200)은 도전 접합부(112) 및 도전 접합부(122)의 두께의 차를 적층방향에 있어서의 층간 접속 도체(20) 및 도전 접합부(112)의 접속 위치와, 접속 전극(30) 및 도전 접합부(122)의 접속 위치의 차에 의해 상쇄된다. 그 결과, 본 실시형태에 의한 부품 실장 기판(200)은 실장 기판(90)에의 고주파 부품(100)의 실장에 있어서 적층체(10)의 상면(10S)과 기판(101)의 하면(101S)이 평행하게 됨으로써 실장 기판(90)에 대한 고주파 부품(100)의 경사를 방지할 수 있다. 그리고, 본 실시형태에 의한 부품 실장 기판(200)은 상기 경사에 기인하는 전기 접속의 불량 및 접합 강도의 저하를 방지할 수 있다.
딘, 차분(d1)과 차분(d2)은 엄밀히 같게 되어도 좋다. 차분(d1)과 차분(d2)이 엄밀히 같지 않는 경우이어도 실장 시의 고주파 부품(100)의 경사의 정도를 억제할 수 있다.
또한, 접속 전극(30)에 접속되는 층간 접속 도체(31~33)는 1개만이어도 상관없다. 또한, 층간 접속 도체(31~33)는 각각 적층체(10)의 상면(10S)으로부터 하면까지 관통하지 않고 하단이 제 6 층(6)까지 도달해 있지 않아도 좋다.
단, 접속 전극(30)에 접속되는 층간 접속 도체를 보다 많게 하고, 보다 길게 함으로써 접속 전극(30)에 접속되는 주상 전극(121)을 보다 효율적으로 방열하는 것이 가능해진다. 따라서, 적층체(10)의 적층방향을 따라서 보고 주상 전극(121)에 대응하는 위치에 파워 앰프를 고주파 부품(100)이 구비하는 경우, 접속 전극(30)에 접속되는 층간 접속 도체를 보다 많게 하고, 보다 길게 하면 상기 파워 앰프를 효율적으로 방열하는 것이 가능해진다.
다음에 실시형태 2에 의한 부품 실장 기판(200A)에 대해 도 3을 사용하여 설명한다. 도 3은 부품 실장 기판(200A)의 실장 기판(90A)의 측면 단면도이다. 본 실시형태에 의한 부품 실장 기판(200A)은 실장 기판(90A)의 층간 접속 도체(20A)의 단면적이 큰 점에서 실시형태 1에 의한 부품 실장 기판(200)과 다르다. 바꿔 말하면 층간 접속 도체(20A)는 층간 접속 도체(31~33)에 비해 굵다.
이러한 층간 접속 도체(20A)를 형성하기 위해서는 층간 접속 도체(31~33)를 형성하는 경우에 비해 절연체 시트에 형성되는 구멍을 크게 하고, 상기 구멍에의 도전 재료의 충전량을 많게 하면 좋다. 그러면, 적층체(10)의 소결 시에 층간 접속 도체(20A)는 층간 접속 도체(31~33)보다 팽창하고, 상면(10S)으로부터 돌출된다.
다음에 실시형태 3에 의한 부품 실장 기판(200B)에 대해 도 4를 사용하여 설명한다. 도 4는 부품 실장 기판(200B)의 실장 기판(90B)의 측면 단면도이다. 본 실시형태에 의한 부품 실장 기판(200B)은 실장 기판(90B)의 층간 접속 도체(20B)의 일부가 층간 접속 도체(31~33)에 비해 굵은 점에 있어서 실시형태 2에 의한 부품 실장 기판(200A)과 다르다.
도 4에 나타내는 바와 같이 층간 접속 도체(20B)는 가는 직경부(20B1)와 굵은 직경부(20B2)로 이루어진다. 가는 직경부(20B1)는 제 1 층(1)으로부터 제 3 층(3)을 관통하고, 상면(10S)로부터 돌출되어 있다. 굵은 직경부(20B2)는 제 4 층(4)으로부터 제 6 층(6)까지를 관통하고 있다.
이렇게 부분적으로 층간 접속 도체(31~33)보다 굵어도 전체의 체적이 크므로 층간 접속 도체(20B)는 적층체(10)의 소결 후에 상면(10S)으로부터 돌출된다. 또한, 도 4는 일례를 나타내는 것이며, 굵은 직경부는 제 1 층(1)~제 6 층(6)까지 중 어느 하나의 층에 존재하면 좋다.
다음에 실시형태 4에 의한 부품 실장 기판(200C)에 대해 도 5를 사용하여 설명한다. 도 5는 부품 실장 기판(200C)의 실장 기판(90C)의 측면 단면도이다. 본 실시형태에 의한 부품 실장 기판(200C)은 실장 기판(90C)의 층간 접속 도체(20C)가 복수의 층간 접속 도체(20C1)와, 각 층간 접속 도체(20C1)에 끼워지는 인쇄 전극 (20C2)으로 이루어지는 점에 있어서 실시형태 1에 의한 부품 실장 기판(200)과 다르다.
인쇄 전극(20C2)은 층간 접속 도체(20C1)용의 도전 재료가 충전된 구멍 위에 도전 재료가 더 도포됨으로써 형성된다. 도 5에서는 층간 접속 도체(31~33)는 인쇄 전극을 구비하지 않지만 층간 접속 도체(20C)가 구비하는 인쇄 전극의 수를 초과하지 않는 범위에서 인쇄 전극을 구비해도 좋다.
다음에 실시형태 5에 의한 부품 실장 기판(200D)에 대해 도 6을 사용하여 설명한다. 도 6은 부품 실장 기판(200D)의 실장 기판(90D)의 측면 단면도이다. 본 실시형태에 의한 부품 실장 기판(200D)은 실시형태 2에 의한 부품 실장 기판(200A)의 특징과, 실시형태 4에 의한 부품 실장 기판(200C)의 특징을 조합한 것이다.
구체적으로는 층간 접속 도체(20D)의 직경은 층간 접속 도체(31~33)의 직경보다 굵고, 복수의 인쇄 전극(20D1)을 구비한다. 실장 기판(90D)이 LTCC, HTCC 등의 세라믹스를 포함하는 소성형의 다층 기판인 경우, 면적이 비교적 작은 주상 전극(111)과 접속되는 층간 접속 도체(20D)의 직경을 층간 접속 도체(31~33)의 직경보다 굵게 함으로써 소성 시의 적층방향에 있어서의 층간 접속 도체(20D) 근방의 다층 기판의 수축률을 작게 할 수 있고, 다층 기판의 표면의 적층방향에 있어서의 실장 기판(90D)의 제 1 층(1)으로부터의 층간 접속 도체(20D) 높이가 층간 접속 도체(31~33)의 높이보다 높게 할 수 있기 때문에 바람직하다. 또한, 실장 기판(90D)의 상면(10S)으로부터 돌출되는 층간 접속 도체(20D)의 거리를 길게 형성하는 것이 용이해지고, 실장 시의 압박에 의한 실장 기판(90D)에 작용하는 응력을 상대적으로 저하시킬 수 있기 때문에 바람직하다. 또한, 적층방향으로부터 실장 기판(90D)을 보고 세라믹스 층간에 배치된 복수의 인쇄 전극(20D1)과 층간 접속 도체(20D)가 겹치도록 배치되면 다층 기판의 표면의 적층방향에 있어서의 실장 기판(90D)의 제 1 층(1)으로부터의 층간 접속 도체(20D) 높이와, 층간 접속 도체(31~33)의 높이의 거리의 차를 크게 할 수 있기 때문에 보다 바람직하다.
물론, 실시형태 3에 의한 부품 실장 기판(200B)의 특징과, 실시형태 4에 의한 부품 실장 기판(200C)의 특징을 조합함으로써 인쇄 전극을 구비하고, 일부만이 굵은 층간 접속 도체를 형성해도 좋다.
다음에 실시형태 6에 의한 부품 실장 기판(200E)에 대해 도 7을 사용하여 설명한다. 도 7은 부품 실장 기판(200E)의 측면 단면도이다. 본 실시형태에 의한 부품 실장 기판(200E)은 실장 기판(90E)의 접속 전극(20E1)이 도전 접합부(112)와 물리적 또한 전기적으로 접속되는 점, 및 적층체(10E)가 상면(10S)에 오목부(40)를 구비하는 점에 있어서 실시형태 1에 의한 부품 실장 기판(200)과 다르다.
도 7에 나타내는 바와 같이 오목부(40)는 적층체(10E)가 부분적으로 제 7 층(7)을 포함하는 7층으로 이루어지고, 다른 부분이 6층으로 이루어짐으로써 형성되어 있다. 구체적으로는 오목부(40)는 적층체(10E)를 적층방향을 따라서 보면 주상 전극(121)을 포함하도록 형성되어 있다. 상면(10S)의 오목부(40) 이외의 영역은 제 7 층(7)이 제 1 층(1) 위에 적층되어서 이루어진다.
접속 도체(20E)는 접속 전극(20E1)과 층간 접속 도체(20E2)로 이루어진다. 접속 전극(20E1)은 상면(10S) 중 제 7 층(7)이 적층된 영역에 배치되어 있다. 제 7 층(7)의 두께는 적층방향에 있어서의 접속 전극(20E1)의 위치와 접속 전극(30)의 위치의 차분(d1)이 고주파 부품(100)에 있어서의 차분(d2)과 동일하게 되도록 설정되어 있다.
10, 10E 적층체 20, 20A, 20B, 20C, 20D 층간 접속 도체
20B1 가는 직경부 20B2 굵은 직경부
20C1 층간 접속 도체 20C2, 20D1 인쇄 전극
20E 접속 도체 20E1 접속 전극
20E2 층간 접속 도체 30 접속 전극
31, 32, 33 층간 접속 도체 40 오목부
200, 200A, 200B, 200C, 200D, 200E 부품 실장 기판
90, 90A, 90B, 90C, 90D, 90E 실장 기판
100 고주파 부품 101 기판
111, 121 주상 전극 112,122 도전 접합부

Claims (8)

  1. 제 1 주상 전극 및 제 2 주상 전극을 갖는 부품과,
    상기 부품이 주면에 실장되는 적층 구조의 실장 기판을 구비하는 부품 실장 기판으로서,
    상기 실장 기판은 제 1 접속 도체와 제 2 접속 도체를 갖고,
    상기 부품은 상기 제 1 주상 전극 및 제 1 접속 도체 사이에 배치되는 제 1 도전 접합부와, 상기 제 2 주상 전극 및 제 2 접속 도체 사이에 배치되는 제 2 도전 접합부를 갖고,
    상기 제 1 주상 전극의 상기 주면에 평행한 방향의 단면적은 상기 제 2 주상 전극의 상기 방향의 단면적보다 작고,
    상기 실장 기판의 적층방향에 있어서 상기 제 1 접속 도체와 상기 제 1 도전 접합부의 접속부의 위치는 상기 제 2 접속 도체와 상기 제 2 도전 접합부의 접속부의 위치보다 상기 주면의 위치로부터 먼 부품 실장 기판.
  2. 제 1 항에 있어서,
    상기 제 1 접속 도체는 상기 적층방향을 따라 연신하는 제 1 층간 접속 도체이며,
    상기 제 2 접속 도체는 상기 주면에 배치되는 접속 전극과, 상기 접속 전극에 접속되고 상기 적층방향을 따라 연신하는 적어도 1개의 제 2 층간 접속 도체를 갖고,
    상기 제 1 층간 접속 도체는 상기 주면으로부터 돌출되어 있는 부품 실장 기판.
  3. 제 2 항에 있어서,
    상기 제 1 층간 접속 도체의 체적은 상기 제 2 층간 접속 도체의 체적보다 큰 부품 실장 기판.
  4. 제 2 항 또는 제 3 항에 있어서,
    상기 제 1 층간 접속 도체의 열 팽창률은 상기 제 2 층간 접속 도체의 열 팽창률보다 큰 부품 실장 기판.
  5. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 제 2 접속 도체는 복수의 상기 제 2 층간 접속 도체를 갖는 부품 실장 기판.
  6. 제 1 항 내지 제 5 항 중 어느 한 항에 있어서,
    상기 실장 기판은 도포되어서 이루어지는 전극을 층간에 갖고,
    상기 실장 기판을 상기 적층방향을 따라서 보면 상기 제 1 접속 도체의 영역에 존재하는 상기 전극의 수는 상기 제 2 접속 도체의 영역에 존재하는 상기 전극의 수보다 많은 부품 실장 기판.
  7. 제 1 주상 전극 및 제 2 주상 전극을 갖는 부품과,
    상기 부품이 주면에 실장되는 적층 구조의 실장 기판을 구비하는 부품 실장 기판으로서,
    상기 실장 기판은 상기 주면에 배치되는 제 1 접속 전극과, 상기 주면에 배치되는 제 2 접속 전극을 갖고,
    상기 부품은 상기 제 1 주상 전극 및 제 1 접속 도체 사이에 배치되는 제 1 도전 접합부와, 상기 제 2 주상 전극 및 제 2 접속 도체 사이에 배치되는 제 2 도전 접합부를 갖고,
    상기 제 1 주상 전극의 상기 주면에 평행한 방향의 단면적은 상기 제 2 주상 전극의 상기 방향의 단면적보다 작고,
    상기 실장 기판은 상기 주면에 있어서 상기 제 2 접속 전극의 영역이 오목부로 되어 있는 부품 실장 기판.
  8. 제 7 항에 있어서,
    상기 오목부는 상기 실장 기판의 적층방향을 따라서 보면 상기 제 1 접속 전극의 영역의 상기 실장 기판의 층수가 상기 제 2 접속 전극의 영역의 상기 실장 기판의 층수보다 많은 것에 의해 형성되어 있는 부품 실장 기판.
KR1020177031348A 2015-06-03 2016-06-01 부품 실장 기판 KR101893841B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2015112830 2015-06-03
JPJP-P-2015-112830 2015-06-03
PCT/JP2016/066105 WO2016194925A1 (ja) 2015-06-03 2016-06-01 部品実装基板

Publications (2)

Publication Number Publication Date
KR20170134552A true KR20170134552A (ko) 2017-12-06
KR101893841B1 KR101893841B1 (ko) 2018-08-31

Family

ID=57440242

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177031348A KR101893841B1 (ko) 2015-06-03 2016-06-01 부품 실장 기판

Country Status (5)

Country Link
US (1) US10111331B2 (ko)
JP (1) JP6477875B2 (ko)
KR (1) KR101893841B1 (ko)
CN (1) CN107615894B (ko)
WO (1) WO2016194925A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020022352A1 (ja) * 2018-07-27 2020-01-30 株式会社村田製作所 セラミック積層基板、モジュールおよびセラミック積層基板の製造方法
CN111556671A (zh) * 2020-06-29 2020-08-18 四川海英电子科技有限公司 一种5g高频混压阶梯电路板的制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001223321A (ja) 1999-11-29 2001-08-17 Matsushita Electric Ind Co Ltd 半導体パッケージ及び半導体パッケージの製造方法
JP2008300647A (ja) * 2007-05-31 2008-12-11 Ricoh Co Ltd 半導体素子及びその製造方法、並びに半導体装置
JP2012209796A (ja) * 2011-03-30 2012-10-25 Nec Corp 高周波モジュール、プリント配線板、プリント回路板、及びアンテナ装置
JP2014132635A (ja) * 2012-12-05 2014-07-17 Murata Mfg Co Ltd バンプ付き電子部品及びバンプ付き電子部品の製造方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS582090A (ja) * 1981-06-29 1983-01-07 富士通株式会社 プリント基板
JP3203731B2 (ja) * 1992-02-05 2001-08-27 松下電器産業株式会社 半導体素子基板および実装方法、柱状端子付き基板およびその製造方法
JPH05327169A (ja) * 1992-05-22 1993-12-10 Denki Kagaku Kogyo Kk 金属ベース多層回路基板
JP3387189B2 (ja) * 1993-02-02 2003-03-17 松下電器産業株式会社 セラミック基板とその製造方法
US6121679A (en) * 1998-03-10 2000-09-19 Luvara; John J. Structure for printed circuit design
WO2007013239A1 (ja) * 2005-07-27 2007-02-01 Murata Manufacturing Co., Ltd. 積層型電子部品、電子装置および積層型電子部品の製造方法
JP2009105212A (ja) * 2007-10-23 2009-05-14 Toshiba Corp プリント配線板および電子機器
US8927872B2 (en) * 2009-02-20 2015-01-06 Telefonaktiebolaget L M Ericsson (Publ) Thermal pad and method of forming the same
JP5100878B1 (ja) * 2011-09-30 2012-12-19 株式会社フジクラ 部品内蔵基板実装体及びその製造方法並びに部品内蔵基板
US8970035B2 (en) * 2012-08-31 2015-03-03 Taiwan Semiconductor Manufacturing Company, Ltd. Bump structures for semiconductor package
WO2014103530A1 (ja) * 2012-12-26 2014-07-03 株式会社村田製作所 部品内蔵基板
JP5756958B2 (ja) * 2013-10-21 2015-07-29 株式会社野田スクリーン 多層回路基板
CN104363716A (zh) * 2014-11-15 2015-02-18 中国航天科工集团第三研究院第八三五七研究所 微波电路基板接地焊接工艺

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001223321A (ja) 1999-11-29 2001-08-17 Matsushita Electric Ind Co Ltd 半導体パッケージ及び半導体パッケージの製造方法
JP2008300647A (ja) * 2007-05-31 2008-12-11 Ricoh Co Ltd 半導体素子及びその製造方法、並びに半導体装置
JP2012209796A (ja) * 2011-03-30 2012-10-25 Nec Corp 高周波モジュール、プリント配線板、プリント回路板、及びアンテナ装置
JP2014132635A (ja) * 2012-12-05 2014-07-17 Murata Mfg Co Ltd バンプ付き電子部品及びバンプ付き電子部品の製造方法

Also Published As

Publication number Publication date
KR101893841B1 (ko) 2018-08-31
CN107615894B (zh) 2020-07-17
JP6477875B2 (ja) 2019-03-06
WO2016194925A1 (ja) 2016-12-08
CN107615894A (zh) 2018-01-19
JPWO2016194925A1 (ja) 2018-03-01
US10111331B2 (en) 2018-10-23
US20180092208A1 (en) 2018-03-29

Similar Documents

Publication Publication Date Title
US10535581B2 (en) Module for heat generating electronic component
US10916496B2 (en) Circuit module
KR100745359B1 (ko) 세라믹 다층기판
JP2976049B2 (ja) 積層電子部品
US7863662B2 (en) Capacitor to be incorporated in wiring substrate, method for manufacturing the capacitor, and wiring substrate
JP5518086B2 (ja) 素子収納用パッケージおよび実装構造体
US9451700B2 (en) Method for producing multi-layer substrate and multi-layer substrate
JP2008112790A (ja) 半導体パッケージおよびその製造方法
EP3200570A1 (en) Component carrier comprising a copper filled multiple-diameter laser drilled bore
JP4965237B2 (ja) 配線基板内蔵用コンデンサ及び配線基板
KR101893841B1 (ko) 부품 실장 기판
JP5842859B2 (ja) 多層配線基板およびこれを備えるモジュール
US9523709B2 (en) Method of manufacturing multilayer wiring board, probe card including multilayer wiring board manufactured by the method, and multilayer wiring board
JP4746423B2 (ja) 配線基板内蔵用コンデンサの製造方法及び配線基板内蔵用コンデンサ
JP6680521B2 (ja) 電子装置
WO2012165111A1 (ja) 多層基板の製造方法および多層基板
US10231342B2 (en) Component built-in substrate
JP4581643B2 (ja) 多層セラミック基板の製造方法
JP6312256B2 (ja) 電子部品収納用パッケージ
JP4140631B2 (ja) 電子部品の製造方法
US20050269013A1 (en) Method for manufacturing monolithic ceramic electronic component
JP2006185977A (ja) 配線基板
KR101983175B1 (ko) 전자 소자 모듈 및 그 제조 방법
JP2005039201A (ja) コンデンサ及びその実装構造
JP2007294635A (ja) 配線基板およびそれを用いた電子装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant