KR20150073650A - Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법 - Google Patents

Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법 Download PDF

Info

Publication number
KR20150073650A
KR20150073650A KR1020130161613A KR20130161613A KR20150073650A KR 20150073650 A KR20150073650 A KR 20150073650A KR 1020130161613 A KR1020130161613 A KR 1020130161613A KR 20130161613 A KR20130161613 A KR 20130161613A KR 20150073650 A KR20150073650 A KR 20150073650A
Authority
KR
South Korea
Prior art keywords
signal
digital signal
digital
voltage
generating
Prior art date
Application number
KR1020130161613A
Other languages
English (en)
Other versions
KR102188059B1 (ko
Inventor
김제국
박상용
박찬우
이영훈
박병하
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020130161613A priority Critical patent/KR102188059B1/ko
Priority to US14/556,110 priority patent/US9213347B2/en
Publication of KR20150073650A publication Critical patent/KR20150073650A/ko
Application granted granted Critical
Publication of KR102188059B1 publication Critical patent/KR102188059B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Dc-Dc Converters (AREA)

Abstract

LDO 레귤레이터 및 방법에 관하여 개시한다. LDO 레귤레이터는 피드백 아날로그 전압 신호를 제1디지털 신호로 변환하고, 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 제2디지털 신호를 생성하는 아날로그-디지털 변환 처리부, 상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 위상 합성부, 상기 제2디지털 신호에 포함된 극성 정보에 기초하여 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 흐르는 전류에 따른 출력 제어 전압을 생성하는 챠지 펌프 회로 및, 상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하고, 상기 출력 전압으로부터 상기 피드백 아날로그 전압 신호를 생성하는 출력 회로를 포함한다.

Description

LDO 레귤레이터, 전원 관리 시스템 및 LDO 전압 제어 방법{LDO regulator, power management system and LDO voltage control method}
본 발명은 전압원 출력 전압 제어 장치 및 방법에 관한 것으로서, 자세하게는 디지털 제어에 의하여 출력 전압을 조정하는 LDO 레귤레이터, 전원 관리 시스템 및 LDO 전압 제어 방법에 관한 것이다.
LDO(Low Drop Out) 레귤레이터(Regulator)는 입력 전압과 출력 전압의 차가 작은 조건에서 사용되는 레귤레이터이다. LDO 레귤레이터를 LDO라고 불리기도 한다. 일반적으로 LDO 레귤레이터는 아날로그 회로로 설계하였다. 아날로그 회로로 LDO 레귤레이터를 구현하는 경우에 회로 사이즈가 증가되고, 출력 전압의 제어 정밀도가 낮아지는 단점이 있었다.
본 발명의 목적은 디지털 제어에 의하여 출력 전압을 조정하는 LDO 레귤레이터를 제공하는데 있다.
본 발명의 다른 목적은 복수개의 디지털 제어 LDO 레귤레이터들을 통합적으로 관리하는 전원 관리 시스템을 제공하는데 있다.
본 발명의 또 다른 목적은 디지털 제어에 의하여 출력 전압을 조정하는 LDO 전압 제어 방법을 제공하는데 있다.
본 발명의 기술적 사상의 일면에 따른 LDO 레귤레이터는 피드백 아날로그 전압 신호를 제1디지털 신호로 변환하고, 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 제2디지털 신호를 생성하는 아날로그-디지털 변환 처리부, 상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 위상 합성부, 상기 제2디지털 신호에 포함된 극성 정보에 기초하여 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 흐르는 전류에 따른 출력 제어 전압을 생성하는 챠지 펌프 회로 및, 상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하고, 상기 출력 전압으로부터 상기 피드백 아날로그 전압 신호를 생성하는 출력 회로를 포함한다.
본 발명의 실시 예에 따르면, 상기 위상 합성부는 상기 제2디지털 신호에 포함된 에러 정보의 일부를 나타내는 비트들에 기초한 클럭 스큐 제어에 따라 상기 제1제어신호의 펄스폭을 조정할 수 있다.
본 발명의 실시 예에 따르면, 상기 아날로그-디지털 변환 처리부는 상기 피드백 아날로그 전압 신호를 N(N은 2 이상의 정수)비트의 제1A디지털 신호로 변환하는 제1아날로그-디지털 변환기 및, 상기 N비트의 제1A디지털 신호와 N비트의 타깃 디지털 신호의 차에 상응하는 N비트의 제2디지털 신호를 생성시키는 감산 회로를 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 아날로그-디지털 변환 처리부는 상기 피드백 아날로그 전압 신호를 M(M은 2 이상의 정수)비트의 제1B디지털 신호로 변환하는 제2아날로그-디지털 변환기 및, 상기 제1B디지털 신호를 입력하여 평균 필터링 처리 및 타깃 디지털 신호와의 감산 처리에 기초하여 N(N은 M보다 큰 정수)비트의 제2디지털 신호를 출력하는 디지털 필터를 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 디지털 필터는 상기 제1B디지털 신호에 제1계수를 곱한 N비트의 제1연산신호를 출력하는 제1곱셈기, 상기 제1연산신호와 제3연산신호를 합한 N비트의 제2연산신호를 출력하는 합산기, 상기 제2연산신호를 샘플링 시간 단위로 지연시켜 출력하는 지연기, 상기 지연기에서 출력되는 신호에 제2계수를 곱한 N비트의 제3연산신호를 상기 합산기로 출력하는 제2곱셈기, 상기 타깃 디지털 신호로부터 상기 제2연산신호를 감산한 N비트의 제4연산신호를 출력하는 감산기, 상기 제4연산신호에 제3계수를 곱한 N비트의 제5연산신호를 출력하는 제3곱셈기 및, 상기 제5연산신호를 적어도 한 비트씩 상위 비트로 시프트 처리한 제2디지털 신호를 출력하는 베럴 시프터를 포함하고, 상기 제1계수, 제2계수 및 제3계수는 각각 0보다 크고 1보다 작게 설정할 수 있다.
본 발명의 실시 예에 따르면, 상기 제2디지털 신호의 극성 비트가 제1논리 값을 갖는 경우에 상기 극성 비트를 제외한 상기 제2디지털 신호를 구성하는 비트들의 값을 반전시키고, 상기 제2디지털 신호의 극성 비트가 제2논리 값을 갖는 경우에 상기 제2디지털 신호를 구성하는 비트들의 값을 그대로 출력하는 후처리기를 더 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 위상 합성부는 상기 제2디지털 신호에 포함된 극성 정보에 상응하는 제2제어신호를 더 생성시키고, 상기 제2제어신호에 기초하여 상기 챠지 펌프 회로의 충전 루프 또는 방전 루프가 선택될 수 있다.
본 발명의 실시 예에 따르면, 상기 위상 합성부는 제1클럭 신호의 2 이상의 초기 설정된 정수배 주기마다 펄스가 발생되는 제2클럭 신호를 생성하는 제1분주기, 상기 제2디지털 신호를 구성하는 제1파트의 비트들의 값에 기초하여 상기 제2클럭 신호를 상기 제1클럭 신호의 1주기 시간 단위로 지연시킨 제2A클럭 신호를 생성시키는 제1지연회로, 상기 제2디지털 신호를 구성하는 제2파트의 비트들의 값에 기초한 클럭 스큐 제어에 따라서 상기 제2A클럭 신호를 초기 설정된 분해능 시간 단위로 지연시킨 제2B클럭 신호를 생성시키는 제2지연회로 및, 상기 제2클럭 신호와 제2B클럭 신호에 기초하여 상기 제1지연회로 및 상기 제2지연회로에서의 지연 값의 합에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 제1논리 회로를 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 제2디지털 신호는 극성 정보를 나타내는 최상위 비트와 상기 제1지연회로의 지연 값을 나타내는 초기 설정된 개수의 상위 비트들로 구성된 제1파트의 비트들과 상기 제2지연회로의 지연 값을 나타내는 초기 설정된 개수의 하위 비트들로 구성된 제2파트의 비트들을 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 제2지연회로는 상기 제2파트의 비트들의 개수에 상응하는 딜레이 셀들이 직렬로 연결된 제1딜레이 체인 및, 상기 제2파트의 비트들의 값에 기초하여 상기 딜레이 셀들의 동작을 제어하는 제1디코더를 포함하고, 상기 딜레이 체인의 딜레이 셀들의 지연 시간은 최하위 비트에 상응하는 딜레이 셀의 지연 시간을 기준으로 1비트씩 상위 비트로 이동함에 따라 2배씩 증가하도록 설정할 수 있다.
본 발명의 실시 예에 따르면, 상기 제1논리 회로는 제1RS 플립-플롭을 포함하고, 상기 제1RS 플립-플롭의 세트 단자에는 상기 제2클럭 신호를 인가하고, 리세트 단자에는 상기 제2B클럭 신호를 인가하고, Q단자로 상기 제1제어신호를 출력할 수 있다.
본 발명의 실시 예에 따르면, 상기 위상 합성부는 상기 제2지연회로와 동등한 회로에서의 상기 제1클럭 신호의 1주기에 지연되는 값에 상응하는 스큐 캘리브레이션 값을 산출하고, 산출된 스큐 캘리브레이션 값을 상기 제2디지털 신호를 구성하는 제2파트의 비트들에 곱하여 정규화된 제2파트의 비트들의 값을 생성시키는 캘리브레이션 회로를 더 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 캘리브레이션 회로는 상기 제1클럭 신호를 2분주하는 제2분주기, 상기 제2파트의 비트들의 개수에 상응하는 딜레이 셀들이 직렬로 연결되는 구성을 갖고, 제2디코딩 값에 기초하여 상기 2분주된 제1클럭 신호를 지연시키는 제2딜레이 체인, 상기 제2딜레인 체인의 딜레이 셀들의 제어하는 제2디코딩 값을 생성하는 제2디코더, 상기 제2분주된 제1클럭 신호를 세트 단자에 인가하고, 상기 딜레이 체인에서 지연된 신호를 리세트 단자에 인가하고, Q단자로 출력하는 제2RS 플립-플롭, 상기 제2RS 플립-플롭의 Q단자로 출력되는 논리 값에 기초한 상기 제2디코딩 값을 증가시키거나 감소시키는 동작에 따라서 상기 스큐 캘리브레이션 값을 생성시키는 디코더 제어부 및, 상기 스큐 캘리브레이션 값을 상기 제2디지털 신호를 구성하는 제2파트의 비트들에 곱하여 정규화된 제2파트의 비트 값들을 생성시키는 제4곱셈기를 포함하고, 상기 정규화된 제2파트의 비트 값들은 상기 제2지연회로에 공급될 수 있다.
본 발명의 실시 예에 따르면, 상기 챠지 펌프 회로는 상기 제1제어신호 및 제2제어신호에 기초하여 충전 제어신호 및 방전 제어신호를 생성시키는 전처리부 및, 상기 충전 제어신호 및 방전 제어신호에 기초한 충전 루프 또는 방전 루프를 형성하여 상기 입력 전압보다 높거나 낮은 출력 제어 전압을 생성시키는 챠지 펌프를 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 전처리부는 상기 제2제어신호의 논리 상태를 반전시켜 출력하는 인버터, 상기 인버터의 출력신호와 제1제어신호를 논리 곱 연산하여 상기 충전 제어신호를 출력하는 제1AND 게이트 및, 상기 제1제어신호와 제2제어신호를 논리 곱 연산하여 상기 방전 제어신호를 출력하는 제2AND 게이트를 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 출력 회로는 게이트 단자에 인가되는 상기 출력 제어 전압에 기초하여 제1단자와 입력 전압이 인가되는 제2단자를 도통시키거나 차단시키는 트랜지스터, 상기 제1단자와 접지 단자 사이에 접속되어 상기 피드백 아날로그 전압 신호를 생성시키는 분압 회로 및, 상기 제1단자와 접지 단자 사이에 상기 분압 회로와 병렬로 접속되는 커패시터를 포함하고, 상기 제1단자에서 상기 출력 전압이 생성될 수 있다.
본 발명의 실시 예에 따르면, 상기 제2디지털 신호에 따른 에러 값이 하위 임계값 미만인 구간에서 제1논리 상태를 갖는 제1검출신호를 생성하고, 상위 임계값을 초과하는 구간에서 제1논리 상태를 갖는 제2검출신호를 생성하는 윈도우 레벨 검출부를 더 포함하고, 상기 제1검출신호에 기초하여 상기 챠지 펌프 회로에서 추가적인 서브 충전 루프를 형성시키고, 상기 제2검출신호에 기초하여 상기 챠지 펌프 회로에서 추가적인 서브 충전 루프를 형성시킬 수 있다.
본 발명의 실시 예에 따르면, 상기 피드백 아날로그 전압 신호와 정전압 신호를 입력하고, 선택 제어신호에 따라서 상기 피드백 아날로그 전압 신호 또는 정전압 신호 중의 하나의 신호를 상기 아날로그-디지털 변환 처리부로 출력하는 멀티플렉서 및, 상기 멀티플렉서에서 정전압 신호가 출력되는 구간에서 상기 아날로그-디지털 변환 처리부에서 생성되는 제1디지털 신호에 기초하여 상기 타깃 디지털 신호를 생성하는 타깃 디지털 신호 생성부를 더 포함할 수 있다.
본 발명의 실시 예에 따르면, 상기 타깃 디지털 신호 결정부는 상기 제1디지털 신호를 평균 연산 처리한 결과에 초기 설정된 이득 값을 곱한 결과로서 상기 타깃 디지털 신호를 결정할 수 있다.
본 발명의 기술적 사상의 다른 면에 따른 전원 관리 시스템은 복수개의 LDO 레귤레이터들에 대한 피드백 아날로그 전압 신호들을 시분할 방식에 기초하여 다중화시키는 멀티플렉서, 상기 멀티플렉서에서 출력되는 신호를 제1디지털 신호로 변환하는 아날로그-디지털 변환기, 상기 제1디지털 신호를 시분할 방식에 기초하여 복수개의 채널로 분배하는 디멀티플렉서, 상기 복수개의 채널들 각각에서 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 채널별 제2디지털 신호를 생성하는 채널별 디지털 에러 신호 생성부들 및, 상기 복수개의 채널들 각각을 통하여 입력되는 상기 채널별 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리를 이용하여 아날로그 출력 전압 및 피드백 아날로그 전압 신호를 생성하는 채널별 디지털 제어 LDO 장치들을 포함하고, 상기 타깃 디지털 신호는 상기 채널별로 상이한 디지털 값을 갖는 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 복수개의 디지털 제어 LDO 장치들 각각은 상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 위상 합성부, 상기 제2디지털 신호에 포함된 극성 정보에 상응하는 제2제어신호에 기초하여 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 흐르는 전류에 따른 출력 제어 전압을 생성하는 챠지 펌프 회로 및, 상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하고, 상기 출력 전압으로부터 상기 피드백 아날로그 전압 신호를 생성하는 출력 회로를 포함할 수 있다.
본 발명의 기술적 사상의 다른 면에 따른 LDO 전압 제어 방법은 LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 피드백 아날로그 전압 신호를 제1디지털 신호로 변환하는 단계, 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 제2디지털 신호를 생성시키는 단계, 상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 제어 및 클럭 주기 내에서의 스큐 제어에 따라서 생성되는 신호들의 위상 합성을 통하여 챠지 펌프 제어신호를 생성시키는 단계, 상기 챠지 펌프 제어신호에 기초한 챠지 펌프 회로에서의 충전 또는 방전 시간의 조절에 의하여 출력 제어 전압을 생성하는 단계 및, 상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하는 단계를 포함하고, 상기 피드백 아날로그 전압 신호는 상기 출력 전압에 기초하여 생성되는 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 챠지 펌프 제어신호를 생성시키는 단계는 상기 제2디지털 신호에 포함된 극성 비트 정보에 기초하여 제2제어신호를 생성시키는 단계 및, 상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 단계를 포함하고, 상기 제2제어신호에 기초하여 상기 챠지 펌프 회로에서의 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 충전 전류 또는 방전 전류를 흘릴 수 있다.
본 발명의 실시 예에 따르면, 상기 제1제어신호를 생성시키는 단계는 제1클럭 신호의 2 이상의 초기 설정된 정수배 주기마다 펄스가 발생되는 제2클럭 신호를 상기 제2디지털 신호를 구성하는 제1파트의 비트들의 값에 기초하여 상기 제1클럭 신호의 1주기 시간 단위로 지연시킨 제2A클럭 신호를 생성시키는 단계, 상기 제2디지털 신호를 구성하는 제2파트의 비트들의 값에 기초한 스큐 제어에 따라서 상기 제2A클럭 신호를 지연시킨 제2B클럭 신호를 생성시키는 단계 및, 상기 제2클럭 신호와 상기 제2B클럭 신호를 이용하여 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 단계를 포함하고, 상기 에러 정보는 상기 제2디지털 신호를 구성하는 제1파트의 비트들과 제2파트의 비트들에 의하여 표현될 수 있다.
본 발명의 실시 예에 따르면, 상기 LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 정전압 신호를 제1'디지털 신호로 변환하는 단계 및, 상기 제1'디지털 신호를 평균 연산 처리한 결과에 초기 설정된 이득 값을 곱한 결과로서 상기 타깃 디지털 신호를 결정하는 단계를 더 포함할 수 있다.
본 발명에 따르면 LDO 레귤레이터에서 아날로그-디지털 변환기를 이용한 스큐 제어에 따라 분해능이 높은 디지털 제어를 수행함으로써, 클럭 주파수를 높이지 않고도 높은 분해능을 갖는 LDO 레귤레이터를 구현할 수 있는 효과가 발생된다. 예로서, 수십 MHz의 클럭 주파수를 사용하여 수 GHz의 분해능을 갖는 LDO 레귤레이터를 구현할 수 있는 효과가 발생된다.
본 발명에 따르면, 디지털 회로로 구현된 스큐 제어 회로를 이용하여 칩 사이즈를 감소시킬 수 있는 효과가 발생된다.
본 발명에 따르면, 스큐 제어 회로의 위상 스큐 체인 경로에 대한 공정 특성 변화를 보상하기 위하여 캘리브레이션에 의한 정규화된 위상 스큐 제어를 적용함으로써, 공정 특성 변동 및 전압 변동을 상쇄시킬 수 있는 효과가 발생된다.
본 발명에 따르면, 평균 연산 디지털 필터링 처리를 이용하여 디지털-아날로그 변환 시스템에서 사용되는 아날로그-디지털 변환기의 비트수를 확장시킬 수 있으므로, 아날로그-디지털 변환기의 회로 사이즈를 줄일 수 있는 효과가 발생된다.
본 발명에 따르면, 디지털 제어에 의하여 출력 전압을 조정하는 N개의 LDO 레귤레이터들을 포함하는 전원 관리 시스템에서 하나의 아날로그-디지털 변환기를 공통으로 이용하도록 회로를 설계함으로써, 칩 사이즈를 줄일 수 있는 효과가 발생된다.
도 1a는 본 발명의 일 실시 예에 따른 LDO 레귤레이터의 구성도이다.
도 1b는 본 발명의 다른 실시 예에 따른 LDO 레귤레이터의 구성도이다.
도 1c는 본 발명의 또 다른 실시 예에 따른 LDO 레귤레이터의 구성도이다.
도 1d는 본 발명의 또 다른 실시 예에 따른 LDO 레귤레이터의 구성도이다.
도 2는 도 1a 내지 도 1d에 도시된 아날로그-디지털 변환 처리부의 세부 구성의 일 예를 보여주는 도면이다.
도 3은 도 1a 내지 도 1d에 도시된 아날로그-디지털 변환 처리부의 세부 구성의 다른 예를 보여주는 도면이다.
도 4는 도 2 또는 도 3에 도시된 아날로그-디지털 변환기의 세부 구성을 예시적으로 보여주는 도면이다.
도 5는 도 3에 도시된 디지털 필터의 세부 구성의 일 예를 보여주는 도면이다.
도 6은 도 3에 도시된 디지털 필터의 세부 구성의 다른 예를 보여주는 도면이다.
도 7은 도 도 1a 내지 도 1d에 도시된 위상 합성부의 세부 구성의 일 예를 보여주는 도면이다.
도 8은 도 7에 도시된 제1지연회로의 세부 구성의 일 예를 보여주는 도면이다.
도 9는 도 7에 도시된 제2지연회로의 세부 구성의 일 예를 보여주는 도면이다.
도 10은 도 9에 도시된 딜레이 체인의 세부 구성의 일 예를 보여주는 도면이다.
도 11은 도 7에 도시된 제1논리 회로의 세부 구성의 일 예를 보여주는 도면이다.
도 12는 도 1a 내지 도 1d에 도시된 위상 합성부의 세부 구성의 다른 예를 보여주는 도면이다.
도 13은 도 12에 도시된 캘리브레이션 회로의 세부 구성의 일 예를 보여주는 도면이다.
도 14는 도 1a 내지 도 1d에 도시된 챠지 펌프 회로의 세부 구성의 일 예를 보여주는 도면이다.
도 15는 도 1a 내지 도 1d에 도시된 챠지 펌프 회로의 세부 구성의 다른 예를 보여주는 도면이다.
도 16은 도 1a 내지 도 1d에 도시된 챠지 펌프 회로의 세부 구성의 또 다른 예를 보여주는 도면이다.
도 17은 도 1a 내지 도 1d에 도시된 출력 회로의 세부 구성의 일 예를 보여주는 도면이다.
도 18은 본 발명의 실시 예에 따른 LDO 레귤레이터에서 발생되는 주요 신호들의 타이밍 다이어그램이다.
도 19는 본 발명의 일 실시 예에 따른 전원 관리 시스템의 구성도이다.
도 20은 본 발명의 실시 예들에 따른 LDO 레귤레이터가 적용된 전자 장치의 구현 예를 보여주는 도면이다.
도 21은 본 발명의 실시 예에 따른 전원 관리 시스템이 적용된 전자 장치의 구현 예를 보여주는 도면이다.
도 22는 본 발명의 다른 실시 예에 따른 LDO 전압 제어 방법의 흐름도이다.
도 23은 본 발명의 실시 예에 따른 LDO 전압 제어 방법에서의 타깃 디지털 신호를 결정하는 방법의 흐름도이다.
도 24는 도 22에 도시된 챠지 펌프 제어신호를 생성하는 단계에 대한 세부 흐름도를 예시적으로 보여주는 도면이다.
도 25는 도 24에 도시된 제1제어신호를 생성시키는 단계에 대한 세부 흐름도를 예시적으로 보여주는 도면이다.
이하, 첨부한 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다. 본 발명의 실시 예는 당 업계에서 평균적인 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위하여 제공되는 것이다. 본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시 예들을 도면에 예시하고 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용한다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 기하기 위하여 실제보다 확대하거나 축소하여 도시한 것이다.
본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
본 발명에 따른 기술적 사상의 LDO 레귤레이터에 적용되는 디지털-아날로그 변환 장치는 아날로그-디지털 변환된 디지털 신호에 기초하여 챠지 펌프 회로의 정 전류원을 이용하여 내부 커패시터를 충전하거나 또는 방전하는 방식으로 디지털 신호를 아날로그 신호로 변환한다.
세부적으로, 내부 커패시터의 전압 V는 수학식 1과 같이 표현된다.
Figure pat00001
여기에서, i는 내부 커패시터에 흐르는 전류이고, t는 시간이고, C는 내부 커패시터의 커패시턴스이다.
수학식 1을 참조하면, C 및 i를 고정한 상태에서 시간 t에 의한 전압 변동이 가능하다는 사실을 알 수 있다. 예로서, 시스템에서 사용하는 시스템 클럭 신호의 주파수가 2MHz라고 가장할 때 16비트로 시간 t를 표현하기 위해서는 32GHz 단위의 시간 제어가 가능해야 한다. 이론적으로는, 32GHz의 클럭 신호를 새로 만들어 사용하면 16비트로 시간 t를 표현할 수 있다. 그러나, 32GHz와 같은 고주파수의 클럭 신호는 노이즈가 많이 발생하기 때문에 시스템에 나쁜 영향을 끼칠 뿐만 아니라 정밀하게 생성시키기도 어렵다.
본 발명은 LDO 레귤레이터에서의 출력 전압 제어 시에 아날로그-디지털 변환기를 사용하여 클럭 신호의 주파수를 높이지 않고도 분해능(resolution)을 높이는 방안을 제안한다. 세부적으로, 클럭 스큐 제어에 따른 위상 합성 기술을 이용하여 LDO 레귤레이터의 분해능(resolution)을 높이는 방안을 제안한다.
또한, 위상 스큐 체인 경로에 대한 공정 특성 변화를 보상하기 위하여 캘리브레이션에 의한 정규화된 위상 스큐 제어를 적용하여 공정 특성 및 전압 변동에 대해서도 영향을 받지 않는 방안을 제안한다.
도 1a는 본 발명의 일 실시 예에 따른 LDO 레귤레이터(100A)의 구성도이다.
도 1a에 도시된 바와 같이, LDO 레귤레이터(100A)는 아날로그-디지털 변환 처리부(110), 위상 합성부(120), 챠지 펌프 회로(130A) 및 출력 회로(140)를 포함한다.
아날로그-디지털 변환 처리부(110)에는 출력 회로(140)로부터 생성된 피드백 아날로그 전압 신호(Vfb)가 입력된다. 아날로그-디지털 변환 처리부(110)는 입력된 피드백 아날로그 전압 신호(Vfb)를 제1디지털 신호로 변환하고, 변환된 제1디지털 신호와 타깃 디지털 신호(LDO_tar)의 차에 상응하는 제2디지털 신호(LDO_err)를 생성시킨다.
예로서, 제2디지털 신호(LDO_err)는 극성 정보를 나타내는 비트와 에러 정보를 나타내는 비트들로 구성될 수 있다. 세부적으로, 제2디지털 신호(LDO_err)의 최상위 비트로 극성 정보를 나타내고, 최상위 비트를 제외한 나머지 비트들로 에러 정보를 나타낼 수 있다.
위상 합성부(120)는 제2디지털 신호(LDO_err)에 포함된 극성 정보에 상응하는 논리 상태를 갖는 제2제어신호(CTL2)를 생성시키고, 제2디지털 신호(LDO_err)에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)를 생성시킨다. 예로서, 제2디지털 신호(LDO_err)의 극성 정보를 나타내는 최상위 비트 출력이 제2제어신호(CTL2)가 될 수 있다.
예로서, 위상 합성부(120)는 제2디지털 신호(LDO_err)에 포함된 에러 정보에 기초한 클럭 주기 단위의 지연 제어 및 클럭 주기 내에서의 스큐 제어에 따라서 생성된 신호들의 위상을 합성하여 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)를 생성시킬 수 있다.
챠지 펌프 회로(130A)는 제2제어신호(CTL2)의 논리 상태에 기초하여 내부 커패시터를 충전시키거나 방전시키는 충전 루프 또는 방전 루프를 선택적으로 형성하고, 선택된 루프에서 제1제어신호(CTL1)의 펄스폭에 상응하는 구간 동안에 전류가 흐르게 한다. 이와 같은 동작에 의하여 챠지 펌프 회로(130A)에서는 제2디지털 신호(LDO_err)에 의하여 전압 레벨이 조정된 출력 제어 전압(Vo)이 생성된다.
출력 회로(140)는 챠지 펌프 회로(130A)로부터 인가되는 출력 제어 전압(Vo)에 기초하여 입력 전압(Vin)에 대한 스위칭 동작에 따라서 출력 전압(Vout)을 생성하고, 출력 전압(Vout)으로부터 피드백 아날로그 전압 신호(Vfb)를 생성한다.
예로서, 출력 회로(140)는 게이트 단자에 인가되는 출력 제어 전압(Vo)에 기초하여 제1단자와 입력 전압(Vin)이 인가되는 제2단자를 도통시키거나 차단시키는 트랜지스터, 제1단자와 접지 단자 사이에 접속되어 피드백 아날로그 전압 신호(Vfb)를 생성시키는 분압 회로 및 제1단자와 접지 단자 사이에 분압 회로와 병렬로 접속되는 커패시터를 포함하고, 제1단자에서 출력 전압(Vout)을 생성시킬 수 있다.
도 1b는 본 발명의 다른 실시 예에 따른 LDO 레귤레이터(100B)의 구성도이다.
도 1b에 도시된 바와 같이, LDO 레귤레이터(100B)는 아날로그-디지털 변환 처리부(110), 위상 합성부(120), 챠지 펌프 회로(130B), 출력 회로(140) 및, 윈도우 레벨 검출부(170)를 포함한다.
도 1a에서 설명한 바와 같이, 아날로그-디지털 변환 처리부(110)는 제2디지털 신호(LDO_err)를 출력하고, 위상 합성부(120)는 제2디지털 신호(LDO_err)에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1) 및 제2디지털 신호(LDO_err)에 포함된 극성 정보에 상응하는 논리 상태를 갖는 제2제어신호(CTL2)를 출력한다.
윈도우 레벨 검출부(170)는 제2디지털 신호(LDO_err)가 윈도우 레벨 범위 내에 포함되는지를 판단하고, 이에 상응하는 제1,2검출신호(DET1, DET2)를 발생시킨다. 예로서, 윈도우 레벨 범위는 LDO 레귤레이터(100B)의 출력 전압(Vout)이 타깃 전압으로부터 일정 범위 이상을 벗어나는지를 검출하기 위한 초기 설정 값이다.
예로서, 윈도우 레벨 검출부(170)는 제2디지털 신호(LDO_err)에 따른 에러 값이 윈도우 레벨의 하위 임계값 미만인 구간에서 제1논리 상태를 갖는 제1검출신호(DET1)를 생성하고, 윈도우 레벨의 상위 임계값을 초과하는 구간에서 제1논리 상태를 갖는 제2검출신호(DET2)를 생성한다. 제2디지털 신호(LDO_err)에 따른 에러 값이 윈도우 레벨 범위 내에 포함되는 경우에는 제1검출신호(DET1) 및 제2검출신호(DET2)는 제2논리 상태를 갖는다. 예로서, 제1논리 상태를 '1'로 설정하고, 제2논리 상태를 '0'으로 설정할 수 있다.
에러 값의 크기는 제2디지털 신호(LDO_err)에 포함된 에러 정보에 의하여 결정되고, 에러 값의 부호는 제2디지털 신호(LDO_err)에 포함된 극성 정보에 의하여 결정될 수 있다.
챠지 펌프 회로(130B)는 제2제어신호(CTL2)의 논리 상태에 기초하여 내부 커패시터를 충전시키거나 방전시키는 충전 루프 또는 방전 루프를 선택적으로 형성하고, 선택된 루프에서 제1제어신호(CTL1)의 펄스폭에 상응하는 구간 동안에 전류가 흐르게 한다.
또한, 챠지 펌프 회로(130B)는 제1검출신호(DET1)에 기초하여 추가적인 서브 충전 루프를 형성시키고, 제2검출신호(DET2)에 기초하여 추가적인 서브 충전 루프를 형성시킨다. 예로서, 제1제어신호(CTL1)에 의하여 충전 전류 또는 방전 전류가 흐르는 구간을 제외한 구간에서 제1논리 상태를 갖는 제1검출신호(DET1)가 인가되면 챠지 펌프 회로(130B)에서 추가적인 충전 전류가 흐르게 된다. 같은 방식으로 제1제어신호(CTL1)에 의하여 충전 전류 또는 방전 전류가 흐르는 구간을 제외한 구간에서 제1논리 상태를 갖는 제2검출신호(DET2)가 인가되면 챠지 펌프 회로(130B)에서 추가적인 방전 전류가 흐르게 된다.
이와 같은 동작에 의하여 출력 전압(Vout)이 타깃 전압으로부터 일정 범위 이상을 벗어나는 경우에, LDO 레귤레이터(100B)의 출력 전압(Vout)이 타깃 전압을 빠르게 추종하도록 챠지 펌프 회로(130B)는 제1,2제어신호(CTL1, CTL2) 및 제1,2검출신호(DET1, DET2)에 의한 출력 제어 전압(Vo)을 생성한다.
출력 회로(140)는 챠지 펌프 회로(130B)로부터 인가되는 출력 제어 전압(Vo)에 기초하여 입력 전압(Vin)에 대한 스위칭 동작에 따라서 출력 전압(Vout)을 생성하고, 출력 전압(Vout)으로부터 피드백 아날로그 전압 신호(Vfb)를 생성한다.
도 1c는 본 발명의 또 다른 실시 예에 따른 LDO 레귤레이터(100C)의 구성도이다.
도 1c에 도시된 바와 같이, LDO 레귤레이터(100C)는 아날로그-디지털 변환 처리부(110), 위상 합성부(120), 챠지 펌프 회로(130A), 출력 회로(140), 제1멀티플렉서(150) 및, 타깃 디지털 신호 생성부(160)를 포함한다.
제1멀티플렉서(150)는 정전압 신호(Vref)와 출력 회로(140)로부터 출력되는 피드백 아날로그 전압 신호(Vfb)를 입력하고, 제1선택 제어신호(MUX_CTL1)에 따라서 피드백 아날로그 전압 신호(Vfb) 또는 정전압 신호(Vref) 중의 하나의 신호를 선택하여 아날로그-디지털 변환 처리부(110)로 출력한다. 예로서, 정전압 신호(Vref)는 밴드갭 레퍼런스 전압 발생 회로에서 출력되는 정전압이 될 수 있다.
예로서, 제1멀티플렉서(150)는 타깃 디지털 신호(LDO_tar)를 설정하기 위한 모드에서 제1선택 제어신호(MUX_CTL1)에 의하여 정전압 신호(Vref)를 선택하여 출력한다. 그 외의 모드에서는 제1멀티플렉서(150)는 제1선택 제어신호(MUX_CTL1)에 의하여 피드백 아날로그 전압 신호(Vfb)를 선택하여 출력한다. 예로서, 타깃 디지털 신호(LDO_tar)를 설정하기 위한 모드는 LDO 레귤레이터(100C)가 초기화될 때 수행될 수 있다.
타깃 디지털 신호(LDO_tar)를 설정하기 위한 모드에서 아날로그-디지털 변환 처리부(110)에는 정전압 신호(Vref)가 입력된다. 아날로그-디지털 변환 처리부(110)는 입력된 정전압 신호(Vref)를 제1디지털 신호(DIG_1)로 변환하여 타깃 디지털 신호 생성부(160)로 출력한다.
타깃 디지털 신호 생성부(160)는 타깃 디지털 신호(LDO_tar)를 설정하기 위한 모드에서 아날로그-디지털 변환 처리부(110)로부터 입력된 제1디지털 신호(DIG_1)에 기초하여 타깃 디지털 신호(LDO_tar)를 생성한다. 예로서, 제1디지털 신호(DIG_1)를 평균 연산 처리한 결과에 초기 설정된 이득 값을 곱한 결과로서 타깃 디지털 신호(LDO_tar)를 결정할 수 있다. 예로서, 정전압 신호(Vref)가 2V인 경우에 4V의 LDO 레귤레이터(100C)를 설계하고자 하는 경우에 이득 값을 2로 설정한다. 다른 예로서, 정전압 신호(Vref)가 4V인 경우에 2V의 LDO 레귤레이터(100C)를 설계하고자 하는 경우에 이득 값을 0.5로 설정한다.
타깃 디지털 신호(LDO_tar)를 설정하기 위한 모드가 아닌 경우에, 아날로그-디지털 변환 처리부(110)에는 피드백 아날로그 전압 신호(Vfb)가 입력된다. 아날로그-디지털 변환 처리부(110)는 입력된 피드백 아날로그 전압 신호(Vfb)를 제1디지털 신호(DIG_1)로 변환하고, 변환된 제1디지털 신호와 타깃 디지털 신호(LDO_tar)의 차에 상응하는 제2디지털 신호(LDO_err)를 생성시킨다.
도 1c에 도시된 위상 합성부(120), 챠지 펌프 회로(130A) 및 출력 회로(140)는 도 1a에서와 동일하게 동작하므로 중복적인 설명은 피하기로 한다.
도 1d는 본 발명의 또 다른 실시 예에 따른 LDO 레귤레이터(100D)의 구성도이다.
도 1d에 도시된 바와 같이, LDO 레귤레이터(100D)는 아날로그-디지털 변환 처리부(110), 위상 합성부(120), 챠지 펌프 회로(130B), 출력 회로(140), 제1멀티플렉서(150), 타깃 디지털 신호 생성부(160) 및 윈도우 레벨 검출부(170)를 포함한다.
도 1d에 도시된 아날로그-디지털 변환 처리부(110)는 제1멀티플렉서(150) 및 타깃 디지털 신호 생성부(160)는 도 1c에서와 동일하게 동작하고, 위상 합성부(120), 챠지 펌프 회로(130B), 출력 회로(140) 및 윈도우 레벨 검출부(170)는 도 1B에서와 동일하게 동작하므로 중복적인 설명은 피하기로 한다.
도 2는 도 1a 내지 도 1d에 도시된 아날로그-디지털 변환 처리부(110)의 세부 구성의 일 예를 보여주는 도면이다.
도 2에 도시된 바와 같이, 아날로그-디지털 변환 처리부(110A)는 제1아날로그-디지털 변환기(110-1A) 및 감산 회로(110-2A)를 포함한다.
제1아날로그-디지털 변환기(110-1A)는 출력 회로(104)로부터 입력되는 피드백 아날로그 전압 신호(Vfb)를 N(N은 2 이상의 정수)비트의 제1A디지털 신호(DIG_1A)로 변환한다. 여기에서, 제1A디지털 신호(DIG_1A)의 비트 수 N에 의하여 LDO 레귤레이터(100A 내지 100D)의 분해능 수준이 결정된다.
감산 회로(110-2A)는 제1아날로그-디지털 변환기(110-1A)에서 출력되는 N비트의 제1A디지털 신호(DIG_1A)를 입력한다. 그리고, N비트의 제1A디지털 신호(DIG_1A)와 N비트의 타깃 디지털 신호(LDO_tar)의 차에 상응하는 N비트의 제2디지털 신호(LDO_err)를 생성시킨다. 예로서, 타깃 디지털 신호(LDO_tar)로부터 제1A디지털 신호(DIG_1A)를 감산하여 제2디지털 신호(LDO_err)를 생성시킬 수 있다. 다른 예로서, 제1A디지털 신호(DIG_1A)로부터 타깃 디지털 신호(LDO_tar)를 감산하여 제2디지털 신호(LDO_err)를 생성시킬 수도 있다. 본 발명의 일 실시 예에서는 제1A디지털 신호(DIG_1A)로부터 타깃 디지털 신호(LDO_tar)를 감산하여 제2디지털 신호(LDO_err)를 생성하는 것으로 설명하기로 한다. 제2디지털 신호(LDO_err)의 최상위 비트는 극성을 나타낼 수 있다. 여기에서, 제2디지털 신호(LDO_err)는 LDO 레귤레이터(100A 내지 100D)의 디지털 에러 신호를 의미한다.
예로서, 감산 회로(110-2A)에서 제2디지털 신호(LDO_err)의 극성 정보를 나타내는 최상위 비트가 제1논리 값을 갖는 경우에 극성 비트를 제외한 제2디지털 신호(LDO_err)를 구성하는 비트들의 값을 반전시키고, 제2디지털 신호(LDO_err)의 최상위 비트가 제2논리 값을 갖는 경우에 제2디지털 신호(LDO_err)를 구성하는 비트들의 값을 그대로 출력하는 후처리 동작을 수행할 수도 있다.
도 3은 도 1A 내지 도 1D에 도시된 아날로그-디지털 변환 처리부(110)의 세부 구성의 다른 예를 보여주는 도면이다.
도 3에 도시된 바와 같이, 아날로그-디지털 변환 처리부(110B)는 제2아날로그-디지털 변환기(110-1B) 및 디지털 필터(110-2B)를 포함한다.
제2아날로그-디지털 변환기(110-1B)는 출력 회로(104)로부터 입력되는 피드백 아날로그 전압 신호(Vfb)를 M(M은 2이상의 정수)비트의 제1B디지털 신호(DIG_1B)로 변환한다. 여기에서, 제1B디지털 신호의 비트 수 M은 LDO 레귤레이터(100A 내지 100D)의 분해능 수준을 결정하는 N보다 작게 결정된다. 예로서, N이 16으로 설정된 경우에 M을 10으로 결정할 수 있다. 물론, M과 N은 LDO 레귤레이터(100A 내지 100D)를 적용하는 시스템의 성능을 고려하여 다양하게 결정할 수 있다.
디지털 필터(110-2B)는 제2아날로그-디지털 변환기(110-1B)에서 출력된 제1B디지털 신호(DIG_1B)를 입력하여 평균 필터링 처리 및 타깃 디지털 신호(LDO_tar)와의 감산 처리에 기초하여 N(N은 M보다 큰 정수)비트의 제2디지털 신호(LDO_err)를 출력한다. 제2디지털 신호(LDO_err)의 최상위 비트는 극성을 나타낼 수 있다.
디지털 필터(110-2B)는 M비트의 제1B디지털 신호(DIG_1B)에 대한 매 샘플링 시간마다 누적 평균 필터링 처리를 수행하여 N비트의 제1C디지털 신호(DIG_1C)를 생성시키고, N비트의 제1C디지털 신호(DIG_1C)와 타깃 디지털 신호(LDO_tar)의 차에 상응하는 N비트의 제2디지털 신호(LDO_err)를 생성시킨다. 예로서, 타깃 디지털 신호(LDO_tar)로부터 제1C디지털 신호(DIG_1C)를 감산하여 제2디지털 신호(LDO_err)를 생성시킬 수 있다. 다른 예로서, 제1C디지털 신호(DIG_1C)로부터 타깃 디지털 신호(LDO_tar)를 감산하여 제2디지털 신호(LDO_err)를 생성시킬 수도 있다. 본 발명의 일 실시 예에서는 제1C디지털 신호(DIG_1C)로부터 타깃 디지털 신호(LDO_tar)를 감산하여 제2디지털 신호(LDO_err)를 생성하는 것으로 설명하기로 한다.
도 4는 도 2 또는 도 3에 도시된 제1아날로그-디지털 변환기(110-1A) 또는 제2아날로그-디지털 변환기(110-1B)의 세부 구성을 예시적으로 보여주는 도면이다.
제1,2아날로그-디지털 변환기(110-1A 또는 110-1B)는 기준 전압 발생 회로(111), 비교 회로(112) 및 인코더(113)를 포함한다.
기준 전압 발생 회로(111)는 전원 전압 Vd와 접지 사이에 직렬로 복수개의 저항들(R0 ~ Rp)이 접속되고, 직렬로 연결된 저항들 사이의 노드들을 통하여 p개의 기준 전압들(Vr1 ~ Vrp)을 생성시킨다. 예로서, 복수개의 저항들(R0~Rp)의 저항 값은 동일하게 설정할 수 있다. 예로서, M비트의 아날로그-디지털 변환기(110-1B)를 구현하기 위해서 p 값은 (2M-1)으로 결정할 수 있다. 즉, 10비트의 아날로그-디지털 변환기(110-1B)를 구현하기 위해서 전원 전압 Vd와 접지 사이에 직렬로 저항 소자를 210개 연결하여야 한다. 예로서, 출력 회로(140)에 인가되는 입력 전압(Vin)을 전원 전압 Vd으로 이용할 수도 있다.
비교 회로(112)는 p개의 비교기들(C1 ~ Cp)을 포함하고, 비교기들(C1 ~ Cp) 각각의 제1입력 단자에는 각각의 비교기에 매칭되는 기준 전압이 인가되고, 비교기들(C1 ~ Cp) 각각의 제2입력 단자에는 피드백 아날로그 전압 신호(Vfb)가 인가된다. 예로서, M비트의 아날로그-디지털 변환기(110-1B)를 구현하기 위해서 (2M-1)개의 비교기들을 필요로 한다. 즉, 10비트의 아날로그-디지털 변환기(110-1B)를 구현하기 위해서 (210-1)개의 비교기들이 필요하다.
예로서, 비교기들(C1 ~ Cp)의 제1입력 단자를 네거티브(-) 입력 단자로 설정하고, 제2입력 단자를 포지티브(+) 입력 단자로 설정할 수 있다. 다른 예로서, 비교기들(C1 ~ Cp)의 제1입력 단자를 포지티브(+) 입력 단자로 설정하고, 제2입력 단자를 네거티브(-) 입력 단자로 설정할 수도 있다.
이에 따라서, 비교기 C1의 제1입력 단자에는 기준 전압 Vr1이 인가되고, 비교기 C2의 제1입력 단자에는 기준 전압 Vr2가 인가되고, 비교기 Cp의 제1입력 단자에는 기준 전압 Vrp이 인가된다. 나머지 비교기들의 제1입력 단자에도 이와 같은 방식으로 해당 비교기들에 매칭되는 기준 전압이 인가된다.
비교기들(C1 ~ Cp) 각각은 제1입력 단자의 전압과 제2입력 단자의 전압을 비교하여 비교 결과에 상응하는 논리 값을 갖는 신호를 출력한다. 예로서, 제1입력 단자를 네거티브(-) 입력 단자로 설정하고 제2입력 단자를 포지티브(+) 입력 단자로 설정한 경우에, 비교기들(C1 ~ Cp) 각각은 기준 전압보다 아날로그 전압 신호(DAC_out)의 전압이 크거나 같으면 논리 상태 "High(1)"을 갖는 출력이 발생되고, 그렇지 않으면 논리 상태 "Low(0)"을 갖는 출력이 발생된다.
인코더(113)는 비교 회로(112)의 비교기들(C1 ~ Cp)의 출력신호들을 인코딩하여 디지털 신호를 생성시킨다. 예로서, p 값이 (2M-1)인 경우에 인코더(113)는 M비트의 제1B디지털 신호(DIG_1B)를 생성시킨다. 다른 예로서, p 값이 (2N-1)인 경우에 인코더(113)는 N비트의 제1A디지털 신호(DIG_1A)를 생성시킨다.
도 5는 도 3에 도시된 디지털 필터(110-2B')의 세부 구성의 일 예를 보여주는 도면이다.
도 5에 도시된 바와 같이, 디지털 필터(110-2B')는 제1,2,3곱셈기들(11, 12, 13), 합산기(14) 지연기(15), 감산기(16) 및 베럴 시프터(17)를 포함한다.
제1곱셈기(11)는 아날로그-디지털 변환기(110-1B)로부터 출력되는 M비트의 제1B디지털 신호(DIG_1B)를 입력하고, 입력된 제1B디지털 신호(DIG_1B)에 제1계수를 곱한 N비트의 제1연산신호 합산기(14)로 출력한다.
합산기(14)는 제1연산신호와 제2곱셈기(12)에서 출력되는 제3연산신호를 합한 N비트의 제2연산신호를 지연기(15) 및 감산기(16)로 각각 출력한다. 합산기(14)에서 출력되는 제2연산신호는 제1B디지털 신호를 평균 필터링 처리한 신호에 해당된다. 즉, 제2연산신호는 제1C디지털 신호(DIG_1C)로 표시할 수 있다.
지연기(15)는 제2연산신호를 샘플링 시간 단위로 지연시켜 제2곱셈기(12)로 출력한다.
제2곱셈기(12)는 지연기(15)에서 출력되는 신호에 제2계수를 곱한 N비트의 제3연산신호를 합산기(14)로 출력한다.
감산기(16)는 타깃 디지털 신호(LDO_tar)와 제1C디지털 신호(DIG_1C)의 차를 연산한 N비트의 제4연산신호를 제3곱셈기(13)로 출력한다. 예로서, 제1C디지털 신호(DIG_1C)로부터 타깃 디지털 신호(LDO_tar)를 감산한 N비트의 제4연산신호를 제3곱셈기(13)로 출력한다. N비트의 제4연산신호의 최상위 비트는 극성을 나타낼 수 있다.
제3곱셈기(13)는 제4연산신호에 제3계수를 곱한 N비트의 제5연산신호를 베럴 시프터(17)로 출력한다.
베럴 시프터(17)는 제5연산신호를 적어도 한 비트씩 상위 비트로 시프트 처리한 제2디지털 신호(LDO_err)를 출력한다. 배럴 시스터(17)에서 한 비트씩 상위 비트로 시프트 처리하면, 제2디지털 신호(LDO_err)는 제5연산신호에 2를 곱한 결과와 같게 된다. 만일 베럴 시스터(17)에서 2 비트씩 상위 비트로 시프트 처리하면, 제2디지털 신호(LDO_err)는 제5연산신호에 4를 곱한 결과와 같게 된다. 즉, 배럴 시프터(17)에서 상위 비트로 시프트되는 비트 수가 n이면, 입력 신호에 2n을 곱한 값이 출력된다.
위의 제1계수, 제2계수 및 제3계수 각각은 각각 0보다 크고 1보다 작게 결정할 수 있다.
도 6은 도 3에 도시된 디지털 필터(110-2B")의 세부 구성의 다른 예를 보여주는 도면이다.
도 6에 도시된 바와 같이, 디지털 필터(110-2B")는 제1,2,3곱셈기들(11, 12, 13), 합산기(14) 지연기(15), 감산기(16), 베럴 시프터(17) 및 후처리기(18)를 포함한다.
도 6에 도시된 디지털 필터(110-2B")는 도 5에 도시된 디지털 필터(110-2B')에 비하여 후처리기(18)가 추가되었다.
도 6에 도시된 제1,2,3곱셈기들(11, 12, 13), 합산기(14) 지연기(15), 감산기(16) 및 베럴 시프터(17)에 대한 동작은 도 5에서 이미 설명하였으므로, 후처리기(18)의 동작에 대해서만 설명하기로 한다.
후처리기(18)는 베럴 시프터(17)로부터 출력되는 제2디지털 신호(LDO_err)를 입력하여, 제2디지털 신호(LDO_err)의 극성 비트인 최상위 비트가 제1논리 값을 갖는 경우에 극성 비트를 제외한 제2디지털 신호(LDO_err)를 구성하는 비트들의 값을 반전시켜 출력하고, 제2디지털 신호(LDO_err)의 극성 비트가 제2논리 값을 갖는 경우에 제2디지털 신호(LDO_err)를 구성하는 비트들의 값을 그대로 출력한다. 예로서, 제1논리 값을 '1'로 설정하고, 제2논리 값을 '0'으로 설정할 수 있다. 다른 예로서, 제1논리 값을 '0'으로 설정하고, 제2논리 값을 '1'로 설정할 수도 있다.
도 7은 도 1a 내지 도 1b에 도시된 위상 합성부(120)의 세부 구성의 일 예를 보여주는 도면이다.
도 7에 도시된 바와 같이, 위상 합성부(120A)는 제1분주기(120-1), 제1지연회로(120-2), 제2지연회로(120-3), 제1논리 회로(120-4) 및 제2논리 회로(120-5)를 포함한다.
위상 합성부(120A)는 제2디지털 신호(LDO_err)에 기초하여 제1제어신호(CTL1) 및 제2제어신호(CTL2)를 발생시킨다. 예로서, 제2디지털 신호(LDO_err)는 극성 정보를 나타내는 최상위 비트와 제1지연회로(120-2)의 지연 값을 나타내는 초기 설정된 개수의 상위 비트들로 구성된 제1파트의 비트들과 제2지연회로(120-3)의 지연 값을 나타내는 초기 설정된 개수의 하위 비트들로 구성된 제2파트의 비트들로 구성된다.
예로서, 제2디지털 신호(LDO_err)가 16비트로 구성되는 경우에 [14:11] 비트들의 값을 이용하여 제1지연회로(120-2)를 제어하고, [10:0] 비트들의 값을 이용하여 제2지연회로(120-3)를 제어할 수 있다.
제1분주기(120-1)는 제1클럭 신호(CLK1)를 입력하여 제1클럭 신호(CLK1)의 2 이상의 초기 설정된 정수배 주기마다 펄스가 발생되는 제2클럭 신호(CLK2)를 출력한다. 제2디지털 신호(LDO_err)의 제1파트의 비트들의 개수에 기초하여 제2클럭 신호(CLK2)의 생성 주기를 결정할 수 있다. 예로서, 제1파트의 비트들의 개수가 4인 경우에 초기 설정된 정수배는 24로 결정할 수 있다. 즉, 제1파트의 비트들의 개수가 4인 경우에, 제1클럭 신호(CLK1)의 펄스가 16개 발생될 때마다 제2클럭 신호(CLK2)의 펄스가 발생된다.
도 18(A)는 제1클럭 신호(CLK1)를 나타내고, 도 18(B)는 제2클럭 신호(CLK2)를 나타낸다. 도 18(A) 및 18(B)를 참조하면, 제1분주기(120-1)로 제1클럭 신호(CLK1)가 입력되어, 제1클럭 신호(CLK1)의 펄스가 16개 발생될 때마다 제2클럭 신호(CLK2)의 펄스가 발생된다.
제1지연회로(120-2)는 제2클럭 신호(CLK2)를 입력하여, 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 기초하여 제2클럭 신호(CLK2)를 제1클럭 신호(CLK1)의 1주기 시간 단위로 지연시킨 제2A클럭 신호(CLK2_d1)를 출력한다. 예로서, 제2디지털 신호(LDO_err)가 16비트로 구성되는 경우에 [14:11] 비트들의 값을 이용하여 제1지연회로(120-2)를 제어할 수 있다. 세부적인 예로서, [14:11] 비트들의 값이 [0101]인 경우에, 제1지연회로(120-2)에 의하여 제2클럭 신호(CLK2)는 제1클럭 신호(CLK1)의 5주기에 해당되는 시간 동안 지연되어 출력된다. 제1지연회로(120-2)에 의하여 제1클럭 신호(CLK1)의 5주기에 해당되는 시간 동안 지연되어 출력되는 제2A클럭 신호(CLK2_d1)를 도 18(C)에 도시하였다.
제2지연회로(120-3)는 제1지연회로(120-2)에서 출력되는 제2A클럭 신호(CLK2_d1)를 입력하여, 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값에 기초하여 클럭 스큐 제어에 따라서 제2A클럭 신호(CLK2_d1)를 초기 설정된 분해능 시간 단위로 지연시킨 제2B클럭 신호(CLK2_d2)를 출력한다. 예로서, 초기 값으로 설정되는 분해능 시간 단위는 제1클럭 신호의 1주기 시간 단위를 2K(K=제2파트의 비트들의 개수)로 분할한 시간 단위로 결정할 수 있다. 다른 예로서, 초기 값으로 설정되는 분해능 시간 단위는 제1클럭 신호의 1주기 시간 단위를 2K(K=제2파트의 비트들의 개수)로 분할한 시간 단위보다 일정량 크거나 작게 결정할 수도 있다. 도 18(D)에 제2B클럭 신호(CLK2_d2)를 도시하였다.
제1논리 회로(120-4)는 제2클럭 신호(CLK2)와 제2B클럭 신호(CLK2_d2)에 기초하여 제1지연회로(120-2) 및 제2지연회로(120-3)에서의 지연 값의 합에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)를 생성시킨다. 예로서, 제2클럭 신호(CLK2)의 펄스가 발생되는 시점부터 제2B클럭 신호(CLK2_d2)의 펄스가 발생되는 시점까지의 구간 폭을 갖는 제1제어신호(CTL1)를 생성시킬 수 있다.
제2논리 회로(120-5)는 제2디지털 신호(LDO_err)에 포함된 극성 비트 정보에 상응하는 논리 값을 갖는 제2제어신호(CTL2)를 생성시킨다. 예로서, 제2디지털 신호(LDO_err)의 극성 정보를 나타내는 최상위 비트 값에 대응되는 논리 값을 갖는 제2제어신호(CTL2)를 생성시킬 수 있다.
다른 예로서, 아날로그-디지털 변환 처리부(110)에서 생성되는 제2디지털 신호(LDO_err)의 극성 비트 출력을 제2논리 회로(120-5)를 거치지 않고 바로 제2제어신호(CTL2)로 이용할 수도 있다. 세부적으로, 제2디지털 신호(LDO_err)의 극성 정보를 나타내는 최상위 비트 출력을 바로 제2제어신호(CTL2)로 이용할 수도 있다. 이 경우에, 제2논리 회로(120-5)를 생략할 수 있다.
도 8은 도 7에 도시된 제1지연회로(120-2)의 세부 구성의 일 예를 보여주는 도면이다.
도 8에 도시된 바와 같이, 제1지연회로(120-2)는 복수의 개의 D플립-플롭들(121-1 ~ 121-v) 및 멀티플렉서(122)를 포함한다.
D플립-플롭의 개수 v는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 기초하여 결정된다. 예로서, 제1파트의 비트들의 개수가 4개인 경우에 D플립-플롭의 개수 v를 (24-1)인 15개로 결정할 수 있다.
복수의 개의 D플립-플롭들(121-1 ~ 121-v)은 직렬로 연결된다. 세부적으로 첫 번째 D플립-플롭(121-1)의 입력 단자(D)에는 제2클럭 신호(CLK2)가 인가되고, 출력 단자(Q)를 다음 D플립-플롭(121-2)의 입력 단자(D)에 연결한다. 이와 같은 방식으로 D플립-플롭들(121-1 ~ 121-v)의 입력 단자(D) 및 출력 단자(Q)를 연결시킨다.
그리고, 복수의 개의 D플립-플롭들(121-1 ~ 121-v)의 각 클럭 단자(CK)에는 제1클럭 신호(CLK1)가 인가된다.
그러면, 첫 번째 D플립-플롭(121-1)에서는 제1클럭 신호(CLK1)의 1주기 지연된 제2클럭 신호(CLK2)가 출력되고, 두 번째 D플립-플롭(121-1)에서는 제1클럭 신호(CLK1)의 2주기 지연된 제2클럭 신호(CLK2)가 출력되고, 마지막 D플립-플롭(121-v)에서는 제1클럭 신호(CLK1)의 v주기 지연된 제2클럭 신호(CLK2)가 출력된다.
첫 번째 D플립-플롭(121-1)의 입력 신호 Q0과 복수의 개의 D플립-플롭들(121-1 ~ 121-v)에서 출력되는 신호 Q1 ~ Qv들은 멀티플렉서(122)로 입력된다.
멀티플렉서(122)는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 의하여 (v+1)개의 입력 단자들로 입력되는 신호 Q0 ~ Qv들 중에서 하나의 신호를 선택하여 출력한다.
예로서, 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들이 [14:11]이고, [14:11] 비트들의 값이 [0000]인 경우에 멀티플렉서(122)는 Q0을 선택하여 출력한다. 다른 예로서, [14:11] 비트들의 값이 [0101]인 경우에 멀티플렉서(122)는 Q5를 선택하여 출력한다.
도 9는 도 7에 도시된 제2지연회로(120-3)의 세부 구성의 일 예를 보여주는 도면이다.
도 9에 도시된 바와 같이, 제2지연회로(120-3)는 제1디코더(120-3A) 및 제1딜레이 체인(120-3B)을 포함한다.
제1딜레이 체인(120-3B)은 복수개의 딜레이 셀들(123-1 ~ 123-k)이 직렬로 연결되는 회로 구성을 갖는다. 제1딜레이 체인(120-3B)은 제2A클럭 신호(CLK2_d1)를 입력하여, 제1디코딩 신호들(D1 ~Dk)에 기초하여 딜레이 셀들(123-1 ~ 123-k)에 서 지연된 제2B클럭 신호(CLK2_d2)를 출력한다.
딜레이 셀들(123-1 ~ 123-k)의 개수 k는 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 개수와 같게 결정한다. 예로서, 제2디지털 신호(LDO_err)의 [10:0] 비트들을 제2파트의 비트들로 할당한 경우에 딜레이 셀들(123-1 ~ 123-k)의 개수 k는 11개로 결정할 수 있다. 딜레이 셀들(123-1 ~ 123-k)은 제1디코더(120-3A)에서 생성되는 제1디코딩 신호들(D1 ~Dk)에 의하여 제어된다.
최하위 비트에 대응되는 딜레이 셀(123-1)에서의 지연 시간을 제1단위 지연 시간(dt1)으로 결정하면, 2번째 상위 비트에 대응되는 딜레이 셀(123-2)에서의 지연 시간은 2*dt1로 결정하고, 3번째 상위 비트에 대응되는 딜레이 셀(123-3)의 지연 시간은 4*dt1로 결정하는 방식으로 상위 비트로 올라갈수록 딜레이 셀의 지연 시간은 2배씩 증가하도록 결정한다.
예로서, 최하위 비트에 대응되는 딜레이 셀(123-1)에서의 지연 시간인 제1단위 지연 시간(dt1)을 125ps로 결정한 경우에 2번째 상위 비트에 대응되는 딜레이 셀(123-2)에서의 지연 시간을 0.25ns로 결정할 수 있다. 그리고, 11번째 상위 비트에 대응되는 딜레이 셀(123-11)에서의 지연 시간을 32ns로 결정할 수 있다.
제1디코더(120-3A)는 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값에 기초하여 딜레이 체인(120-3A)을 구성하는 딜레이 셀들을 선택하기 위한 제1디코딩 신호들(D1 ~Dk)을 생성한다. 제1디코더(120-3A)의 제1디코딩 값을 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값과 동일한 값으로 결정할 수 있다. 예로서, 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값이 [01000000011]인 경우에, 제1디코딩 값을 [01000000011]로 결정할 수 있다. 그리고, 제1디코딩 값 [01000000011]에 따른 제1디코딩 신호들(D1 ~D11)을 생성할 수 있다. 제1디코딩 신호들(D1~Dk) 각각을 딜레이 셀들을 일대일로 매칭시킨다.
제1딜레이 체인(120-3A)을 구성하는 딜레이 셀들 중에서 제1디코딩 신호들(D0~Dk)의 값에 기초하여 선택된 딜레이 셀(들)은 해당 셀의 지연 시간만큼 입력 신호를 지연시켜 출력한다. 그리고, 딜레이 체인(120-3A)을 구성하는 딜레이 셀들 중에서 선택되지 않은 딜레이 셀(들)은 제2단위 지연 시간(dt2)만큼 입력 신호를 지연시킨다. 여기에서, 제2단위 지연 시간(dt2)은 제1단위 지연 시간(dt1)보다 작은 값으로 설정한다. 제2단위 지연 시간(dt2)은 제1단위 지연 시간(dt1)에 비하여 무시할 수 있을 정도로 작은 값으로 설정하는 것이 바람직하다.
예로서, 제2디지털 신호(LDO_err)의 [10:0] 비트들의 값이 [01000000011]인 경우에, 디코딩 신호들(D0~Dk)에 의하여 선택되는 딜레이 셀들은 (123-1), (123-2), (123-10)가 된다. 만일 단위 지연 시간을 무시한다면 딜레이 체인(120-3A)에서의 총 지연 시간은 3개의 딜레이 셀들 (123-1), (123-2), (123-10)에 대한 지연 시간들의 합이 된다.
도 10은 도 9에 도시된 제1딜레이 체인(120-3B)의 세부 구성의 일 예를 보여주는 도면이다.
도 10에 도시된 바와 같이, 제1딜레이 체인(120-3B)은 복수개의 딜레이 셀들(123-1 ~ 123-k)이 직렬로 연결된다. 복수개의 딜레이 셀들(123-1 ~ 123-k) 각각은 해당 딜레이 셀의 지연 시간에 상응되는 개수의 제1단위 지연 시간(dt1)을 갖는 딜레이 소자(DL_dt1)를 직렬로 연결한 제1단자, 제1단자와 병렬로 연결된 제2단위 지연 시간(dt1)을 갖는 딜레이 소자(DL_dt2)의 제2단자 중에서 스위칭 소자(SWi)에 의하여 하나의 단자를 선택하여 출력한다. 스위칭 소자(SWi)는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들에 기초하여 디코더(120-3A)에 의하여 생성된 제1디코딩 신호(Di)에 의하여 제어된다.
세부적으로, 딜레이 셀(123-1)은 입력 신호를 제1단위 지연 시간(dt1)만큼 지연시켜 출력하는 하나의 딜레이 소자(DL_dt1), 딜레이 소자(DL_dt1)와 병렬로 연결되어 제2단위 지연 시간(dt1)만큼 지연시켜 출력하는 하나의 딜레이 소자(DL_dt2) 및 스위칭 소자(SW1)로 구성된다. 스위칭 소자(SW1)에 의하여 딜레이 소자(DL_dt1) 또는 딜레이 소자(DL_dt2) 중의 하나를 선택하여 출력한다. 스위칭 소자(SW1)는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들 중의 최하위 비트에 상응하는 제1디코딩 신호(D1)에 의하여 제어된다. 예로서, 제1디코딩 신호(D1)가 제1논리 값(예로서, 1)을 갖는 경우에, 딜레이 셀(123-1)은 딜레이 소자(DL_dt1)에서 지연된 신호를 선택하여 출력한다. 그리고, 제1디코딩 신호(D1)가 제2논리 값(예로서, 0)을 갖는 경우에, 딜레이 셀(123-1)은 딜레이 소자(DL_dt2)에서 지연된 신호를 선택하여 출력한다.
딜레이 셀(123-k)은 직렬로 연결된 2k개의 딜레이 소자(DL_dt1)들, 하나의 딜레이 소자(DL_dt2) 및 스위칭 소자(SWk)로 구성된다. 스위칭 소자(SWk)는 직렬로 연결된 2k개의 딜레이 소자(DL_dt1)들에 의하여 지연된 신호가 출력되는 제1단자, 제1단자와 병렬로 연결된 하나의 딜레이 소자(DL_dt2)에 의하여 지연된 신호가 출력되는 제2단자 중의 하나를 선택한다. 스위칭 소자(SWk)는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들 중의 최상위 비트에 상응하는 제1디코딩 신호(Dk)에 의하여 제어된다. 예로서, 제1디코딩 신호(Dk)가 제1논리 값(예로서, 1)을 갖는 경우에, 딜레이 셀(123-k)은 2k개의 딜레이 소자(DL_dt1)에서 지연된 신호를 출력하도록 제1단자를 선택한다. 그리고, 제1디코딩 신호(Dk)가 제2논리 값(예로서, 0)을 갖는 경우에, 딜레이 셀(123-k)은 딜레이 소자(DL_dt2)에서 지연된 신호를 출력하도록 제2단자를 선택한다.
도 11은 도 7에 도시된 제2논리 회로(120-5)의 세부 구성의 일 예를 보여주는 도면이다.
도 11에 도시된 바와 같이, 제2논리 회로(120-5)는 제1RS 플립-플롭(FF1)에 의하여 구현될 수 있다.
제1RS 플립-플롭(FF1)의 R단자에는 제2지연회로(120-3)에서 출력되는 제2B클럭 신호(CLK2_d2)가 인가되고, S단자에는 제1분주기(120-1)에서 출력되는 제2클럭 신호(CLK2)가 인가된다.
예로서, 제2클럭 신호(CLK2)가 도 18(B)와 같은 타이밍으로 발생되고 제2B클럭 신호(CLK2_d2)가 도 18(D)와 같은 타이밍으로 발생되면, 제1RS 플립-플롭(FF1)의 출력 단자(Q)에서 출력되는 제1제어신호(CTL1)는 도 18(E)와 같이 발생된다.
도 12는 도 1에 도시된 위상 합성부(120)의 세부 구성의 다른 예를 보여주는 도면이다.
도 12에 도시된 바와 같이, 위상 합성부(120B)는 제1분주기(120-1), 제1지연회로(120-2), 제2지연회로(120-3), 제1논리 회로(120-4), 제2논리 회로(120-5) 및 캘리브레이션 회로(120-6)를 포함한다.
위상 합성부(120B)는 도 7에 도시된 위상 합성부(120A)에 캘리브레이션 회로(120-6)가 추가된 구성을 갖는다. 제1분주기(120-1), 제1지연회로(120-2), 제2지연회로(120-3), 제1논리 회로(120-4) 및 제2논리 회로(120-5)에 대해서는 도 7에서 상세히 설명하였으므로, 중복적인 설명은 피하기로 한다.
캘리브레이션 회로(120-6)는 캘리브레이션 정보 산출부(120-6A) 및 제4곱셈기(120-6B)를 포함한다.
캘리브레이션 정보 산출부(120-6A)는 도 9의 제2지연회로(120-3)와 동등한 회로에서의 제1클럭 신호(CLK1)의 1주기 동안에 지연되는 값에 상응하는 스큐 캘리브레이션 값을 산출한다. 여기에서, 스큐 캘리브레이션 값은 제2지연회로(120-3)에 의하여 발생되는 제1클럭 신호(CLK1)의 스큐 값과 동일한 값이 된다.
제4곱셈기(120-6B)는 위상 합성부(120B)로 입력되는 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들에 스큐 캘리브레이션 값을 곱하여 정규화된 제2파트의 비트들의 값을 출력한다. 제4곱셈기(120-6B)에서 출력되는 정규화된 제2파트의 비트들의 값은 제2지연 회로(120-3)에 인가된다.
이에 따라서, 제2지연 회로(120-3)에서 발생되는 공정 특성 및 전압 변동에 따른 지연량 변동을 상쇄시킬 수 있게 된다.
도 13은 도 12에 도시된 캘리브레이션 회로(120-6)의 세부 구성의 일 예를 보여주는 도면이다.
도 13에 도시된 바와 같이, 캘리브레이션 회로(120-6)는 제2'지연 회로(120-3'), 제2분주기(124), RS 플립-플롭(125), 디코더 제어부(126) 및 제4곱셈기(120-6B)를 포함한다.
제2분주기(124)는 제1클럭 신호(CLK1)를 입력하여, 제1클럭 신호(CLK1)를 2분주하여 출력한다. 예로서, 제1클럭 신호(CLK1)의 주파수가 32MHz인 경우에 분주기(124)에서는 16MHz의 클럭 신호가 출력된다. 제2분주기(124)에서 출력되는 신호를 제1A클럭 신호(CLK1A)라고 표시하고 한다.
제2'지연 회로(120-3')는 도 9에 도시된 제2지연 회로(120-3)와 동동한 회로로 구성된다. 제2'지연 회로(120-3')는 제2디코더(120-3A') 및 제2딜레이 체인(130-3B')를 포함한다. 제2딜레이 체인(120-3B')은 복수개의 딜레이 셀들(123-1' ~ 123-k')이 직렬로 연결된다.
제2딜레이 체인(130-3B')에는 제1A클럭 신호(CLK1A)가 입력된다. 제2딜레이 체인(130-3B')는 제2디코더(120-3A')에서 출력되는 제2디코딩 신호들(D1'~ Dk')에 의하여 딜레이 셀들(123-1' ~ 123-k')을 제어함으로써 제1A클럭 신호(CLK1A)를 지연시킨다. 제2딜레이 체인(130-3B')에서 출력되는 신호를 제1B클럭 신호(CLK1A_d)라고 정의하자.
RS 플립-플롭(125)의 R단자에는 제1B클럭 신호(CLK1A_d)가 인가되고, S단자에는 제1A클럭 신호(CLK1A)가 인가된다. RS 플립-플롭(125)의 출력단자(Q)에서 출력되는 신호는 디코더 제어부(126)에 인가된다.
디코더 제어부(126)는 RS 플립-플롭(125)의 Q단자로 출력되는 신호의 논리 값에 기초하여 제2디코더(120-3A')의 디폴트 값으로 설정된 제2디코딩 값을 증가시키거나 감소시키는 동작을 통하여 스큐 캘리브레이션 값을 생성시킨다. Q단자로 출력되는 신호의 논리 값에 기초하여 k비트로 구성된 제2디코딩 값을 1씩 증가시키거나 감소시킬 수 있다.
제2디코더(120-3A')는 디코더 제어부(126)에 의하여 제어된 제2디코딩 값에 대응되는 제2디코딩 신호들(D1'~ Dk')을 제2딜레이 체인(130-3B')으로 출력한다.
세부적으로, 제2딜레이 체인(130-3B')에서의 초기 스큐 값에 따라서 RS 플립-플롭(125)의 Q단자로는 제2논리 값(예로서, 0)이 출력된다. 제2논리 값(예로서, 0)이 디코더 제어부(123)로 인가되면, 디코더 제어부(123)는 제2디코딩 값을 증가시킨다. RS 플립-플롭(125)으로부터 디코더 제어부(126)로 제1논리 값(예로서, 1)이 인가될 때까지 제2디코딩 값은 증가하게 된다. 그리고, RS 플립-플롭(125)으로부터 디코더 제어부(126)로 제1논리 값(예로서, 1)이 인가되면 제2디코딩 값을 감소시킨다.
이에 따라서, 제2'지연회로(120-3')에서의 제1클럭 신호(CLK1)의 1주기 동안에 지연되는 값에 상응하는 제2디코더(120-3A')의 제2디코딩 값에서 업/다운을 반복하면서 수렴하게 된다. 이와 같이 수렴된 제2디코딩 값이 스큐 캘리브레이션 값이 된다.
제4곱셈기(120-6B)는 위상 합성부(120B)로 입력되는 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들에 디코더 제어부(123)에서 생성된 스큐 캘리브레이션 값을 곱하여 정규화된 제2파트의 비트들의 값을 출력한다. 제4곱셈기(120-6B)에서 출력되는 정규화된 제2파트의 비트들의 값은 제2지연 회로(120-3)에 인가된다.
도 14는 도 1a 내지 도 1d에 도시된 챠지 펌프 회로(130)의 세부 구성의 일 예를 보여주는 도면이다.
도 14에 도시된 바와 같이, 챠지 펌프 회로(130A)는 전처리부(131A) 및 챠지 펌프(132A)를 포함한다.
본 발명의 일실시 예에서는 전처리부(131A)가 챠지 펌프 회로(130A)에 포함되도록 설계하였으나, 챠지 펌프 회로(130A)로부터 분리되도록 설계할 수도 있다. 다른 예로서, 전처리부(131A)를 위상 합성부(120)에 포함되도록 설계할 수도 있다.
전처리부(131A)는 위상 합성부(120)로부터 입력되는 제2제어신호(CTL2) 및 제1제어신호(CTL1)를 이용하여 챠지 펌프의 충전 또는 방전 동작을 스위칭하는 제1충전 제어신호(CTL_ch) 및 제1방전 제어신호(CTL_dis)를 생성시킨다.
예로서, 전처리부(131A)는 인버터(131-1)와 2개의 제1,2AND 게이트(131-2, 131-3)로 구성된다.
제2제어신호(CTL2)는 인버터(131-1)의 입력 단자 및 제2AND 게이트(131-3)의 제2입력 단자에 인가된다. 제1제어신호(CTL1)는 제1AND 게이트(131-2)의 제2입력 단자 및 제2AND 게이트(131-3)의 제1입력 단자에 인가된다. 그리고, 인버터(131-1)의 출력 신호는 제1AND 게이트(131-2)의 제1입력 단자에 인가된다.
이에 따라서, 제1AND 게이트(131-2)는 제2제어신호(CTL2)의 논리 상태가 '0'이고 제1제어신호(CTL1)의 논리 상태가 '1'인 경우에 논리 상태 '1'인 제1충전 제어신호(CTL_ch)를 출력하고, 그 외의 경우에는 논리 상태 '0'인 제1충전 제어신호(CTL_ch)를 출력한다.
예로서, 제2제어신호(CTL2)가 도 18(F)와 같은 타이밍으로 발생되고 제1제어신호(CTL1)가 도 18(E)와 같은 타이밍으로 발생되면, 제1충전 제어신호(CTL_ch)는 도 18(H)와 같은 타이밍으로 발생된다.
그리고, 제2AND 게이트(131-3)는 제2제어신호(CTL2)의 논리 상태가 '1'이고 제1제어신호(CTL1)의 논리 상태가 '1'인 경우에 논리 상태 '1'인 제1방전 제어신호(CTL_dis)를 출력하고, 그 외의 경우에는 논리 상태 '0'인 제1방전 제어신호(CTL_dis)를 출력한다.
예로서, 제2제어신호(CTL2)가 도 18(F)와 같은 타이밍으로 발생되고 제1제어신호(CTL1)가 도 18(E)와 같은 타이밍으로 발생되면, 제1방전 제어신호(CTL_dis)는 도 18(G)와 같은 타이밍으로 발생된다.
챠지 펌프(132A)는 제1스위치(SW1), 소스 전류원(Io), 싱크 전류원(Id), 커패시터들(C1, C2) 및 저항(Ro)으로 구성된다. Vin는 LDO 레귤레이터(100A 내지 100D)에 인가되는 전원 전압으로서 입력 전압을 나타낸다.
챠지 펌프(132A)에서 충전 루프가 선택될 때 소스 전류원(Io)은 턴 온(turn on) 되고 싱크 전류원(Id)은 턴 오프(turn off)된다. 그리고, 챠지 펌프(132A)에서 방전 루프가 선택될 때 싱크 전류원(Id)은 턴 온(turn on) 되고 소스 전류원(Io)은 턴 오프(turn off)된다.
전처리부(131A)로부터 논리 상태 '1'인 제1충전 제어신호(CTL_ch)가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132A)에서 충전 루프를 형성시킨다. 충전 루프가 형성되면 소스 전류원(Io)은 턴 온(turn on) 되고 싱크 전류원(Id)은 턴 오프(turn off)된다. 이에 따라서, 소스 전류원(Io)에서 출력되는 전류는 커패시터 C1 및 C2로 공급된다. 커패시터 C1 및 C2가 충전됨에 따라서 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 증가한다. 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 충전 루프가 형성되는 구간의 길이에 비례하여 증가한다. 그리고, 충전 루프가 형성되는 구간의 길이는 제1제어신호(CTL1)의 논리 상태가 '1'을 유지하는 구간의 길이에 따라 결정된다.
전처리부(131A)로부터 논리 상태 '1'인 제1방전 제어신호(CTL_dis)가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132A)에서 방전 루프를 형성시킨다. 방전 루프가 형성되면 싱크 전류원(Id)은 턴 온(turn on) 되고 소스 전류원(Io)은 턴 오프(turn off)된다. 이에 따라서, 커패시터 C1 및 C2에 충전된 전압이 접지 단자를 통하여 방전된다. 즉, 싱크 전류원(Id)을 통하여 방전 전류가 접지 단자로 흐르게 된다. 이에 따라서 커패시터 C1 및 C2에 충전된 전압이 방전됨에 따라서 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 감소한다. 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 방전 루프가 형성되는 구간의 길이에 비례하여 증가한다. 그리고, 방전 루프가 형성되는 구간의 길이는 제1제어신호(CTL1)의 논리 상태가 '1'을 유지하는 구간의 길이에 따라 결정된다.
제1충전 제어신호(CTL_ch) 및 제1방전 제어신호(CTL_dis)가 모두 논리 상태 '0'을 유지하는 구간에서 챠지 펌프(132A)의 충전 루프 및 방전 루프가 모두 개방된다. 충전 루프 및 방전 루프가 모두 개방된 구간에서 누설 전류를 무시하면 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 변동되지 않는다.
도 15는 도 1a 내지 도 1d에 도시된 챠지 펌프 회로(130)의 세부 구성의 다른 예를 보여주는 도면이다.
도 15에 도시된 바와 같이, 챠지 펌프 회로(130B')는 전처리부(131B) 및 챠지 펌프(132A)를 포함한다.
본 발명의 일실시 예에서는 전처리부(131B)가 챠지 펌프 회로(130B')에 포함되도록 설계하였으나, 챠지 펌프 회로(130B')로부터 분리되도록 설계할 수도 있다. 다른 예로서, 전처리부(131B)를 위상 합성부(120)에 포함되도록 설계할 수도 있다.
전처리부(131B)는 위상 합성부(120)로부터 입력되는 제1제어신호(CTL1) 및 제2제어신호(CTL2)와 윈도우 레벨 검출부(170)로부터 입력되는 제1검출신호(DET1) 제2검출신호(DET2)를 이용하여 챠지 펌프의 충전 또는 방전 동작을 제어하는 제2충전 제어신호(CTL_ch(s)) 및 제2방전 제어신호(CTL_dis(s))를 생성시킨다.
예로서, 전처리부(131B)는 제1내지 제3인버터(131-1, 131-4, 131-5), 제1내지 제4AND 게이트(131-2, 131-3, 131-6, 131-7) 및 제1,2 OR 게이트(131-8, 131-9)로 구성된다.
제2제어신호(CTL2)는 인버터(131-1)의 입력 단자 및 제2AND 게이트(131-3)의 제2입력 단자에 인가된다. 제1제어신호(CTL1)는 제1AND 게이트(131-2)의 제2입력 단자 및 제2AND 게이트(131-3)의 제1입력 단자에 인가된다. 그리고, 인버터(131-1)의 출력 신호는 제1AND 게이트(131-2)의 제1입력 단자에 인가된다.
이에 따라서, 제1AND 게이트(131-2)는 제2제어신호(CTL2)의 논리 상태가 '0'이고 제1제어신호(CTL1)의 논리 상태가 '1'인 경우에 논리 상태 '1'인 제1충전 제어신호(CTL_ch)를 출력하고, 그 외의 경우에는 논리 상태 '0'인 제1충전 제어신호(CTL_ch)를 출력한다.
제2인버터(131-4)는 제1충전 제어신호(CTL_ch)를 인버팅하여 제3AND 게이트(131-6)의 제1입력 단자에 인가한다. 제3AND 게이트(131-6)의 제2입력 단자에는 제1검출신호(DET1)가 인가된다.
제3인버터(131-5)는 제1방전 제어신호(CTL_dis)를 인버팅하여 제4AND 게이트(131-7)의 제1입력 단자에 인가한다. 제4AND 게이트(131-6)의 제2입력 단자에는 제2검출신호(DET2)가 인가된다.
그리고, 제1 OR 게이트(131-8)의 제1,2입력 단자에 제1충전 제어신호(CTL_ch) 및 제3AND 게이트(131-6)의 출력 신호가 인가되고, 제2 OR 게이트(131-9)의 제1,2입력 단자에 제1방전 제어신호(CTL_dis) 및 제4AND 게이트(131-7)의 출력 신호가 인가된다.
제1 OR 게이트(131-8)에서는 제2충전 제어신호(CTL_ch(s))가 출력되고, 제2 OR 게이트(131-9)에서는 제1방전 제어신호(CTL_dis(s))가 출력된다.
예로서, 제1제어신호(CTL1)가 도 18(E)와 같은 타이밍으로 발생되고, 제2제어신호(CTL1)가 도 18(F)와 같은 타이밍으로 발생되고, 제1검출신호(DET1)가 도 18(I)와 같은 타이밍으로 발생되고, 제2검출신호(DET2)가 도 18(J)와 같은 타이밍으로 발생될 때, 제1충전 제어신호(CTL_ch) 및 제1방전 제어신호(CTL_dis)는 각각 도 18(H) 및 도 18(G)와 같이 발생된다. 그리고, 제2충전 제어신호(CTL_ch(s)) 및 제2방전 제어신호(CTL_dis(s))는 각각 도 18(K) 및 도 18(L)과 같이 발생된다.
도 18을 참조하면, 제2충전 제어신호(CTL_ch(s))는 제1충전 제어신호(CTL_ch)에 비하여 T1 구간 동안의 추가적인 서브 충전 루프를 형성시키도록 챠지 펌프(132A)를 제어한다. 그리고, 제2방전 제어신호(CTL_dis(s))는 제1방전 제어신호(CTL_dis)에 비하여 T2 구간 동안의 추가적인 서브 방전 루프를 형성시키도록 챠지 펌프(132A)를 제어한다.
세부적으로, 전처리부(131B)로부터 논리 상태 '1'인 제2충전 제어신호(CTL_ch(s))가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132A)에서 충전 루프를 형성시킨다. 충전 루프가 형성되면 소스 전류원(Io)은 턴 온(turn on) 되고 싱크 전류원(Id)은 턴 오프(turn off)된다. 이에 따라서, 소스 전류원(Io)에서 출력되는 전류는 커패시터 C1 및 C2로 공급된다. 커패시터 C1 및 C2가 충전됨에 따라서 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 증가한다. 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 충전 루프가 형성되는 구간의 길이에 비례하여 증가한다. 충전 루프가 형성되는 구간의 길이는 제2충전 제어신호(CTL_ch(s))가 논리 상태가 '1'을 유지하는 구간의 길이에 따라 결정된다.
전처리부(131B)로부터 논리 상태 '1'인 제2방전 제어신호(CTL_dis(s))가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132A)에서 방전 루프를 형성시킨다. 방전 루프가 형성되면 싱크 전류원(Id)은 턴 온(turn on) 되고 소스 전류원(Io)은 턴 오프(turn off)된다. 이에 따라서, 커패시터 C1 및 C2에 충전된 전압이 접지 단자를 통하여 방전된다. 즉, 싱크 전류원(Id)을 통하여 방전 전류가 접지 단자로 흐르게 된다. 이에 따라서 커패시터 C1 및 C2에 충전된 전압이 방전됨에 따라서 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 감소한다. 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 방전 루프가 형성되는 구간의 길이에 비례하여 감소한다. 방전 루프가 형성되는 구간의 길이는 제2방전 제어신호(CTL_dis(s))가 논리 상태가 '1'을 유지하는 구간의 길이에 따라 결정된다.
제2충전 제어신호(CTL_ch(s)) 및 제2방전 제어신호(CTL_dis(s))가 모두 논리 상태 '0'을 유지하는 구간에서 챠지 펌프(132A)의 충전 루프 및 방전 루프가 모두 개방된다. 충전 루프 및 방전 루프가 모두 개방된 구간에서 누설 전류를 무시하면 챠지 펌프(132A)에서 생성되는 출력 제어 전압(Vo)은 변동되지 않는다.
도 16은 도 1a 내지 도 1d에 도시된 챠지 펌프 회로(130)의 세부 구성의 또 다른 예를 보여주는 도면이다.
도 16에 도시된 바와 같이, 챠지 펌프 회로(130B")는 전처리부(131B') 및 챠지 펌프(132B)를 포함한다.
전처리부(131B')는 위상 합성부(120)로부터 입력되는 제1제어신호(CTL1) 및 제2제어신호(CTL2)와 윈도우 레벨 검출부(170)로부터 입력되는 제1검출신호(DET1) 제2검출신호(DET2)를 이용하여 챠지 펌프의 충전 또는 방전 동작을 스위칭하는 제2충전 제어신호(CTL_ch(s)), 제2방전 제어신호(CTL_dis(s)), 제2스위치 제어신호(CTL_SW2) 및 제3스위치 제어신호(CTL_SW3)를 생성시킨다.
예로서, 전처리부(131B')는 제1내지 제3인버터(131-1, 131-4, 131-5), 제1내지 제4AND 게이트(131-2, 131-3, 131-6, 131-7) 및 제1,2 OR 게이트(131-8, 131-9)로 구성된다.
제2제어신호(CTL2)는 인버터(131-1)의 입력 단자 및 제2AND 게이트(131-3)의 제2입력 단자에 인가된다. 제1제어신호(CTL1)는 제1AND 게이트(131-2)의 제2입력 단자 및 제2AND 게이트(131-3)의 제1입력 단자에 인가된다. 그리고, 인버터(131-1)의 출력 신호는 제1AND 게이트(131-2)의 제1입력 단자에 인가된다.
이에 따라서, 제1AND 게이트(131-2)는 제2제어신호(CTL2)의 논리 상태가 '0'이고 제1제어신호(CTL1)의 논리 상태가 '1'인 경우에 논리 상태 '1'인 제1충전 제어신호(CTL_ch)를 출력하고, 그 외의 경우에는 논리 상태 '0'인 제1충전 제어신호(CTL_ch)를 출력한다.
제2인버터(131-4)는 제1충전 제어신호(CTL_ch)를 인버팅하여 제3AND 게이트(131-6)의 제1입력 단자에 인가한다. 제3AND 게이트(131-6)의 제2입력 단자에는 제1검출신호(DET1)가 인가된다.
제3AND 게이트(131-6)의 출력 단자에서는 제2스위치 제어신호(CTL_SW2)가 생성되고, 제2스위치 제어신호(CTL_SW2)는 챠지 펌프(132B)의 제2스위치(SW2)에 인가된다.
제3인버터(131-5)는 제1방전 제어신호(CTL_dis)를 인버팅하여 제4AND 게이트(131-7)의 제1입력 단자에 인가한다. 제4AND 게이트(131-6)의 제2입력 단자에는 제2검출신호(DET2)가 인가된다.
제4AND 게이트(131-6)의 출력 단자에서는 제3스위치 제어신호(CTL_SW3)가 생성되고, 제3스위치 제어신호(CTL_SW3)는 챠지 펌프(132B)의 제3스위치(SW3)에 인가된다.
그리고, 제1 OR 게이트(131-8)의 제1,2입력 단자에 제1충전 제어신호(CTL_ch) 및 제3AND 게이트(131-6)의 출력 신호가 인가되고, 제2 OR 게이트(131-9)의 제1,2입력 단자에 제1방전 제어신호(CTL_dis) 및 제4AND 게이트(131-7)의 출력 신호가 인가된다.
제1 OR 게이트(131-8)에서는 제2충전 제어신호(CTL_ch(s))가 출력되고, 제2 OR 게이트(131-9)에서는 제1방전 제어신호(CTL_dis(s))가 출력된다.
예로서, 제1제어신호(CTL1)가 도 18(E)와 같은 타이밍으로 발생되고, 제2제어신호(CTL1)가 도 18(F)와 같은 타이밍으로 발생되고, 제1검출신호(DET1)가 도 18(I)와 같은 타이밍으로 발생되고, 제2검출신호(DET2)가 도 18(J)와 같은 타이밍으로 발생될 때, 제1충전 제어신호(CTL_ch) 및 제1방전 제어신호(CTL_dis)는 각각 도 18(H) 및 도 18(G)와 같이 발생된다. 그리고, 제2충전 제어신호(CTL_ch(s)) 및 제2방전 제어신호(CTL_dis(s))는 각각 도 18(K) 및 도 18(L)과 같이 발생되고, 제2스위치 제어신호(CTL_SW2) 및 제3스위치 제어신호(CTL_SW3)는 각각 도 18(M) 및 도 18(N)과 같이 발생된다.
챠지 펌프(132B)는 제1,2스위치(SW1, SW2), 제1,2소스 전류원(Io, Ios), 제1,2싱크 전류원(Id, Ids), 커패시터들(C1, C2) 및 저항(Ro)으로 구성된다. Vin는 LDO 레귤레이터(100A 내지 100D)에 인가되는 전원 전압으로서 입력 전압을 나타낸다.
제1스위치(SW1)에 의하여 제1소스 전류원(Io, Ios) 및 제1싱크 전류원(Id)이 제어되고, 제2스위치(SW2)에 의하여 제2소스 전류원(Ios)이 제어되고, 제3스위치(SW3)에 의하여 제2싱크 전류원(Ids)이 제어된다.
전처리부(131B')로부터 논리 상태 '1'인 제2충전 제어신호(CTL_ch(s))가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132B)에서 제1소스 전류원(Io)에 의한 충전 루프를 형성시킨다. 즉, 제1소스 전류원(Io)을 턴 온(turn on) 시키고 싱크 전류원(Id)을 턴 오프(turn off)시켜서 제1소스 전류원(Io)에서 출력되는 전류를 커패시터 C1 및 C2에 공급한다. 이로 인하여 커패시터 C1 및 C2가 충전됨에 따라서 챠지 펌프(132B)에서 생성되는 출력 제어 전압(Vo)은 증가한다.
그리고, 전처리부(131B')로부터 논리 상태 '1'인 제2스위치 제어신호(CTL_SW2)가 제2스위치(SW2)에 인가되면, 제2스위치(SW2)는 챠지 펌프(132B)에서 제2소스 전류원(Ios)에 의한 추가적인 서브 충전 루프를 형성시킨다. 즉, 제2소스 전류원(Ios)을 턴 온(turn on) 시켜서 제2소스 전류원(Ios)에서 출력되는 전류를 커패시터 C1 및 C2에 추가적으로 공급한다. 이에 따라서, 제2소스 전류원(Ios)에 의한 추가적인 충전 전류가 커패시터 C1 및 C2에 공급되어 챠지 펌프(132B)에서 생성되는 출력 제어 전압(Vo)을 빠르게 상승시킬 수 있다.
전처리부(131B')로부터 논리 상태 '1'인 제2방전 제어신호(CTL_dis(s))가 제1스위치(SW1)에 인가되면, 제1스위치(SW1)는 챠지 펌프(132B)에서 방전 루프를 형성시킨다. 방전 루프가 형성되면 제1싱크 전류원(Id)은 턴 온(turn on) 되고 제1소스 전류원(Io)은 턴 오프(turn off)된다. 이에 따라서, 커패시터 C1 및 C2에 충전된 전압이 접지 단자를 통하여 방전된다. 즉, 제1싱크 전류원(Id)을 통하여 방전 전류가 접지 단자로 흐르게 된다. 이에 따라서 커패시터 C1 및 C2에 충전된 전압이 방전됨에 따라서 챠지 펌프(132B)에서 생성되는 출력 제어 전압(Vo)은 감소된다.
그리고, 전처리부(131B')로부터 논리 상태 '1'인 제3스위치 제어신호(CTL_SW3)가 제3스위치(SW3)에 인가되면, 제3스위치(SW3)는 챠지 펌프(132B)에서 제2싱크 전류원(Ids)에 의한 추가적인 서브 방전 루프를 형성시킨다. 즉, 제2싱크 전류원(Ids)을 통하여 추가적인 방전 전류가 접지 단자로 흐르게 된다. 이에 따라서 커패시터 C1 및 C2에 충전된 전압이 추가적으로 방전됨에 따라서 챠지 펌프(132B)에서 생성되는 출력 제어 전압(Vo)을 빠르게 낮출 수 있다.
도 17은 도 1a 내지 도 1d에 도시된 출력 회로의 세부 구성의 일 예를 보여주는 도면이다.
도 17에 도시된 바와 같이, 출력 회로(140)는 PMOS 트랜지스터(TR1), 제1,2저항(R1, R2) 및 커패시터(C3)를 포함한다.
PMOS 트랜지스터(TR1)의 게이트 단자에는 챠지 펌프 회로(130)에서 생성되는 출력 제어 전압(Vo)이 인가되고, 제1단자에는 입력 전압(Vin)이 인가되고, 제2단자와 접지 단자 사이에는 제1,2저항(R1, R2)이 직렬로 접속된다. 그리고, 제2단자와 접지 단자 사이에 커패시터(C3)가 제1,2저항(R1, R2)과 병렬로 접속된다.
LDO 레귤레이터의 출력 전압(Vout)은 PMOS 트랜지스터(TR1)의 제2단자에서 출력되고, 아날로그 피드백 전압 신호(Vfb)는 제1저항(R1)과 제2저항(R2)이 접속되는 노드에서 출력된다. 제1저항(R1)과 제2저항(R2)은 분압 회로에 해당된다.
예로서, PMOS 트랜지스터(TR1)는 게이트 단자로 인가되는 출력 제어 전압(Vo)에 따라서 소오스 단자에 인가되는 입력 전압(Vin)을 출력 단자인 드레인 단자로 바이패스(bypass)시키거나 차단시킴으로써 LDO 레귤레이터의 출력 전압(Vout)을 제어한다.
세부적으로, 아날로그 피드백 전압 신호(Vfb)에 기초하여 출력 제어 전압(Vo)이 낮아져서 PMOS 트랜지스터(TR1)가 턴 온 되면, LDO 레귤레이터의 출력 전압(Vout)은 상승한다. 반대로, 아날로그 피드백 전압 신호(Vfb)에 기초하여 출력 제어 전압(Vo)이 높아져서 PMOS 트랜지스터(TR1)가 턴 오프 되면, LDO 레귤레이터의 출력 전압(Vout)은 하강한다.
도 19는 본 발명의 일 실시 예에 따른 전원 관리 시스템(1000)의 구성도이다.
도 19에 도시된 바와 같이, 전원 관리 시스템(1000)은 복수개의 디지털 제어 LDO 장치들(DCLDO_1 ~ DCLDO_N; 1100-1 ~1100-N), 제2멀티플렉서(1200), 제3아날로그-디지털 변환기(1300), 제1디멀티플렉서(1400) 및, 복수개의 디지털 에러 신호 생성부들(1500-1 ~ 1500-N)을 포함한다.
복수개의 디지털 제어 LDO 장치들(DCLDO_1 ~ DCLDO_N; 1100-1 ~1100-N) 각각은 도 1a 내지 도 1d에 도시된 LDO 레귤레이터 회로 중에서 위상 합성부(120), 챠지 펌프 회로(130) 및 출력 회로(140)를 포함하는 장치를 나타낸다.
즉, 복수개의 디지털 제어 LDO 장치들(DCLDO_1 ~ DCLDO_N; 1100-1 ~1100-N) 각각은 채널별 제2디지털 신호(LDO_err(i))에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리를 이용하여 LDO 출력 전압(Vout(i)) 및 피드백 아날로그 전압 신호(Vfb(i))를 생성한다.
복수개의 LDO 레귤레이터들에 대한 피드백 아날로그 전압 신호들(Vfb(i)~Vfb(N))은 병렬로 제2멀티플렉서(1200)로 입력된다. 제2멀티플렉서(1200)는 복수개의 LDO 레귤레이터들에 대한 피드백 아날로그 전압 신호들(Vfb(i)~Vfb(N))을 제2멀티플렉서 제어신호(MUX_CTL2)에 의하여 시분할 방식에 기초하여 다중화시켜 출력한다.
제3아날로그-디지털 변환기(1300)는 제2멀티플렉서(1200)에서 출력되는 피드백 아날로그 전압 신호들(Vfb(i)~Vfb(N)) 각각을 순차적으로 제1디지털 신호(DIG_1)로 변환하여 제1디멀티플렉서(1400)로 출력한다.
제1디멀티플렉서(1400)는 제3아날로그-디지털 변환기(1300)에서 순차적으로 변환된 채널별 제1디지털 신호(DIG_1(i))를 제1디멀티플렉서 제어신호(DMUX_CTL1)에 의하여 해당 채널로 분배하여 출력한다.
복수개의 디지털 에러 신호 생성부들(1500-1 ~ 1500-N) 각각은 해당 채널로 입력되는 채널별 제1디지털 신호(DIG_1(i))와 채널별 타깃 디지털 신호(LDO_tar(i))의 차에 상응하는 채널별 제2디지털 신호(LDO_err(i))를 출력한다.
예로서, 복수개의 디지털 에러 신호 생성부들(1500-1 ~ 1500-N) 각각은 도 2에 도시된 감산 회로(110-2A) 또는 도 3에 도시된 디지털 필터(110-2B)로 구현될 수 있다.
도 19를 참조하면, 디지털 제어에 의하여 출력 전압을 조정하는 N개의 LDO 레귤레이터들은 하나의 아날로그-디지털 변환기를 공통으로 이용하여 회로 설계를 할 수 있게 된다.
도 20은 본 발명의 실시 예들에 따른 LDO 레귤레이터가 적용된 전자 장치(2000)의 구현 예를 보여주는 도면이다.
도 20에 도시된 바와 같이, 전자 장치(2000)는 중앙 처리 장치(CPU; 2100), 신호 처리부(2200), 사용자 인터페이스(2300), 저장부(2400), 장치 인터페이스(2500) 및 버스(2600)를 포함한다.
전자 장치(2000)는 예로서 컴퓨터, 모바일 폰, PDA, PMP, MP3 플레이어, 카메라, 캠코더, TV 수상기, 디스플레이 기기 등이 포함될 수 있다.
중앙 처리 장치(2100)는 전자 장치(2000)를 전반적으로 제어하는 동작을 수행한다. 예로서, 사용자 인터페이스(2300)를 통하여 입력되는 정보에 기초하여 전자 장치(2000)의 구성 수단들을 제어할 수 있다.
신호 처리부(2200)는 장치 인터페이스(2500)를 통하여 수신되는 신호 또는 저장부(2400)로부터 읽어낸 신호를 정해진 규격에 맞추어 처리한다. 예로서, 비디오 신호 처리 또는 오디오 신호 처리 등을 수행할 수 있다. 신호 처리부(2200)에는 본 발명의 실시 예에 따른 LDO 레귤레이터(100A 내지 100D)가 포함된다. 예로서, LDO 레귤레이터(100A 내지 100D)는 전자 장치(2000)에서의 비디오 신호 처리, 오디오 신호 처리 또는 전원 전압 신호 처리 등에 적용될 수 있다.
사용자 인터페이스(2300)는 전자 장치(2000)의 기능 설정 및 동작에 필요한 정보를 사용자가 설정하기 위한 입력 장치이다.
저장부(2400)는 전자 장치(2000)의 동작에 필요한 각종 정보들이 저장된다. 또한, 장치 인터페이스(2500)를 통하여 수신되는 데이터 또는 전자 장치(2000)에서 처리된 데이터들이 저장될 수 있다.
장치 인터페이스(2500)는 전자 장치(2000)와 유선 또는 무선으로 접속되는 외부 장치와의 데이터 통신을 수행한다.
버스(2600)는 전자 장치(2000)의 구성 수단들 간의 정보를 전송하는 기능을 수행한다.
도 21은 본 발명의 실시 예에 따른 전원 관리 시스템이 적용된 전자 장치(3000)의 구현 예를 보여주는 도면이다.
도 21에 도시된 바와 같이, 전자 장치(3000)는 전원 관리 시스템(PIS; 1000), 중앙 처리 장치(CPU; 3100), 신호 처리부(3200), 사용자 인터페이스(3300), 저장부(3400), 장치 인터페이스(3500) 및 버스(3600)를 포함한다.
전자 장치(3000)는 예로서 컴퓨터, 모바일 폰, PDA, PMP, MP3 플레이어, 카메라, 캠코더, TV 수상기, 디스플레이 기기 등이 포함될 수 있다.
전원 관리 시스템(PIS; 1000)은 예로서 도 19에 도시된 바와 같은 전원 관리 시스템(1000)이 적용될 수 있다. 전원 관리 시스템(PIS; 1000)은 집적 회로로 구현될 수도 있다. 전원 관리 시스템(PIS; 1000)에서 생성되는 복수개의 LDO 레귤레이터들의 출력 전압들은 전자 장치(3000)를 구성하는 각 구성 요소들에 공급될 수 있다.
중앙 처리 장치(3100)는 전자 장치(3000)를 전반적으로 제어하는 동작을 수행한다. 예로서, 사용자 인터페이스(3300)를 통하여 입력되는 정보에 기초하여 전자 장치(3000)의 구성 수단들을 제어할 수 있다.
신호 처리부(3200)는 장치 인터페이스(3500)를 통하여 수신되는 신호 또는 저장부(3400)로부터 읽어낸 신호를 정해진 규격에 맞추어 처리한다. 예로서, 비디오 신호 처리 또는 오디오 신호 처리 등을 수행할 수 있다.
사용자 인터페이스(3300)는 전자 장치(3000)의 기능 설정 및 동작에 필요한 정보를 사용자가 설정하기 위한 입력 장치이다.
저장부(3400)는 전자 장치(3000)의 동작에 필요한 각종 정보들이 저장된다. 또한, 장치 인터페이스(3500)를 통하여 수신되는 데이터 또는 전자 장치(3000)에서 처리된 데이터들이 저장될 수 있다.
장치 인터페이스(3500)는 전자 장치(3000)와 유선 또는 무선으로 접속되는 외부 장치와의 데이터 통신을 수행한다.
버스(3600)는 전자 장치(3000)의 구성 수단들 간의 정보를 전송하는 기능을 수행한다.
그러면, 도 20 또는 도 21의 전자 장치(2000 또는 3000)에서 수행되는 본 발명의 실시 예에 따른 LDO 전압 제어 방법에 대하여 설명하기로 한다.
도 22는 본 발명의 다른 실시 예에 따른 LDO 전압 제어 방법의 흐름도이다.
전자 장치(2000 또는 3000)는 LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 피드백 아날로그 전압 신호(Vfb)를 제1디지털 신호로 변환하는 신호 처리를 수행한다(S110). 여기에서, 피드백 아날로그 전압 신호(Vfb)는 LDO 레귤레이터의 출력 회로로부터 피드백되는 신호이다.
전자 장치(2000 또는 3000)는 제1디지털 신호와 타깃 디지털 신호(LDO_tar)의 차에 상응하는 제2디지털 신호(LDO_err)를 생성시키는 동작을 수행한다(S120). 여기에서, 제2디지털 신호(LDO_err)는 디지털 에러 신호를 의미한다. 예로서, 제2디지털 신호(LDO_err)는 극성 정보를 나타내는 비트와 에러 정보를 나타내는 비트들로 구성될 수 있다. 세부적으로, 제2디지털 신호(LDO_err)의 최상위 비트로 극성 정보를 나타내고, 최상위 비트를 제외한 나머지 비트들로 에러 정보를 나타낼 수 있다.
전자 장치(2000 또는 3000)는 제2디지털 신호(LDO_err)에 기초한 클럭 주기 단위의 지연 제어 및 클럭 주기 내에서의 스큐 제어에 따라서 생성된 신호들의 위상 합성을 통하여 챠지 펌프 제어신호를 생성하는 동작을 수행한다(S130). 예로서, 챠지 펌프 제어신호는 제2디지털 신호(LDO_err)에 포함된 극성 정보에 상응하는 논리 상태를 갖는 제2제어신호(CTL2) 및 제2디지털 신호(LDO_err)에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)가 포함될 수 있다.
전자 장치(2000 또는 3000)는 챠지 펌프 제어신호에 기초한 챠지 펌프 회로에서의 충전 또는 방전 시간의 조절에 의하여 출력 제어 전압(Vo)을 생성시키는 동작을 수행한다(S140). 제2제어신호(CTL2)의 논리 상태에 기초하여 챠지 펌프 회로의 충전 루프 또는 방전 루프를 선택하고, 선택된 루프에서 제1제어신호(CTL1)의 펄스폭에 상응하는 구간 동안에 전류를 흘린다. 이와 같은 동작에 의하여 챠지 펌프 회로에서 출력 제어 전압(Vo)이 생성된다.
전자 장치(2000 또는 3000)는 출력 제어 전압(Vo)에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압(Vout)을 생성시킨다(S150). 참고적으로, 출력 전압(Vout)에 기초하여 피드백 아날로그 전압 신호(Vfb)가 생성된다.
도 23은 본 발명의 실시 예에 따른 LDO 전압 제어 방법에서의 타깃 디지털 신호를 결정하는 방법의 흐름도이다.
전자 장치(2000 또는 3000)는 LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 정전압 신호를 제1'디지털 신호로 변환한다(S100). 예로서, 정전압 신호(Vref)는 밴드갭 레퍼런스 전압 발생 회로에서 출력되는 정전압이 될 수 있다.
전자 장치(2000 또는 3000)는 제1'디지털 신호를 평균 연산 처리한 결과에 초기 설정된 이득 값을 곱한 결과로서 타깃 디지털 신호를 결정한다(S101).
이와 같은 동작에 의하여 타깃 디지털 신호를 결정함으로써 LDO 레귤레이터에 이용되는 아날로그-디지털 변환기의 오프셋을 상쇄시킬 수 있게 된다.
도 24는 도 22에 도시된 챠지 펌프 제어신호를 생성하는 단계(S130)에 대한 세부 흐름도를 예시적으로 보여주는 도면이다.
전자 장치(2000 또는 3000)는 제2디지털 신호(LDO_err)에 포함된 극성 비트 정보에 기초하여 챠지 펌프 회로의 충전 루프 또는 방전 루프를 선택하는 제2제어신호(CTL2)를 생성시키는 동작을 수행한다(S130-1). 예로서, 제2디지털 신호(LDO_err)의 극성 정보를 나타내는 최상위 비트의 출력으로서 제2제어신호(CTL2)를 생성시킬 수 있다.
전자 장치(2000 또는 3000)는 제2디지털 신호(LDO_err)를 이용한 위상 합성 처리를 통하여 제1제어신호(CTL1)를 생성시키는 동작을 수행한다(S130-2). 예로서, 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 기초한 클럭 주기 단위의 지연 제어 및 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값에 기초한 클럭 주기 내에서의 스큐 제어에 따라서 생성된 신호들의 위상 합성을 통하여 제1제어신호(CTL1)를 생성시킬 수 있다. 세부적으로, 제2디지털 신호(LDO_err)에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)를 생성시킨다.
도 25는 도 24에 도시된 제1제어신호(CTL1)를 생성시키는 단계(S130-2)에 대한 세부 흐름도를 예시적으로 보여주는 도면이다.
전자 장치(2000 또는 3000)는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 기초하여 제2클럭 신호(CLK2)를 지연시킨 제2A클럭 신호(CLK2_d1)를 생성시킨다(S130-2A). 예로서, 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들의 값에 기초하여 제2클럭 신호(CLK2)를 제1클럭 신호(CLK1)의 1주기 시간 단위로 지연시킨 제2A클럭 신호(CLK2_d1)를 생성시킨다. 제2클럭 신호(CLK2)는 제1클럭 신호(CLK1)의 2 이상의 초기 설정된 정수배 주기마다 펄스를 발생하는 신호이다.
전자 장치(2000 또는 3000)는 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값에 기초한 스큐 제어에 따라서 제2A클럭 신호(CLK2_d1)를 지연시킨 제2B클럭 신호(CLK2_d2)를 생성시킨다(S130-2B). 예로서, 제2디지털 신호(LDO_err)를 구성하는 제2파트의 비트들의 값에 기초하여 스큐 제어에 따라서 제2A클럭 신호(CLK2_d1)를 초기 설정된 분해능 시간 단위로 지연시킨 제2B클럭 신호(CLK2_d2)를 출력할 수 있다. 예로서, 초기 값으로 설정되는 분해능 시간 단위는 제1클럭 신호(CLK1)의 1주기 시간 단위를 2K(K=제2파트의 비트들의 개수)로 분할한 시간 단위로 결정할 수 있다. 다른 예로서, 초기 값으로 설정되는 분해능 시간 단위는 제1클럭 신호의 1주기 시간 단위를 2K(K=제2파트의 비트들의 개수)로 분할한 시간 단위보다 일정량 크거나 작게 결정할 수도 있다.
전자 장치(2000 또는 3000)는 제2클럭 신호(CLK2)와 제2B클럭 신호(CLK2_d2)의 위상을 합성하여 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호(CTL1)를 생성시킨다(S130-2C). 예로서, 에러 정보는 제2디지털 신호(LDO_err)를 구성하는 제1파트의 비트들과 제2파트의 비트들에 의하여 표현될 수 있다. 예로서, 제2클럭 신호(CLK2)의 펄스가 발생되는 시점부터 제2B클럭 신호(CLK2_d2)의 펄스가 발생되는 시점까지의 구간 폭을 갖는 제1제어신호(CTL1)를 생성시킬 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
100A, 100B, 100C, 100D : LDO 레귤레이터
110 : 아날로그-디지털 변환 처리부 120 : 위상 합성부
130A, 130B : 챠지 펌프 회로 140 : 출력 회로
110-1A, 110-1B, 1300 : 제1,2,3아날로그-디지털 변환기
110-2A : 감산 회로 110-2B : 디지털 필터
111 : 기준 전압 발생 회로 112 : 비교 회로
113 : 인코더 11, 12, 13, 120-6B : 제1,2,3,4곱셈기
14 : 합산기 16 : 감산기
17 : 베럴 시프터 18 : 후처리기
120-1 : 제1분주기 120-2, 120-3 : 제1,2지연 회로
120-4, 120-5 : 제1,2논리 회로
121-1 ~ 121-v : D플립 플롭 122, 1200 : 멀티플렉서
120-3A, 120-3A' : 제1,2디코더
123-1 ~ 123-k, 123-1' ~ 123-k' : 딜레이 셀
120-6 : 캘리브레이션 회로 120-6A : 캘리브레이션 정보 산출부
125 : RS 플립 플롭 126 : 디코더 제어부
131A, 131B : 전처리부 132A, 132B : 챠지 펌프
1000 : 전원 관리 시스템 1100-1 ~ 1100-N : 디지털 제어 LDO 장치들
1400 : 디멀티플렉서 1500-1 ~ 1500-N : 제1-N 디지털 에러신호 생성부 2000, 3000 : 전자 장치 2100, 3100 : 중앙 처리 장치
2200, 3200 : 신호 처리부 2400, 3400 : 저장부
2500, 3500 : 장치 인터페이스 2600, 3600 : 버스

Claims (20)

  1. 피드백 아날로그 전압 신호를 제1디지털 신호로 변환하고, 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 제2디지털 신호를 생성하는 아날로그-디지털 변환 처리부;
    상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 위상 합성부;
    상기 제2디지털 신호에 포함된 극성 정보에 기초하여 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 흐르는 전류에 따른 출력 제어 전압을 생성하는 챠지 펌프 회로; 및
    상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하고, 상기 출력 전압으로부터 상기 피드백 아날로그 전압 신호를 생성하는 출력 회로를 포함함을 특징으로 하는 LDO 레귤레이터.
  2. 제1항에 있어서, 상기 위상 합성부는 상기 제2디지털 신호에 포함된 에러 정보의 일부를 나타내는 비트들에 기초한 클럭 스큐 제어에 따라 상기 제1제어신호의 펄스폭을 조정하는 것을 특징으로 하는 LDO 레귤레이터.
  3. 제1항에 있어서, 상기 아날로그-디지털 변환 처리부는
    상기 피드백 아날로그 전압 신호를 N(N은 2 이상의 정수)비트의 제1A디지털 신호로 변환하는 제1아날로그-디지털 변환기; 및
    상기 N비트의 제1A디지털 신호와 N비트의 타깃 디지털 신호의 차에 상응하는 N비트의 제2디지털 신호를 생성시키는 감산 회로를 포함함을 특징으로 하는 LDO 레귤레이터.
  4. 제1항에 있어서, 상기 아날로그-디지털 변환 처리부는
    상기 피드백 아날로그 전압 신호를 M(M은 2 이상의 정수)비트의 제1B디지털 신호로 변환하는 제2아날로그-디지털 변환기; 및
    상기 제1B디지털 신호를 입력하여 평균 필터링 처리 및 타깃 디지털 신호와의 감산 처리에 기초하여 N(N은 M보다 큰 정수)비트의 제2디지털 신호를 출력하는 디지털 필터를 포함함을 특징으로 하는 LDO 레귤레이터.
  5. 제4항에 있어서, 상기 디지털 필터는
    상기 제1B디지털 신호에 제1계수를 곱한 N비트의 제1연산신호를 출력하는 제1곱셈기;
    상기 제1연산신호와 제3연산신호를 합한 N비트의 제2연산신호를 출력하는 합산기;
    상기 제2연산신호를 샘플링 시간 단위로 지연시켜 출력하는 지연기;
    상기 지연기에서 출력되는 신호에 제2계수를 곱한 N비트의 제3연산신호를 상기 합산기로 출력하는 제2곱셈기;
    상기 타깃 디지털 신호로부터 상기 제2연산신호를 감산한 N비트의 제4연산신호를 출력하는 감산기;
    상기 제4연산신호에 제3계수를 곱한 N비트의 제5연산신호를 출력하는 제3곱셈기; 및
    상기 제5연산신호를 적어도 한 비트씩 상위 비트로 시프트 처리한 제2디지털 신호를 출력하는 베럴 시프터를 포함하고, 상기 제1계수, 제2계수 및 제3계수는 각각 0보다 크고 1보다 작게 설정하는 것을 특징으로 하는 LDO 레귤레이터.
  6. 제1항에 있어서, 상기 위상 합성부는 상기 제2디지털 신호에 포함된 극성 정보에 상응하는 제2제어신호를 더 생성시키고, 상기 제2제어신호에 기초하여 상기 챠지 펌프 회로의 충전 루프 또는 방전 루프가 선택되는 것을 특징으로 하는 LDO 레귤레이터.
  7. 제1항에 있어서, 상기 위상 합성부는
    제1클럭 신호의 2 이상의 초기 설정된 정수배 주기마다 펄스가 발생되는 제2클럭 신호를 생성하는 제1분주기;
    상기 제2디지털 신호를 구성하는 제1파트의 비트들의 값에 기초하여 상기 제2클럭 신호를 상기 제1클럭 신호의 1주기 시간 단위로 지연시킨 제2A클럭 신호를 생성시키는 제1지연회로;
    상기 제2디지털 신호를 구성하는 제2파트의 비트들의 값에 기초한 클럭 스큐 제어에 따라서 상기 제2A클럭 신호를 초기 설정된 분해능 시간 단위로 지연시킨 제2B클럭 신호를 생성시키는 제2지연회로; 및
    상기 제2클럭 신호와 제2B클럭 신호에 기초하여 상기 제1지연회로 및 상기 제2지연회로에서의 지연 값의 합에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 제1논리 회로를 포함함을 특징으로 하는 LDO 레귤레이터.
  8. 제7항에 있어서, 상기 제2지연회로는
    상기 제2파트의 비트들의 개수에 상응하는 딜레이 셀들이 직렬로 연결된 제1딜레이 체인; 및
    상기 제2파트의 비트들의 값에 기초하여 상기 딜레이 셀들의 동작을 제어하는 제1디코더를 포함하고, 상기 딜레이 체인의 딜레이 셀들의 지연 시간은 최하위 비트에 상응하는 딜레이 셀의 지연 시간을 기준으로 1비트씩 상위 비트로 이동함에 따라 2배씩 증가하도록 설정하는 것을 특징으로 하는 LDO 레귤레이터.
  9. 제7항에 있어서, 상기 위상 합성부는 상기 제2지연회로와 동등한 회로에서의 상기 제1클럭 신호의 1주기에 지연되는 값에 상응하는 스큐 캘리브레이션 값을 산출하고, 산출된 스큐 캘리브레이션 값을 상기 제2디지털 신호를 구성하는 제2파트의 비트들에 곱하여 정규화된 제2파트의 비트들의 값을 생성시키는 캘리브레이션 회로를 더 포함함을 특징으로 하는 LDO 레귤레이터.
  10. 제1항에 있어서, 상기 챠지 펌프 회로는
    상기 제1제어신호 및 제2제어신호에 기초하여 충전 제어신호 및 방전 제어신호를 생성시키는 전처리부; 및
    상기 충전 제어신호 및 방전 제어신호에 기초한 충전 루프 또는 방전 루프를 형성하여 상기 입력 전압보다 높거나 낮은 출력 제어 전압을 생성시키는 챠지 펌프를 포함함을 특징으로 하는 LDO 레귤레이터.
  11. 제10항에 있어서, 상기 전처리부는
    상기 제2제어신호의 논리 상태를 반전시켜 출력하는 인버터;
    상기 인버터의 출력신호와 제1제어신호를 논리 곱 연산하여 상기 충전 제어신호를 출력하는 제1AND 게이트; 및
    상기 제1제어신호와 제2제어신호를 논리 곱 연산하여 상기 방전 제어신호를 출력하는 제2AND 게이트를 포함함을 특징으로 하는 LDO 레귤레이터.
  12. 제1항에 있어서, 상기 출력 회로는
    게이트 단자에 인가되는 상기 출력 제어 전압에 기초하여 제1단자와 입력 전압이 인가되는 제2단자를 도통시키거나 차단시키는 트랜지스터;
    상기 제1단자와 접지 단자 사이에 접속되어 상기 피드백 아날로그 전압 신호를 생성시키는 분압 회로; 및
    상기 제1단자와 접지 단자 사이에 상기 분압 회로와 병렬로 접속되는 커패시터를 포함하고, 상기 제1단자에서 상기 출력 전압이 생성되는 것을 특징으로 하는 LDO 레귤레이터.
  13. 제1항에 있어서, 상기 제2디지털 신호에 따른 에러 값이 하위 임계값 미만인 구간에서 제1논리 상태를 갖는 제1검출신호를 생성하고, 상위 임계값을 초과하는 구간에서 제1논리 상태를 갖는 제2검출신호를 생성하는 윈도우 레벨 검출부를 더 포함하고, 상기 제1검출신호에 기초하여 상기 챠지 펌프 회로에서 추가적인 서브 충전 루프를 형성시키고, 상기 제2검출신호에 기초하여 상기 챠지 펌프 회로에서 추가적인 서브 충전 루프를 형성시키는 것을 특징으로 하는 LDO 레귤레이터.
  14. 제1항에 있어서, 상기 피드백 아날로그 전압 신호와 정전압 신호를 입력하고, 선택 제어신호에 따라서 상기 피드백 아날로그 전압 신호 또는 정전압 신호 중의 하나의 신호를 상기 아날로그-디지털 변환 처리부로 출력하는 멀티플렉서; 및
    상기 멀티플렉서에서 정전압 신호가 출력되는 구간에서 상기 아날로그-디지털 변환 처리부에서 생성되는 제1디지털 신호에 기초하여 상기 타깃 디지털 신호를 생성하는 타깃 디지털 신호 생성부를 더 포함함을 특징으로 하는 LDO 레귤레이터.
  15. 복수개의 LDO 레귤레이터들에 대한 피드백 아날로그 전압 신호들을 시분할 방식에 기초하여 다중화시키는 멀티플렉서;
    상기 멀티플렉서에서 출력되는 신호를 제1디지털 신호로 변환하는 아날로그-디지털 변환기;
    상기 제1디지털 신호를 시분할 방식에 기초하여 복수개의 채널로 분배하는 디멀티플렉서;
    상기 복수개의 채널들 각각에서 상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 채널별 제2디지털 신호를 생성하는 채널별 디지털 에러 신호 생성부들; 및
    상기 복수개의 채널들 각각을 통하여 입력되는 상기 채널별 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리를 이용하여 아날로그 출력 전압 및 피드백 아날로그 전압 신호를 생성하는 채널별 디지털 제어 LDO 장치들을 포함하고, 상기 타깃 디지털 신호는 상기 채널별로 상이한 디지털 값을 갖는 것을 특징으로 하는 전원 관리 시스템.
  16. 제15항에 있어서, 상기 복수개의 디지털 제어 LDO 장치들 각각은
    상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 위상 합성부;
    상기 제2디지털 신호에 포함된 극성 정보에 상응하는 제2제어신호에 기초하여 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 흐르는 전류에 따른 출력 제어 전압을 생성하는 챠지 펌프 회로; 및
    상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하고, 상기 출력 전압으로부터 상기 피드백 아날로그 전압 신호를 생성하는 출력 회로를 포함함을 특징으로 하는 전원 관리 시스템.
  17. LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 피드백 아날로그 전압 신호를 제1디지털 신호로 변환하는 단계;
    상기 제1디지털 신호와 타깃 디지털 신호의 차에 상응하는 제2디지털 신호를 생성시키는 단계;
    상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 제어 및 클럭 주기 내에서의 스큐 제어에 따라서 생성되는 신호들의 위상 합성을 통하여 챠지 펌프 제어신호를 생성시키는 단계;
    상기 챠지 펌프 제어신호에 기초한 챠지 펌프 회로에서의 충전 또는 방전 시간의 조절에 의하여 출력 제어 전압을 생성하는 단계; 및
    상기 출력 제어 전압에 기초한 입력 전압에 대한 스위칭 동작에 따라서 출력 전압을 생성하는 단계를 포함하고, 상기 피드백 아날로그 전압 신호는 상기 출력 전압에 기초하여 생성되는 것을 특징으로 하는 LDO 전압 제어 방법.
  18. 제17항에 있어서, 상기 챠지 펌프 제어신호를 생성시키는 단계는
    상기 제2디지털 신호에 포함된 극성 비트 정보에 기초하여 제2제어신호를 생성시키는 단계; 및
    상기 제2디지털 신호에 기초한 클럭 주기 단위의 지연 및 클럭 주기 내에서의 스큐 지연에 따라서 생성되는 신호들의 위상 합성 처리에 의하여 상기 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 단계를 포함하고,
    상기 제2제어신호에 기초하여 상기 챠지 펌프 회로에서의 충전 루프 또는 방전 루프를 선택하고, 상기 선택된 루프에서 상기 제1제어신호의 펄스폭에 상응하는 구간 동안에 충전 전류 또는 방전 전류를 흘리는 것을 특징으로 하는 LDO 전압 제어 방법.
  19. 제18항에 있어서, 상기 제1제어신호를 생성시키는 단계는
    제1클럭 신호의 2 이상의 초기 설정된 정수배 주기마다 펄스가 발생되는 제2클럭 신호를 상기 제2디지털 신호를 구성하는 제1파트의 비트들의 값에 기초하여 상기 제1클럭 신호의 1주기 시간 단위로 지연시킨 제2A클럭 신호를 생성시키는 단계;
    상기 제2디지털 신호를 구성하는 제2파트의 비트들의 값에 기초한 스큐 제어에 따라서 상기 제2A클럭 신호를 지연시킨 제2B클럭 신호를 생성시키는 단계; 및
    상기 제2클럭 신호와 상기 제2B클럭 신호를 이용하여 제2디지털 신호에 포함된 에러 정보에 상응하는 펄스폭을 갖는 제1제어신호를 생성시키는 단계를 포함하고, 상기 에러 정보는 상기 제2디지털 신호를 구성하는 제1파트의 비트들과 제2파트의 비트들에 의하여 표현되는 것을 특징으로 하는 LDO 전압 제어 방법.
  20. 제17항에 있어서,
    상기 LDO 레귤레이터의 아날로그-디지털 변환기를 이용하여 정전압 신호를 제1'디지털 신호로 변환하는 단계; 및
    상기 제1'디지털 신호를 평균 연산 처리한 결과에 초기 설정된 이득 값을 곱한 결과로서 상기 타깃 디지털 신호를 결정하는 단계를 더 포함함을 특징으로 하는 LDO 전압 제어 방법.
KR1020130161613A 2013-12-23 2013-12-23 Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법 KR102188059B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130161613A KR102188059B1 (ko) 2013-12-23 2013-12-23 Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법
US14/556,110 US9213347B2 (en) 2013-12-23 2014-11-29 Low-dropout regulator, power management system, and method of controlling low-dropout voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130161613A KR102188059B1 (ko) 2013-12-23 2013-12-23 Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법

Publications (2)

Publication Number Publication Date
KR20150073650A true KR20150073650A (ko) 2015-07-01
KR102188059B1 KR102188059B1 (ko) 2020-12-07

Family

ID=53399936

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130161613A KR102188059B1 (ko) 2013-12-23 2013-12-23 Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법

Country Status (2)

Country Link
US (1) US9213347B2 (ko)
KR (1) KR102188059B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170068264A (ko) 2015-12-09 2017-06-19 엘지이노텍 주식회사 Ldo 출력 안정화 회로
KR20230071236A (ko) 2021-11-16 2023-05-23 고려대학교 산학협력단 스위치드 커패시터 기반의 ldo 레귤레이터 및 그것의 동작 방법
US11960310B2 (en) 2020-09-17 2024-04-16 Samsung Electronics Co., Ltd. Power supply method using a plurality of voltage sources and electronic device using the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2997433B1 (en) * 2013-05-17 2020-07-15 Intel Corporation On-chip supply generator using dynamic circuit reference
US9634567B2 (en) * 2015-02-17 2017-04-25 Invensense, Inc. Sensor data acquisition system with integrated power management
CN109947163B (zh) * 2018-09-04 2020-08-07 合肥鑫晟光电科技有限公司 数字稳压器及其稳压方法
KR20220130400A (ko) 2021-03-18 2022-09-27 삼성전자주식회사 저전압 강하 레귤레이터 및 이를 포함하는 전력관리 집적회로

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010095928A (ko) * 2000-04-12 2001-11-07 오종훈 펄스폭변조 신호의 스위칭 전력 증폭시 발생하는 비선형성및 에러를 아날로그-디지털 변환기를 이용하여 보정하는방법과 그 시스템
US20050040800A1 (en) * 2003-08-21 2005-02-24 Sehat Sutardja Digital low dropout regulator
KR20110043484A (ko) * 2009-10-20 2011-04-27 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 통합된 응용을 위한 ldo 레귤레이터
KR20130105401A (ko) * 2012-03-13 2013-09-25 후지쯔 세미컨덕터 가부시키가이샤 아날로그 디지털 변환기(adc), 그 보정 회로 및 그 보정 방법

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2248282A (en) 1939-07-18 1941-07-08 Saint Freres Sa Soc Device for guiding the shuttles in circular weaving looms
GB9014679D0 (en) 1990-07-02 1990-08-22 Sarnoff David Res Center Sequential successive approximation a/d converter
US5604465A (en) 1995-06-07 1997-02-18 International Business Machines Corporation Adaptive self-calibration for fast tuning phaselock loops
US6275685B1 (en) 1998-12-10 2001-08-14 Nortel Networks Limited Linear amplifier arrangement
US6160449A (en) 1999-07-22 2000-12-12 Motorola, Inc. Power amplifying circuit with load adjust for control of adjacent and alternate channel power
JP4392678B2 (ja) * 2000-04-18 2010-01-06 エルピーダメモリ株式会社 Dll回路
TW536678B (en) 2000-11-28 2003-06-11 Winbond Electronics Corp Device and method for automatically generating test programs of test mechanism
US6874097B1 (en) 2001-06-01 2005-03-29 Maxtor Corporation Timing skew compensation technique for parallel data channels
US6933791B2 (en) * 2003-07-07 2005-08-23 National Central University Frequency synthesizing circuit having a frequency multiplier for an output PLL reference signal
US6885227B2 (en) 2003-07-29 2005-04-26 Lattice Semiconductor Corporation Clock generator with skew control
WO2005041417A2 (en) 2003-10-27 2005-05-06 Dan Raphaeli Digital input signals constructor providing analog representation thereof
US7594127B2 (en) 2004-11-29 2009-09-22 Marvell World Trade Ltd. Low voltage logic operation using higher voltage supply levels
US7148749B2 (en) 2005-01-31 2006-12-12 Freescale Semiconductor, Inc. Closed loop power control with high dynamic range
US7170269B1 (en) * 2005-05-16 2007-01-30 National Semiconductor Corporation Low dropout regulator with control loop for avoiding hard saturation
US7486058B2 (en) 2005-05-25 2009-02-03 Thomas Szepesi Circuit and method combining a switching regulator with one or more low-drop-out linear voltage regulators for improved efficiency
US7495422B2 (en) * 2005-07-22 2009-02-24 Hong Kong University Of Science And Technology Area-efficient capacitor-free low-dropout regulator
JP2007288974A (ja) 2006-04-19 2007-11-01 Matsushita Electric Ind Co Ltd 電源装置及び電源供給方法
US7706160B2 (en) 2006-08-08 2010-04-27 Marco Fontana High voltage generator of the DAC-controlled type
US20080157740A1 (en) 2006-12-18 2008-07-03 Decicon, Inc. Hybrid low dropout voltage regulator circuit
KR20080067466A (ko) 2007-01-16 2008-07-21 삼성전자주식회사 지연 동기 루프
KR100904425B1 (ko) 2007-10-12 2009-06-26 주식회사 하이닉스반도체 스큐 보상 회로
US7940202B1 (en) 2008-07-31 2011-05-10 Cypress Semiconductor Corporation Clocking analog components operating in a digital system
US8134486B2 (en) 2009-08-17 2012-03-13 Taiwan Semiconductor Manufacturing Company, Ltd. DAC calibration
CN102025327B (zh) 2009-09-18 2013-01-02 富士通株式会社 放大器装置和预失真控制方法
US8380138B2 (en) 2009-10-21 2013-02-19 Qualcomm Incorporated Duty cycle correction circuitry
EP2328056B1 (en) 2009-11-26 2014-09-10 Dialog Semiconductor GmbH Low-dropout linear regulator (LDO), method for providing an LDO and method for operating an LDO
US8248150B2 (en) 2009-12-29 2012-08-21 Texas Instruments Incorporated Passive bootstrapped charge pump for NMOS power device based regulators
US9411348B2 (en) * 2010-04-13 2016-08-09 Semiconductor Components Industries, Llc Programmable low-dropout regulator and methods therefor
US8872492B2 (en) * 2010-04-29 2014-10-28 Qualcomm Incorporated On-chip low voltage capacitor-less low dropout regulator with Q-control
US8248282B2 (en) 2010-08-17 2012-08-21 Texas Instruments Incorporated Track and hold architecture with tunable bandwidth
US8482266B2 (en) 2011-01-25 2013-07-09 Freescale Semiconductor, Inc. Voltage regulation circuitry and related operating methods
EP2498161B1 (en) 2011-03-07 2020-02-19 Dialog Semiconductor GmbH Power efficient generation of band gap referenced supply rail, voltage and current references, and method for dynamic control.
US8907681B2 (en) 2011-03-11 2014-12-09 Taiwan Semiconductor Manufacturing Company, Ltd. Timing skew characterization apparatus and method
US9018924B2 (en) * 2012-09-14 2015-04-28 Nxp B.V. Low dropout regulator
JP6420035B2 (ja) * 2013-01-23 2018-11-07 ルネサスエレクトロニクス株式会社 パッシブ増幅回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010095928A (ko) * 2000-04-12 2001-11-07 오종훈 펄스폭변조 신호의 스위칭 전력 증폭시 발생하는 비선형성및 에러를 아날로그-디지털 변환기를 이용하여 보정하는방법과 그 시스템
US20050040800A1 (en) * 2003-08-21 2005-02-24 Sehat Sutardja Digital low dropout regulator
KR20110043484A (ko) * 2009-10-20 2011-04-27 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 통합된 응용을 위한 ldo 레귤레이터
KR20130105401A (ko) * 2012-03-13 2013-09-25 후지쯔 세미컨덕터 가부시키가이샤 아날로그 디지털 변환기(adc), 그 보정 회로 및 그 보정 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170068264A (ko) 2015-12-09 2017-06-19 엘지이노텍 주식회사 Ldo 출력 안정화 회로
US11960310B2 (en) 2020-09-17 2024-04-16 Samsung Electronics Co., Ltd. Power supply method using a plurality of voltage sources and electronic device using the same
KR20230071236A (ko) 2021-11-16 2023-05-23 고려대학교 산학협력단 스위치드 커패시터 기반의 ldo 레귤레이터 및 그것의 동작 방법

Also Published As

Publication number Publication date
US9213347B2 (en) 2015-12-15
US20150177758A1 (en) 2015-06-25
KR102188059B1 (ko) 2020-12-07

Similar Documents

Publication Publication Date Title
KR102188059B1 (ko) Ldo 레귤레이터, 전원 관리 시스템 및 ldo 전압 제어 방법
US11921529B2 (en) Dual loop digital low drop regulator and current sharing control apparatus for distributable voltage regulators
US8716998B2 (en) DC-DC converter and digital pulse width modulator
US9281745B2 (en) Digital controller for switch-mode DC-DC converters and method
KR101793009B1 (ko) 자동 선택 주파수 고정 회로를 채용한 전류 모드 히스테리틱 벅 컨버터
CN106849655B (zh) 用于具有数字压控环路的dc-dc转换器的前馈电路
US9473027B2 (en) Voltage regulator with hybrid adaptive voltage position and control method thereof
US7760124B2 (en) System and method for A/D conversion
KR102312388B1 (ko) 디지털 ldo 레귤레이터
US9641076B2 (en) Switching regulators
GB2472113A (en) Level-shift circuit
KR101621367B1 (ko) 디지털 제어방식의 이중모드 ldo 레귤레이터 및 그 제어 방법
JP2010532650A (ja) 低電力dc−dcsmpsのためのプログラマブルアナログデジタル変換器
US20180191356A1 (en) Control circuit
JP2010207022A (ja) Dc−dcコンバータの制御回路、dc−dcコンバータ、dc−dcコンバータの制御方法
KR20100081552A (ko) 차지 펌프 회로 및 이를 이용한 전압 변환 장치
US20180224875A1 (en) Digital low drop-out regulator
CN113841103A (zh) 电路系统
KR20150067622A (ko) 디지털-아날로그 변환 장치 및 방법
US8217691B2 (en) Low power clocking scheme for a pipelined ADC
GB2493529A (en) A voltage-selecting tracking power supply with an asynchronous delta-sigma controller
JP2010268387A (ja) 基準電圧発生回路およびa/d変換器ならびにd/a変換器
KR100400314B1 (ko) 클럭 동기 장치
US9444472B2 (en) Digitally controlled oscillator and electronic device including the same
CN106787689B (zh) 一种电荷泵装置及其反馈控制方法

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant