KR20100040603A - 산화물 박막 트랜지스터 및 그 제조방법 - Google Patents
산화물 박막 트랜지스터 및 그 제조방법 Download PDFInfo
- Publication number
- KR20100040603A KR20100040603A KR1020080099813A KR20080099813A KR20100040603A KR 20100040603 A KR20100040603 A KR 20100040603A KR 1020080099813 A KR1020080099813 A KR 1020080099813A KR 20080099813 A KR20080099813 A KR 20080099813A KR 20100040603 A KR20100040603 A KR 20100040603A
- Authority
- KR
- South Korea
- Prior art keywords
- active layer
- thin film
- film transistor
- layer
- conductive
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 70
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 20
- 239000010410 layer Substances 0.000 claims abstract description 134
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims abstract description 84
- 239000004065 semiconductor Substances 0.000 claims abstract description 66
- 239000010408 film Substances 0.000 claims abstract description 55
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 239000011787 zinc oxide Substances 0.000 claims abstract description 41
- 238000000034 method Methods 0.000 claims abstract description 31
- 239000011241 protective layer Substances 0.000 claims abstract description 17
- 230000001590 oxidative effect Effects 0.000 claims abstract description 5
- 239000010936 titanium Substances 0.000 claims description 25
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 19
- 229910052719 titanium Inorganic materials 0.000 claims description 19
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 16
- 239000001301 oxygen Substances 0.000 claims description 16
- 229910052760 oxygen Inorganic materials 0.000 claims description 16
- 229910052751 metal Inorganic materials 0.000 claims description 13
- 239000002184 metal Substances 0.000 claims description 13
- 238000005530 etching Methods 0.000 claims description 12
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 11
- 229910052750 molybdenum Inorganic materials 0.000 claims description 11
- 239000011733 molybdenum Substances 0.000 claims description 11
- 238000001039 wet etching Methods 0.000 claims description 11
- 239000010949 copper Substances 0.000 claims description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 7
- 229910052802 copper Inorganic materials 0.000 claims description 7
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 6
- 239000010931 gold Substances 0.000 claims description 6
- 229910052737 gold Inorganic materials 0.000 claims description 5
- ZPZCREMGFMRIRR-UHFFFAOYSA-N molybdenum titanium Chemical compound [Ti].[Mo] ZPZCREMGFMRIRR-UHFFFAOYSA-N 0.000 claims description 5
- 238000009832 plasma treatment Methods 0.000 claims description 5
- 238000004544 sputter deposition Methods 0.000 claims description 5
- 229910001069 Ti alloy Inorganic materials 0.000 claims description 4
- 238000010438 heat treatment Methods 0.000 claims description 3
- 238000004381 surface treatment Methods 0.000 claims description 2
- 239000011521 glass Substances 0.000 claims 2
- 239000007789 gas Substances 0.000 claims 1
- 239000004973 liquid crystal related substance Substances 0.000 description 21
- 229910021417 amorphous silicon Inorganic materials 0.000 description 6
- 239000004020 conductor Substances 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 238000001312 dry etching Methods 0.000 description 5
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 229910052733 gallium Inorganic materials 0.000 description 3
- 229910052738 indium Inorganic materials 0.000 description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 239000012495 reaction gas Substances 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 229910052725 zinc Inorganic materials 0.000 description 3
- 239000011701 zinc Substances 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 229910001385 heavy metal Inorganic materials 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 206010021143 Hypoxia Diseases 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910004205 SiNX Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000007850 degeneration Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000001878 scanning electron micrograph Methods 0.000 description 1
- 239000000565 sealant Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000005361 soda-lime glass Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
- H01L29/78693—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41733—Source or drain electrodes for field effect devices for thin film transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
- H01L29/458—Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Thin Film Transistor (AREA)
Abstract
본 발명의 산화물 박막 트랜지스터 및 그 제조방법은 비정질 아연 산화물(ZnO)계 반도체를 액티브층으로 사용한 박막 트랜지스터에 있어서, 소오스/드레인전극을 이중층 이상의 다층구조로 형성함으로써 산화물 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 금속으로 상부층을 형성할 수 있게 되며, 티타늄(titanium; Ti)을 함유하는 하부층은 얇은 두께로 형성할 수 있게 되어 건식식각에 의한 산화물 반도체의 손상을 최소화하기 위한 것으로, 제 1 도전막으로 기판 위에 형성된 게이트전극; 상기 기판 위에 형성된 게이트절연막; 상기 게이트절연막 위에 형성되며, 비정질 아연 산화물계 반도체로 이루어진 액티브층; 상기 액티브층 위에 형성되어 상기 액티브층의 소정영역과 전기적으로 접속하며, 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 제 2 도전막으로 이루어진 제 1 소오스/드레인전극; 상기 제 1 소오스/드레인전극 위에 형성되며, 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 제 3 도전막으로 이루어진 제 2 소오스/드레인전극; 및 상기 액티브층의 백채널 상부에 형성되며, 상기 제 2 도전막이 산화되어 상기 액티브층의 백채널을 보호하는 보호층을 포함한다.
또한, 본 발명의 산화물 박막 트랜지스터 및 그 제조방법은 상기 소오스/드레인전극의 하부층을 Ti로 형성하였을 경우 이를 TiO로 산화시켜 보호층으로 사용함에 따라 공정이 단순화되는 한편 접촉저항을 최소화시킬 수 있는 것을 특징으로 한다.
산화물 박막 트랜지스터, 비정질 아연 산화물계 반도체, 티타늄, 산화티타늄
Description
본 발명은 산화물 박막 트랜지스터 및 그 제조방법에 관한 것으로, 보다 상세하게는 비정질 아연 산화물계 반도체를 액티브층으로 사용한 산화물 박막 트랜지스터 및 그 제조방법에 관한 것이다.
최근 정보 디스플레이에 관한 관심이 고조되고 휴대가 가능한 정보매체를 이용하려는 요구가 높아지면서 기존의 표시장치인 브라운관(Cathode Ray Tube; CRT)을 대체하는 경량 박막형 평판표시장치(Flat Panel Display; FPD)에 대한 연구 및 상업화가 중점적으로 이루어지고 있다. 특히, 이러한 평판표시장치 중 액정표시장치(Liquid Crystal Display; LCD)는 액정의 광학적 이방성을 이용하여 이미지를 표현하는 장치로서, 해상도와 컬러표시 및 화질 등에서 우수하여 노트북이나 데스크탑 모니터 등에 활발하게 적용되고 있다.
상기 액정표시장치는 크게 컬러필터(color filter) 기판과 어레이(array) 기판 및 상기 컬러필터 기판과 어레이 기판 사이에 형성된 액정층(liquid crystal layer)으로 구성된다.
상기 액정표시장치에 주로 사용되는 구동 방식인 능동 매트릭스(Active Matrix; AM) 방식은 비정질 실리콘 박막 트랜지스터(Amorphous Silicon Thin Film Transistor; a-Si TFT)를 스위칭소자로 사용하여 화소부의 액정을 구동하는 방식이다.
이하, 도 1을 참조하여 일반적인 액정표시장치의 구조에 대해서 상세히 설명한다.
도 1은 일반적인 액정표시장치를 개략적으로 나타내는 분해사시도이다.
도면에 도시된 바와 같이, 상기 액정표시장치는 크게 컬러필터 기판(5)과 어레이 기판(10) 및 상기 컬러필터 기판(5)과 어레이 기판(10) 사이에 형성된 액정층(liquid crystal layer)(30)으로 구성된다.
상기 컬러필터 기판(5)은 적(Red; R), 녹(Green; G) 및 청(Blue; B)의 색상을 구현하는 다수의 서브-컬러필터(7)로 구성된 컬러필터(C)와 상기 서브-컬러필터(7) 사이를 구분하고 액정층(30)을 투과하는 광을 차단하는 블랙매트릭스(black matrix)(6), 그리고 상기 액정층(30)에 전압을 인가하는 투명한 공통전극(8)으로 이루어져 있다.
또한, 상기 어레이 기판(10)은 종횡으로 배열되어 복수개의 화소영역(P)을 정의하는 복수개의 게이트라인(16)과 데이터라인(17), 상기 게이트라인(16)과 데이터라인(17)의 교차영역에 형성된 스위칭소자인 박막 트랜지스터(T) 및 상기 화소영역(P) 위에 형성된 화소전극(18)으로 이루어져 있다.
상기의 컬러필터 기판(5)과 어레이 기판(10)은 화상표시 영역의 외곽에 형성 된 실런트(sealant)(미도시)에 의해 대향하도록 합착되어 액정표시패널을 구성하며, 상기 컬러필터 기판(5)과 어레이 기판(10)의 합착은 상기 컬러필터 기판(5) 또는 어레이 기판(10)에 형성된 합착키(미도시)를 통해 이루어진다.
한편, 전술한 액정표시장치는 가볍고 전력소모가 작아 지금가지 가장 주목받는 디스플레이 소자이지만, 상기 액정표시장치는 발광소자가 아니라 수광소자이며 밝기, 명암비(contrast ratio) 및 시야각 등에 기술적 한계가 있기 때문에 이러한 단점을 극복할 수 있는 새로운 디스플레이 소자에 대한 개발이 활발하게 전개되고 있다.
새로운 평판표시장치 중 하나인 유기전계발광소자(Organic Light Emitting Diode; OLED)는 자체발광형이기 때문에 액정표시장치에 비해 시야각과 명암비 등이 우수하며 백라이트(backlight)가 필요하지 않기 때문에 경량 박형이 가능하고, 소비전력 측면에서도 유리하다. 그리고, 직류 저전압 구동이 가능하고 응답속도가 빠르다는 장점이 있으며, 특히 제조비용 측면에서도 유리한 장점을 가지고 있다.
최근 유기전계발광 디스플레이의 대면적화에 관한 연구가 활발하게 진행되고 있으며, 이를 달성하기 위하여 유기전계발광소자의 구동 트랜지스터로서 정전류 특성을 확보하여 안정된 작동 및 내구성이 확보된 트랜지스터 개발이 요구되고 있다.
전술한 액정표시장치에 사용되는 비정질 실리콘 박막 트랜지스터는 저온 공정에서 제작할 수 있지만 이동도(mobility)가 매우 작고 정전류 테스트(constant current bias) 조건을 만족하지 않는다. 반면에 다결정 실리콘 박막 트랜지스터는 높은 이동도와 만족스러운 정전류 테스트 조건을 가지는 반면에 균일한 특성 확보 가 어려워 대면적화가 어렵고 고온 공정이 필요하다.
이에 산화물 반도체로 액티브층을 형성한 산화물 반도체 박막 트랜지스터를 개발하고 있는데, 이때 산화물 반도체를 기존의 바텀 게이트(bottom gate) 구조의 박막 트랜지스터에 적용하는 경우 소오스/드레인전극의 식각공정 중에 산화물 반도체가 손상을 받아 변성을 일으키는 문제가 있다.
도 2는 일반적인 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도이다.
도면에 도시된 바와 같이, 일반적인 산화물 박막 트랜지스터는 기판(10) 위에 게이트전극(21)과 게이트절연막(15)이 형성되고, 상기 게이트절연막(15) 위에 산화물 반도체로 이루어진 액티브층(24)이 형성되게 된다.
이후, 상기 액티브층(24) 위에 소오스/드레인전극(22, 23)이 형성되게 되는데, 이때 상기 소오스/드레인전극(22, 23)을 증착하고 식각하는 과정에서 그 하부의 액티브층(24)(특히, A부분)이 손상을 받아 변성이 되는 경우가 있다. 이에 따라 소자의 신뢰성에 문제점을 가지게 된다.
즉, 산화물 반도체로 이루어진 액티브층은 소오스/드레인전극 식각시 습식식각에 대한 선택비가 없기 때문에 일반적으로 건식식각에 의해 이루어지며, 최근 선택비가 향상된 습식식각이 시도되고 있으나 균일도가 나빠 국부적인 식각으로 소자특성의 열화를 가져오고 있다.
또한, 습식식각을 이용하는 경우에는 에천트(etchant)에 취약한 산화물 반도체의 물성(物性)으로 인해 액티브층의 유실 혹은 손상을 초래하며, 건식식각을 이 용하여 상기 소오스/드레인전극을 형성하는 경우에도 산화물 반도체의 백-스퍼터링(back-sputtering) 및 산소 결핍(oxygen deficiency)으로 인해 액티브층이 변성되게 된다.
특히, 산화물 반도체와의 접촉저항을 고려하여 몰리브덴(molybdenum; Mo)을 소오스/드레인전극의 금속으로 적용할 경우에는 산성에 취약한 산화물 반도체와의 선택성 있는 에천트의 개발이 어려운 실정이다.
본 발명은 상기한 문제를 해결하기 위한 것으로, 비정질 아연 산화물계 반도체를 액티브층으로 사용한 산화물 박막 트랜지스터 및 그 제조방법을 제공하는데 목적이 있다.
본 발명의 다른 목적은 소오스/드레인전극 식각시 발생하는 상기 비정질 아연 산화물계 반도체의 변성을 방지하도록 한 산화물 박막 트랜지스터 및 그 제조방법을 제공하는데 있다.
본 발명의 다른 목적 및 특징들은 후술되는 발명의 구성 및 특허청구범위에서 설명될 것이다.
상기한 목적을 달성하기 위하여, 본 발명의 산화물 박막 트랜지스터는 제 1 도전막으로 기판 위에 형성된 게이트전극; 상기 기판 위에 형성된 게이트절연막; 상기 게이트절연막 위에 형성되며, 비정질 아연 산화물계 반도체로 이루어진 액티브층; 상기 액티브층 위에 형성되어 상기 액티브층의 소정영역과 전기적으로 접속하며, 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 제 2 도전막으로 이루어진 제 1 소오스/드레인전극; 상기 제 1 소오스/드레인전극 위에 형성되며, 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 제 3 도전막으로 이루어진 제 2 소오스/드레인전극; 및 상기 액티브층의 백채널 상부에 형성되며, 상기 제 2 도전막이 산화되어 상기 액티브층의 백채널 을 보호하는 보호층을 포함한다.
본 발명의 산화물 박막 트랜지스터의 제조방법은 기판 위에 제 1 도전막으로 게이트전극을 형성하는 단계; 상기 기판 위에 게이트절연막을 형성하는 단계; 상기 게이트절연막 위에 비정질 아연 산화물계 반도체로 이루어진 액티브층을 형성하는 단계; 상기 액티브층이 형성된 기판 전면에 제 2 도전막과 제 3 도전막을 형성하는 단계; 하부의 제 2 도전막의 일부영역이 노출되도록 상기 제 3 도전막을 식각하여 제 2 소오스/드레인전극을 형성하는 단계; 상기 노출된 제 2 도전막을 산화시켜 상기 액티브층의 백채널을 보호하는 보호층을 형성하는 단계; 및 상기 제 2 소오스/드레인전극 하부에 상기 제 2 도전막으로 형성하되, 상기 액티브층의 소정영역과 전기적으로 접속하는 제 1 소오스/드레인전극을 형성하는 단계를 포함한다.
상술한 바와 같이, 본 발명에 따른 산화물 박막 트랜지스터 및 그 제조방법은 비정질 아연 산화물계 반도체를 액티브층으로 사용함에 따라 균일도가 우수하여 대면적 디스플레이에 적용 가능한 효과를 제공한다.
또한, 본 발명에 따른 산화물 박막 트랜지스터 및 그 제조방법은 소오스/드레인전극 식각시 산화물 반도체에 손상을 주지 않아 안정적이며 우수한 소자특성을 확보할 수 있는 효과를 제공한다.
또한, 본 발명에 따른 산화물 박막 트랜지스터 및 그 제조방법은 이중층의 소오스/드레인전극의 사용으로 접촉저항을 최소화할 수 있으며, 소오스/드레인전극의 하부층을 Ti로 형성하였을 경우 이를 TiO로 산화시켜 보호층으로 사용함에 따라 공정이 단순화되는 효과를 제공한다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 산화물 박막 트랜지스터 및 그 제조방법의 바람직한 실시예를 상세히 설명한다.
도 3은 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도로써, 비정질 아연 산화물계 반도체를 액티브층으로 사용한 산화물 박막 트랜지스터의 구조를 개략적으로 나타내고 있다.
도면에 도시된 바와 같이, 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터는 소정의 기판(110) 위에 형성된 게이트전극(121), 상기 게이트전극(121) 위에 형성된 게이트절연막(115), 상기 게이트절연막(115) 위에 비정질 아연 산화물계 반도체로 형성된 액티브층(124) 및 상기 액티브층(124)의 소정영역과 전기적으로 접속하는 소오스/드레인전극(122, 123)으로 이루어져 있다.
이때, 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터는 전술한 소오스/드레인전극(122, 123) 식각시 발생하는 상기 비정질 아연 산화물계 반도체, 즉 액티브층(124)의 손상을 방지하는 한편 상기 액티브층(124)과 소오스/드레인전극(122, 123) 사이의 접촉저항을 최소화하기 위해 상기 소오스/드레인전극(122, 123)을 이중층 구조로 형성하게 된다.
여기서, 상기 소오스/드레인전극(122, 123)은 상부층에 형성되어 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 구리(copper; Cu), 금(aurum; Au), 몰리브덴(molybdenum; Mo) 등의 금속으로 이루어 진 제 2 소오스/드레인전극(122b, 123b) 및 상기 액티브층(124)과 접촉하는 하부층에 형성되어 상기 제 2 소오스/드레인전극(122b, 123b)과 습식식각시 선택성을 가지고 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 티타늄(titanium; Ti), 몰리브덴 티타늄(MoTi)과 같은 티타늄 합금(Ti alloy), 몰리브덴 등의 금속으로 이루어진 제 1 소오스/드레인전극(122a, 123a)으로 이루어진다.
이때, 상기 제 1 소오스/드레인전극(122a, 123a)은 건식식각이 요구되는 금속 두께를 최소화함으로써 상기 제 1 소오스/드레인전극(122a, 123a)의 건식식각 중 발생하는 액티브층(124)의 손상을 방지할 수 있게 된다.
이때, 상기 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터는 비정질 아연 산화물계 반도체를 이용하여 액티브층(124)을 형성함에 따라 높은 이동도와 정전류 테스트 조건을 만족하는 한편 균일한 특성이 확보되어 대면적 디스플레이에 적용 가능한 장점을 가지고 있다.
상기 아연 산화물(ZnO)은 산소 함량에 따라 전도성, 반도체성 및 저항성의 3가지 성질을 모두 구현할 수 있는 물질로, 비정질 아연 산화물계 반도체 물질을 액티브층(124)으로 적용한 산화물 박막 트랜지스터는 액정표시장치와 유기전계발광 디스플레이를 포함하는 대면적 디스플레이에 적용될 수 있다.
또한, 최근 투명 전자회로에 엄청난 관심과 활동이 집중되고 있는데, 상기 비정질 아연 산화물계 반도체 물질을 액티브층(124)으로 적용한 산화물 박막 트랜지스터는 높은 이동도를 가지는 한편 저온에서 제작이 가능함에 따라 상기 투명 전자회로에 사용될 수 있는 장점이 있다.
특히, 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터는 상기 ZnO에 인듐(indium; In)과 갈륨(gallium; Ga)과 같은 중금속이 함유된 a-IGZO 반도체로 액티브층(124)을 형성하는 것을 특징으로 한다.
상기 a-IGZO 반도체는 가시광선을 통과시킬 수 있어 투명하며, 또한 상기 a-IGZO 반도체로 제작된 산화물 박막 트랜지스터는 1 ~ 100cm2/Vs의 이동도를 가져 비정질 실리콘 박막 트랜지스터에 비해 높은 이동도 특성을 나타낸다.
또한, 상기 a-IGZO 반도체는 넓은 밴드 갭을 가져 높은 색 순도를 갖는 UV 발광 다이오드(Light Emitting Diode; LED), 백색 LED와 그밖에 다른 부품들을 제작할 수 있으며, 저온에서 공정이 가능하여 가볍고 유연한 제품을 생산할 수 있는 특징을 가지고 있다.
더욱이 상기 a-IGZO 반도체로 제작된 산화물 박막 트랜지스터는 비정질 실리콘 박막 트랜지스터와 비슷한 균일한 특성을 나타냄에 따라 부품 구조도 비정질 실리콘 박막 트랜지스터처럼 간단하며, 대면적 디스플레이에 적용할 수 있는 장점을 가지고 있다.
이와 같은 특징을 가진 상기 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터는 스퍼터링 중의 반응 가스 내의 산소 농도를 조절함으로써 액티브층(124)의 캐리어 농도를 조절할 수 있어 박막 트랜지스터의 소자특성을 조절할 수 있는 것을 특징으로 한다.
또한, 전술한 바와 같이 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지 스터는 소오스/드레인전극을 이중층 이상의 다층구조로 형성함으로써 상부층 금속으로 상기 a-IGZO 반도체와의 접촉저항에 상관없이 낮은 비저항 물질을 선택할 수 있게 되며, 하부층은 얇은 두께로 형성할 수 있게 되어 건식식각에 의한 산화물 반도체의 손상을 최소화할 수 있는 것을 특징으로 한다.
또한, 상기 소오스/드레인전극의 하부층을 Ti로 형성하였을 경우 이를 TiO로 산화시켜 보호층으로 사용함에 따라 공정이 단순화되는 한편 접촉저항을 최소화시킬 수 있게 되는데, 이를 다음의 본 발명의 제 2 실시예를 통해 상세히 설명한다.
도 4는 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도로써, 소오스/드레인전극의 하부층을 Ti로 구성하여 이를 TiO로 산화시켜 보호층으로 사용한 것을 제외하고는 상기 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터와 동일한 구성요소로 이루어져 있다.
도면에 도시된 바와 같이, 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 소정의 기판(210) 위에 형성된 게이트전극(221), 상기 게이트전극(221) 위에 형성된 게이트절연막(215), 상기 게이트절연막(215) 위에 비정질 아연 산화물계 반도체로 형성된 액티브층(224) 및 상기 액티브층(224)의 소정영역과 전기적으로 접속하는 소오스/드레인전극(222, 223)으로 이루어져 있다.
이때, 상기 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 전술한 제 1 실시예에 따른 산화물 박막 트랜지스터와 동일하게 비정질 아연 산화물계 반도체를 이용하여 액티브층(224)을 형성함에 따라 높은 이동도와 정전류 테스트 조건을 만족하는 한편 균일한 특성이 확보되어 대면적 디스플레이에 적용 가능한 장 점을 가지고 있다.
특히, 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 상기 ZnO에 인듐과 갈륨과 같은 중금속이 함유된 a-IGZO 반도체로 액티브층(224)을 형성하는 것을 특징으로 한다.
또한, 상기 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 스퍼터링 중의 반응 가스 내의 산소 농도를 조절함으로써 액티브층(224)의 캐리어 농도를 조절할 수 있어 박막 트랜지스터의 소자특성을 조절할 수 있는 것을 특징으로 한다.
또한, 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 전술한 소오스/드레인전극(222, 223) 식각시 발생하는 상기 비정질 아연 산화물계 반도체, 즉 액티브층(224)의 손상을 방지하는 한편 상기 액티브층(224)과 소오스/드레인전극(222, 223) 사이의 접촉저항을 최소화하기 위해 상기 소오스/드레인전극(222, 223)을 이중층 구조로 형성하게 된다.
즉, 상기 소오스/드레인전극(222, 223)은 상부층에 형성되어 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 구리, 금, 몰리브덴 등의 금속으로 이루어진 제 2 소오스/드레인전극(222b, 223b) 및 상기 액티브층(224)과 접촉하는 하부층에 형성되어 상기 제 2 소오스/드레인전극(222b, 223b)과 습식식각시 선택성을 가지고 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 티타늄, 몰리브덴 티타늄과 같은 티타늄 합금, 몰리브덴 등의 금속으로 이루어진 제 1 소오스/드레인전극(222a, 223a)으로 이루어진다.
특히, 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터는 전술한 바와 같이 소오스/드레인전극(222, 223)을 이중층 이상의 다층구조로 형성함으로써 상부층 금속으로 상기 a-IGZO 반도체와의 접촉저항에 상관없이 낮은 비저항 물질을 선택할 수 있게 되며, 상기 소오스/드레인전극의 하부층을 Ti로 형성하였을 경우 이를 TiO로 산화시켜 보호층(225)으로 사용함에 따라 공정이 단순화되는 한편 접촉저항을 최소화시킬 수 있게 되는데, 이를 다음의 산화물 박막 트랜지스터의 제조방법을 통해 상세히 설명한다.
도 5a 내지 도 5e는 도 4에 도시된 산화물 박막 트랜지스터의 제조공정을 순차적으로 나타내는 단면도이다.
도 5a에 도시된 바와 같이, 투명한 절연물질로 이루어진 기판(210) 위에 소정의 게이트전극(221)을 형성한다.
이때, 본 발명의 산화물 박막 트랜지스터에 적용되는 비정질 아연 산화물계 복합 반도체는 저온 증착이 가능하여, 플라스틱 기판, 소다라임 글라스 등의 저온 공정에 적용이 가능한 기판(210)을 사용할 수 있다. 또한, 비정질 특성을 나타냄으로 인해 대면적 디스플레이용 기판(210)의 사용이 가능하다.
또한, 상기 게이트전극(221)은 제 1 도전막을 상기 기판(210) 전면에 증착한 후 포토리소그래피공정(제 1 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.
여기서, 상기 제 1 도전막으로 알루미늄(aluminium; Al), 알루미늄 합금(Al alloy), 텅스텐(tungsten; W), 구리(copper; Cu), 니켈(nickel; Ni), 크 롬(chromium; Cr), 몰리브덴(molybdenum; Mo), 티타늄(titanium; Ti), 백금(platinum; Pt), 탄탈(tantalum; Ta) 등과 같은 저저항 불투명 도전물질을 사용할 수 있다. 또한, 상기 제 1 도전막은 인듐-틴-옥사이드(Indium Tin Oxide; ITO), 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 불투명한 도전물질을 사용할 수 있으며, 상기 도전물질이 두 가지 이상 적층된 다층구조로 형성할 수도 있다.
다음으로, 도 5b에 도시된 바와 같이, 상기 게이트전극(121)이 형성된 기판(210) 전면에 실리콘질화막(SiNx), 실리콘산화막(SiO2)과 같은 무기절연막 또는 하프늄(hafnium; Hf) 옥사이드, 알루미늄 옥사이드와 같은 고유전성 산화막으로 이루어진 게이트절연막(215)을 형성한다.
이때, 상기 게이트절연막(215)은 화학기상증착(Chemical Vapour Deposition; CVD) 또는 플라즈마 화학기상증착(Plasma Enhanced Chemical Vapour Deposition; PECVD)으로 형성할 수 있다.
그리고, 상기 게이트절연막(215)이 형성된 기판(210) 전면에 비정질 아연 산화물계 반도체를 증착하여 소정의 비정질 아연 산화물계 반도체층을 형성한 후, 포토리소그래피공정(제 2 마스크공정)을 통해 선택적으로 패터닝함으로써 상기 게이트전극(221) 상부에 상기 비정질 아연 산화물계 반도체로 이루어진 액티브층(224)을 형성한다.
이때, 상기 비정질 아연 산화물계 복합 반도체, 특히 a-IGZO 반도체는 갈륨산화물(Ga2O3), 인듐산화물(In2O3) 및 아연산화물(ZnO)의 복합체 타겟을 이용하여 스 퍼터링(sputtering) 방법에 의해 형성될 수 있으며, 이 이외에도 화학기상증착이나 원자증착(Atomic Layer Deposition; ALD) 등의 화학적 증착방법을 이용하는 것도 가능하다.
또한, 상기 a-IGZO 반도체는 갈륨, 인듐 및 아연의 원자비가 각각 1:1:1, 2:2:1, 3:2:1, 4:2:1 등의 복합 산화물 타겟을 사용하여 비정질 아연 산화물계 반도체층을 형성할 수 있다.
여기서, 본 발명에 따른 산화물 박막 트랜지스터는 상기 비정질 아연 산화물계 반도체층을 형성하기 위한 스퍼터링 중의 반응 가스 내의 산소 농도를 조절함으로써 액티브층(224)의 캐리어 농도를 조절할 수 있는데, 이때 산소 농도 1 ~ 20% 조건에서 균일한 소자특성의 확보가 가능하다.
그리고, 도 5c에 도시된 바와 같이, 상기 액티브층(224)이 형성된 기판(210) 전면에 제 2 도전막(220)과 제 3 도전막(230)을 형성한다.
이때, 상기 제 2 도전막(220)은 하부층의 제 1 소오스/드레인전극을 형성하기 위해 그 상부의 제 2 소오스/드레인전극과 습식식각시 선택성을 가지고 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 티타늄을 사용할 수 있다. 또한, 상기 제 2 도전막(220)은 상기 티타늄에 하나 이상의 다른 도전물질이 적층된 다층구조로 형성할 수도 있다.
이때, 상기 본 발명의 제 2 실시예에 따른 제 2 도전막(220)은 50 ~ 200Å 정도의 얇은 두께로 형성하게 되며, 건식식각을 이용하는 경우에는 50 ~ 300Å 정도의 얇은 두께로 형성함에 따라 건식식각에 의한 산화물 반도체의 손상을 최소화 할 수 있게 된다.
또한, 상기 제 3 도전막(230)은 상부층의 제 2 소오스/드레인전극을 형성함에 따라 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 구리, 금, 몰리브덴 등의 금속을 사용할 수 있다.
이때, 상기 액티브층(224)이 형성된 기판(210) 위에 제 2 도전막(220)을 증착하기 전에 산소 플라즈마 처리와 같은 소정의 표면처리를 진행할 수 있는데, 이는 상기 제 2 도전막(220)으로 티타늄을 선정할 경우 상기 티타늄의 강한 산화성 때문에 상기 비정질 아연 산화물계 반도체 표면에 잉여 산소를 공급하기 위함이다.
그리고, 도 5d에 도시된 바와 같이, 포토리소그래피공정(제 3 마스크공정)을 통해 상기 제 3 도전막을 선택적으로 패터닝함으로써 상기 제 2 도전막(220) 위에 상기 제 3 도전막으로 이루어진 제 2 소오스/드레인전극(222b, 223b)을 형성하게 된다.
이때, 상기 제 3 도전막의 식각은 대면적 및 균일도에 적합한 습식식각을 이용하게 된다.
그리고, 도 5e에 도시된 바와 같이, 제 2 도전막으로 티타늄을 적용하는 경우에는 상기 제 3 도전막의 습식식각 후 산소 플라즈마 처리 또는 산소가 포함된 분위기에서 소정의 열처리를 통해 상기 노출된 제 2 도전막을 산화시켜 TiO로 이루어진 보호층(225)을 형성하게 된다.
이때, 상기 액티브층(224) 상부에 위치하는 보호층(225)은 액티브층(224)의 백채널을 보호하는 역할을 하며, 그 상부에 제 2 소오스/드레인전극(222b, 223b)이 위치하는 제 2 도전막은 상기 보호층(225)과 구별되어 상기 제 2 도전막으로 이루어진 제 1 소오스/드레인전극(222a, 223a)을 구성하게 된다.
이와 같이 상기 소오스/드레인전극(222, 223)의 하부층을 티타늄으로 형성하였을 경우 이를 TiO로 산화시켜 보호층(225)으로 사용함에 따라 공정이 단순화되는 한편 접촉저항을 최소화시킬 수 있게 된다.
즉, 제 2 도전막으로 티타늄을 적용하는 경우 상기 티타늄의 상온에서 산화되는 정도는 ΔH=-940kJ/mol이며, 이는 아연의 상온에서의 값(~350kJ/mol)에 비해 2.5배 정도로 크기 때문에 상기 제 1 소오스/드레인전극(222a, 223a)과 접촉되는 액티브층(224)의 소오스/드레인영역에서의 상기 비정질 아연 산화물계 반도체는 도체로 전이되어 접촉저항이 최소화되어 소자 성능이 향상되게 된다.
도 6은 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터에 있어서, 채널영역을 확대하여 나타내는 주사(走査)전자 현미경(Scanning Electron Microscope; SEM) 사진으로써, a-IGZO 반도체 박막 트랜지스터의 채널영역을 100,000배로 확대하여 나타내는 SEM 사진이다.
도 6을 참조하면, 제 2 소오스/드레인전극(M2)이 대략 90도의 테이퍼(taper)를 가지도록 형성되어있으며, 상기 M2를 식각한 직후에 게이트절연막의 노출영역에 도전막(M1)이 a-IGZO 반도체로 이루어진 액티브층을 잘 보호하고 있음을 알 수 있다.
이때, 상기 상부층 제 2 소오스/드레인전극(M2)의 습식식각 후 하부층 도전막(M1)을 습식식각하는 경우에도 상기 도전막(M1)의 두께가 얇아 그 하부의 액티브 층이 손상을 받지 않게 되며, 상기 하부층 도전막(M1)을 티타늄으로 형성하였을 경우 이를 TiO로 산화시켜 보호층으로 사용함으로써 그 하부의 액티브층을 잘 보호할 수 있게 된다.
참고로, 도시된 1Y는 도전막(M1)의 두께로 약 0.0298㎛이며, 2Y는 액티브층의 두께로 약 0.0397㎛이다.
전술한 바와 같이 본 발명은 액정표시장치뿐만 아니라 박막 트랜지스터를 이용하여 제작하는 다른 표시장치, 예를 들면 구동 트랜지스터에 유기전계발광소자가 연결된 유기전계발광 디스플레이장치에도 이용될 수 있다.
또한, 본 발명은 높은 이동도를 가지는 한편 저온에서 공정이 가능한 비정질 아연 산화물계 반도체 물질을 액티브층으로 적용함에 따라 투명 전자회로나 플렉서블(flexible) 디스플레이에 사용될 수 있는 장점이 있다.
상기한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.
도 1은 일반적인 액정표시장치를 개략적으로 나타내는 분해사시도.
도 2는 일반적인 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도.
도 3은 본 발명의 제 1 실시예에 따른 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도.
도 4는 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터의 구조를 개략적으로 나타내는 단면도.
도 5a 내지 도 5e는 도 4에 도시된 산화물 박막 트랜지스터의 제조공정을 순차적으로 나타내는 단면도.
도 6은 본 발명의 제 2 실시예에 따른 산화물 박막 트랜지스터에 있어서, 채널영역을 확대하여 나타내는 SEM 사진.
** 도면의 주요부분에 대한 부호의 설명 **
110,210 : 기판 121,221 : 게이트전극
122,222 : 소오스전극 123,223 : 드레인전극
124,224 : 액티브층 225 : 보호층
Claims (17)
- 기판 위에 제 1 도전막으로 게이트전극을 형성하는 단계;상기 기판 위에 게이트절연막을 형성하는 단계;상기 게이트절연막 위에 비정질 아연 산화물계 반도체로 이루어진 액티브층을 형성하는 단계;상기 액티브층이 형성된 기판 전면에 제 2 도전막과 제 3 도전막을 형성하는 단계;하부의 제 2 도전막의 일부영역이 노출되도록 상기 제 3 도전막을 식각하여 제 2 소오스/드레인전극을 형성하는 단계;상기 노출된 제 2 도전막을 산화시켜 상기 액티브층의 백채널을 보호하는 보호층을 형성하는 단계; 및상기 제 2 소오스/드레인전극 하부에 상기 제 2 도전막으로 형성하되, 상기 액티브층의 소정영역과 전기적으로 접속하는 제 1 소오스/드레인전극을 형성하는 단계를 포함하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 기판은 유리기판 또는 플라스틱 기판으로 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 액티브층은 a-IGZO 반도체로 형성하는 것을 특징으 로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 액티브층은 스퍼터링 중의 반응 가스 내의 산소 농도를 1 ~ 20%로 하여 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 보호층과 제 1 소오스/드레인전극 및 제 2 소오스/드레인전극은 동일한 마스크공정을 통해 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 3 항에 있어서, 상기 제 3 도전막은 상기 비정질 아연 산화물계 반도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 구리, 금, 몰리브덴 등의 금속으로 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 6 항에 있어서, 상기 제 2 도전막은 상기 제 3 도전막과 습식식각의 선택성을 가지고 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 티타늄, 몰리브덴 티타늄과 같은 티타늄 합금, 몰리브덴 등의 금속으로 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 제 2 도전막은 50 ~ 200Å 정도의 얇은 두께로 형성 하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 액티브층이 형성된 기판 위에 제 2 도전막을 형성하기 전에 산소 플라즈마 처리와 같은 소정의 표면처리를 진행하여 상기 비정질 아연 산화물계 반도체 표면에 잉여 산소를 공급하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 항에 있어서, 상기 제 2 도전막으로 티타늄을 적용하는 경우 상기 제 3 도전막의 습식식각 후 산소 플라즈마 처리 또는 산소가 포함된 분위기에서 소정의 열처리를 통해 상기 노출된 제 2 도전막을 산화시켜 TiO로 이루어진 보호층을 형성하는 것을 특징으로 하는 산화물 박막 트랜지스터의 제조방법.
- 제 1 도전막으로 기판 위에 형성된 게이트전극;상기 기판 위에 형성된 게이트절연막;상기 게이트절연막 위에 형성되며, 비정질 아연 산화물계 반도체로 이루어진 액티브층;상기 액티브층 위에 형성되어 상기 액티브층의 소정영역과 전기적으로 접속하며, 상기 비정질 아연 산화물계 반도체에 대해서 낮은 접촉저항을 가지는 제 2 도전막으로 이루어진 제 1 소오스/드레인전극;상기 제 1 소오스/드레인전극 위에 형성되며, 상기 비정질 아연 산화물계 반 도체와의 접촉저항에 상관없이 낮은 비저항을 가지는 제 3 도전막으로 이루어진 제 2 소오스/드레인전극; 및상기 액티브층의 백채널 상부에 형성되며, 상기 제 2 도전막이 산화되어 상기 액티브층의 백채널을 보호하는 보호층을 포함하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 기판은 유리기판 또는 플라스틱 기판으로 이루어진 것을 특징으로 하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 액티브층은 a-IGZO 반도체로 이루어진 것을 특징으로 하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 제 2 도전막은 티타늄, 몰리브덴 티타늄과 같은 티타늄 합금 등의 티타늄을 함유하는 금속으로 이루어진 것을 특징으로 하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 제 3 도전막은 구리, 금, 몰리브덴 등의 금속으로 이루어진 것을 특징으로 하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 제 2 도전막은 50 ~ 200Å 정도의 얇은 두께를 가지는 것을 특징으로 하는 산화물 박막 트랜지스터.
- 제 11 항에 있어서, 상기 제 2 도전막으로 티타늄을 적용하는 경우 상기 액티브층의 백채널 상부의 보호층은 상기 제 3 도전막의 습식식각 후 산소 플라즈마 처리 또는 산소가 포함된 분위기에서 소정의 열처리를 통해 산화된 TiO로 이루어진 것을 특징으로 하는 산화물 박막 트랜지스터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080099813A KR101375853B1 (ko) | 2008-10-10 | 2008-10-10 | 산화물 박막 트랜지스터 및 그 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080099813A KR101375853B1 (ko) | 2008-10-10 | 2008-10-10 | 산화물 박막 트랜지스터 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100040603A true KR20100040603A (ko) | 2010-04-20 |
KR101375853B1 KR101375853B1 (ko) | 2014-03-18 |
Family
ID=42216662
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080099813A KR101375853B1 (ko) | 2008-10-10 | 2008-10-10 | 산화물 박막 트랜지스터 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101375853B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110135681A (ko) * | 2010-06-11 | 2011-12-19 | 엘지디스플레이 주식회사 | 산화물 반도체를 이용한 박막트랜지스터 기판의 제조방법 |
KR20140129818A (ko) * | 2013-04-30 | 2014-11-07 | 엘지디스플레이 주식회사 | 산화물 박막 트랜지스터 및 그 제조방법 |
US8884291B2 (en) | 2011-03-02 | 2014-11-11 | Samsung Display Co., Ltd. | Thin film transistor display panel and manufacturing method thereof |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08148681A (ja) * | 1994-11-15 | 1996-06-07 | Fujitsu Ltd | 薄膜トランジスタ基板 |
KR100557499B1 (ko) | 2002-12-31 | 2006-03-07 | 엘지.필립스 엘시디 주식회사 | 패턴형성방법 및 이를 이용한 액정표시소자와 그 제조방법 |
KR100646975B1 (ko) | 2005-09-12 | 2006-11-23 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 그 제조방법 |
-
2008
- 2008-10-10 KR KR1020080099813A patent/KR101375853B1/ko active IP Right Grant
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110135681A (ko) * | 2010-06-11 | 2011-12-19 | 엘지디스플레이 주식회사 | 산화물 반도체를 이용한 박막트랜지스터 기판의 제조방법 |
US8884291B2 (en) | 2011-03-02 | 2014-11-11 | Samsung Display Co., Ltd. | Thin film transistor display panel and manufacturing method thereof |
US9219085B2 (en) | 2011-03-02 | 2015-12-22 | Samsung Display Co., Ltd. | Thin film transistor display panel and manufacturing method thereof |
KR20140129818A (ko) * | 2013-04-30 | 2014-11-07 | 엘지디스플레이 주식회사 | 산화물 박막 트랜지스터 및 그 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR101375853B1 (ko) | 2014-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6262276B2 (ja) | 酸化物薄膜トランジスタ及びその製造方法 | |
KR101218090B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101578694B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
US8735883B2 (en) | Oxide thin film transistor and method of fabricating the same | |
KR101622733B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR101697586B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR20100002899A (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR101375854B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101640812B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR101545923B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101298611B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101375853B1 (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR20110055274A (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR101616368B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR20110061419A (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR102082660B1 (ko) | 산화물 박막 트랜지스터 | |
KR20110073038A (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101487256B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR20110055271A (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101322314B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
KR20100047036A (ko) | 산화물 박막 트랜지스터의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20180213 Year of fee payment: 5 |