KR20090091484A - 반도체 패키지 - Google Patents
반도체 패키지 Download PDFInfo
- Publication number
- KR20090091484A KR20090091484A KR1020080016771A KR20080016771A KR20090091484A KR 20090091484 A KR20090091484 A KR 20090091484A KR 1020080016771 A KR1020080016771 A KR 1020080016771A KR 20080016771 A KR20080016771 A KR 20080016771A KR 20090091484 A KR20090091484 A KR 20090091484A
- Authority
- KR
- South Korea
- Prior art keywords
- wiring pattern
- semiconductor device
- insulating layer
- electrically connected
- interposer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
Description
Claims (16)
- 제1회로 기판과, 상기 제1회로 기판의 상부에 형성된 제1반도체 다이를 포함하는 제1반도체 디바이스;상기 제1반도체 디바이스의 상부에 형성되며, 상기 제1반도체 디바이스와 전기적으로 연결된 적어도 하나의 도전성 접속부재를 포함하는 인터포저;및상기 인터포저의 상부에 형성되고, 상기 인터포저와 전기적으로 연결된 제2회로 기판과 상기 제2회로 기판의 상부에 형성된 제2반도체 다이를 갖는 제2반도체 디바이스를 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 1 항에 있어서,상기 제2반도체 디바이스와 상기 인터포저는 솔더볼로 전기적으로 연결된 것을 특징으로 하는 반도체 패키지.
- 제 1 항에 있어서,상기 제1반도체 디바이스의 제1반도체 다이는 평평한 제1면과, 상기 제1면의 반대면으로서 평평한 제2면을 갖고, 상기 제2면에는 적어도 하나의 도전성 범프가 형성된 것을 특징으로 하는 반도체 패키지.
- 제 1 항에 있어서,상기 제1반도체 디바이스의 제1회로 기판은평평한 제1면과 상기 제1면의 반대면으로서 평평한 제2면으로 이루어진 제1절연층;상기 제1절연층의 제1면에 형성되어 상기 제1반도체 다이 또는 상기 인터포저와 전기적으로 연결된 적어도 하나의 제1배선 패턴;상기 제1절연층의 제2면에 형성된 적어도 하나의 제2배선 패턴;및상기 제1절연층의 제1면과 제2면 사이를 관통하여, 상기 제1배선 패턴과 상기 제2배선 패턴을 전기적으로 연결하는 적어도 하나의 제1도전성 비아를 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 4 항에 있어서,상기 제1반도체 디바이스의 제1회로 기판은상기 제1절연층의 제1면에 형성된 상기 제1배선 패턴의 일부를 노출 시켜 상기 제1반도체 다이 또는 상기 인터포저의 도전성 접속부재와 전기적으로 연결되도록 하는 제1솔더 마스크;및상기 제1절연층의 제2면에 형성된 상기 제2배선 패턴의 일부를 노출 시키는 제2솔더 마스크를 더 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 4 항에 있어서,상기 제1반도체 디바이스의 제2배선 패턴에 용착되어, 상기 제1반도체 디바 이스와 전기적으로 연결된 외부솔더볼을 더 포함하는 것을 특징으로 하는 반도체 패키지.
- 제 4 항에 있어서,상기 제1반도체 디바이스는 상기 제1반도체 다이와 상기 제1회로 기판 사이를 인캡슐레이션 하되, 상기 인터포저의 도전성 접속부재와 전기적으로 연결된 제1배선 패턴이 상부로 노출되도록 하는 제1인캡슐란트를 더 포함하는 것을 특징으로 하는 반도체 패키지.
- 제 1 항에 있어서,상기 인터포저는평평한 제1면과 상기 제1면의 반대면으로서 평평한 제2면으로 이루어진 제2절연층;상기 제2절연층의 제1면에 형성되어 제2반도체 디바이스와 전기적으로 연결된 적어도 하나의 제3배선 패턴;상기 제2절연층의 제2면에 형성되어 제1반도체 디바이스와 전기적으로 연결된 적어도 하나의 제4배선 패턴; 및상기 제2절연층의 제1면과 제2면 사이를 관통하여, 상기 제3배선 패턴과 상기 제4배선 패턴을 전기적으로 연결하는 적어도 하나의 제2도전성 비아를 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 8 항에 있어서,상기 도전성 접속부재는 상기 제4배선 패턴과 제1반도체 디바이스 사이에 형성되어, 상기 제4배선 패턴과 상기 제1반도체 디바이스를 전기적으로 연결하는 것을 특징으로 하는 반도체 패키지.
- 제 8 항에 있어서,상기 인터포저는 상기 제2절연층의 제1면에 형성된 상기 제3배선 패턴의 일부를 노출 시켜 상기 제2반도체 디바이스와 전기적으로 연결되도록 하는 제3솔더 마스크;및상기 제2절연층의 제2면에 형성된 상기 제4배선 패턴의 일부를 노출 시켜 상기 제1반도체 디바이스와 전기적으로 연결되도록 하는 제4솔더 마스크를 더 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 1 항에 있어서,상기 제2반도체 디바이스의 제2반도체 다이는 평평한 제1면과, 상기 제1면의 반대면으로서 평평한 제2면을 갖고, 상기 제1면에는 적어도 하나의 본드 패드가 형성된 것을 특징으로 하는 반도체 패키지.
- 제 11 항에 있어서,상기 제2반도체 디바이스의 제2회로 기판은평평한 제1면과 상기 제1면의 반대면으로서 평평한 제2면으로 이루어진 제3절연층;상기 제3절연층의 제1면에 형성되어 상기 제2반도체 다이의 본드 패드와 전기적으로 연결된 적어도 하나의 제5배선 패턴;상기 제3절연층의 제2면에 형성되어 상기 인터포저와 전기적으로 연결된 적어도 하나의 제6배선 패턴; 및상기 제3절연층의 제1면과 제2면 사이를 관통하여, 상기 제5배선 패턴과 상기 제6배선 패턴을 전기적으로 연결하는 적어도 하나의 제3도전성 비아를 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 12 항에 있어서,상기 제2반도체 디바이스의 제2회로 기판은상기 제3절연층의 제1면에 형성된 상기 제5배선 패턴의 일부를 노출 시켜 상기 제2반도체 다이와 전기적으로 연결되도록 하는 제5솔더 마스크;및상기 제3절연층의 제2면에 형성된 상기 제6배선 패턴의 일부를 노출 시켜 상기 인터포저와 전기적으로 연결되도록 하는 제6솔더 마스크를 더 포함하여 이루어진 것을 특징으로 하는 반도체 패키지.
- 제 12 항에 있어서,상기 제2반도체 디바이스는 상기 제6배선 패턴에 형성되어, 상기 인터포저와 전기적으로 연결된 솔더볼을 더 포함하는 것을 특징으로 하는 반도체 패키지.
- 제 12 항에 있어서,상기 제2반도체 디바이스는 상기 제2반도체 다이의 본드 패드와 상기 제5배선 패턴 사이를 전기적으로 연결하는 다수의 도전성 와이어를 더 포함하는 것을 특징으로 하는 반도체 패키지.
- 제 15 항에 있어서,상기 제2회로 기판, 상기 제2반도체 다이 및 상기 도전성 와이어를 인캡슐레이션 하되, 상기 제2회로 기판의 제6배선 패턴이 노출되도록 하는 제2인캡슐란트를 더 포함하는 것을 특징으로 하는 반도체 패키지.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080016771A KR100961310B1 (ko) | 2008-02-25 | 2008-02-25 | 반도체 패키지 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080016771A KR100961310B1 (ko) | 2008-02-25 | 2008-02-25 | 반도체 패키지 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090091484A true KR20090091484A (ko) | 2009-08-28 |
KR100961310B1 KR100961310B1 (ko) | 2010-06-04 |
Family
ID=41208874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080016771A KR100961310B1 (ko) | 2008-02-25 | 2008-02-25 | 반도체 패키지 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100961310B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150025633A (ko) * | 2013-08-29 | 2015-03-11 | 삼성전자주식회사 | 패키지 온 패키지 장치 및 이의 제조 방법 |
KR20160041581A (ko) * | 2014-10-08 | 2016-04-18 | 앰코 테크놀로지 코리아 주식회사 | 적층형 반도체 패키지 및 이의 제조 방법 |
KR101672640B1 (ko) * | 2015-06-23 | 2016-11-03 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8922005B2 (en) | 2012-04-11 | 2014-12-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for package on package devices with reversed stud bump through via interconnections |
US8970023B2 (en) | 2013-02-04 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and methods of forming same |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070108583A1 (en) * | 2005-08-08 | 2007-05-17 | Stats Chippac Ltd. | Integrated circuit package-on-package stacking system |
US20080029884A1 (en) | 2006-08-03 | 2008-02-07 | Juergen Grafe | Multichip device and method for producing a multichip device |
KR100865125B1 (ko) | 2007-06-12 | 2008-10-24 | 삼성전기주식회사 | 반도체 패키지 및 그 제조방법 |
-
2008
- 2008-02-25 KR KR1020080016771A patent/KR100961310B1/ko active IP Right Grant
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150025633A (ko) * | 2013-08-29 | 2015-03-11 | 삼성전자주식회사 | 패키지 온 패키지 장치 및 이의 제조 방법 |
KR20160041581A (ko) * | 2014-10-08 | 2016-04-18 | 앰코 테크놀로지 코리아 주식회사 | 적층형 반도체 패키지 및 이의 제조 방법 |
US9633966B2 (en) | 2014-10-08 | 2017-04-25 | Amkor Technology, Inc. | Stacked semiconductor package and manufacturing method thereof |
KR101672640B1 (ko) * | 2015-06-23 | 2016-11-03 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 |
Also Published As
Publication number | Publication date |
---|---|
KR100961310B1 (ko) | 2010-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10734249B2 (en) | Package structure and method thereof | |
US7691681B2 (en) | Chip scale package having flip chip interconnect on die paddle | |
CN100426495C (zh) | 电子装置及其制造方法 | |
KR101411741B1 (ko) | 반도체 디바이스 | |
US10770446B2 (en) | Semiconductor packages and methods of manufacturing the same | |
CN103378037A (zh) | 用于焊料连接的方法和装置 | |
KR100961309B1 (ko) | 반도체 패키지 | |
US11869829B2 (en) | Semiconductor device with through-mold via | |
CN106158673A (zh) | 封装结构及其制法 | |
KR101011840B1 (ko) | 반도체 패키지 및 그의 제조 방법 | |
US11444054B2 (en) | Semiconductor element mounting structure, and combination of semiconductor element and substrate | |
KR100961310B1 (ko) | 반도체 패키지 | |
KR100961311B1 (ko) | 반도체 패키지 | |
KR20130016566A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR101153000B1 (ko) | 반도체 패키지 | |
KR20120122107A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20100025750A (ko) | 반도체 패키지 | |
KR20110037169A (ko) | 반도체 패키지 | |
KR100961308B1 (ko) | 반도체 패키지 | |
KR101394647B1 (ko) | 반도체 패키지 및 그 제조방법 | |
TW201628136A (zh) | 晶片封裝結構及其製作方法 | |
US20210035898A1 (en) | Package structure and manufacturing method thereof | |
KR101054578B1 (ko) | 반도체 패키지 | |
TWI738725B (zh) | 半導體封裝及其製造方法 | |
KR101217375B1 (ko) | 반도체 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130520 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20140515 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20150511 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20160512 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170511 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20190513 Year of fee payment: 10 |