KR20080089247A - 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의묘화 방법, 전기 광학 표시 장치 및 전자기기 - Google Patents

전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의묘화 방법, 전기 광학 표시 장치 및 전자기기 Download PDF

Info

Publication number
KR20080089247A
KR20080089247A KR1020080028896A KR20080028896A KR20080089247A KR 20080089247 A KR20080089247 A KR 20080089247A KR 1020080028896 A KR1020080028896 A KR 1020080028896A KR 20080028896 A KR20080028896 A KR 20080028896A KR 20080089247 A KR20080089247 A KR 20080089247A
Authority
KR
South Korea
Prior art keywords
command
control circuit
electro
circuit
display device
Prior art date
Application number
KR1020080028896A
Other languages
English (en)
Inventor
히데토시 사이토
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20080089247A publication Critical patent/KR20080089247A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

묘화 회로를 제어하는 제어 회로로의 부하를 경감할 수 있는 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의 묘화 방법, 전기 광학 표시 장치 및 전자기기를 제공한다.
묘화 제어 회로는, 마이크로 컴퓨터로부터의 CM-WR 제어 커맨드에 근거하여, 소정의 화상을 전기 영동 표시 패널에 표시시키기 위한 일련의 커맨드로 이루어지는 커맨드 매크로를 묘화 회로 내의 작업 메모리의 커맨드 매크로 영역에 생성한다. 묘화 제어 회로는, 마이크로 컴퓨터로부터의 CM-STA 제어 커맨드에 따라서, 커맨드 매크로 영역에 생성한 커맨드 매크로를 실행한다.

Description

전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의 묘화 방법, 전기 광학 표시 장치 및 전자기기{DRAWING CIRCUIT OF ELECTRO-OPTICAL DISPLAY DEVICE, DRAWING METHOD OF ELECTRO-OPTICAL DEVICE, ELECTRO-OPTICAL DISPLAY DEVICE, AND ELECTRONIC APPARATUS}
본 발명은 전기 광학 표시 장치의 묘화(drawing) 회로, 전기 광학 표시 장치의 묘화 방법, 전기 광학 표시 장치 및 전자기기에 관한 것이다.
종래, 전기 광학 표시 장치로서, 전기 영동 현상을 이용한 전기 영동 표시 장치가 알려져 있다(예컨대, 특허 문헌 1 참조). 여기서, 전기 영동 현상이란, 액체 중(분산매)에 미립자(전기 영동 입자)를 분산시킨 분산계에 전계를 인가했을 때에 미립자가 쿨롱력에 의해 영동하는 현상이다.
이러한 전기 영동 표시 장치는, 한쪽의 전극과 다른쪽의 전극을 소정의 간격으로 대향시키고, 그 사이에 분산계를 봉입한 분할 셀을 배치하여 구성되는 전기 영동 표시 패널과, 분산계에 전계를 인가하여 해당 분산계를 구동하는 주변 회로를 구비하고 있다.
전기 영동 표시 장치의 구동 방식의 하나로서 액티브 매트릭스 방식이 알려져 있다. 이러한 종류의 전기 영동 표시 장치의 전기 영동 표시 패널(10)은, 도 20에 도시하는 바와 같이, 화소 전극 P 및 스위칭용 TFT 등을 포함하는 화소 회로(20)(도 21 참조)가 매트릭스 형상으로 형성된 소자 기판(2)과, 평면 형상의 투명 전극으로 이루어지는 공통 전극 COM이 형성된 투과성 재료로 이루어지는 대향 기판(3)으로 구성되어 있다. 다수의 화소 전극 P와 공통 전극 COM 사이에는, 전기 영동 입자(5) 및 분산매(6)를 밀봉한 다수의 마이크로캡슐(4)이 배치되어 있다. 도 20에서는, 전기 영동 입자(5)로서, 부(負)로 대전한 백(白) 입자(5W)와, 정(正)으로 대전한 흑(黑) 입자(5B)를 이용하고 있다.
화소 전극 P와 공통 전극 COM의 전극 사이에 전위차를 부여하면 전계가 발생하여, 정 또는 부로 대전한 흑 입자(5B) 또는 백 입자(5W)가 각각 대응하는 전위가 인가되고 있는 전극으로 끌어당겨진다. 그리고, 공통 전극 COM 및 대향 기판(3)측으로부터 표시 화상이 관찰되는 경우, 공통 전극 COM측으로 끌어당겨진 전기 영동 입자(5)의 색이 관찰된다.
전기 영동 표시 장치는, 도 21에 도시하는 바와 같이, 상기 전기 영동 표시 패널(10)과, 그 전기 영동 표시 패널(10)을 구동하는 구동 회로와, 그 구동 회로를 구동 제어하는 묘화 회로(50)와, 묘화 회로(50)를 제어하는 제어 회로인 마이크로 컴퓨터(60)를 포함하고 구성되어 있다.
이러한 전기 영동 표시 장치에서는, 묘화 회로(50)의 묘화 제어 회로(51)는, 마이크로 컴퓨터(60)로부터의 커맨드에 근거하여, ROM(52)에 미리 저장되어 있는 소정의 화상 소재 데이터를 판독하여, 그 화상 소재 데이터를 VRAM(53)에 기입한다. 묘화 제어 회로(51)는, 마이크로 컴퓨터(60)로부터의 커맨드에 근거하여, 적어도 하나의 화상 소재 데이터로 이루어지는 소망하는 화상 데이터 D가 VRAM(53)에 생성되면, 그 화상 데이터 D를 데이터선 구동 회로(12)에 공급한다. 또한, 타이밍 제어 회로(54)는, VRAM(53)으로부터 화상 데이터 D가 출력될 때에, 각종 타이밍 신호를 주사선 구동 회로(11) 및 데이터선 구동 회로(12)에 출력한다.
주사선 구동 회로(11)는, 타이밍 신호에 근거하여, 소정의 타이밍으로 주사선 Y를 순차적으로 선택하는 주사 신호를 각 주사선 Y에 출력한다. 한편, 데이터선 구동 회로(12)는, 입력되는 화상 데이터 D에 근거하여 데이터 신호를 생성하고, 상기 주사선 선택에 동기하여, 대응하는 화소 회로(20)에 상기 데이터 신호를 출력한다.
다음에, 마이크로 컴퓨터(60)로부터의 커맨드에 근거하여 묘화 제어 회로(51)에 의해 전원 전압의 전압값이 설정되면, 각 화소 회로(20)에서, 상기 데이터 신호(화상 데이터 D1)에 따른 구동 전압이 화소 전극 P에 인가된다. 이 때, 마이크로 컴퓨터(60)로부터의 커맨드에 근거하여 묘화 제어 회로(51)에 의해 공통 전극 COM에 인가되는 전압이 제어되어, 공통 전극 COM에 소정 전압이 인가된다. 이에 따라, 화소 전극 P와 공통 전극 COM 사이에 전위차가 발생하여, 각 화소 회로(20)마다 전기 영동 입자(5)가 소망하는 전극측으로 이동된다. 그 결과, 화상 데이터 D에 근거하는 화상이 전기 영동 표시 패널(10)에 표시된다.
[특허 문헌 1] 일본 특허 공개 제 2002-116733호 공보
상술한 바와 같이, 이러한 전기 영동 표시 장치의 마이크로 컴퓨터(60)는, VRAM(53)으로의 화상 데이터 D의 생성, 데이터선 구동 회로(12)로의 화상 데이터 D의 전송, 각종 전압의 제어 등의 각종 처리를 묘화 제어 회로(51)에 실행시키기 위해서, 대응하는 커맨드를 묘화 제어 회로(51)에 출력한다. 상술하면, 마이크로 컴퓨터(60)는 소정 처리를 실행시키기 위한 커맨드를 묘화 제어 회로(51)에 출력한다. 묘화 제어 회로(51)는, 그 커맨드에 근거하여 소정 처리, 예컨대 ROM(52)에 저장되어 있는 소정의 화상 소재 데이터를 VRAM(53)에 기입하는 처리를 실행하고, 그 처리가 완료된 때에 완료 신호를 마이크로 컴퓨터(60)에 출력한다. 마이크로 컴퓨터(60)는, 그 완료 신호가 입력되고 나서, 다음 처리를 실행시키기 위한 커맨드를 묘화 제어 회로(51)에 출력한다. 이와 같이, 이러한 종류의 전기 영동 표시 장치에서는, 소망하는 화상을 표시시키기 위한 각종 처리가 마이크로 컴퓨터(60)로부터의 커맨드에 의해 모두 지시되어 있다.
그런데, 이 전기 영동 표시 장치를 저소비 전력을 위해 처리 능력이 낮은(예컨대, 4비트 마이크로 컴퓨터에서 동작 주파수가 32㎑) 마이크로 컴퓨터(60)밖에 탑재할 수 없는 전자기기(예컨대, 손목 시계)에 적용한 경우에는, 그 마이크로 컴퓨터(60)로의 부하가 커지기 때문에, 표시 화상의 변경에 막대한 시간이 걸린다고 하는 문제가 발생한다.
본 발명은 상기 문제점을 해결하기 위해서 이루어진 것으로서, 그 목적은 묘 화 회로를 제어하는 제어 회로로의 부하를 경감할 수 있는 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의 묘화 방법, 전기 광학 표시 장치 및 전자기기를 제공하는 것에 있다.
본 발명의 전기 광학 표시 장치의 묘화 장치는, 화상 데이터에 근거하는 화상이 표시되는 표시부의 전기 광학 소자를 구동하는 구동 회로에 상기 화상 데이터를 출력하는 묘화 회로와, 상기 묘화 회로를 제어하는 제어 회로를 구비한 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 묘화 회로는, 복수의 화상 소재 데이터가 미리 저장되어 있는 제 1 메모리와, 적어도 하나의 상기 화상 소재 데이터로 이루어지는 상기 화상 데이터가 생성되는 작업 영역을 갖는 제 1 작업 메모리와, 소정 처리의 실행을 지시하는 지령 신호가 기입되는 지령 정보 영역을 갖는 제 2 작업 메모리와, 상기 지령 신호를 상기 지령 정보 영역에 기입하고, 복수의 상기 지령 신호로 이루어지는 지령 정보를 상기 지령 정보 영역에 생성하는 묘화 제어 회로를 구비하되, 상기 제어 회로는 상기 지령 정보를 실행시키는 제 1 제어 지령 신호를 상기 묘화 제어 회로에 출력한다.
종래의 전기 광학 표시 장치의 경우에는, 하나의 지령 신호마다, 그 지령 신호에 근거하는 처리의 실행이 완료한 것을 나타내는 완료 신호가 묘화 제어 회로로부터 제어 회로로 입력된다. 이에 따라, 제어 회로로의 부하가 커지게 된다.
이에 반하여, 본 발명의 전기 광학 표시 장치의 묘화 장치에 의하면, 복수의 지령 신호로 이루어지는 지령 정보가 제 2 작업 메모리의 지령 정보 영역에 생성되고, 제어 회로로부터 출력되는 제어 지령 신호에 근거하여 그 지령 정보가 묘화 제어 회로에 의해 실행된다. 이에 따라, 지령 정보를 구성하는 복수의 지령 신호가 연속하여 실행된다. 그 때문에, 복수의 지령 신호로 이루어지는 하나의 지령 정보마다, 완료 신호가 묘화 제어 회로로부터 제어 회로로 입력되게 된다. 따라서, 제어 회로로의 완료 신호의 입력 횟수가 저감되기 때문에, 제어 회로로의 부하가 경감된다. 나아가서는, 표시 화상의 변경 시간을 단축하는 것도 가능해진다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제어 회로로부터 묘화 제어 회로로 입력되는 지령 신호가 제 2 작업 메모리의 지령 정보 영역에 지령 정보로서 기입된다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터의 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제어 회로로부터 묘화 제어 회로로 입력되는 지령 신호를 제 2 작업 메모리의 지령 정보 영역의 임의의 영역에 기입할 수 있다. 이에 따라, 먼저 지령 정보 영역에 기입되어 있는 지령 정보의 일부를 소정의 지령 신호에 리라이트(rewrite)할 수 있다. 또한, 먼저 기입된 지령 정보의 전후에 소정의 지령 신호를 추가로 기입할 수 있다.
하나의 지령 신호마다 처리가 실행되는 종래의 경우에는, 소망하는 처리를 실행하기 위해서 항상 대응하는 모든 커맨드를 제어 회로로부터 출력해야 한다. 이에 반하여, 상기 구성에 의하면, 예컨대 먼저 기입되어 있는 지령 정보와 다음에 기입되는 지령 정보에서 다른 지령 신호만을 제어 회로로부터 출력하고, 지령 정보의 일부를 리라이트하는 것에 의해, 소망하는 처리를 실행시킬 수 있다. 이에 따라, 제어 회로로의 부하를 대폭 저감할 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 제 1 메모리에는 복수의 상기 지령 신호가 미리 저장되고, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제 1 메모리에 복수의 지령 신호가 미리 저장된다. 이 제 1 메모리에 저장된 지령 신호가 제어 회로로부터의 제 2 제어 지령 신호에 근거하여 제 2 작업 메모리의 지령 정보 영역에 지령 정보로서 기입된다. 이에 따라, 통상, 메모리 사이즈가 작고 지령 신호가 미리 저장되는 제어 회로측의 메모리에 저장하는 지령 신호를 적게 할 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제 1 메모리에 미리 저장되어 있는 지령 신호를 제 2 제어 지령 신호에 근거하여 지령 정보 영역의 임의의 영역에 기입할 수 있다. 이에 따라, 먼저 지령 정보 영역에 기입되어 있는 지령 정보의 일부를 소정의 지령 신호에 리라이트할 수 있다. 또한, 먼저 기입되어 있는 지령 정보의 전후에 소정의 지령 신호를 추가로 기입할 수 있다. 따라서, 지령 정보의 생성 방법의 자유도를 향상시킬 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 제 1 메모리에는 미리 생성된 복수의 상기 지령 정보가 미리 저장되고, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 정보를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제 1 메모리에 복수의 지령 신호로 이루어지는 복수의 지령 정보가 미리 저장된다. 이 제 1 메모리에 저장된 지령 정보가 제어 회로로부터의 제 3 제어 지령 신호에 근거하여 제 2 작업 메모리의 지령 정보 영역에 기입된다. 이에 따라, 제어 회로로부터의 하나의 제 3 제어 지령 신호에 의해, 지령 정보 영역에 복수의 지령 신호를 기입할 수 있다. 따라서, 제어 회로로부터 묘화 제어 회로로 출력하는 데이터량을 줄일 수 있기 때문에, 제어 회로로의 부하를 대폭 저감할 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 묘화 제어 회로는, 상기 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상 기 지령 정보를 상기 지령 정보 영역의 임의의 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제 1 메모리에 미리 저장되어 있는 지령 정보를 제 3 제어 지령 신호에 근거하여 지령 정보 영역의 임의의 영역에 기입할 수 있다. 따라서, 지령 정보의 생성 방법의 자유도를 향상시킬 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 제어 회로는, 소정의 화상을 표시시키기 위한 모든 상기 지령 신호로 이루어지는 상기 지령 정보가 상기 지령 정보 영역에 생성되고 나서, 상기 제 1 제어 지령 신호를 출력하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제어 회로로부터 제 1 제어 지령 신호가 출력되면, 소정의 화상을 표시시키기 위한 모든 지령 신호가 연속하여 실행된다. 따라서, 묘화 제어 회로에서 소정의 화상을 표시시키기 위한 처리가 실행되어 있을 때에, 제어 회로에서 다른 처리를 실행하는 것도 가능해진다. 이 때, 예컨대 제어 회로를 저소비 전력 모드인 슬립(sleep) 상태로 설정함으로써, 묘화 장치의 소비 전력을 저감시키는 것도 가능하다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 제 1 작업 메모리와 상기 제 2 작업 메모리가 하나의 작업 메모리에 의해 구성되도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 하나의 작업 메모리에, 적어도 하나의 상기 화상 소재 데이터로 이루어지는 상기 화상 데이터가 생성되는 작업 영역과, 소정 처리의 실행을 지시하는 지령 신호가 기입되는 지령 정보 영역이 구 비된다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 표시부는, 복수의 주사선과, 복수의 데이터선과, 상기 복수의 주사선과 상기 복수의 데이터선의 교차부에 대응하여 마련되고, 각각이 전기 광학 소자를 포함하는 복수의 화소 회로로 이루어지도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 액티브 매트릭스 방식의 표시부에 소망하는 화상을 표시시키기 위한 화상 데이터를 공급할 수 있다.
이 전기 광학 표시 장치의 묘화 장치에 있어서, 상기 전기 광학 소자는 전기 영동 입자를 포함하는 분산계이더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 전기 영동 입자 표시 장치의 표시부에 소망하는 화상을 표시시키기 위한 화상 데이터를 공급할 수 있다.
본 발명의 전기 광학 표시 장치의 묘화 방법은, 전기 광학 소자를 포함하여 화상 데이터에 근거하는 화상이 표시되는 표시부와, 상기 표시부를 구동하는 구동 회로와, 상기 구동 회로에 상기 화상 데이터를 출력하는 묘화 회로와, 상기 묘화 회로를 제어하는 제어 회로를 구비한 전기 광학 표시 장치의 묘화 방법에 있어서, 상기 묘화 회로의 묘화 제어 회로는, 소정 처리의 실행을 지시하는 지령 신호를 상기 묘화 회로 내의 작업 메모리의 지령 정보 영역에 기입하고, 복수의 상기 지령 신호로 이루어지는 지령 정보를 상기 지령 정보 영역에 생성하고, 상기 제어 회로는 상기 지령 정보를 실행시키는 제 1 제어 지령 신호를 상기 묘화 제어 회로에 출력한다.
본 발명의 전기 광학 표시 장치의 묘화 방법에 의하면, 복수의 지령 신호로 이루어지는 지령 정보가 제 2 작업 메모리의 지령 정보 영역에 생성되고, 제어 회로로부터 출력되는 제어 지령 신호에 근거하여 그 지령 정보가 묘화 제어 회로에 의해 실행된다. 이에 따라, 지령 정보를 구성하는 복수의 지령 신호가 연속하여 실행된다. 그 때문에, 복수의 지령 신호로 이루어지는 하나의 지령 정보마다, 완료 신호가 묘화 제어 회로로부터 제어 회로로 입력되게 된다. 따라서, 제어 회로로의 완료 신호의 입력 횟수가 저감되기 때문에, 제어 회로로의 부하가 경감된다. 나아가서는, 표시 화상의 변경 시간을 단축하는 것도 가능해진다.
이 전기 광학 표시 장치의 묘화 방법에 있어서, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 장치에 의하면, 제어 회로로부터 묘화 제어 회로로 입력되는 지령 신호가 제 2 작업 메모리의 지령 정보 영역에 지령 정보로서 기입된다.
이 전기 광학 표시 장치의 묘화 방법에 있어서, 상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 방법에 의하면, 제어 회로로부터 묘화 제어 회로로 입력되는 지령 신호를 제 2 작업 메모리의 지령 정보 영역의 임의의 영역에 기입할 수 있다. 이에 따라, 먼저 지령 정보 영역에 기입되어 있는 지령 정보의 일부를 소정의 지령 신호에 리라이트할 수 있다. 또한, 먼저 기입된 지령 정보의 전후에 소정의 지령 신호를 추가로 기입할 수 있다.
하나의 지령 신호마다 처리가 실행되는 종래의 경우에는, 소망하는 처리를 실행하기 위해서 항상 대응하는 모든 커맨드를 제어 회로로부터 출력해야 한다. 이에 반하여, 상기 구성에 의하면, 예컨대 먼저 기입되어 있는 지령 정보와 다음에 기입되는 지령 정보에서 다른 지령 신호만을 제어 회로로부터 출력하고, 지령 정보의 일부를 리라이트하는 것에 의해, 소망하는 처리를 실행시킬 수 있다. 이에 따라, 제어 회로로의 부하를 대폭 저감할 수 있다.
이 전기 광학 표시 장치의 묘화 방법에 있어서, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 묘화 회로 내의 제 1 메모리에 미리 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 방법에 의하면, 제 1 메모리에 복수의 지령 신호가 미리 저장된다. 이 제 1 메모리에 저장된 지령 신호가 제어 회로로부터의 제 2 제어 지령 신호에 근거하여 제 2 작업 메모리의 지령 정보 영역에 지령 정보로서 기입된다. 이에 따라, 통상, 메모리 사이즈가 작고 지령 신호가 미리 저장되는 제어 회로측의 메모리에 저장하는 지령 신호를 적게 할 수 있다.
이 전기 광학 표시 장치의 묘화 방법에 있어서, 상기 묘화 회로 내의 제 1 메모리에는 복수의 상기 지령 신호로 이루어지는 복수의 상기 지령 정보가 미리 저 장되고, 상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 정보를 상기 지령 정보 영역에 기입하도록 하더라도 좋다.
이 전기 광학 표시 장치의 묘화 방법에 의하면, 제 1 메모리에 복수의 지령 신호로 이루어지는 복수의 지령 정보가 미리 저장된다. 이 제 1 메모리에 저장된 지령 정보가 제어 회로로부터의 제 3 제어 지령 신호에 근거하여 제 2 작업 메모리의 지령 정보 영역에 기입된다. 이에 따라, 제어 회로로부터의 하나의 제 3 제어 지령 신호에 의해, 지령 정보 영역에 복수의 지령 신호를 기입할 수 있다. 따라서, 제어 회로로부터 묘화 제어 회로로 출력하는 데이터량을 줄일 수 있기 때문에, 제어 회로로의 부하를 대폭 저감할 수 있다.
본 발명의 전기 영동 표시 장치는 상기 묘화 장치를 구비하였다.
본 발명의 전기 영동 표시 장치에 의하면, 표시 화상의 변경 시간이 단축된다.
본 발명의 전자기기는, 상기 전기 영동 표시 장치를 구비하는 모든 기기를 포함하는 것으로, 디스플레이 장치, 텔레비전 장치, 전자북, 전자 페이퍼, 시계, 전자 계산기, 휴대 전화, 휴대 정보 단말 등을 포함한다. 또한, 「기기」라고 하는 개념으로부터 벗어나는 것, 예컨대 가요성이 있는 종이 형태/필름 형태의 물체, 이들 물체가 부착된 벽면 등의 부동산에 속하는 것, 차량, 비행체, 선박 등의 이동체에 속하는 것을 포함한다.
본 발명에 의하면, 묘화 회로를 제어하는 제어 회로로의 부하를 경감할 수 있는 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의 묘화 방법, 전기 광학 표시 장치 및 전자기기를 얻을 수 있다.
(실시예 1)
이하, 본 발명을 구체화한 전기 영동 표시 장치의 실시예 1을 도 1~도 14에 따라 설명한다.
도 1에 도시하는 바와 같이, 전기 영동 표시 장치(1)는, 이전의 도 20에서 나타낸 전기 영동 표시 패널(10)과, 그 전기 영동 표시 패널(10)을 구동하는 구동 회로와, 그 구동 회로를 구동 제어하는 묘화 회로(30)와, 당해 전기 영동 표시 장치(1)를 통괄 제어하는 마이크로 컴퓨터(마이컴)(40)를 포함하여 구성되어 있다. 또, 본 실시예에서는, 처리 능력이 낮은 마이크로 컴퓨터가 탑재되는 손목 시계의 표시부로서 이용되는 전기 영동 표시 장치(1)에 구체화하여 설명한다.
전기 영동 표시 패널(10)은 매트릭스 형상으로 배열된 화소 회로(20)를 구비하고 있다. 즉, 각 화소 회로(20)는, 열 방향(도 1에서 세로 방향)을 따라 연장되는 복수의 데이터선 X와, 행 방향(도 1에서 가로 방향)을 따라 연장되는 복수의 주사선 Y와의 교차부에 각각 배치되어 있다. 각 화소 회로(20)는, 도시는 생략하지만, 스위칭 소자, SRAM 등으로 이루어지는 메모리 회로나 화소 전극 P(도 20 참조) 등을 구비하고 있다. 또, 본 실시예의 전기 영동 표시 패널(10)에서는, 데이터선 X를 216개, 주사선 Y를 256개 구비하고 있으며, 55296(216×256)개의 화소 회로(20)를 갖고 있다. 즉, 본 실시예의 전기 영동 표시 패널(10)의 화소수는 55296 화소이다.
각 주사선 Y는 주사선 구동 회로(11)에 접속되고, 각 데이터선 X는 데이터선 구동 회로(12)에 접속되어 있다. 또, 이들 각 회로(11, 12, 20) 등이 형성되는 소자 기판에 대향 배치되는 대향 기판에는 공통 전극 COM이 형성되고, 그 공통 전극 COM은 공통 전극 제어 회로(13)에 접속되어 있다.
주사선 구동 회로(11)는, 묘화 회로(30)로부터 출력되는 각종 타이밍 신호에 근거하여, 소정의 타이밍으로 주사선 Y를 순차적으로 선택하는 주사 신호를 출력한다.
데이터선 구동 회로(12)는 묘화 회로(30)로부터 출력되는 화상 데이터 등에 근거하여 각 데이터선 X에 공급하는 데이터 신호를 생성한다. 데이터선 구동 회로(12)는 묘화 회로(30)로부터 출력되는 각종 타이밍 신호에 근거하여, 생성한 데이터 신호를 주사선 구동 회로(11)에 의해 선택되는 주사선 Y에 접속되어 있는 화소 회로(20)군에 출력한다.
공통 전극 제어 회로(13)는, 묘화 회로(30)로부터 출력되는 제어 신호에 근거하여, 상기 공통 전극 COM에 소정 전압을 공급한다. 또, 이들 주사선 구동 회로(11), 데이터선 구동 회로(12) 및 공통 전극 제어 회로(13)에 의해 구동 회로가 구성되고 있다.
묘화 회로(30)는 묘화 제어 회로(31), 각종 화상 데이터를 저장하는 ROM(32), SRAM으로 이루어지는 작업 메모리(33) 및 각종 타이밍 신호를 생성하는 타이밍 제어 회로(34)를 포함하여 구성되어 있다.
묘화 제어 회로(31)는 상위 제어 장치인 마이크로 컴퓨터(40)와 접속되어 있다. 마이크로 컴퓨터(40)는, 전기 영동 표시 패널(10)에, 시간 경과에 의한 지시나 당해 손목 시계의 사용자에 의한 지시 등에 따른 표시 화상을 표시시키기 위해서, 마이크로 컴퓨터 ROM(41)에 저장되어 있는 제어 커맨드(도 2 참조)나 커맨드(도 3 참조)를 묘화 제어 회로(31)에 출력한다.
묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터의 커맨드를 작업 메모리(33)의 커맨드 매크로 영역 CM(도 4 참조)에 기입하고, 해당 커맨드 매크로 영역 CM에 복수의 커맨드로 이루어지는 커맨드 매크로를 생성한다. 여기서, 작업 메모리(33)는, 도 4에 도시하는 바와 같이, 화상 데이터가 기입되는 VRAM 영역 VR과, 마이크로 컴퓨터(40)로부터의 각종 커맨드가 기입되는 상기 커맨드 매크로 영역 CM을 포함하여 구성된다. 이들 VRAM 영역 VR 및 커맨드 매크로 영역 CM의 선두 어드레스는, 미리 소정의 어드레스가 각각 설정되고, 그 소정의 어드레스로부터 각각 소정의 비트 수(바이트 수)분만큼 VRAM 영역 VR 및 커맨드 매크로 영역 CM으로서 확보되어 있다. 본 실시예에서는, VRAM 영역 VR의 선두 어드레스는, 작업 메모리(33)의 선두 어드레스 「0000H」로 설정되고, 그 선두 어드레스로부터 「55296 비트(화소수와 동수)」분이 VRAM 영역 VR로서 확보되어 있다. 또한, 커맨드 매크로 영역 CM의 선두 어드레스는, 「3C00H」로 설정되고, 그 선두 어드레스로부터 「 8k비트」분이 커맨드 매크로 영역 CM으로서 확보되어 있다. 또, 주지이기는 하지만, 「H」는 그 값이 16진수인 것을 나타낸다.
묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터의 제어 커맨드에 근거하여 작업 메모리(33) 상의 포인터를 제어해서, 해당 작업 메모리(33)에 생성된 커맨드 매크로를 실행·정지한다. 상세하게는, 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터 CM-STA 제어 커맨드(도 2 참조)가 입력되면, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로 이동시키고, 커맨드 매크로 영역 CM의 선두 커맨드로부터 커맨드 매크로의 실행을 시작한다. 또한, 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터 CM-CLR 제어 커맨드가 입력되면, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로 되돌리고, 커맨드 매크로의 실행을 정지한다. 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터 CM-TOP 제어 커맨드가 입력되면, 작업 메모리(33)의 포인터를 작업 메모리(33)의 선두 어드레스 「0000H」로 되돌린다. 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터 CM-CW 커맨드가 입력되면, 작업 메모리(33)의 커맨드 매크로 영역 CM의 임의의 영역에 커맨드를 기입한다. 또, 이 CM-WR 제어 커맨드에는, 기입 개시 오프셋 데이터와 기입 데이터가 포함된다.
묘화 제어 회로(31)는, 커맨드 매크로 영역 CM에 기입된 XF-BG2VR 커맨드나 XF-PT2VR 커맨드(도 3 참조)를 판독하면, ROM(32)에 저장되어 있는 지정 어드레스의 화상 소재 데이터를 VRAM 영역 VR의 지정 영역에 기입한다. 여기서, ROM(32)에는, 도 5에 도시하는 바와 같이, 손목 시계의 표시부의 배경으로 되는 화상 소재 데이터가 미리 기입되어 있는 복수의 배경 블럭 BG1~BGn과, 배경 상에 부분적으로 표시되는 시각 등을 나타내는 화상 소재 데이터가 미리 기입되어 있는 복수의 파트 블럭 PT1~PTm이 미리 저장되어 있다. 이 배경 블럭 BG1~BGn은 「55296 비트(화소 수와 동수)」로 구성되고, 파트 블럭 PT1~PTm은 각각 소정의 비트 수로 구성되어 있다. 또, XF-BG2VR 커맨드에는, ROM(32)으로부터 소정의 배경 블럭 BG을 판독하기 위한 ROM(32)에서의 개시 어드레스 및 블럭 사이즈(바이트 수)와, 소정의 배경 블럭 BG를 기입하기 위한 VRAM 영역 VR에서의 개시 어드레스 등을 지정하는 데이터가 포함되어 있다. 또한, XF-PT2VR 커맨드에는, ROM(32)으로부터 소정의 파트 블럭 PT를 판독하기 위한 ROM(32)에서의 개시 어드레스 및 블럭 사이즈(바이트 수)와, 소정의 파트 블럭 PT를 기입하기 위한 VRAM 영역 VR에서의 개시 어드레스 등을 지정하는 데이터가 포함되어 있다.
묘화 제어 회로(31)는, 커맨드 매크로 영역 CM에 기입된 XF-VR2EP 커맨드를 판독하면, 작업 메모리(33)의 VRAM 영역 VR에 기입된 화상 데이터 D를 상기 데이터선 구동 회로(12)에 출력한다.
묘화 제어 회로(31)는, 커맨드 매크로 영역 CM에 기입된 POW 커맨드를 판독하면, 해당 POW 커맨드에 근거하여 전원 전압의 전압값의 설정 등을 행한다. 묘화 제어 회로(31)는, 커맨드 매크로 영역 CM에 기입된 DRV 커맨드를 판독하면, 해당 DRV 커맨드에 근거하여 공통 전극에 인가하는 전압을 제어하는 제어 신호를 공통 전극 제어 회로(13)에 출력한다. 묘화 제어 회로(31)는, 커맨드 매크로의 최종 커맨드로서 기입되는 LAST 커맨드를 커맨드 매크로 영역 CM으로부터 판독하면, 커맨 드 매크로의 실행을 종료한다.
도 1에 도시하는 바와 같이, 타이밍 제어 회로(34)는, 작업 메모리(33)로부터 데이터선 구동 회로(12)로 화상 데이터 D 등이 출력될 때에, 주사선 구동 회로(11) 및 데이터선 구동 회로(12)를 제어하기 위한 각종 타이밍 신호를 생성한다. 타이밍 제어 회로(34)는 생성한 각종 타이밍 신호를 주사선 구동 회로(11) 및 데이터선 구동 회로(12)에 출력한다.
다음에, 작업 메모리(33)의 커맨드 매크로 영역 CM에 커맨드 매크로를 생성하는 방법에 대하여 도 6에 따라 설명한다. 여기서는, 도 8(a)에 도시하는 바와 같이 백색의 배경에 흑색으로 「4:20」이라는 문자가 형성되는 화상 B1을 전기 영동 표시 패널(10)에 표시하는 경우의 커맨드 매크로의 생성 방법에 대하여 설명한다. 또, 설명의 편의상, 도 9에 도시하는 바와 같이, ROM(32)에 저장되어 있는 제 1 배경 블럭 BG1을 백색의 배경(도 9(a) 참조)으로 하고, 제 1 파트 블럭 PT1을 흑색 문자 「4」(도 9(b) 참조)로 하며, 제 2 파트 블럭 PT2가 흑색 문자 「:」(도 9(c) 참조)로 한다. 또한, ROM(32)에 저장되어 있는 제 3 파트 블럭 PT3을 흑색 문자 「2」(도 9(d) 참조)로 하고, 제 4 파트 블럭 PT4를 흑색 문자 「0」(도 9(e) 참조)으로 한다.
도 6에 도시하는 바와 같이, 우선 마이크로 컴퓨터(40)는 마이크로 컴퓨터 ROM(41)에 저장되어 있는 CM-CLR 제어 커맨드를 묘화 제어 회로(31)에 출력한다. 묘화 제어 회로(31)는, CM-CLR 제어 커맨드에 근거하여, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로 이동시킨다(단계 S1). 이 에 따라, 작업 메모리(33)의 커맨드 매크로 영역 CM의 선두 어드레스로부터 각종 커맨드를 기입할 수 있게 된다.
다음에, 마이크로 컴퓨터(40)는, 화상 B1을 표시시키기 위한 복수의 커맨드가 기입 데이터로서 포함되는 CM-WR 제어 커맨드를 생성하여, 그 CM-WR 제어 커맨드를 묘화 제어 회로(31)에 출력한다(단계 S2). 묘화 제어 회로(31)는, CM-WR 제어 커맨드 내의 기입 개시 오프셋 데이터에 근거하여, 작업 메모리(33)의 포인터를 기입 개시 어드레스로 이동시킨다(단계 S3). 여기서, 기입 개시 오프셋 데이터로서는, 커맨드 매크로 영역 CM에서의 기입 개시 어드레스를 현재의 작업 메모리(33)의 포인터의 어드레스(여기서는, 「3C00H」)로부터의 상대 어드레스로서 지정한다. 또, 본 예에서는, 현재의 작업 메모리(33)의 포인터가 그대로 기입 개시 어드레스로 되기 때문에, 상대 어드레스(기입 개시 오프셋 데이터)가 「0」으로 설정되어 있다.
다음에, 묘화 제어 회로(31)는, 작업 메모리(33)의 포인터가 가리키는 어드레스, 즉 작업 메모리(33)의 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로부터, CM-WR 제어 커맨드에 포함되는 기입 데이터를 기입한다(단계 S4~단계 S10). 또, 본 예에서는, 이하에 설명하는 순서로 복수의 커맨드가 기입 데이터로서 묘화 제어 회로(31)에 입력되고, 해당 묘화 제어 회로(31)를 거쳐서 그들 복수의 커맨드가 순번으로 작업 메모리(33)의 커맨드 매크로 영역 CM에 기입된다.
즉, 처음에, ROM(32) 내의 소정의 배경 블럭(여기서는, 제 1 배경 블럭 BG1)을 작업 메모리(33)의 VRAM 영역 VR에 카피(copy)하기 위한 XF-BG2VR(BG1) 커맨드 가 기입 데이터로서 묘화 제어 회로(31)에 입력된다. 묘화 제어 회로(31)는 작업 메모리(33)의 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로부터 그 XF-BG2VR(BG1) 커맨드를 기입한다(단계 S4).
계속해서, ROM(32) 내의 소정의 파트 블럭을 작업 메모리(33)의 VRAM 영역 VR에 카피하기 위한 XF-PT2VR 커맨드가 순차적으로 기입 데이터로서 묘화 제어 회로(31)에 입력된다. 묘화 제어 회로(31)는 그들 XF-PT2VR 커맨드를 순서대로 작업 메모리(33)의 커맨드 매크로 영역 CM에 기입한다(단계 S5). 본 예에서는, 도 7에 도시하는 바와 같이, 커맨드 매크로 영역 CM에서 상기 XF-BG2VR(BG1) 커맨드가 기입된 어드레스의 다음 어드레스로부터, 제 1 파트 블럭 PT1을 카피하기 위한 XF-PT2VR(PT1) 커맨드가 기입된다. 다음에, 커맨드 매크로 영역 CM에서 XF-PT2VR(PT1) 커맨드가 기입된 어드레스의 다음 어드레스로부터 제 2 파트 블럭 PT2를 카피하기 위한 XF-PT2VR(PT2) 커맨드가 기입된다. 마찬가지로, 제 3 파트 블럭 PT3을 카피하기 위한 XF-PT2VR(PT3) 커맨드와, 제 4 파트 블럭 PT4를 카피하기 위한 XF-PT2VR(PT4) 커맨드가 순서대로 커맨드 매크로 영역 CM에 기입된다.
계속해서, 도 6에 나타내는 단계 S6~S10에 있어서, POW 커맨드, XF-VR2EP 커맨드, POW 커맨드, DRV 커맨드 및 LAST 커맨드가 순서대로 기입 데이터로서 묘화 제어 회로(31)에 입력된다. 묘화 제어 회로(31)는 그들 각 커맨드를 순서대로 커맨드 매크로 영역 CM에 기입한다. 이에 따라, 도 7에 도시하는 바와 같이, 작업 메모리(33)의 커맨드 매크로 영역 CM에 복수의 커맨드로 이루어지는 하나의 커맨드 매크로 M1이 생성된다.
또, 작업 메모리(33)의 포인터는, 마이크로 컴퓨터(40)로부터의 기입 데이터(복수의 커맨드)가 기입된 후에, 해당 기입 데이터가 기입된 최후의 어드레스의 다음 어드레스를 가리키게 되어 있다. 또한, 본 실시예에서는, 기입 데이터의 종단을 지정하기 위해서, 기입 데이터의 기입이 종료되면, 마이크로 컴퓨터(40)로부터 묘화 제어 회로(31)로의 커맨드 등의 전송을 허가하는 CS 신호(도 12 참조)가 인액티브(L 레벨)로 천이하도록 설정하고 있다.
다음에, 상술한 바와 같이 생성된 커맨드 매크로 M1을 실행하여, 전기 영동 표시 패널(10)에 화상 B1을 표시하는 방법에 대해 도 10에 따라 설명한다.
도 10에 도시하는 바와 같이, 우선 마이크로 컴퓨터(40)는 마이크로 컴퓨터 ROM(41)에 저장되어 있는 CM-STA 제어 커맨드를 묘화 제어 회로(31)에 출력한다. 묘화 제어 회로(31)는, CM-STA 제어 커맨드에 근거하여, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM(XF-BG2VR(BG1) 커맨드)의 선두 어드레스 「3C00H」로 이동시켜, 커맨드 매크로 M1의 실행이 개시된다(단계 S11).
커맨드 매크로 M1의 실행이 개시되면, 우선 묘화 제어 회로(31)는 작업 메모리(33)의 커맨드 매크로 영역 CM의 선두 어드레스에 기입된 XF-BG2VR(BG1) 커맨드를 판독한다(단계 S12). 다음에, 묘화 제어 회로(31)는, 판독된 XF-BG2VR 커맨드에 근거하여, ROM(32)에서의 소정의 배경 블럭 BG(여기서는, 제 1 배경 블럭 BG1)의 선두 어드레스를 판독 개시 어드레스로서 지정한다(단계 S13).
다음에, 묘화 제어 회로(31)는, XF-BG2VR(BG1) 커맨드에 근거하여, ROM(32)로부터 판독하는 제 1 배경 블럭 BG1의 사이즈를 판독 블럭 사이즈로 하여 바이트 수로 지정한다(단계 S14). 여기서는, 묘화 제어 회로(31)는, 제 1 배경 블럭 BG1이 55296비트로 구성되기 때문에, 판독 블럭 사이즈를 6912(=55296/8) 바이트로 지정한다.
계속해서, 묘화 제어 회로(31)는, XF-BG2VR(BG1) 커맨드에 근거하여, ROM(32)로부터 판독하는 제 1 배경 블럭 BG1을 기입하기 위한 작업 메모리(33)의 기입 개시 어드레스를 지정한다(단계 S15). 여기서는, 묘화 제어 회로(31)는 VRAM 영역 VR의 선두 어드레스 「0000H」를 기입 개시 어드레스로서 지정한다.
이들의 지정이 완료하면, 묘화 제어 회로(31)는 ROM(32)에서의 판독 개시 어드레스로부터 판독 블럭 사이즈분만큼의 화상 데이터를 작업 메모리(33)에서의 VRAM 영역 VR의 기입 개시 어드레스로부터 판독 블럭 사이즈분만큼의 영역에 카피한다(단계 S16). 즉, 여기서는 묘화 제어 회로(31)는, ROM(32)에 저장되어 있는 제 1 배경 블럭 BG1을 판독하고, 판독한 제 1 배경 블럭 BG1을 작업 메모리(33)의 VRAM 영역 VR에 기입한다.
또, 이 제 1 배경 블럭 BG1이 화상 데이터 D로서 데이터선 구동 회로(12)에 출력되는 경우에는, 화상 데이터 D(제 1 배경 블럭 BG1)의 비트 0~ 비트 55295는 도 11(a)에 도시하는 바와 같이 전기 영동 표시 패널(10)의 각 화소에 전송된다. 즉, 화상 데이터 D의 비트 0은 데이터선 X0과 주사선 Y0에 접속된 화소(0, 0)에 전송되고, 비트 1~비트 215는 상기 화소(0, 0)로부터 행 방향(왼쪽 방향)을 향해서 순서대로 각 화소에 전송된다. 또한, 화상 데이터 D의 비트 216은 데이터선 X0과 주사선 Y1에 접속된 화소(0, 1)에 전송되고, 화상 데이터 D의 비트 217~비트 431은 상기 화소(0, 1)로부터 왼쪽 방향을 향해서 순서대로 각 화소에 전송된다. 마찬가지로, 화상 데이터의 비트 431~비트 55295가 각 화소에 전송된다.
다음에, 묘화 제어 회로(31)는 작업 메모리(33)의 커맨드 매크로 영역 CM에 기입된 XF-PT2VR 커맨드(여기서는, XF-PT2VR(PT1) 커맨드)를 판독한다(단계 S18). 다음에, 묘화 제어 회로(31)는, 판독한 XF-PT2VR(PT1) 커맨드에 근거하여, ROM(32)에서의 제 1 파트 블럭 PT1의 선두 어드레스를 판독 개시 어드레스로서 지정한다.
계속해서, 묘화 제어 회로(31)는, XF-PT2VR(PT1) 커맨드에 근거하여, ROM(32)로부터 판독하는 제 1 파트 블럭 PT1을 기입하기 위한 작업 메모리(33)의 기입 개시 비트 어드레스를 지정한다(단계 S19). 상세하게는, 묘화 제어 회로(31)는 제 1 파트 블럭 PT1의 비트 0이 전송 후에 배치되는 화소 어드레스(X, Y)에 대응하는 VRAM 영역 VR의 비트 어드레스를 기입 개시 비트 어드레스로서 지정한다. 여기서는, 도 11(b)에 도시하는 바와 같이, 제 1 파트 블럭 PT1의 비트 0을 전송 후에 전기 영동 표시 패널(10)의 화소(167, 63)에 배치하고자 하기 때문에, 묘화 제어 회로(31)는 이 화소(167, 63)에 대응하는 VRAM 영역 VR의 비트 어드레스를 기입 개시 비트 어드레스로 지정한다.
다음에, 묘화 제어 회로(31)는, XF-PT2VR(PT1) 커맨드에 근거하여, ROM(32)로부터 판독하는 제 1 파트 블럭 PT1의 사이즈를 판독 블럭 사이즈로 하여 바이트 수로 지정한다(단계 S20). 여기서는, 묘화 제어 회로(31)는, 제 1 파트 블럭 PT1이 512 비트로 구성되기 때문에, 판독 블럭 사이즈를 64(=512/8) 바이트로 지정한다.
계속해서, 묘화 제어 회로(31)는, XF-PT2VR(PT1) 커맨드에 근거하여, 전기 영동 표시 패널(10)에 전송 후의 제 1 파트 블럭 PT1의 행 방향에서의 화소 수를 바이트 수로 지정한다(단계 S21). 여기서는, 도 11(b)에 도시하는 바와 같이, 제 1 파트 블럭 PT1의 행 방향에서의 화소 수가 32비트이기 때문에, 묘화 제어 회로(31)는 행 방향의 화소 수를 4 바이트로 지정한다.
이들의 지정이 완료하면, 묘화 제어 회로(31)는, ROM(32)에 저장되어 있는 제 1 파트 블럭 PT1을, 화소(167, 63)에 대응하는 VRAM 영역 VR의 비트 어드레스로부터 지정한 행 방향의 화소 수 및 판독 블럭 사이즈분만큼의 영역에 카피한다(단계 S22).
이들 단계 S17~S22에 의해 실행되는 파트 블럭 PT의 카피는 커맨드 매크로 M1 내의 XF-PT2VR 커맨드의 개수(N)분만큼 반복된다. 또, 커맨드 매크로 M1의 경우에는, 상기 XF-PT2VR(PT1) 커맨드 외에, XF-PT2VR(PT2) 커맨드, XF-PT2VR(PT3) 커맨드 및 XF-PT2VR(PT4) 커맨드를 갖고 있기 때문에, 단계 S17~S22가 합계 4회 반복된다. 이들 파트 블럭 PT1~PT4가 VRAM 영역 VR의 소망하는 영역에 카피되면, 상기 화상 B1(도 8(a) 참조)을 형성시키기 위한 화상 데이터 D1이 VRAM 영역 VR에 생성된다.
다음에, 도 10에 나타내는 단계 S23에 있어서, 묘화 제어 회로(31)는, 작업 메모리(33)의 커맨드 매크로 영역 CM에 기입된 POW 커맨드를 판독하고, 해당 POW 커맨드에 근거하여 각 화소 회로(20)에 공급되는 전원 전압을 저전압 레벨로 설정한다. 묘화 제어 회로(31)는, 전원 전압을 저전압 레벨로 설정한 뒤에, 커맨드 매 크로 영역 CM에 기입된 XF-VR2EP 커맨드를 판독한다(단계 S24). 다음에, 묘화 제어 회로(31)는, 그 XF-VR2EP 커맨드에 근거하여, 작업 메모리(33)의 VRAM 영역 VR에 생성된 화상 데이터 D1을 데이터선 구동 회로(12)에 출력시키도록 제어한다. 이 때, 타이밍 제어 회로(34)로부터 주사선 구동 회로(11) 및 데이터선 구동 회로(12)로 각종 타이밍 신호가 출력된다. 데이터선 구동 회로(12)는, 작업 메모리(33)로부터 입력되는 화상 데이터 D1에 근거하여 데이터 신호를 생성하고, 생성한 데이터 신호를 주사선 구동 회로(11)에 의해 선택되어 있는 주사선 Y에 접속되어 있는 화소 회로(20)군에 출력한다. 이에 따라, 각 화소 회로(20)에 구비된 메모리 회로에 데이터 신호가 저전압 레벨로 기입된다.
계속해서, 묘화 제어 회로(31)는, 커맨드 매크로 영역 CM의 POW 커맨드를 판독하고, 해당 POW 커맨드에 근거하여 각 화소 회로(20)에 공급되는 전원 전압을 고전압 레벨로 설정한다(단계 S25). 이어서, 묘화 제어 회로(31)는, 커맨드 매크로 영역 CM의 DRV 커맨드를 판독하고, 해당 DRV 커맨드에 근거하여 공통 전극 COM에 인가하는 전압을 제어하는 제어 신호를 공통 전극 제어 회로(13)에 출력한다(단계 S26). 이것에 의해서, 모든 화소 회로(20) 내의 화소 전극 P와 공통 전극 COM 사이에 전위차가 발생하여, 각 화소마다 전기 영동 입자가 소망하는 전극쪽으로 이동한다. 그 결과, 화상 데이터 D1에 근거하는 화상 B1이 전기 영동 표시 패널(10)에 표시된다.
그리고, 묘화 제어 회로(31)는 커맨드 매크로 영역 CM의 LAST 커맨드를 판독함으로써 커맨드 매크로 M1을 종료한다. 묘화 제어 회로(31)는, LAST 커맨드에 근 거하여, 각종 커맨드에 근거하는 처리가 완료한 것을 나타내는 완료 신호를 마이크로 컴퓨터(40)에 출력한다.
또, 도 12(a)에 도시하는 바와 같이, 묘화 제어 회로(31)는, 커맨드 매크로 M1 실행 중에, 마이크로 컴퓨터(40)에 대하여 커맨드 매크로 M1이 실행되어 있다는 것을 나타내는 비지 신호(busy signal)를 액티브(H 레벨)로 한다. 이와 같이 비지 신호가 액티브일 때에는, 예컨대 마이크로 컴퓨터(40)로부터의 커맨드의 전송이 불능으로 된다. 즉, 마이크로 컴퓨터(40)는, 비지 신호가 인액티브(L 레벨)로 천이했을 때에, 묘화 제어 회로(31)에 새로운 커맨드를 전송한다. 또, 이 비지 신호는, 상기 LAST 커맨드가 실행되면, 인액티브로 천이되게 되어 있다. 또한, 묘화 제어 회로(31)는, 커맨드 매크로 M1의 실행 중에 에러가 검출되면, 도 12(b)에 도시하는 바와 같이, 상기 비지 신호를 인액티브로 천이시킴과 아울러, 에러 신호를 액티브(H 레벨)로 천이시킨다. 또, 액티브로 된 에러 신호는 다음 커맨드를 실행할 때에 클리어되어 인액티브(L 레벨)로 천이한다.
다음에, 커맨드 매크로 M1의 일부의 커맨드를 수정하는 방법에 대하여 설명한다. 여기서는, 화상 B1로부터, 도 8(b)에 도시하는 바와 같이 백색의 배경에 흑색으로 「4:21」이라는 문자가 형성되는 화상 B2로 표시 변경하는 경우의 커맨드 매크로의 수정 방법에 대하여 설명한다. 또, 이 화상 B1로부터 화상 B2로의 표시 변경은 화상 B1이 표시되고 나서 1분 후에 실행된다. 그 때문에, 이하에 설명하는 커맨드 매크로의 수정은 상기 표시 변경의 실행 전에 행하여진다. 또한, 설명의 편의상, 도 9(f)에 도시하는 바와 같이, ROM(32)에 저장되어 있는 제 5 파트 블럭 PT5를 흑색 문자 「1」로 한다.
도 8에 나타내는 화상 B1과 화상 B2를 비교하면 명백해지는 바와 같이, 화상 B1과 화상 B2는, 「0」과 「1」이라는 흑 문자만이 다르고, 다른 화상에 대해서는 동일하다. 그래서, 본 실시예에서는, 상술한 바와 같이 생성한 커맨드 매크로 M1 중, 「0」이라는 흑 문자에 대응하는 제 4 파트 블럭 PT4를 작업 메모리(33)에 카피하기 위한 XF-PT2VR(PT4) 커맨드를, 「1」이라는 흑 문자에 대응하는 제 5 파트 블럭 PT5를 작업 메모리(33)에 카피하기 위한 XF-PT2VR(PT5) 커맨드로 수정한다.
상세하게는, 도 13에 도시하는 바와 같이, 우선 마이크로 컴퓨터(40)는 마이크로 컴퓨터 ROM(41)에 저장되어 있는 CM-CLR 제어 커맨드를 묘화 제어 회로(31)에 출력한다. 묘화 제어 회로(31)는, CM-CLR 제어 커맨드에 근거하여, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로 이동시킨다(단계 S31).
다음에, 마이크로 컴퓨터(40)는, 제 5 파트 블럭 PT5(도 9(f) 참조)를 작업 메모리(33)의 VRAM 영역 VR에 카피하기 위한 XF-PT2VR(PT5) 커맨드를 기입 데이터로서 포함하는 CM-WR 제어 커맨드를 생성하고, 그 CM-WR 제어 커맨드를 묘화 제어 회로(31)에 출력한다(단계 S32). 묘화 제어 회로(31)는, CM-WR 제어 커맨드 내의 기입 개시 오프셋 데이터에 근거하여, 작업 메모리(33)의 포인터를 XF-PT2VR(PT4) 커맨드가 기입된 커맨드 매크로 영역 CM의 선두 어드레스로 이동시킨다.
다음에, 묘화 제어 회로(31)는, 작업 메모리(33)의 포인터가 가리키는 어드레스로부터, CM-WR 제어 커맨드에 포함되는 소정의 커맨드(여기서는, XF- PT2VR(PT5) 커맨드)로 이루어지는 기입 데이터를 기입한다(단계 S34). 본 예에서는, 묘화 제어 회로(31)는, 도 14에 도시하는 바와 같이, 작업 메모리(33)의 커맨드 매크로 영역 CM의 XF-PT2VR(PT4) 커맨드가 기입되어 있었던 영역에 XF-PT2VR(PT5) 커맨드를 오버라이트한다. 이에 따라, 작업 메모리(33)의 커맨드 매크로 영역 CM에서, 커맨드 매크로 M1과는 구성이 다른 커맨드 매크로 M2가 생성된다. 또, 커맨드 매크로 M1 내의 복수의 커맨드를 수정하는 경우에 있어서도 마찬가지로, 단계 S30~S33을 복수회 반복 실행하여 새로운 커맨드 매크로를 생성하면 된다.
그리고, 도 10의 흐름도에 따라 커맨드 매크로 M2를 실행함으로써, 상기 화상 B2(도 8(b) 참조)를 형성시키기 위한 화상 데이터 D2가 VRAM 영역 VR에 생성되고, 그 화상 데이터 D2에 근거하여 전기 영동 표시 패널(10)에 화상 B2가 표시된다.
이상 설명한 본 실시예에 의하면, 이하의 효과를 나타낼 수 있다.
(1) 본 실시예에 의하면, 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터의 CM-WR 제어 커맨드에 따라 복수의 커맨드로 이루어지는 커맨드 매크로 M1을 작업 메모리(33)의 커맨드 매크로 영역 CM에 생성함과 아울러, 마이크로 컴퓨터(40)로부터의 제 1 제어 지령 신호로서의 CM-STA 제어 커맨드에 따라 커맨드 매크로 M1을 실행하도록 하였다.
종래의 전기 영동 표시 장치의 마이크로 컴퓨터(60)는 소정의 커맨드를 묘화 제어 회로(31)에 출력한다. 묘화 제어 회로(51)는, 소정의 커맨드에 근거하는 처리를 실행한 후, 그 처리의 완료를 나타내는 완료 신호를 마이크로 컴퓨터(60)에 출력한다. 마이크로 컴퓨터(60)는, 그 완료 신호가 입력되면, 다음 커맨드를 묘화 제어 회로(51)에 출력한다. 즉, 종래의 마이크로 컴퓨터(60)에서는, 예컨대 상기 커맨드 매크로 M1을 구성하는 모든 커맨드(10종류의 커맨드)에 근거하는 처리를 실행하기 위해서는, 10개의 완료 신호를 묘화 제어 회로(51)로부터 수취할 필요가 있었다.
이에 반하여, 본 실시예의 경우에는, 커맨드 매크로 M1을 구성하는 모든 커맨드가 연속하여 실행된다. 따라서, 마이크로 컴퓨터(40)는, 커맨드 매크로 M1에 근거하는 모든 처리를 실행하기 위해서, 커맨드 매크로 M1이 완료한 것을 나타내는 하나의 완료 신호를 수취하는 것만으로 좋다. 따라서, 마이크로 컴퓨터(40)로의 완료 신호의 입력 횟수가 저감되기 때문에, 마이크로 컴퓨터(40)로의 부하가 경감된다. 나아가서는, 화상의 변경 시간을 단축하는 것도 가능해진다.
(2) 본 실시형태에 의하면, 묘화 제어 회로(31)는, 커맨드 매크로 M1을 구성하는 모든 커맨드에 근거하는 처리를 연속하여 실행하도록 하였다. 이에 따라, 커맨드에 근거하는 처리가 종료할 때마다 다음 커맨드가 출력되는 종래의 경우에 비해서, 소정의 커맨드에 근거하는 처리의 실행과 다음 커맨드에 근거하는 처리의 실행의 간격이 단축된다. 예컨대 XF-BG2VR(BG1)에 근거하는 처리의 실행과 XF-PT2VR(PT1)에 근거하는 처리의 실행의 간격이 단축된다. 그 결과, 화상 데이터 D1의 생성이나 해당 화상 데이터 D1에 근거하는 화상 B1의 표시를 스무스하게 실행할 수 있다.
(3) 본 실시예에 의하면, 예컨대 화상 데이터 D1에 근거하는 화상 B1을 전기 영동 표시 패널(10)에 표시시키기 위한 일련의 커맨드로 이루어지는 커맨드 매크로 M1을 커맨드 매크로 영역 CM에 생성하고, 그 커맨드 매크로 M1의 실행을 개시시키는 CM-STA 제어 커맨드를 마이크로 컴퓨터(40)로부터 출력하도록 하였다. 이에 따라, 마이크로 컴퓨터(40)로부터 CM-STA 제어 커맨드가 출력되면, 화상 B1을 표시시키기 위한 모든 커맨드가 연속하여 실행된다. 따라서, 묘화 제어 회로(31)에서 화상 B1을 표시시키기 위한 각종 처리가 실행되고 있을 때에, 마이크로 컴퓨터(40)에서 다른 처리를 실행하는 것도 가능해진다. 이 때, 예컨대 마이크로 컴퓨터(40)를 저소비 전력 모드인 슬립 상태로 설정함으로써, 전기 영동 표시 장치(1)의 소비 전력을 저감시킬 수도 있다.
(4) 본 실시예에 의하면, 묘화 제어 회로(31)는, 제 2 제어 지령 신호로서의 CM-WR 제어 커맨드에 근거하여, 소정의 커맨드를 커맨드 매크로 영역 CM의 임의의 영역에 기입하도록 하였다. 본 예에서는, 먼저 기입되어 있는 커맨드 매크로 M1의 XF-PT2VR(PT4) 커맨드를 XF-PT2VR(PT5) 커맨드로 리라이트하는 것에 의해 커맨드 매크로 M2를 생성하도록 하였다. 따라서, 마이크로 컴퓨터(40)로부터 커맨드 매크로를 구성하는 일부의 커맨드를 출력하는 것만에 의해서, 새로운 커맨드 매크로를 생성할 수 있어, 화상의 표시 변경을 행할 수 있다. 그 결과, 마이크로 컴퓨터(40)로의 부하를 대폭 저감할 수 있다. 또, 커맨드에 근거하는 처리가 종료할 때마다 다음 커맨드가 출력되는 종래의 경우에는, 예컨대 화상 B1로부터 화상 B2로 표시 변경할 때에, 커맨드 매크로 M2를 구성하는 모든 커맨드를 마이크로 컴퓨터(60)로부터 출력해야 하였다.
(실시예 2)
이하, 본 발명을 구체화한 전기 영동 표시 장치의 실시예 2를 도 15~도 19에 따라 설명한다. 본 실시예의 전기 영동 표시 장치는 마이크로 컴퓨터 ROM(41)에 저장되는 제어 커맨드의 종류 및 ROM(32)의 메모리 구조가 상기 실시예 1과 다르다. 이하, 실시예 1과의 상위점을 중심으로 설명한다. 또, 본 실시예의 전기 영동 표시 장치는 도 1에 나타내는 실시예 1의 전기 영동 표시 장치(1)와 대략 동일한 구성을 구비하고 있다.
도 15에 도시하는 바와 같이, 묘화 회로(30) 내의 ROM(32)는, 복수의 배경 블럭 BG1~BGn 및 복수의 파트 블럭 PT1~PTm과, 상기 실시예 1에서 설명한 바와 같은 복수의 커맨드로 이루어지는 커맨드 매크로(예컨대, 커맨드 매크로 M1, M2)를 복수개 저장하는 커맨드 매크로 블럭 CMB를 포함하여 구성되어 있다.
본 실시예에서 새롭게 추가된 커맨드 매크로 블럭 CMB에는, 여러 화상을 전기 영동 표시 패널(10)에 표시시키기 위한 다수의 커맨드 매크로가 미리 생성되어 저장되어 있다. 또한, 이 커맨드 매크로 블럭 CMB에는, 커맨드 매크로 M1, M2와 같이 소망하는 화상을 표시시키기 위한 모든 커맨드를 포함하는 커맨드 매크로 외에, 그들 커맨드 매크로를 복수개로 분할한 커맨드 매크로(분할 커맨드 매크로)가 저장되어 있다. 여기서는, 도 16에 도시하는 바와 같이, 커맨드 매크로 M1을 2개로 분할한 분할 커맨드 매크로 M11 및 분할 커맨드 매크로 M12가 커맨드 매크로 블럭 CMB에 저장되어 있다. 또, 이들 분할 커맨드 매크로 M11, M12에는, 커맨드 매크로 M1 내의 XF-PT2VR(PT4) 커맨드가 포함되어 있지 않다. 여기서, 분할 커맨드 매크로 M11, M12에서 생략한 XF-PT2VR(PT4) 커맨드는, 예컨대 시간 경과에 따라 빈번하게 변경되는 데이터(화상 데이터나 전압 데이터)에 대응하는 커맨드이다. 이러한 XF-PT2VR(PT4) 커맨드나 XF-PT2VR(PT5) 커맨드는 마이크로 컴퓨터 ROM(41)에 저장되게 되어 있다.
또한, 도 17에 도시하는 바와 같이, 마이크로 컴퓨터 ROM(41)에는, 상기 실시예 1에서 설명한 4개의 제어 커맨드에 부가하여, CM-RO2VR 제어 커맨드가 저장되어 있다. 이 CM-RO2VR 제어 커맨드는 ROM(32)의 커맨드 매크로 블럭 CMB에 저장되어 있는 임의의 커맨드 매크로를 작업 메모리(33)의 커맨드 매크로 영역 CM의 임의의 영역에 카피하기 위한 커맨드이다. 이 CM-RO2VR 제어 커맨드에는, ROM(32)에서의 판독 개시 어드레스와, ROM(32)로부터 판독하는 커맨드 매크로의 블럭 사이즈가 포함되어 있다.
다음에, CM-RO2VR 제어 커맨드를 이용한 커맨드 매크로의 생성 방법에 대하여 도 18에 따라 설명한다. 여기서는, 상기 실시예 1과 마찬가지로, 전기 영동 표시 패널(10)에 화상 B1을 표시시키는 경우에 대하여 설명한다.
도 18에 도시하는 바와 같이, 우선 마이크로 컴퓨터(40)는 마이크로 컴퓨터 ROM(41)에 저장되어 있는 CM-CLR 제어 커맨드를 묘화 제어 회로(31)에 출력한다. 묘화 제어 회로(31)는, CM-CLR 제어 커맨드에 근거하여, 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스 「3C00H」로 이동시킨다(단계 S41).
다음에, 마이크로 컴퓨터(40)는, ROM(32)의 커맨드 매크로 M1을 작업 메모리(33)의 커맨드 매크로 영역 CM에 카피하기 위한 CM-RO2VR(M1) 제어 커맨드를 생 성하고, 그 CM-RO2VR(M1) 제어 커맨드를 묘화 제어 회로(31)에 출력한다(단계 S42).
묘화 제어 회로(31)는, CM-RO2VR(M1) 제어 커맨드에 근거하여, ROM(32)의 커맨드 매크로 블럭 CMB에 저장되어 있는 커맨드 매크로 M1의 선두 어드레스를 판독 개시 어드레스로서 지정한다(단계 S43). 다음에, 묘화 제어 회로(31)는 CM-RO2VR(M1) 제어 커맨드의 사이즈를 판독 블럭 사이즈로 하여 바이트 수로 지정한다(단계 S44).
이들의 지정이 완료하면, 묘화 제어 회로(31)는, 단계 S45에서, ROM(32)의 판독 개시 어드레스로부터 판독 사이즈 블럭분의 커맨드 매크로(여기서는, 커맨드 매크로 M1)를, 작업 메모리(33)의 포인터가 가리키는 어드레스(여기서는, 「3C00H」)로부터 판독 사이즈 블럭분의 영역에 기입한다(단계 S45). 이에 따라, 작업 메모리(33)의 커맨드 매크로 영역 CM에, 화상 B1을 전기 영동 표시 패널(10)에 표시시키기 위한 커맨드 매크로 M1이 기입된다. 또, 작업 메모리(33)의 커맨드 매크로 영역 CM에 복수의 커맨드 매크로(분할 커맨드 매크로 등)를 기입하여 하나의 커맨드 매크로를 생성하는 경우에는, 단계 S42~단계 S45를 복수회 반복하여 실행하면 된다.
그리고, 도 10의 흐름도에 따라 커맨드 매크로 M1을 실행함으로써, 화상 B1(도 8(a) 참조)을 형성시키기 위한 화상 데이터 D1이 VRAM 영역 VR에 생성되고, 그 화상 데이터 D1에 근거하여 전기 영동 표시 패널(10)에 화상 B1이 표시된다.
다음에, CM-RO2VR 제어 커맨드 및 CM-WR 제어 커맨드를 병용한 커맨드 매크 로의 생성 방법에 대하여 도 19에 따라 설명한다. 여기서도, 상기 실시예 1과 마찬가지로, 전기 영동 표시 패널(10)에 화상 B1을 표시시키는 경우에 대하여 설명한다.
도 19에 도시하는 바와 같이, 우선, 단계 S51~단계 S53에서 이전의 도 18의 단계 S41~단계 S45와 동일한 처리가 행하여지며, ROM(32)의 커맨드 매크로 블럭 CMB로부터 작업 메모리(33)의 커맨드 매크로 영역 CM으로 소정의 커맨드 매크로가 카피된다. 본 예에서는, 단계 S51~단계 S53의 실행에 의해, 커맨드 매크로 블럭 CMB의 분할 커맨드 매크로 M11이 커맨드 매크로 영역 CM에 기입된다.
다음에, 마이크로 컴퓨터(40)는, 제 4 파트 블럭 PT4(도 9(e) 참조)를 작업 메모리(33)의 VRAM 영역 VR에 기입하기 위한 XF-PT2VR(PT4) 커맨드를 기입 데이터로서 포함하는 CM-WR 제어 커맨드를 생성하고, 그 CM-WR 제어 커맨드를 묘화 제어 회로(31)에 출력한다(단계 S54). 또, CM-WR 제어 커맨드 내의 기입 개시 오프셋 데이터는 그 상대 어드레스가 「0」으로 설정되어 있다. 따라서, 묘화 제어 회로(31)는 작업 메모리(33)의 포인터를 이동시키지 않는다.
다음에, 묘화 제어 회로(31)는, 작업 메모리(33)의 포인터가 가리키는 어드레스로부터, CM-WR 제어 커맨드에 포함되는 XF-PT2VR(PT4) 커맨드를 기입한다(단계 S55). 즉, 작업 메모리(33)의 커맨드 매크로 영역 CM에서 먼저 기입된 분할 커맨드 매크로 M11 뒤에 XF-PT2VR(PT4) 커맨드가 기입된다.
계속해서, 작업 메모리(33)의 커맨드 매크로 영역 CM에서의 상기 XF-PT2VR(PT4) 커맨드 뒤에 분할 커맨드 매크로 M12를 기입하도록 단계 S52 및 단계 S53을 실행한다. 이에 따라, 분할 커맨드 매크로 M12가 작업 메모리(33)의 커맨드 매크로 영역 CM에 기입되면, 해당 커맨드 매크로 영역 CM에 도 7에 나타내는 커맨드 매크로 M1이 생성된다.
또, 도 18 및 도 19 중 어느 하나의 방법으로 작업 메모리(33)의 커맨드 매크로 영역 CM에 커맨드 매크로 M1이 생성되더라도, 상기 실시예 1에서의 도 13에 나타낸 수정 방법과 마찬가지로, CM-WR 제어 커맨드를 이용함으로써, 그 커맨드 매크로 M1의 일부의 커맨드를 수정하는 것이 가능하다. 즉, 예컨대 XF-PT2VR(PT4) 커맨드를 XF-PT2VR(PT5) 커맨드로 수정하기 위한 CM-WR(PT5) 제어 커맨드를 마이크로 컴퓨터(40)로부터 묘화 제어 회로(31)로 출력함으로써, 커맨드 매크로 영역 CM 내의 커맨드 매크로 M1을 커맨드 매크로 M2로 변경할 수 있다.
이상, 설명한 실시예에 의하면, 실시예 1의 (1)~(4)의 작용 효과에 부가하여 이하의 효과를 나타낸다.
(5) 본 실시예에 의하면, ROM(32)에 복수의 커맨드로 이루어지는 복수의 커맨드 매크로를 미리 저장하도록 하였다. 또한, 묘화 제어 회로(31)는, 마이크로 컴퓨터(40)로부터의 제 3 제어 지령 신호로서의 CM-RO2VR 제어 커맨드에 근거하여, ROM(32)에 저장된 커맨드 매크로(예컨대, 커맨드 매크로 M1)를 커맨드 매크로 영역 CM에 기입하도록 하였다. 이에 따라, 예컨대 마이크로 컴퓨터(40)로부터의 하나의 CM-RO2VR 제어 커맨드에 의해, 화상 B1을 전기 영동 표시 패널(10)에 표시시키기 위한 일련의 커맨드를 모두 커맨드 매크로 영역 CM에 기입할 수 있다. 따라서, 마이크로 컴퓨터(40)로부터 묘화 제어 회로(31)로 출력하는 데이터량을 대폭 줄일 수 있기 때문에, 마이크로 컴퓨터(40)로의 부하를 대폭 저감할 수 있다.
(6) 본 실시예에 의하면, 묘화 제어 회로(31)는, 제 2 제어 지령 신호로서의 CM-WR 제어 커맨드에 근거하여, 소정의 커맨드를 커맨드 매크로 영역 CM의 임의의 영역에 기입하도록 하였다. 본 예에서는, 먼저 기입되어 있는 분할 커맨드 매크로 M11의 XF-PT2VR(PT3) 커맨드 뒤에 XF-PT2VR(PT4) 커맨드를 추가로 기입하도록 하였다. 이에 따라, 커맨드 매크로의 생성 방법의 자유도를 향상시킬 수 있다.
(7) 본 실시예에 의하면, 시간적으로 빈번하게 변경되는 커맨드(예컨대, XF-PT2VR(PT4) 커맨드)를, 커맨드 매크로에 포함시키지 않고, 도 19에 나타내는 생성 방법과 같이, 분할 커맨드 매크로 M11, M12의 전후에 추가하도록 하였다. 이에 따라, 모든 패턴의 화상을 표시시키기 위한 커맨드 매크로를 모두 ROM(32)에 저장할 필요가 없기 때문에, ROM(32)의 메모리 사이즈의 증대를 억제할 수 있다.
(다른 실시예)
또, 상기 실시예는 이것을 적절히 변경한 이하의 형태로 실시할 수도 있다.
·상기 각 실시예에서는, 커맨드 매크로의 수정을 행할 때에, 커맨드 매크로 클리어를 행하여 작업 메모리(33)의 포인터를 커맨드 매크로 영역 CM의 선두 어드레스로 이동시키고 나서, CM-WR 제어 커맨드에서의 기입 개시 오프셋을 상기 선두 어드레스로부터의 상대 어드레스로서 지정하도록 하였다. 이것에 한정되지 않고, 전회의 커맨드 매크로의 실행 후에 작업 메모리(33)의 포인터가 가리키는 어드레스로부터의 상대 어드레스를 기입 개시 오프셋으로서 지정하여 커맨드 매크로의 수정 을 행하도록 하더라도 좋다.
또는, CM-TOP 제어 커맨드에 의해 작업 메모리(33)의 포인터를 작업 메모리(33)의 선두 어드레스로 이동시키고 나서, 작업 메모리(33)에서의 절대 어드레스를 기입 개시 오프셋으로서 지정하여 커맨드 매크로의 수정을 행하도록 하더라도 좋다.
·상기 실시예 2에서는, 시간의 경과에 따라 빈번하게 변경되는 데이터(화상 데이터나 전압 데이터)에 대응하는 커맨드의 XF-PT2VR(PT4) 커맨드나 XF-PT2VR(PT5) 커맨드를 마이크로 컴퓨터 ROM(41)에 저장하도록 하였다. 이것에 한정되지 않고, 그들의 커맨드를 ROM(32)에 미리 저장하도록 하더라도 좋다. 또, 이 경우, 그 ROM(32)에 저장되는 XF-PT2VR(PT4) 커맨드나 XF-PT2VR(PT5) 커맨드를 CM-RO2VR 커맨드에 의해 커맨드 매크로 영역 CM에 기입하도록 하는 것이 바람직하다. 이에 따라, 통상, 메모리 사이즈가 작은 마이크로 컴퓨터 ROM(41)으로의 커맨드의 저장을 생략하는 것이 가능해지기 때문에, 해당 마이크로 컴퓨터 ROM(41)의 데이터량을 줄일 수 있다. 또, 모든 커맨드나 커맨드 매크로를 미리 ROM(32)에 저장하는 경우에는, 마이크로 컴퓨터 ROM(41)에 커맨드를 저장하지 않더라도 좋다.
·상기 실시예 2에 있어서의 CM-RO2VR 제어 커맨드에 의해, ROM(32)에 미리 저장되어 있는 커맨드 매크로나 커맨드를 커맨드 매크로 영역 CM의 임의의 영역에 기입하도록 하더라도 좋다. 이에 따라, ROM(32)에 저장되어 있는 커맨드 매크로나 커맨드에 의해, 커맨드 매크로 영역 CM에 기입되어 있는 커맨드 매크로의 일부의 커맨드를 수정하거나, 커맨드 매크로에 커맨드를 추가하거나 할 수 있다. 따라서, 커맨드 매크로의 생성 방법의 자유도를 향상시킬 수 있다.
·상기 실시예 1에 있어서의 도 6에 나타내는 커맨드 매크로의 생성 방법에서는, 하나의 CM-WR 제어 커맨드에, 그 기입 데이터로서 커맨드 매크로 M1을 구성하는 모든 커맨드가 포함되도록 했지만, CM-WR 제어 커맨드의 기입 데이터로서 포함되는 커맨드의 수에 특별히 제한은 없다. 예컨대, 하나의 CM-WR 제어 커맨드의 기입 데이터로서 2개씩의 커맨드를 포함하도록 하더라도 좋다. 이 경우, 커맨드 매크로 M1을 생성하기 위해서는, 5개의 CM-WR 제어 커맨드를 마이크로 컴퓨터(40)로부터 묘화 제어 회로(31)로 출력하면 된다.
·상기 실시예 1에서는, 커맨드 매크로 M1을 구성하는 모든 커맨드를 커맨드 매크로 영역 CM에 기입하고 나서, 그 커맨드 매크로 M1을 실행하도록 하였다. 이것에 한정되지 않고, 예컨대 상기 실시예 2에서 나타낸 분할 커맨드 매크로 M11과 같이, 커맨드 매크로 M1을 구성하는 일부의 복수의 커맨드로 이루어지는 커맨드 매크로마다 커맨드 매크로를 실행하도록 하더라도 좋다. 이 경우, 각 커맨드 매크로의 최후에 LAST 커맨드가 추가되는 것이 바람직하다.
·상기 실시예 2에 있어서의 도 19에 나타내는 커맨드 매크로의 생성 방법에서는, 분할 커맨드 매크로 M11, M12 및 XF-PT2VR(PT4) 커맨드에 의해 커맨드 매크로 M1이 생성되고 나서, 그 커맨드 매크로 M1이 실행되도록 하였다. 이것에 한정되지 않고, 예컨대 분할 커맨드 매크로 M11이 커맨드 매크로 영역 CM에 기입되고, 그 분할 커맨드 매크로 M11이 실행되며, 다음에, XF-PT2VR(PT4) 커맨드가 커맨드 매크로 영역 CM에 기입되고, 그 XF-PT2VR(PT4) 커맨드가 실행되도록 하더라도 좋 다. 그 후에, 분할 커맨드 매크로 M12가 커맨드 매크로 영역 CM에 기입되고, 그 분할 커맨드 매크로 M12가 실행되도록 하더라도 좋다. 이 경우, 각 분할 커맨드 매크로 M11, M12 및 XF-PT2VR(PT4) 커맨드의 최후에 LAST 커맨드가 추가되는 것이 바람직하다.
·상기 실시예 1에서는, 도 13에 나타내는 커맨드 매크로의 수정에 있어서, 커맨드 매크로 M1 내의 XF-PT2VR(PT4)를 수정하도록 했지만, 수정되는 커맨드는 이것에 제한되지 않는다. 예컨대, POW 커맨드나 DRV 커맨드를 수정하도록 하더라도 좋다. 즉, 먼저 기입된 커맨드 매크로와 다음에 기입되는 커맨드 매크로로 다른 커맨드를 리라이트하면 된다.
·상기 실시예 2에 있어서의 도 19에 나타내는 커맨드 매크로의 생성 방법에서는, 커맨드 매크로 클리어 후에, CM-RO2VR 제어 커맨드에 의한 커맨드 매크로의 카피로부터 행하도록 했지만, CM-WR 제어 커맨드에 의한 커맨드의 기입으로부터 실행하도록 하더라도 좋다.
·상기 각 실시예에서는, CM-WR 제어 커맨드에 따라 커맨드 매크로 영역 CM에 커맨드를 기입할 때에는, CS 신호를 인액티브(L 레벨)로 천이함으로써, 기입 데이터의 종단을 지정하였다. 이것에 한정되지 않고, 예컨대 기입 데이터의 사이즈를 CM-WR 제어 커맨드에 포함하여, 기입 데이터의 종단을 지정하도록 하더라도 좋다.
·상기 각 실시예에 있어서의 화상 데이터 D1, D2 및 화상 B1, B2에 특별히 제한되지 않는다.
·상기 각 실시예에 있어서의 커맨드 매크로 영역 CM에 기입되는 커맨드의 순서에 특별히 제한은 없다.
·상기 각 실시예에 있어서의 커맨드 매크로 M1, M2를 구성하는 복수의 커맨드의 종류에 특별히 제한은 없다.
·상기 각 실시예에서는, ROM(32)에 저장되는 배경 블럭 BG1~BGn의 사이즈를 화소 수와 동수의 비트 수로 구성하도록 했지만, 배경 블럭 BG1~BGn의 사이즈는 임의의 비트 수로 구성하도록 하더라도 좋다.
·상기 각 실시예에서는, 작업 메모리(33)가 VRAM 영역 VR과 커맨드 매크로 영역 CM을 구비하도록 했지만, 이것에 한정되지 않고, 작업 메모리(33) 대신에, VRAM 영역 VR을 갖는 제 1 작업 메모리와 커맨드 매크로 영역 CM을 갖는 제 2 작업 메모리를 따로따로 마련하도록 하더라도 좋다.
·상기 각 실시예에서는, 작업 메모리(33)를 SRAM에 의해 구성하도록 했지만, 작업 메모리(33)는 리라이트 가능한 메모리이면 특별히 제한되지 않는다. 예컨대, 작업 메모리(33)를 DRAM에 의해 구성하도록 하더라도 좋다.
·상기 각 실시예에 있어서의 작업 메모리(33)에서의 메모리 영역에 특별히 제한은 없다. 즉, VRAM 영역 VR이나 커맨드 매크로 영역 CM의 선두 어드레스는 임의의 어드레스로 설정하더라도 좋다.
·상기 각 실시예에 있어서의 작업 메모리(33)의 커맨드 매크로 영역 CM의 사이즈는 특별히 제한되지 않는다.
·상기 각 실시예에서는, 마이크로 컴퓨터(40)로부터의 지령 신호로서 커맨 드로 구체화했지만, 지령 신호로서 레지스터 설정이나 프로그램으로 구체화하더라도 좋다.
·상기 각 실시예에 있어서의 데이터선 수, 주사선 수 및 화소 회로 수에 특별히 제한은 없다.
·상기 각 실시예에서는, 전기 영동 표시 패널(10)에 배열되는 화소 회로(20)를, 메모리 회로를 갖는 화소 회로로 구체화했지만, 이것에 한정되지 않고, 예컨대 각 화소 회로를 스위칭 소자, 화소 전극, 해당 화소 전극에 병렬로 접속된 유지 용량으로 이루어지는 화소 회로로 변경하더라도 좋다.
·상기 각 실시예에서는, 전기 광학 표시 장치로서 전기 영동 표시 장치(1)로 구체화했지만, 이것에 한정되지 않고, 예컨대 액정 표시 장치나 유기 EL 표시 장치로 구체화하더라도 좋다.
·상기 각 실시예에서는, 처리 능력이 낮은 마이크로 컴퓨터밖에 탑재할 수 없는 손목 시계에 전기 광학 표시 장치를 적용했지만, 탑재되는 마이크로 컴퓨터의 처리 능력에 관계없이, 모든 전자기기에 상기 전기 광학 표시 장치를 적용할 수 있다.
도 1은 전기 영동 표시 장치의 전체 구성을 나타내는 블럭도,
도 2는 실시예 1의 제어 커맨드를 나타내는 테이블,
도 3은 실시예 1의 커맨드를 나타내는 테이블,
도 4는 실시예 1의 작업 메모리를 나타내는 블럭도,
도 5는 실시예 1의 ROM을 나타내는 블럭도,
도 6은 실시예 1의 커맨드 매크로의 생성 방법을 나타내는 흐름도,
도 7은 커맨드 매크로를 나타내는 블럭도,
도 8(a), (b)는 각각 전기 영동 표시 패널에 표시되는 화상을 나타내는 평면도,
도 9(a)~(f)는 각각 배경 블럭 및 파트 블럭에 대응하는 화상을 나타내는 평면도,
도 10은 커맨드 매크로의 실행 방법을 나타내는 흐름도,
도 11(a), (b)는 각각 화상 데이터의 전송 방법을 나타내는 블럭도,
도 12(a), (b)는 각각 커맨드 매크로 실행시의 타이밍차트,
도 13은 실시예 1의 커맨드 매크로의 수정 방법을 나타내는 흐름도,
도 14는 커맨드 매크로를 나타내는 블럭도,
도 15는 실시예 2의 ROM을 나타내는 블럭도,
도 16(a), (b)는 각각 분할 커맨드 매크로를 나타내는 블럭도,
도 17은 실시예 2의 제어 커맨드를 나타내는 테이블,
도 18은 실시예 2의 커맨드 매크로의 생성 방법을 나타내는 흐름도,
도 19는 실시예 2의 커맨드 매크로의 생성 방법을 나타내는 흐름도,
도 20은 종래의 전기 영동 표시 패널을 나타내는 단면도,
도 21은 종래의 전기 영동 표시 장치의 전체 구성을 나타내는 블럭도.
도면의 주요 부분에 대한 부호의 설명
VR : 작업 영역으로서의 VRAM 영역
CM : 지령 정보 영역으로서의 커맨드 매크로 영역
M1, M2 : 지령 정보로서의 커맨드 매크로
BG1~BGn : 화상 소재 데이터로서의 배경 블럭
PT1~PTm : 화상 소재 데이터로서의 파트 블럭
B1, B2 : 화상
D : 화상 데이터
X : 데이터선
Y : 주사선
1 : 전기 광학 표시 장치로서의 전기 영동 표시 장치
5 : 전기 광학 소자로서의 전기 영동 입자
10 : 표시부로서의 전기 영동 표시 패널
11 : 구동 회로를 구성하는 주사선 구동 회로
12 : 구동 회로를 구성하는 데이터선 구동 회로
20 : 화소 회로
30 : 묘화 장치를 구성하는 묘화 회로
31 : 묘화 제어 회로
32 : 제 1 메모리로서의 ROM
33 : 제 1 및 제 2 작업 메모리로서의 작업 메모리
40 : 묘화 장치를 구성하는 제어 회로로서의 마이크로 컴퓨터

Claims (18)

  1. 화상 데이터에 근거하는 화상이 표시되는 표시부의 전기 광학 소자를 구동하는 구동 회로에 상기 화상 데이터를 출력하는 묘화 회로(a drawing circuit)와, 상기 묘화 회로를 제어하는 제어 회로를 구비한 전기 광학 표시 장치의 묘화 장치에 있어서,
    상기 묘화 회로는,
    복수의 화상 소재 데이터(image material data)가 미리 저장되어 있는 제 1 메모리와,
    적어도 하나의 상기 화상 소재 데이터로 이루어지는 상기 화상 데이터가 생성되는 작업 영역을 갖는 제 1 작업 메모리와,
    소정 처리의 실행을 지시하는 지령 신호가 기입되는 지령 정보 영역을 갖는 제 2 작업 메모리와,
    상기 지령 신호를 상기 지령 정보 영역에 기입하고, 복수의 상기 지령 신호로 이루어지는 지령 정보를 상기 지령 정보 영역에 생성하는 묘화 제어 회로
    를 구비하며,
    상기 제어 회로는 상기 지령 정보를 실행시키는 제 1 제어 지령 신호를 상기 묘화 제어 회로에 출력하는 것
    을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  2. 제 1 항에 있어서,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  3. 제 2 항에 있어서,
    상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터의 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 제 1 메모리에는 복수의 상기 지령 신호가 미리 저장되고,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역에 기입하는 것
    을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  5. 제 4 항에 있어서,
    상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  6. 제 1 항에 있어서,
    상기 제 1 메모리에는 미리 생성된 복수의 상기 지령 정보가 미리 저장되고,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 정보를 상기 지령 정보 영역에 기입하는 것
    을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  7. 제 6 항에 있어서,
    상기 묘화 제어 회로는, 상기 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 정보를 상기 지령 정보 영역의 임의의 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  8. 제 1 항에 있어서,
    상기 제어 회로는, 소정의 화상을 표시시키기 위한 모든 상기 지령 신호로 이루어지는 상기 지령 정보가 상기 지령 정보 영역에 생성되고 나서, 상기 제 1 제어 지령 신호를 출력하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  9. 제 1 항에 있어서,
    상기 제 1 작업 메모리와 상기 제 2 작업 메모리가 하나의 작업 메모리에 의해 구성되는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  10. 제 1 항에 있어서,
    상기 표시부는, 복수의 주사선과, 복수의 데이터선과, 상기 복수의 주사선과 상기 복수의 데이터선의 교차부에 대응하여 마련되고, 각각이 전기 광학 소자를 포함하는 복수의 화소 회로로 이루어지는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  11. 제 1 항에 있어서,
    상기 전기 광학 소자는 전기 영동 입자를 포함하는 분산계인 것을 특징으로 하는 전기 광학 표시 장치의 묘화 장치.
  12. 전기 광학 소자를 포함하여 화상 데이터에 근거하는 화상이 표시되는 표시부와, 상기 표시부를 구동하는 구동 회로와, 상기 구동 회로에 상기 화상 데이터를 출력하는 묘화 회로와, 상기 묘화 회로를 제어하는 제어 회로를 구비한 전기 광학 표시 장치의 묘화 방법에 있어서,
    상기 묘화 회로의 묘화 제어 회로는, 소정 처리의 실행을 지시하는 지령 신호를 상기 묘화 회로 내의 작업 메모리의 지령 정보 영역에 기입하고, 복수의 상기 지령 신호로 이루어지는 지령 정보를 상기 지령 정보 영역에 생성하며,
    상기 제어 회로는 상기 지령 정보를 실행시키는 제 1 제어 지령 신호를 상기 묘화 제어 회로에 출력하는 것
    을 특징으로 하는 전기 광학 표시 장치의 묘화 방법.
  13. 제 12 항에 있어서,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 방법.
  14. 제 13 항에 있어서,
    상기 묘화 제어 회로는, 상기 제 2 제어 지령 신호에 근거하여, 상기 제어 회로로부터 입력되는 상기 지령 신호를 상기 지령 정보 영역의 임의의 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 방법.
  15. 제 12 항 내지 제 14 항 중 어느 한 항에 있어서,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 묘화 회로 내의 제 1 메모리에 미리 저장되어 있는 소정의 상기 지령 신호를 상기 지령 정보 영역에 기입하는 것을 특징으로 하는 전기 광학 표시 장치의 묘화 방법.
  16. 제 12 항에 있어서,
    상기 묘화 회로 내의 제 1 메모리에는 복수의 상기 지령 신호로 이루어지는 복수의 상기 지령 정보가 미리 저장되고,
    상기 묘화 제어 회로는, 상기 제어 회로로부터 입력되는 제 3 제어 지령 신호에 근거하여, 상기 제 1 메모리에 저장되어 있는 소정의 상기 지령 정보를 상기 지령 정보 영역에 기입하는 것
    을 특징으로 하는 전기 광학 표시 장치의 묘화 방법.
  17. 청구항 1에 기재된 묘화 장치를 구비하는 전기 광학 표시 장치.
  18. 청구항 17에 기재된 전기 광학 표시 장치를 구비하는 전자기기.
KR1020080028896A 2007-03-30 2008-03-28 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의묘화 방법, 전기 광학 표시 장치 및 전자기기 KR20080089247A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007090961A JP2008249977A (ja) 2007-03-30 2007-03-30 電気光学表示装置の描画回路、電気光学表示装置の描画方法、電気光学表示装置及び電子機器
JPJP-P-2007-00090961 2007-03-30

Publications (1)

Publication Number Publication Date
KR20080089247A true KR20080089247A (ko) 2008-10-06

Family

ID=39793436

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080028896A KR20080089247A (ko) 2007-03-30 2008-03-28 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의묘화 방법, 전기 광학 표시 장치 및 전자기기

Country Status (4)

Country Link
US (1) US20080238866A1 (ko)
JP (1) JP2008249977A (ko)
KR (1) KR20080089247A (ko)
CN (1) CN101276552B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101504115B1 (ko) * 2007-03-12 2015-03-19 삼성전자 주식회사 매크로 명령 동작 장치와 매크로 명령 입력 장치 및 방법
SG172162A1 (en) 2009-01-27 2011-07-28 Mitsubishi Electric Corp State display device and method for display in state display device
EP2385467A4 (en) * 2009-01-30 2012-10-24 Mitsubishi Electric Corp STATUS DISPLAY DEVICE
TWI410731B (zh) * 2010-07-30 2013-10-01 Novatek Microelectronics Corp 雙穩態顯示裝置及驅動方法
JP5679763B2 (ja) * 2010-10-27 2015-03-04 ルネサスエレクトロニクス株式会社 半導体集積回路及び全周囲映像システム
KR102211123B1 (ko) * 2014-07-23 2021-02-02 삼성전자주식회사 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작방법
KR102479508B1 (ko) 2016-03-31 2022-12-20 삼성디스플레이 주식회사 표시 장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4357671A (en) * 1980-06-17 1982-11-02 Sunrise Systems, Inc. Display generation apparatus
JP2747055B2 (ja) * 1989-09-11 1998-05-06 株式会社日立製作所 図形表示装置
JP2707175B2 (ja) * 1991-10-14 1998-01-28 日立ソフトウエアエンジニアリング株式会社 図形処理システム
JPH07282270A (ja) * 1994-04-08 1995-10-27 Sony Corp 画像生成方法および装置
JP3106872B2 (ja) * 1994-09-02 2000-11-06 株式会社日立製作所 画像処理プロセッサ及びそれを用いたデータ処理システム
US5582700A (en) * 1995-10-16 1996-12-10 Zikon Corporation Electrophoretic display utilizing phase separation of liquids
US6504548B2 (en) * 1998-09-18 2003-01-07 Hitachi, Ltd. Data processing apparatus having DRAM incorporated therein
JP4056118B2 (ja) * 1997-12-26 2008-03-05 株式会社日立製作所 画像処理装置
KR19990060797A (ko) * 1997-12-31 1999-07-26 구자홍 복호화된 이미지 데이타의 메모리 할당방법과 그장치
US6115054A (en) * 1998-12-29 2000-09-05 Connectix Corporation Graphics processor emulation system and method with adaptive frame skipping to maintain synchronization between emulation time and real time
KR100291035B1 (ko) * 1999-01-13 2001-05-15 윤종용 휴대용 무선 단말기를 위한 컬러 액정표시기 인터페이스 회로
JP3833483B2 (ja) * 2001-03-06 2006-10-11 インターナショナル・ビジネス・マシーンズ・コーポレーション 画像表示システム、画像データ送信装置、表示画像データ送信方法、差分転送方法、プログラム、および記憶媒体
JP4671519B2 (ja) * 2000-03-21 2011-04-20 パナソニック株式会社 描画プロセッサおよび描画処理システム
JP3750565B2 (ja) * 2000-06-22 2006-03-01 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、駆動回路、および電子機器
US6624815B1 (en) * 2000-08-31 2003-09-23 National Semiconductor Corporation System, method, and apparatus for creating character boxes for on screen displays
JP4307763B2 (ja) * 2001-06-22 2009-08-05 株式会社ルネサステクノロジ 画像処理システム及びカーナビゲーションシステム
JP2004074561A (ja) * 2002-08-16 2004-03-11 Canon Inc カラー画像処理装置及び画像出力方法
US7088371B2 (en) * 2003-06-27 2006-08-08 Intel Corporation Memory command handler for use in an image signal processor having a data driven architecture
US7038687B2 (en) * 2003-06-30 2006-05-02 Intel Corporation System and method for high-speed communications between an application processor and coprocessor
JP4341594B2 (ja) * 2005-06-30 2009-10-07 セイコーエプソン株式会社 情報処理装置及び電力制御方法をコンピュータに実行させるためのプログラム
JP2007010970A (ja) * 2005-06-30 2007-01-18 Seiko Epson Corp 画像表示装置及び画像表示方法をコンピュータに実行させるためのプログラム
JP5124926B2 (ja) * 2005-09-14 2013-01-23 カシオ計算機株式会社 表示装置

Also Published As

Publication number Publication date
CN101276552A (zh) 2008-10-01
JP2008249977A (ja) 2008-10-16
CN101276552B (zh) 2012-08-29
US20080238866A1 (en) 2008-10-02

Similar Documents

Publication Publication Date Title
JP5640451B2 (ja) 表示装置の制御方法、表示装置、及び表示装置の制御装置
JP5262211B2 (ja) 電気泳動表示装置の駆動方法、電気泳動表示装置及び電子機器
CN100481194C (zh) 有源矩阵显示器件及其驱动方法
KR20080089247A (ko) 전기 광학 표시 장치의 묘화 회로, 전기 광학 표시 장치의묘화 방법, 전기 광학 표시 장치 및 전자기기
KR101383716B1 (ko) 전기 영동 표시 장치의 구동 장치 및 구동 방법
JP2007226248A (ja) 表示装置及び接触判断部の制御方法
JP2006072360A (ja) 表示装置及びその駆動方法
JP5521975B2 (ja) 電気泳動表示装置の駆動方法、制御回路、および電気泳動表示装置
JP2011022391A (ja) 画像表示装置、及び該画像表示装置に用いられる駆動方法
JP2008181133A (ja) 表示装置及びその駆動方法
JP5786292B2 (ja) 制御装置、表示装置及び表示装置の制御方法
KR100519466B1 (ko) 평면표시장치
JP2007286237A (ja) 表示装置
JP2009198937A (ja) 液晶表示装置及び液晶表示装置の駆動方法
JP5736666B2 (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の制御回路、電子機器
JP2009237273A (ja) 電気泳動表示装置及びその駆動方法、並びに電子機器
KR20080074303A (ko) 표시 장치의 구동 장치 및 방법
KR20040027387A (ko) 액티브매트릭스형 표시장치
JP5454246B2 (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の制御回路、電子機器
JP2012198373A (ja) 集積回路装置、電気光学装置及び電子機器
JP2002258804A (ja) 平面表示装置
JP2006215293A (ja) メモリー性液晶パネル
JP2002162946A (ja) 平面表示装置
JP5527020B2 (ja) 電気泳動装置、電子機器、電気泳動装置の駆動方法および制御回路
JP2011221466A (ja) 電気光学装置の駆動方法、電気光学装置、電気光学装置用の制御回路、電子機器

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid