KR20080084591A - 전기 광학 장치, 구동 회로 및 전자기기 - Google Patents

전기 광학 장치, 구동 회로 및 전자기기 Download PDF

Info

Publication number
KR20080084591A
KR20080084591A KR1020080017449A KR20080017449A KR20080084591A KR 20080084591 A KR20080084591 A KR 20080084591A KR 1020080017449 A KR1020080017449 A KR 1020080017449A KR 20080017449 A KR20080017449 A KR 20080017449A KR 20080084591 A KR20080084591 A KR 20080084591A
Authority
KR
South Korea
Prior art keywords
voltage
data
operational amplifier
circuit
data signal
Prior art date
Application number
KR1020080017449A
Other languages
English (en)
Other versions
KR100927932B1 (ko
Inventor
가츠노리 야마자키
Original Assignee
엡슨 이미징 디바이스 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엡슨 이미징 디바이스 가부시키가이샤 filed Critical 엡슨 이미징 디바이스 가부시키가이샤
Publication of KR20080084591A publication Critical patent/KR20080084591A/ko
Application granted granted Critical
Publication of KR100927932B1 publication Critical patent/KR100927932B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 데이터선을 디멀티플렉서 방식으로 구동하는 경우에, 프레임 크기를 커지지 않게 한다. 데이터선(114)은 3열마다 그룹화되어 있다. TFT(52, 54)는 데이터선(114)의 각각에 마련되고, 이 중, TFT(52)의 소스 전극이 그룹마다 공통 접속되고, 드레인 전극이 데이터선(114)에 접속되며, 또한, TFT(54)의 소스 전극은 데이터선(114)에 접속되고, 드레인 전극이 그룹마다 공통 접속되어 있다. 데이터 신호 출력 회로(32)는 선택된 주사선과 각 그룹에서 선택된 열의 데이터선과의 교차에 대응하는 서브 화소의 계조에 따른 전압의 신호를 각 그룹의 각각에 출력한다. 여기서, 선택된 열의 데이터선(114)은 TFT(54)를 통해 연산 증폭기(34)의 반전 입력단에 접속되므로, 연산 증폭기(34)는 해당 데이터선(114)의 전압이 데이터 신호 출력 회로에 의해 출력된 신호의 전압에 일치하도록 제어한다.

Description

전기 광학 장치, 구동 회로 및 전자기기{ELECTRO-OPTICAL DEVICE, DRIVING CIRCUIT, AND ELECTRONIC APPARATUS}
본 발명은 디멀티플렉서를 이용하여, 데이터선을 구동하는 기술에 관한 것이다.
최근에는, 예컨대, 휴대 전화나 네비게이션 시스템 등의 전자기기에 있어서, 표시 화상의 고선명화가 진행되고 있다. 고선명화는 주사선의 행수 및 데이터선의 열수를 증가시켜 화소 수를 증가시킴으로써 달성할 수 있지만, 그 때, 표시 패널과의 접속이 문제로 된다. 예컨대, 세로 320×가로 240 도트의 컬러 표시를 행하는 경우, 표시 패널의 가로 방향에는, 240×3색 분량의 총 720열의 데이터선이 필요해지지만, 표시 화상 크기가 소형이면, 데이터선의 피치는 COG(chip on glass) 등의 한계를 하회하여, 각 데이터선에 각각 데이터 신호를 공급하는 X 드라이버를 접속할 수가 없게 되어 버린다.
그래서, 상기 표시 패널로 말하면 720열의 데이터선을, 예컨대, 3열마다 그룹화하고, 각 그룹에 속하는 3열의 데이터 신호를 시분할로 공급하는 한편, 3열의 데이터선을 1열씩 선택하여 공급하는 디멀티플렉서를, 표시 패널에 있어서의 화소 스위칭 소자와 공통 프로세스에 의해 형성한, 이른바 하이브리드 방식이 제안되어 있다(예컨대, 특허 문헌 1 참조). 이 하이브리드 방식에서는, 디멀티플렉서의 입력 단자 수는 데이터선 수의 1/3로 되고, 접속 피치가 완화되므로, X 드라이버를 표시 패널에 실장하는 것이 용이해진다.
또, 상기 특허 문헌 1에서는, 디멀티플렉서의 입력 단자 수를 데이터선 수의 1/2로 한 예가 기재되어 있다.
(특허 문헌 1) 일본 공개 특허 공보 평6-138851호(예컨대, 도 1 참조)
그러나, 디멀티플렉서를 구성하는 스위칭 소자를 트랜지스터로 형성하는 경우, 해당 트랜지스터의 온 저항을 낮추기 위해, 큰 트랜지스터 크기가 필요해진다. 특히, 이동도(mobility)가 낮은 아몰퍼스 실리콘형의 박막 트랜지스터로 형성하는 경우에는, 매우 큰 트랜지스터 크기가 필요해진다. 디멀티플렉서가 형성되는 영역은 표시에 기여하는 영역의 외측이므로, 이른바 프레임 크기가 커져, 표시 패널을 내장하는 전자기기의 외관 디자인에 제약을 부여해 버린다.
본 발명은, 상술한 사정을 감안해서 이루어진 것으로, 그 목적으로 하는 것은, 데이터선을 디멀티플렉서 방식으로 구동하는 경우에, 프레임 크기가 커지지 않는 전기 광학 장치, 구동 회로 및 전자기기를 제공하는 것에 있다.
상기 목적을 달성하기 위해, 본 발명에 관한 전기 광학 장치의 구동 회로는, 복수 행의 주사선과, m(m은 2 이상의 정수)열마다 그룹화된 복수 열의 데이터선과, 상기 복수 행의 주사선과 상기 복수 열의 데이터선의 교차에 대응하여 마련되어, 각각이 상기 주사선이 선택되었을 때에 상기 데이터선의 전압에 따른 계조로 되는 화소를 구비하고, 상기 복수 행 중 하나의 주사선이 선택되었을 때에, 상기 복수 열의 데이터선을 각각 구동하는 전기 광학 장치의 구동 회로로서, 상기 복수 열의 데이터선의 각각에 마련되며, 일단이 그룹마다 공통 접속되고, 타단이 데이터선에 접속된 제 1 트랜지스터와, 상기 복수 열의 데이터선의 각각에 마련되며, 일단이 데이터선에 접속되고, 타단이 그룹마다 공통 접속된 제 2 트랜지스터와, 상기 하나의 주사선이 선택되었을 때에, 각 그룹에 속하는 m열의 데이터선을 소정의 순서로 선택하여, 선택한 데이터선에 대응하는 제 1 및 제 2 트랜지스터에 있어서의 일단 및 타단 사이를 각각 도통 상태로 하는 제어 회로와, 상기 하나의 주사선과 각 그룹에서 선택된 열의 데이터선과의 교차에 대응하는 화소의 계조에 따른 전압의 데이터 신호를, 각 그룹의 각각에 출력하는 데이터 신호 출력 회로와, 상기 각 그룹에 대응하여 마련되고, 각각은, 도통 상태의 상기 제 2 트랜지스터의 일단의 전압이 상기 데이터 신호 출력 회로에 의해 출력된 데이터 신호의 전압보다 낮으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 높게 하고, 상기 데이터 신호의 전압보다 높으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 낮게 하는 연산 증폭 회로를 구비하는 것을 특징으로 한다.
본 발명에 따르면, 연산 증폭 회로는, 제 2 트랜지스터의 일단의 전압이 데이터 신호 출력 회로로부터 출력되는 데이터 신호의 전압과 일치하도록, 제 1 트랜지스터의 일단에 공급하는 전압을 제어한다. 이 때문에, 제 1 트랜지스터에 있어서의 일단 및 타단 사이의 온 저항이 높더라도, 계조에 따른 전압의 데이터 신호를 정확하게 데이터선에 공급하는 것이 가능해진다.
본 발명에 있어서, 상기 연산 증폭 회로의 비반전 입력단에는, 상기 데이터 신호 출력 회로에 의한 데이터 신호가 공급되고, 상기 제 2 트랜지스터의 타단의 공통 접속 부분이 해당 연산 증폭 회로의 반전 입력단에 접속되고, 상기 연산 증폭 회로의 출력단이 상기 제 1 트랜지스터의 일단의 공통 접속 부분에 접속된 구성으로 하여도 좋고, 이 구성에 있어서, 상기 연산 증폭 회로에서의 출력단과 비반전 입력단 사이에 저항 소자를 마련하여도 좋다.
또한, 본 발명에 있어서, 상기 연산 증폭 회로의 비반전 입력단에는, 상기 데이터 신호 출력 회로에 의한 데이터 신호가 공급되고, 해당 연산 증폭 회로의 출력단이 상기 제 1 트랜지스터의 일단의 공통 접속 부분에 접속되며, 상기 연산 증폭 회로의 각각에 저항 소자 및 제 1 스위치가 마련되되, 상기 저항 소자는 상기 연산 증폭 회로에 있어서의 출력단과 비반전 입력단 사이에 마련되며, 상기 제 1 스위치는 상기 제 2 트랜지스터의 타단의 공통 접속 부분과 상기 연산 증폭 회로의 반전 입력단 사이에 마련되어, 각 그룹에서 하나의 데이터선이 선택되는 기간 중, 전반 기간에서 오프 상태로 되고, 후반 기간에서 온 상태로 되는 구성으로 하여도 좋다. 이 구성에 의해, 연산 증폭 회로는 전반 기간에서 데이터 신호의 전압 버퍼 회로로서 기능하고, 후반 기간에서, 데이터선의 전압이 데이터 신호의 전압에 일치되는 부 귀환 제어를 실행한다.
또한, 상기 연산 증폭 회로의 각각에 대하여, 제 2 스위치가 더 마련되고, 상기 제 2 스위치는 상기 연산 증폭 회로의 출력단과 상기 제 2 트랜지스터의 타단의 공통 접속 부분과의 사이에 마련되어, 상기 전반 기간에서 온 상태로 되고, 상기 후반 기간에서 오프 상태로 되는 구성으로 하여도 좋다. 이 구성에 의해, 전반 기간에서, 연산 증폭 회로가 전압 버퍼 회로로서 기능함과 아울러, 연산 증폭 회로의 출력단이 제 1 및 제 2 트랜지스터의 병렬 경로를 거쳐, 데이터선에 접속되므 로, 연산 증폭 회로의 출력단과 데이터선 사이의 저항을 작게 할 수 있고, 또한, 후반 기간에서, 연산 증폭 회로는 상기 부귀환 제어를 실행한다.
또, 상기 연산 증폭 회로의 각각에 대하여, 보조 스위치가 더 마련되고, 상기 보조 스위치는 상기 연산 증폭 회로의 출력단과 반전 입력단과의 사이에 마련되어, 상기 전반 기간에서 온 상태로 되고, 상기 후반 기간에서 오프 상태로 되는 구성으로 하여도 좋다.
또한, 본 발명은 전기 광학 장치의 데이터선 구동 회로뿐만 아니라, 전기 광학 장치로도, 해당 전기 광학 장치를 갖는 전자기기로도 적용하는 것이 가능하다.
본 발명에 의하면, 데이터선을 디멀티플렉서 방식으로 구동하는 경우에, 프레임 크기가 커지지 않는 전기 광학 장치, 구동 회로 및 전자기기를 제공할 수 있다.
이하, 본 발명의 실시예에 대하여 도면을 참조하여 설명한다.
(실시예 1)
도 1은 본 발명의 실시예 1에 따른 전기 광학 장치의 구성을 나타내는 도면이다.
이 도면에 나타내는 바와 같이, 이 전기 광학 장치(1)는 제어 회로(10), Y 드라이버(20), X 드라이버(30) 및 표시 패널(100)로 대별된다.
이 중, 표시 패널(100)에서는, 특히 도시하지 않지만 소자 기판과 대향 기판이, 서로 전극 형성면이 대향하도록, 일정한 간격을 유지하여 접합됨과 동시에, 간극에 액정을 주입 밀봉한 구성으로 되어있다. 또, 소자 기판에는, 반도체 칩인 Y 드라이버(20) 및 X 드라이버(30)가 COG(chip on glass) 기술 등에 의해 실장된다. 또한, Y 드라이버(20), X 드라이버(30) 및 표시 패널(100)에는, 제어 회로(10)로부터 각종 제어 신호가 FPC(flexible printed circuit) 기판 등을 거쳐 공급된다.
표시 패널(100)은 디멀티플렉서 등이 형성되는 영역과 표시를 행하는 영역으로 나누어진다. 표시를 행하는 영역에서는, 본 실시예에 있어서 320행의 주사선(112)이 행(X) 방향으로 연장하도록 마련되고, 또한, 3열마다 그룹화된 720(=240×3)열의 데이터선(114)이 열(Y) 방향으로 연장하도록, 또한, 각 주사선(112)과 상호 전기적인 절연을 유지하도록 마련된다.
서브 화소(화소)(110)는 320행의 주사선(112)과 720열의 데이터선(114)의 교차에 대응하도록 각각 마련된다. 이 중, 동일행의 주사선(112)과 동일한 그룹에 속하는 3열의 데이터선(114)의 교차에 대응한 3개의 서브 화소(110)는, 각각 R(적색), G(녹색), B(청색)이며, 이들 3개의 서브 화소(110)에 의해 하나의 도트가 표현된다. 따라서, 본 실시예에서는, 서브 화소(110)가 세로 320행×가로 720열이고, 각각 매트릭스 형상으로 배열하는 것으로 되고, 도트로 보면, 세로 320행×가로 240열의 컬러 표시를 행하는 것으로 된다.
여기서 편의적으로, 도트의 열(그룹)을 일반화하여 설명하기 위해, 1 이상 240 이하의 정수 「j」를 이용하면, 도 1에서 왼쪽으로부터 세어 (3j-2)열째, (3j-1)열째 및 (3j)열째의 데이터선(114)은 각각 j번째의 블럭에 속하며, 또한 R, G, B의 계열이라는 것으로 된다.
서브 화소(110)의 구성에 대하여 도 2를 참조하여 설명한다. 도 2는 서브 화소(110)의 전기적인 구성을 나타내는 도면이고, i행째의 주사선(112)과, j번째의 그룹에 속하는 3열의 데이터선(114)의 교차에 대응하는 3개의 서브 화소(110)의 구성이 표시되어 있다. 또, 「i」는 서브 화소(110)가 배열하는 행(주사선(112)의 행)을 일반적으로 나타내는 경우의 기호로서, 본 실시예에서는 1 이상 320 이하의 정수이다.
도 2에 나타내는 바와 같이, 3개의 서브 화소(110)는 전기적으로는 서로 동일 구성이며, 각각, 화소 스위칭 소자인 n채널형의 박막 트랜지스터(thin film transistor: 이하 「TFT」라고 약칭함)(116)와 액정 용량(120)과 축적 용량(130)을 갖는다.
이 중, TFT(116)의 게이트 전극은 i행째의 주사선(112)에 접속되는 한편, 그 소스 전극은 데이터선(114)에 접속되고, 그 드레인 전극은 액정 용량(120)의 일단인 화소 전극(118)에 접속되어 있다.
또한, 액정 용량(120)의 타단은 공통 전극(108)에 접속되어 있다. 이 공통 전극(108)은 대향 기판에 형성되어 화소 전극(118)에 액정을 거쳐 대향함과 동시에, 표시 패널(100)에서의 모든 서브 화소(110)에 걸쳐 공통이고, 본 실시예에서는 시간적으로 일정한 전압 Vcom이 인가되어 있다. 따라서, 액정 용량(120)은 화소 전극(118) 및 공통 전극(108)으로 액정(105)을 사이에 유지한 구성으로 된다.
또, 각 서브 화소(110)에는, 각각 대응하는 색, 즉, R, G, B 중 어느 하나의 컬러 필터가 마련되고, 액정 용량(120)은 유지한 전압의 실효값에 따라 투과율이 변화된다. 예컨대, 본 실시예에 있어서, 액정 용량(120)은 전압 실효값이 낮게 됨에 따라, 투과 광량이 많아지는 노멀리 화이트 모드로 설정되어 있다.
이러한 구성의 서브 화소(110)에서, i행째의 주사선(112)이, 임계값 이상의 전압 Vdd(선택 전압)로 되면, TFT(116)의 소스·드레인 전극이 도통(온) 상태로 된다. 이 온 상태에서, 예컨대 (3j-2)열째의 데이터선(114)에, 공통 전극(108)에의 인가 전압 Vcom과 비교하여, i행(3j-2)열의 서브 화소의 계조(밝기)에 따른 전압에만 고위(정극성) 또는 저위(부극성)의 전압이 공급되면, 해당 전압은 TFT(116)를 경유하여 해당 서브 화소의 화소 전극(118)에 인가되므로, 액정 용량(120)에는, 화소 전극(118)에 인가된 전압과 공통 전극(108)에의 인가 전압 Vcom과의 차 전압이 충전되는 것으로 된다.
i행째의 주사선(112)이, 임계값을 하회하는 전압 0(비 선택 전압)으로 되면, TFT(116)의 소스·드레인 전극이 비도통(오프) 상태로 되지만, TFT(116)가 온 상태일 때에 액정 용량(120)에 충전된 전압은 그대로 유지되게 된다.
따라서, 액정 용량(120)에서는, TFT(116)가 온 상태일 때에 화소 전극(118)에 인가된 전압과 공통 전극(108)에의 인가 전압 Vcom과의 차 전압에 따른 실효값을 유지하는 것으로 되어, 해당 실효값에 따른 투과율(밝기)로 된다.
또, TFT(116)가 오프 상태로 되었을 때, 오프 저항이 이상적으로 무한대로는 되지 않으므로, 액정 용량(120)에 축적된 전하가 상당히 누설된다. 이 오프 리크를 저감하기 위해, 다음과 같은 축적 용량(130)이 서브 화소마다 형성되어 있다. 즉, 축적 용량(130)의 일단은 화소 전극(118)(TFT(116)의 드레인 전극)에 접속되는 한편, 그 타단은, 전 서브 화소에 걸쳐 용량선에 공통 접속되어 있다. 본 실시예에 있어서, 용량선은 공통 전극(108)과 같은 전압 Vcom으로 유지되어 있으므로, 결국, 도 2에 나타내는 바와 같이, 액정 용량(120)과 축적 용량(130)은 TFT(116)의 드레인 전극 및 전압 Vcom의 급전선과의 사이에서 병렬 접속된 구성과 등가로 된다.
용량선의 전압은 공통 전극에의 전압 LCcom과 다르게 하여도 좋다. 또한, 공통 전극에의 인가 전압 및 용량선의 전압은 시간적으로 일정하게 하는 것은 아니고, 고위·저위 쪽으로 전환하는 구성으로 하여도 좋다.
또한, 액정(105)에 직류 성분이 인가되면 열화하므로, 공통 전극(108)의 전압 Vcom에 대하여 화소 전극(118)에 인가해야 할 전압(데이터 신호의 전압)을 고위 및 저위로 교대로 전환한다. 이 때문에, 화소 전극(118)의 전압 극성(기입 극성)에 대해서는, 전압 Vcom에 대하여 고위로 되는 경우를 정극성으로 하고, 저위로 되는 경우를 부극성으로 하고 있다. 이와 같이, 기입 극성에 대해서는 전압 Vcom을 기준으로 하지만, 전압에 대해서는 특별히 설명이 없는 한, 논리 레벨의 L레벨에 상당하는 접지 전위 Gnd를 전압 0의 기준으로 하고 있다.
매트릭스 형상으로 배열하는 서브 화소를 1 프레임의 기간에 대하여 기입 극 성을 어떻게 전환하는 지에 대해서는, 주사선마다(행 반전), 데이터선마다(열 반전), 서브 화소마다(도트 반전), 프레임마다(프레임 반전) 등 여러 가지 종류가 있고, 모두 적용 가능하지만, 본 실시예에서는, 설명의 편의상, 프레임마다의 극성 반전으로 하고 있다.
설명을 도 1로 되돌리면, Y 드라이버(20)는 제어 회로(10)에 의한 제어에 따라 1, 2, 3, 4, …, 320행째의 주사선(112)을, 이 순서대로 수평 주사 기간(H)마다 선택함과 동시에, 선택한 주사선(112)에 H레벨에 상당하는 전압 Vdd를, 그 이외의 주사선(112)에 L레벨에 상당하는 0 전압(접지 전위 Gnd)을, 각각 주사 신호로서 공급하는 주사선 구동 회로이다.
편의상, 1, 2, 3, 4, …, 320행째의 주사선(112)에 공급되는 주사 신호를, 각각 G1, G2, G3, G4, …, G320으로 표기하고, 특히 행 순서를 특정하지 않고 일반적으로 설명하는 경우에는, 상술한 i를 이용하여 Gi라고 표기한다.
제어 회로(10)는 1행 분의 주사선(112)이 선택되는 수평 주사 기간(H)을 3분할한 기간 S마다, 각 그룹에 있어서의 R, G, B 계열의 데이터선(114)의 선택을 나타내는 선택 신호 Sel-R, Sel-G, Sel-B를, 이 순서로 배타적으로 H레벨로 한다.
X 드라이버(30)는 데이터 신호 출력 회로(32)와, 각 블럭에 대응하여 마련된 연산 증폭기(34)(연산 증폭 회로) 및 저항 소자(36)의 쌍을 갖는다.
이 중, 데이터 신호 출력 회로(32)는 다음과 같은 전압의 데이터 신호를 제어 회로(10)에 의한 제어에 따라 출력하는 것이다. 즉, 데이터 신호 출력 회로(32)는 Y 드라이버(20)에 의해 선택된 주사선(112)과, 각 블럭에서의 3열의 데이 터선(114) 중, 선택 신호 Sel-R, Sel- G, Sel-B에서 지정된 데이터선과의 교차에 대응하는 서브 화소(110)의 계조에 따른 전압의 데이터 신호를 출력하는 것이다.
여기서 편의적으로, 1∼240번째의 블럭에 대응하여 출력되는 데이터 신호를 d1∼d240으로 표기한다. 또, 각 블럭에 대응하여 출력되는 데이터 신호에 대하여, 블럭의 순서를 특정하지 않고 일반적으로 설명하는 경우에는, 상술한 j를 이용하여 dj라고 표기한다.
각 블럭에 대응하여 마련되는 연산 증폭기(34)는 비반전 입력단(+)과 반전 입력단(-)의 전압이 일치하도록 출력단으로부터 전압을 출력하는 것이다. 예컨대, j번째의 블럭에 대응하는 연산 증폭기(34)는 다음과 같은 접속으로 되어있다.
즉, j번째의 연산 증폭기(34)에서는, 비반전 입력단(+)에 데이터 신호 dj가 공급되고, 반전 입력단(-)이, 후술하는 바와 같이, j번째의 블럭에서의 TFT(54)의 공통 드레인 전극에 접속되고, 또한 출력단이 j번째의 블럭에서의 TFT(52)의 공통 소스 전극에 접속되고, 해당 출력단과 반전 입력단(-) 사이에 저항 소자(36)가 마련되어 있다.
720열의 데이터선(114)의 각각에는, 각각 TFT(52, 54)의 1조가 마련된다. 이 중, TFT(52)(제 1 트랜지스터)는 연산 증폭기(34)의 출력단으로부터 출력되는 신호(출력 신호)를, 각 블럭에 속하는 3열의 데이터선(114)에 분배하는 것으로서, 디멀티플렉서를 구성한다.
상세하게는, j번째의 블럭에 속하는 3개의 TFT(52)는 그 소스 전극이 해당 블럭의 연산 증폭기(34)의 출력단에 공통 접속되고, 그 드레인 전극이 데이터 선(114)의 일단에 각각 접속되어 있다. 또한, 각 블럭에서 R계열의 TFT(52)의 게이트 전극은 선택 신호 Sel-R을 공급하는 신호선에 접속되고, G, B 계열의 TFT(52)의 게이트 전극은 선택 신호 Sel-G, Sel-B를 공급하는 신호선에 각각 접속되어 있다.
한편, TFT(54)(제 2 트랜지스터)는 블럭에서 선택된 데이터선(114)을 연산 증폭기(34)의 반전 입력단(-)에 접속하는 것이다. 상세하게는, j번째의 블럭에 속하는 3개의 TFT(54)의 각각은, 그 소스 전극이 데이터선(114)의 일단에 각각 접속되고, 그 드레인 전극이 공통 접속되며, 그 접속점이 j번째의 블럭에 대응하는 연산 증폭기(34)의 반전 입력단(-)에 접속되어 있다.
또, X 드라이버(30)가, 표시 패널(100)에 COG 실장되는 경우, 양자의 접속점은 도 1에서 ○표로 나타낸 부분으로 된다.
다음에, 전기 광학 장치(1)의 동작에 대하여 설명한다. 도 3은 그 동작을 설명하기 위한 타이밍차트이다.
우선, 주사 신호 G1∼G320은 각 프레임의 기간에 걸쳐 수평 주사 기간(H)마다 순서대로 배타적으로 H레벨로 된다. 여기서, 1 프레임의 기간은 약16.7밀리초(60Hz의 역수)로서, 1∼320행의 모든 서브 화소(110)에 대하여, 계조에 따른 전압을 기입하는데 요하는 기간이다.
주사 신호 G1∼G320 중, 행을 특정하지 않고 일반화하기 위해, i행째의 주사선에 공급되는 주사 신호 Gi가 H레벨로 되는 수평 주사 기간(H)에 대하여 설명하면, 동 도면에 나타내는 바와 같이, 제어 회로(10)는 해당 수평 주사 기간(H)에 걸 쳐 선택 신호 Sel-R, Sel-G, Sel-B를 순서대로 기간 S 마다 배타적으로 H레벨로 한다.
여기서, i행째의 주사선에 공급되는 주사 신호 Gi가 H레벨로 되는 기간에, 선택 신호 Sel-R이 H레벨로 되었을 때, 데이터 신호 출력 회로(32)는 j번째의 블럭에 대응하는 데이터 신호 dj를, i행째의 주사선(112)과 j번째의 블럭에서의 R계열의 데이터선(114)의 교차에 대응하는 서브 화소(110)의 계조에 따른 전압으로 하고, 또한, 정극성 또는 부극성의 한쪽의 전압으로 하지만, 여기서는 정극성의 전압으로 한다.
한편, 선택 신호 Sel-R이 H레벨로 되면, 각 블럭에서의 R계열의 데이터선(114)에 대응하는 TFT(52, 54)는 모두 소스·드레인 전극 사이가 도통 상태로 된다.
이 때문에, j번째의 블럭으로 말하면, 해당 블럭에서의 연산 증폭기(34)의 출력단이 온 상태의 TFT(52)을 거쳐 j번째의 블럭에서의 R계열의 데이터선(114)에 접속됨과 동시에, 해당 R계열의 데이터선(114)이 온 상태의 TFT(54)를 거쳐 연산 증폭기(34)의 반전 입력단(-)에 접속된다.
이에 따라, 해당 R계열의 데이터선(114)에 인가된 전압이 연산 증폭기(34)의 반전 입력단(-)에 귀환되므로, 해당 j번째의 블럭에서의 연산 증폭기(34)는, 해당 R계열의 데이터선(114)에 인가된 전압이 비반전 입력단(+)에 공급되는 데이터 신호 dj의 전압과 일치하도록 제어한다.
상세하게는, 도통 상태에 있는 TFT(54)는 저항으로서 기능하므로, 예컨대, j 번째의 연산 증폭기(34)는 저항으로서 기능하는 TFT(54)와 저항 소자(36)와 함께, TFT(54)를 거쳐 검출된 R계열의 데이터선(114)의 전압이 비반전 입력단(+)에 공급된 데이터 신호 dj의 전압보다 낮으면, 출력단의 전압을 높이고, 반대로, R계열의 데이터선(114)의 전압이 데이터 신호 dj의 전압보다 높으면, 출력단의 전압을 낮춘다. 따라서, R계열의 데이터선(114)에 인가되는 전압은 데이터 신호 dj의 전압과 일치하는 지점에서 균형을 이룬다.
주사 신호 Gi가 H레벨이 되면, i행째의 주사선(112)에 게이트 전극이 접속된 TFT(116)의 전부가 온 상태로 되므로, j번째 블럭의 연산 증폭기(34)에 의한 출력 신호는 해당 j번째의 R계열의 데이터선(114) 및 온 상태로 된 TFT(116)를 거쳐, i행째의 주사선(112)과 j번째의 블럭에서의 R계열의 데이터선(114)과의 교차에 대응하는 R의 서브 화소(110)의 화소 전극(118)에 인가된다. 이에 따라, 해당 R의 서브 화소의 액정 용량(120)에는, 공통 전극(108)의 전압 Vcom과 데이터 신호 dj의 전압과의 차, 즉, 해당 R의 서브 화소의 계조에 따른 전압이 기입된다.
다음에, 선택 신호 Sel-G, Sel-B의 순서대로 H레벨이 되었을 때, X 드라이버(30)는 데이터 신호 dj를, i행째의 주사선(112)과 j번째의 블록 중 G, B 계열의 데이터선(114)과의 교차에 대응하는 G, B의 서브 화소(110)의 계조에 따른 정극성 전압으로 한다. 이에 따라, 데이터 신호 dj와 같이 되도록 제어된 전압이, j번째의 블럭에서의 G, B 계열의 데이터선(114)에 순서대로 공급되고, 해당 G, B의 서브 화소의 액정 용량(120)에는, 각각 해당 G, B의 서브 화소의 계조에 따른 전압이 기입된다.
이에 따라, i행째의 주사선(112)과 j번째의 블럭을 구성하는 R, G, B 계열의 데이터선(114)과의 교차에 대응하는 3개의 서브 화소에는, 계조에 따른 전압이 순서대로 기입되게 된다.
여기서는, j번째의 블럭에 대응한 3개의 서브 화소에 대하여 기입 동작에 대해 설명했지만, 주사 신호 Gi가 H레벨로 되는 기간에는, i행째로서, 1, 2, 3, …, 240번째의 블럭에 대응하는 서브 화소(110)에 대해서도 마찬가지인 기입 동작이 동시 병행적으로 실행된다.
또한, 여기서는 i행째의 주사선(112)에 위치하는 화소 1행 분에 대한 기입 동작에 대하여 설명했지만, 실제로는, 1 프레임의 기간에 걸쳐 주사 신호 G1∼G320이 순서대로 H레벨로 되기 때문에, 화소 1행 분에 대한 기입 동작은, 1, 2, 3, …, 320행째의 순서로 실행되게 된다.
부가하여, 다음 프레임에 대해서도, 마찬가지의 기입 동작이, 1, 2, 3, …, 320행째의 순서로 실행되지만, 이 때, 액정에 대한 기입 극성은 반전, 즉, 전 프레임에서 정극성이었으면, 다음 프레임에서는 부극성으로 반전된다. 이에 따라, 액정 용량(120)에 대한 기입 극성은, 1프레임마다 유지 전압이 반전(교류 구동)되므로, 직류 성분의 인가에 의한 액정(105)의 열화가 방지되게 된다.
또, 도 3에서는, 주사 신호 Gi가 H레벨로 되는 수평 주사 기간(H)에 있어서, j번째의 블럭에 대응하여 출력되는 데이터 신호 dj의 전압 변화가 표시되어 있다.
해당 수평 주사 기간(H)에서의 데이터 신호 dj의 전압은, 정극성 기입이면, 노멀리 화이트 모드에서 가장 어두운 상태에 상당하는 전압 Vb(+)부터 가장 밝은 상태에 상당하는 전압 Vw(+)까지의 범위이고, 부극성 기입이면, 가장 어두운 상태에 상당하는 전압 Vb(-)부터 가장 밝은 상태에 상당하는 전압 Vw(-)까지의 범위이며, 각각 공통 전극(108)의 전압 Vcom으로부터 서브 화소의 계조에 따른 차를 갖는 전압으로 된다.
계조의 차에 따른 전압은, 도 3에서 정극성이면 ↑로, 부극성이면 ↓로 각각 표시되어 있다. 여기서, (i, j-R)는, i행째의 주사선과 j번째의 블럭에서의 R계열의 데이터선과의 교차에 대응하는 서브 화소라는 의미이며, 마찬가지로(i, j-G), (i, j-B)는, i행째의 주사선과 j번째의 블럭에서의 G, B 계열의 데이터선과의 교차에 대응하는 서브 화소라는 의미이다.
또한, 정극성 전압 Vw(+)와 부극성 전압 Vw(-)는, 각각 전압 Vcom을 중심으로 하여, 서로 대칭의 관계에 있다. 정극성 전압 Vb(+)와 부극성 전압 Vb(-)에 대해서도 마찬가지이다.
또, 도 3에서의 데이터 신호 dj의 전압의 세로 스케일은 논리 신호(H레벨이 전원 전압 Vdd, L레벨이 전위 Gnd)의 전압 파형과 비교하여 확대하고 있다. 후술하는 도 5에 있어서도 마찬가지이다.
이와 같이 본 실시예에 따르면, 디멀티플렉서를 구성하는 TFT(52)의 온 저항이 높더라도, 데이터선(114)의 전압은 데이터 신호 출력 회로(32)로부터 출력되는 데이터 신호 dj의 전압에 일치하도록, TFT(54)를 거친 연산 증폭기(34)에 의해 부귀환 제어되므로, TFT(52)의 트랜지스터 크기를 크게 할 필요가 없어진다.
여기서, 본 실시예에서는, TFT(54)가 별도로 필요해지지만, 이 TFT(54)의 목 적은 데이터선(114)의 전압을 연산 증폭기(34)의 반전 입력단(-)에 부(負)귀환하기 위함이며, 그 온 상태에서의 소스·드레인 전극간의 저항값(온 저항값)은 저항 소자(36)의 저항값보다 작으면 좋고, 0에 접근시킬 필요는 없다. 즉, TFT(54)의 온 저항값을 Rs, 저항 소자(36)의 저항값을 Rf라고 하면, 데이터선(114)의 전압과 데이터 신호 dj의 전압(V0으로 함)의 차 전압을 V1이라고 하면, 연산 증폭기(34)의 출력 전압은 V0-(Rf/Rs)V1로 되고, Rf/Rs>1이면, 보상 전압이 중첩된다. 이 때문에, 본 실시예에서는, TFT(52, 54)을 형성하기 위해 넓은 영역은 요구되지 않으므로, 프레임 크기를 넓게 하지 않아도 되는 것이다.
본 실시예에 있어서, 저항 소자(36)가 존재하지 않는 경우에는, 다음과 같은 문제가 생각된다. 즉, 저항 소자(36)가 존재하지 않는 경우, 데이터 신호 출력 회로(32)로부터 데이터 신호가 출력되었을 때에, 어떤 이유(예컨대, 타이밍의 어긋남 등)에 의해 TFT(52, 54)가 오프 상태로 되어 있으면, 데이터선(114)의 전압이 귀환되지 않으므로, 연산 증폭기(34)의 출력단으로부터는, 해당 데이터 신호의 전압으로부터 괴리한 오픈 이득 전압이 출력되어 버린다. 그래서, 본 실시예에서는, 데이터 신호 출력 회로(32)로부터 데이터 신호가 출력되었을 때로서, TFT(52, 54)가 오프 상태로 되어 있을 때에는, 연산 증폭기(34)를, 비반전 입력단(+)에 공급된 데이터 신호의 전압을 계수 「+1」로 증폭하는 전압 버퍼 회로로서 기능시키기 위해, 저항 소자(36)를 연산 증폭기(34)의 출력단과 반전 입력단(-) 사이에 마련하고 있는 것이다.
(실시예 2)
상술한 실시예 1에서는, 데이터 신호 출력 회로(32)가 계조에 따른 전압의 데이터 신호를 출력하는 기간 S의 전역에 걸쳐, 연산 증폭기(34)는 상술한 부귀환 제어를 실행하는 구성으로 했다.
데이터선(114)은, 여러 가지 용량이 기생하므로, 그 자체로 전압 유지성을 갖는다. 이 때문에, i행째의 주사선이 선택되는 수평 주사 기간(H)에서 데이터선(114)에 대하여 계조에 따른 전압을 공급하기 직전에 있어서, 해당 데이터선(114)은 1행 전의 (i-1)행째의 표시 내용에 따른 전압에 유지되어 있다. 따라서, 해당 i행째가 선택되는 수평 주사 기간(H)에서 계조에 따른 전압을 인가할 때에 데이터선(114)의 전압 변화가 커지는 경우가 있다. 이러한 경우에 연산 증폭기(34)에 대하여 부귀환 제어를 시키면, 연산 증폭기(34)의 소비 전류가 커지거나, 발진이 발생하거나 하는 등의 동작 불량을 초래하기 쉽게 된다.
그래서, 이러한 동작 불량의 발생을 억제한 실시예 2에 대하여 설명한다.
도 4는 실시예 2에 따른 전기 광학 장치의 구성을 나타내는 블럭도이다.
이 도면에 있어서, 실시예 1(도 1 참조)과 서로 다른 점은, 제 1에, 제어 회로(10)가 신호 Fa를 출력하는 점과, 제 2에, 연산 증폭기(34)마다 스위치(38, 42)가 마련되는 점이다.
실시예 2에 대하여, 이 상이점을 중심으로 설명하면, 우선, 제어 회로(10)는, 도 5에 나타내는 바와 같이, 수평 주사 기간(H)을 3분할한 기간 S의 전반 기간에서 H레벨로 하고, 후반 기간에서 L레벨로 한 신호 Fa를 출력한다.
다음에, 스위치(38)(제 1 스위치)는 신호 Fa를 NOT 회로(15)로 논리 반전한 신호가 H레벨인 경우(신호 Fa가 L레벨인 경우)에 온 상태로 하고, NOT 회로(15)에 의한 논리 반전 신호가 L레벨인 경우(신호 Fa가 H레벨인 경우)에 오프 상태로 하는 것이고, TFT(54)의 공통 드레인 전극과 연산 증폭기(34)의 반전 입력단(-) 사이에 마련되어 있다. 또한, 스위치(42)(보조 스위치)는 신호 Fa가 H레벨인 경우에 온 상태로 하고, 신호 Fa가 L레벨인 경우에 오프 상태로 하는 것이고, 연산 증폭기(34)의 출력단과 반전 입력단(-) 사이에 마련되어 있다.
여기서, 예컨대, 선택 신호 Sel-R이 H레벨로 되어, 신호 Fa가 H레벨이면, 도 6의 (a)에 나타내는 바와 같이, R계열의 데이터선(114)에 대응하는 TFT(52), TFT(54)가 온 상태로 되고, 스위치(38)가 오프 상태, 스위치(42)가 온 상태로 되기 때문에, 연산 증폭기(34)의 반전 입력단(-)은 데이터선(114)이 아니라, 해당 연산 증폭기(34)의 출력단에 접속된다. 이에 따라, 연산 증폭기(34)는 출력단에서 데이터 신호 출력 회로(32)로부터 출력된 데이터 신호의 전압을 버퍼링한다라는 단순한 전압 버퍼 회로로서 기능한다.
이 때문에, 데이터선(114)의 전압은, 전압 버퍼 회로로서 기능하는 연산 증폭기(34)에 의한 출력 전압으로 되어, 데이터 신호의 전압에 근접하는 것으로 된다.
다음에, 선택 신호 Sel-R이 H레벨의 상태이고, 신호 Fa가 L레벨로 변화되면, 도 6의 (b)에 나타내는 바와 같이, R계열의 데이터선(114)에 대응하는 TFT(52), TFT(54)가 온 상태를 유지한 채로, 스위치(38)가 온 상태, 스위치(42)가 오프 상태 로 되기 때문에, 연산 증폭기(34)의 반전 입력단(-)은 온 상태의 TFT(54)를 거쳐 해당 R계열의 데이터선(114)에 접속된다. 이에 따라, 실시예 1과 마찬가지로, 데이터선(114)은 데이터 신호 출력 회로(32)로부터 출력된 데이터 신호의 전압에 일치하도록 부귀환 제어된다.
이와 같이, 실시예 2에서는, 부귀환 제어의 직전에서, 데이터선(114)은 전압 버퍼 회로로서 기능하는 연산 증폭기(34)에 의해 데이터 신호의 전압에 근접하고, 이 후, TFT(54)의 온 상태에 따라, 데이터 신호 출력 회로(32)로부터 출력된 데이터 신호의 전압에 일치하도록 부귀환 제어되므로, 선택의 전환에 의해 데이터선(114)의 전압 변화가 커지는 경우더라도, 연산 증폭기(34)의 소비 전류가 커지거나, 발진이 발생하거나 하는 등의 동작 불량의 발생을 억제하는 것이 가능해진다.
(실시예 3)
다음에, 실시예 3에 따른 전기 광학 장치에 대하여 도 7을 참조하여 설명한다.
이 도면에서, 실시예 2(도 4 참조)와 서로 다른 점은, 연산 증폭기(34)마다 스위치(40)가 마련되는 점이다.
그래서, 실시예 3에 대하여, 이 상이점을 중심으로 설명하면, 스위치(40)(제 2 스위치)는, 신호 Fa가 H레벨인 경우에 온 상태로 하고, 신호 Fa가 L레벨인 경우에 오프 상태로 하는 것이고, 연산 증폭기(34)의 출력단과, TFT(54)의 공통 드레인 전극 사이에 마련되어 있다.
여기서, 예컨대, 선택 신호 Sel-R이 H레벨로 되어, 신호 Fa가 H레벨이면, 도 8의 (a)에 나타내는 바와 같이, R계열의 데이터선(114)에 대응하는 TFT(52), TFT(54)가 온 상태로 되고, 실시예 2와 마찬가지로 스위치(38)가 오프 상태, 스위치(42)가 온 상태로 되므로, 연산 증폭기(34)는 단순한 전압 버퍼 회로로서 기능한다. 또한, 스위치(40)가 온 상태로 되므로, 연산 증폭기(34)의 출력단과 데이터선(114) 사이는, 온 상태에 있는 TFT(52)를 거친 경로에 더하여, TFT(54)라는 경로를 통해 병렬 접속된다.
이 때문에, 연산 증폭기(34)의 출력단과 데이터선(114) 사이의 저항값은 TFT(52)를 거친 경로만의 상태와 비교하여, 내려가는 것으로 된다. 이 때문에, 데이터선(114)은 전압 버퍼 회로로서 기능하는 연산 증폭기(34)에 의해서 보다 단기간 중에, 데이터 신호 출력 회로로부터 출력되는 데이터 신호의 전압에 가깝거나 또는, 이르는 것으로 된다.
또, 선택 신호 Sel-R이 H레벨의 상태이고, 신호 Fa가 L레벨로 변화되면, 도 8의 (b)에 나타내는 바와 같이, R계열의 데이터선(114)에 대응하는 TFT(52), TFT(54)가 온 상태를 유지한 채로, 스위치(38)가 온 상태, 스위치(40, 42)가 오프 상태로 되므로, 실시예 2에 있어서의 도 6의 (b)와 마찬가지로 된다. 즉, TFT(54)의 온 상태에 의해, 데이터선(114)은 데이터 신호 출력 회로(32)로부터 출력된 데이터 신호의 전압이 되도록 부귀환 제어된다.
TFT(52, 54)에 있어서의 소스 전극·드레인 전극은, 신호의 입력 측·출력 측이라는 의미로 구별하고 있지만, 실시예 3의 TFT(54)에 대해서는, 연산 증폭기가 전압 버퍼 회로로서 기능하는 기간과, 데이터선(114)의 전압이 데이터 신호 출력 회로의 출력 전압을 일치시키는 부귀환 제어의 기간이고, 그래서 신호의 입력·출력쪽의 개념이 역전된다. 또한, TFT(52, 54)는, 어느 실시예에 있어서도, 스위치로서 기능할 뿐이므로, 소스 전극·드레인 전극으로 구별하는 일 없이, 일단·타단으로 적용하는 것이 가능하다.
상술한 제 2 및 실시예 3에 있어서, 연산 증폭기(34)를 전압 버퍼 회로로서 기능시키는 경우에, 스위치(42)에 의해, 해당 연산 증폭기(34)의 출력단과 반전 입력단(-)을 단락시키고 있지만, 저항 소자(36)의 저항값이 작으면, 스위치(42)는 생략 가능하다.
단, 저항 소자(36)의 저항값 Rf가, TFT(54)의 온 상태에 있어서의 저항값 Rs보다 작아지면, Rf/Rs>1을 만족하지 않게 된다. 이 때문에, 스위치(42)를 생략하는 경우에 저항 소자(36)의 저항값 Rs에 대해서는, 전압 버퍼 회로로서 기능시키기 위해 작게 해야 한다는 관점과, TFT(54)의 온 상태 저항값 Rs보다 높게 해야 한다라는 관점과의 2점을 고려해야 한다.
바꾸어 말하면, 스위치(42)를 마련하는 구성은 이 2점을 고려하지 않고 된 것이다.
또한, 실시예 3에 있어서, 연산 증폭기(34)를 전압 버퍼 회로로서 기능시키는 기간과, 데이터선(114)의 전압이 데이터 신호 출력 회로의 출력 전압과 일치시키는 부귀환 제어의 기간을 연속시킨 구성이었지만, 양 기간을 시간적으로 불연속으하여도 좋다.
또, 각 실시예에서는, 설명의 편의상, 제어 회로(10)가 선택 신호 Sel-R, Sel-G, Sel-B를 출력하는 구성으로 했지만, 이 선택 신호는 데이터 신호 출력 회로(32)의 동작과 직접 관련되므로, 선택 신호를 출력하는 회로를, 데이터 신호 출력 회로(32)에 내장하거나, 또는 X 드라이버(30)에 별도로 마련하는 구성으로 하여도 좋다.
각 실시예에서는, 하나의 그룹을 구성하는 데이터선 열수 「m」을 「3」으로 한 경우에 대해 설명했지만, 본 발명에서는 「2」 이상이라면 좋다.
X 드라이버(30)를 표시 패널(100)에 COG 실장하는 경우의 접속 점수(點數)는, 종래 기술과 비교하면, 그룹수의 2배인 「480」으로 증가하지만, 이것은 하나의 그룹을 구성하는 데이터선 열수 「m」을 증가시키는 것으로 대처 가능하다. 예컨대, 데이터선 총 열수가 「720」인 경우에, 하나의 그룹을 구성하는 데이터선 열수를 「6」으로 하면, 접속 점수를 「240」으로 감소시킬 수 있다.
상술한 각 실시예에서는, 1 프레임의 기간마다 기입 극성을 반전했지만, 그 이유는, 액정 용량(120)을 교류 구동하기 위함에 지나지 않으므로, 그 반전 주기는 2 프레임의 기간 이상의 주기이더라도 좋다.
또한, 액정 용량(120)은 노멀리 화이트 모드로 했지만, 전압 무인가 상태에서 어두운 상태로 되는 노멀리 블랙 모드로 하여도 좋다. 또한, R(적색), G(녹색), B(청색)에 부가하여, 별도의 색(예컨대, 시안(C))을 추가하고, 이들 4색의 서브 화소로 1도트를 구성하여, 색 재현성을 향상시키는 구성으로 하여도 좋고, 컬러 필터를 마련하지 않고, 단순한 흑백 표시로 하여도 좋다.
또한, 선택 신호 Sel-R, Sel-G, Sel-B를, 배타적으로 H레벨로 하는 예를 나타내었지만, 예컨대, 주사선마다 극성 반전하는 경우에는, 선택 신호 Sel-R, Sel-G, Sel-B를, 우선, 전부 H레벨로 한 후, 선택 신호 Sel-R, Sel-G, Sel-B를 배타적으로 H레벨로 하여도 좋다. 이에 따라, 우선, 모든 데이터선을 서브 화소에 기입하는 극성의 전압으로 할 수 있다. 특히, 실시예 2 및 3에 있어서는, 각 연산 증폭기(34)를 전압 버퍼 회로로서 사용하는 기간에, 모든 데이터선을 서브 화소에 기입하는 극성의 전압으로 함으로써 R, G, B 계열마다의 버퍼 기간이 공용되므로, 부기간 제어에 이용하는 기간을 그만큼 연장할 수 있다. 이 때문에, 정밀도가 좋은 전압 기입이 고속 연산 증폭기가 아니더라도 가능해지게 된다.
상술한 설명에서는, 기입 극성의 기준을 공통 전극(108)에 인가되는 전압 Vcom이라고 하고있지만, 이것은, TFT(116)가 이상적인 스위치로서 기능하는 경우이며, 실제로는, TFT(116)의 게이트·드레인 전극 사이의 기생 용량에 기인하여, 온상태로부터 오프 상태로 상태 변화할 때에 드레인 전극(화소 전극(118))의 전위가 저하하는 현상(푸시 다운, 돌출, 필드스루 등으로 불림)이 발생한다. 액정의 열화를 방지하기 위해, 액정 용량(120)에 있어서는 교류 구동으로 해야하지만, 공통 전극(108)에의 인가 전압 Vcom을 기입 극성의 기준으로 하여 교류 구동하면, 푸시 다운을 위해, 부극성 기입에 의한 액정 용량(120)의 전압 실효값이, 정극성 기입에 의한 실효값보다 약간 커진다(TFT(116)가 n채널의 경우). 이 때문에, 실제로는, 기입 극성의 기준 전압과 공통 전극(108)의 전압 LCcom을 별개로 하고, 상세하게는, 기입 극성의 기준 전압을, 푸시 다운의 영향이 상쇄되도록, 전압 LCcom보다 고 위측에 오프셋하여 설정하도록 하여도 좋다.
(전자기기)
다음에, 상술한 실시예에 따른 전기 광학 장치(1)를 표시 장치로서 갖는 전자기기에 대하여 설명한다. 도 9는 어느 하나의 실시예에 따른 전기 광학 장치(1)를 이용한 휴대 전화(1200)의 구성을 나타내는 도면이다.
이 도면에 나타내는 바와 같이, 휴대 전화(1200)는 복수의 조작 버튼(1202) 외에, 수화구(1204), 송화구(1206)와 함께, 상술한 전기 광학 장치(1)를 구비하는 것이다. 또, 전기 광학 장치(1) 중 표시 패널(100)에 상당하는 부분 이외의 구성요소에 대해서는 외관으로서 나타나지 않는다.
또, 전기 광학 장치(1)가 적용되는 전자기기로는, 도 9에 표시되는 휴대 전화의 외에도, 디지털 스틸 카메라나, 포토스토리지, 노트북형 퍼스널 컴퓨터, 액정 텔레비전, 뷰파인더형(또는, 모니터 직시형)의 비디오 리코더, 카 네비게이션 장치, 호출기, 전자 수첩, 전자 계산기, 워드 프로세서, 워크 스테이션, 화상 전화, POS단말, 터치 패널을 구비한 기기 등등을 들 수 있다. 그리고, 이들 각종 전자기기의 표시 장치로서, 상술한 전기 광학 장치(1)를 적용할 수 있는 것은 물론이다.
도 1은 본 발명의 실시예 1에 따른 전기 광학 장치의 구성을 나타내는 도면,
도 2는 동(同) 전기 광학 장치에 있어서의 서브 화소의 구성을 나타내는 도면,
도 3은 동 전기 광학 장치의 동작을 나타내는 타이밍차트,
도 4는 본 발명의 실시예 2에 따른 전기 광학 장치의 구성을 나타내는 도면,
도 5는 동 전기 광학 장치의 동작을 나타내는 타이밍차트,
도 6은 동 전기 광학 장치의 동작을 나타내는 도면,
도 7은 본 발명의 실시예 3에 따른 전기 광학 장치의 구성을 나타내는 도면,
도 8은 동 전기 광학 장치의 동작을 나타내는 도면,
도 9는 실시예에 따른 전기 광학 장치를 적용한 휴대 전화의 구성을 나타내는 도면,
도면의 주요 부분에 대한 부호의 설명
1 : 전기 광학 장치 10 : 제어 회로
20 : Y 드라이버 30 : X 드라이버
4 : 연산 증폭기 36 : 저항 소자
38, 40, 42 : 스위치 52, 54 : TFT
100 : 표시 패널 105 : 액정
108 : 공통 전극 110 : 서브 화소
112 : 주사선 114 : 데이터선
116 : TFT 118 : 화소 전극
120 : 액정 용량 1200 : 휴대 전화

Claims (8)

  1. 복수 행의 주사선과, m(m은 2 이상의 정수)열마다 그룹화된 복수 열의 데이터선과, 상기 복수 행의 주사선과 상기 복수 열의 데이터선의 교차에 대응하여 마련되어, 각각이, 상기 주사선이 선택되었을 때에 상기 데이터선의 전압에 따른 계조로 되는 화소를 구비하고, 상기 복수 행 중 하나의 주사선이 선택되었을 때에, 상기 복수 열의 데이터선을 각각 구동하는 전기 광학 장치의 구동 회로로서,
    상기 복수 열의 데이터선의 각각에 마련되고, 일단이 그룹마다 공통 접속되고, 타단이 데이터선에 접속된 제 1 트랜지스터와,
    상기 복수 열의 데이터선 각각에 마련되고, 일단이 데이터선에 접속되며, 타단이 그룹마다 공통 접속된 제 2 트랜지스터와,
    상기 하나의 주사선이 선택되었을 때에, 각 그룹에 속하는 m열의 데이터선을 소정의 순서로 선택하여, 선택한 데이터선에 대응하는 제 1 및 제 2 트랜지스터에 있어서의 일단 및 타단 사이를 각각 도통 상태로 하는 제어 회로와,
    상기 하나의 주사선과 각 그룹에서 선택된 열의 데이터선과의 교차에 대응하는 화소의 계조에 따른 전압의 데이터 신호를, 각 그룹의 각각에 출력하는 데이터 신호 출력 회로와,
    상기 각 그룹에 대응하여 마련되고, 각각은, 도통 상태의 상기 제 2 트랜지스터의 일단의 전압이, 상기 데이터 신호 출력 회로에 의해 출력된 데이터 신호의 전압보다 낮으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 높게 하고, 상 기 데이터 신호의 전압보다 높으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 낮게 하는 연산 증폭 회로
    를 구비하는 것을 특징으로 하는 전기 광학 장치의 구동 회로.
  2. 제 1 항에 있어서,
    상기 연산 증폭 회로의 비반전 입력단에는, 상기 데이터 신호 출력 회로에 의한 데이터 신호가 공급되고,
    상기 제 2 트랜지스터의 타단의 공통 접속 부분은 상기 연산 증폭 회로의 반전 입력단에 접속되고,
    상기 연산 증폭 회로의 출력단은 상기 제 1 트랜지스터의 일단의 공통 접속 부분에 접속된
    것을 특징으로 하는 전기 광학 장치의 구동 회로.
  3. 제 2 항에 있어서,
    상기 연산 증폭 회로에 있어서의 상기 출력단과 상기 반전 입력단 사이에 저항 소자를 더 마련한 것을 특징으로 하는 전기 광학 장치의 구동 회로.
  4. 제 1 항에 있어서,
    상기 연산 증폭 회로의 비반전 입력단에는, 상기 데이터 신호 출력 회로에 의한 데이터 신호가 공급되고,
    상기 연산 증폭 회로의 출력단은 상기 제 1 트랜지스터의 일단의 공통 접속 부분에 접속되고,
    상기 연산 증폭 회로의 각각에 저항 소자 및 제 1 스위치가 마련되되,
    상기 저항 소자는 상기 연산 증폭 회로에서의 출력단과 반전 입력단 사이에 마련되고,
    상기 제 1 스위치는, 상기 제 2 트랜지스터의 타단의 공통 접속 부분과 상기 연산 증폭 회로의 상기 반전 입력단 사이에 마련되며, 상기 제 1 스위치는 각 그룹에 있어 하나의 데이터선이 선택되는 기간 중, 앞쪽 기간에서 오프되고, 뒤쪽 기간에서 온되는
    것을 특징으로 하는 전기 광학 장치의 구동 회로.
  5. 제 4 항에 있어서,
    상기 연산 증폭 회로의 각각에 대하여, 제 2 스위치가 더 마련되고,
    상기 제 2 스위치는 상기 연산 증폭 회로의 상기 출력단과 상기 제 2 트랜지스터의 타단의 상기 공통 접속 부분과의 사이에 마련되어, 상기 앞쪽 기간에서 온 되고, 상기 뒤쪽 기간에서 오프되는
    것을 특징으로 하는 전기 광학 장치의 구동 회로.
  6. 제 4 항 또는 제 5 항에 있어서,
    상기 연산 증폭 회로의 각각에 대하여, 보조 스위치가 더 마련되고,
    상기 보조 스위치는, 상기 연산 증폭 회로의 상기 출력단과 상기 반전 입력단과의 사이에 마련되어, 상기 앞쪽 기간에서 온되고, 상기 뒤쪽 기간에서 오프되는
    것을 특징으로 하는 전기 광학 장치의 구동 회로.
  7. 복수 행의 주사선과,
    m(m은 2 이상의 정수)열마다 그룹화된 복수 열의 데이터선과,
    상기 복수 행의 주사선과 상기 복수 열의 데이터선의 교차에 대응하여 마련되고, 각각은, 상기 주사선이 선택되었을 때에 상기 데이터선의 전압에 따른 계조로 되는 화소와,
    상기 복수 행의 주사선을 소정의 순서로 선택하는 주사선 구동 회로와,
    상기 복수 행 중 하나의 주사선이 선택되었을 때에, 상기 복수 열의 데이터선을 각각 구동하는 데이터선 구동 회로
    를 갖고,
    상기 데이터선 구동 회로는,
    상기 복수 열의 데이터선의 각각에 마련되고, 일단이 그룹마다 공통 접속되며, 타단이 데이터선에 접속된 제 1 트랜지스터와,
    상기 복수 열의 데이터선의 각각에 마련되고, 일단이 데이터선에 접속되며, 타단이 그룹마다 공통 접속된 제 2 트랜지스터와,
    상기 하나의 주사선이 선택되었을 때에, 각 그룹에 속하는 m열의 데이터선을 소정의 순서로 선택하여, 선택한 데이터선에 대응하는 제 1 및 제 2 트랜지스터에 있어서의 일단 및 타단 사이를 각각 도통 상태로 하는 제어 회로와,
    상기 하나의 주사선과, 각 그룹에서 선택된 열의 데이터선과의 교차에 대응하는 화소의 계조에 따른 전압의 데이터 신호를, 각 그룹의 각각에 출력하는 데이터 신호 출력 회로와,
    상기 각 그룹에 대응하여 마련되고, 각각은, 도통 상태의 상기 제 2 트랜지스터의 일단의 전압이 상기 데이터 신호 출력 회로에 의해 출력된 데이터 신호의 전압보다 낮으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 높게 하고, 상기 데이터 신호의 전압보다 높으면, 상기 제 1 트랜지스터의 일단에 공급하는 전압을 낮게 하는 연산 증폭 회로
    를 구비하는 것을 특징으로 하는 전기 광학 장치.
  8. 청구항 7에 기재된 전기 광학 장치를 구비하는 것을 특징으로 하는 전자기기.
KR1020080017449A 2007-03-14 2008-02-26 전기 광학 장치, 구동 회로 및 전자기기 KR100927932B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-00064503 2007-03-14
JP2007064503A JP4367509B2 (ja) 2007-03-14 2007-03-14 電気光学装置、駆動回路および電子機器

Publications (2)

Publication Number Publication Date
KR20080084591A true KR20080084591A (ko) 2008-09-19
KR100927932B1 KR100927932B1 (ko) 2009-11-19

Family

ID=39762172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080017449A KR100927932B1 (ko) 2007-03-14 2008-02-26 전기 광학 장치, 구동 회로 및 전자기기

Country Status (5)

Country Link
US (1) US7903072B2 (ko)
JP (1) JP4367509B2 (ko)
KR (1) KR100927932B1 (ko)
CN (1) CN101266744B (ko)
TW (1) TWI396159B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160117706A (ko) * 2015-03-30 2016-10-11 삼성디스플레이 주식회사 디멀티플렉서 및 이를 포함한 표시장치

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200905642A (en) * 2007-07-16 2009-02-01 Mstar Semiconductor Inc Liquid crystal driving device capable of self-adjusting driving force and its method
JP4420080B2 (ja) * 2007-08-01 2010-02-24 エプソンイメージングデバイス株式会社 走査線駆動回路、電気光学装置及び電子機器
JP5514036B2 (ja) * 2009-09-11 2014-06-04 ローム株式会社 オーディオ用増幅器およびそれを用いた電子機器
CN102025325B (zh) * 2009-09-11 2015-11-25 罗姆股份有限公司 音频放大器和使用它的电子设备
US9147372B2 (en) * 2011-03-31 2015-09-29 Sharp Kabushiki Kaisha Display device
US9601064B1 (en) * 2011-11-28 2017-03-21 Elbit Systems Ltd. Liquid crystal display with full driver redundancy scheme
DE102011088810B4 (de) * 2011-12-16 2023-02-02 Endress+Hauser Conducta Gmbh+Co. Kg Elektronische Schaltung und Verfahren zum Demodulieren von Nutzsignalen aus einem Trägersignal sowie ein Modem
US9047838B2 (en) 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using 3-column demultiplexers
US9245487B2 (en) 2012-03-14 2016-01-26 Apple Inc. Systems and methods for reducing loss of transmittance due to column inversion
US9047832B2 (en) 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using 2-column demultiplexers
US9047826B2 (en) 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using reordered image data
US9368077B2 (en) 2012-03-14 2016-06-14 Apple Inc. Systems and methods for adjusting liquid crystal display white point using column inversion
US8836679B2 (en) * 2012-08-06 2014-09-16 Au Optronics Corporation Display with multiplexer feed-through compensation and methods of driving same
CN104484148B (zh) * 2014-12-31 2018-03-30 广东欧珀移动通信有限公司 桌面背景图片更新方法及装置
CN104599621A (zh) * 2015-02-04 2015-05-06 京东方科技集团股份有限公司 多路复用转换器及显示装置
CN104849888B (zh) * 2015-05-05 2018-07-03 深圳市华星光电技术有限公司 液晶显示面板的驱动方法
CN104809997B (zh) * 2015-05-07 2018-02-23 武汉华星光电技术有限公司 一种控制电路及显示装置
CN104992681B (zh) * 2015-07-03 2018-03-02 武汉华星光电技术有限公司 显示面板和用于显示面板的像素电路
CN105047165A (zh) 2015-08-28 2015-11-11 深圳市华星光电技术有限公司 基于rgbw的驱动电路以及平面显示器
TWI567709B (zh) * 2015-10-26 2017-01-21 友達光電股份有限公司 顯示面板
CN105390114B (zh) * 2015-12-15 2017-12-22 武汉华星光电技术有限公司 液晶显示装置
CN105608445A (zh) * 2016-01-29 2016-05-25 上海箩箕技术有限公司 光学指纹传感器及其制作方法和指纹采集方法
CN106940990B (zh) * 2017-04-24 2019-05-03 武汉华星光电技术有限公司 显示面板的充放电方法及驱动装置、显示器
JP2019049590A (ja) * 2017-09-08 2019-03-28 シャープ株式会社 アクティブマトリクス基板およびデマルチプレクサ回路
JP2019050323A (ja) * 2017-09-12 2019-03-28 シャープ株式会社 アクティブマトリクス基板およびデマルチプレクサ回路
CN108257577B (zh) * 2018-04-12 2019-09-13 武汉华星光电技术有限公司 像素驱动电路及液晶显示电路
JP7384791B2 (ja) * 2018-06-08 2023-11-21 ソニーセミコンダクタソリューションズ株式会社 表示素子駆動回路および表示装置
CN111271264B (zh) * 2018-12-05 2022-06-21 研能科技股份有限公司 微机电泵模块
CN112489596B (zh) * 2019-09-12 2022-03-25 北京小米移动软件有限公司 显示模组、电子设备和显示方法
US11328684B2 (en) * 2020-05-30 2022-05-10 Sharp Kabushiki Kaisha Liquid crystal display device with display quality difference prevention between display panels
US20210398477A1 (en) * 2020-06-23 2021-12-23 Novatek Microelectronics Corp. Display driver and polarity inversion method thereof
KR20220095854A (ko) * 2020-12-30 2022-07-07 엘지디스플레이 주식회사 표시장치 및 그 구동 방법
CN115315742A (zh) * 2021-03-04 2022-11-08 京东方科技集团股份有限公司 发光基板、显示装置和驱动发光基板的方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61223791A (ja) 1985-03-29 1986-10-04 松下電器産業株式会社 アクテイブマトリツクス基板
JPH06138851A (ja) 1992-10-30 1994-05-20 Nec Corp アクティブマトリクス液晶ディスプレイ
KR100229380B1 (ko) 1997-05-17 1999-11-01 구자홍 디지탈방식의 액정표시판넬 구동회로
JPH11112244A (ja) 1997-10-07 1999-04-23 Nec Corp 半導体集積回路
JP2003208132A (ja) * 2002-01-17 2003-07-25 Seiko Epson Corp 液晶駆動回路
JP2004235793A (ja) 2003-01-29 2004-08-19 Rohm Co Ltd 出力選択装置
US7944411B2 (en) * 2003-02-06 2011-05-17 Nec Electronics Current-drive circuit and apparatus for display panel
JP2004264476A (ja) * 2003-02-28 2004-09-24 Sharp Corp 表示装置およびその駆動方法
JP3942595B2 (ja) * 2004-01-13 2007-07-11 沖電気工業株式会社 液晶パネルの駆動回路
US7602359B2 (en) * 2004-02-02 2009-10-13 Seiko Epson Corporation Image signal correcting method, correcting circuit, electro-optical device, and electronic apparatus
JP4179194B2 (ja) * 2004-03-08 2008-11-12 セイコーエプソン株式会社 データドライバ、表示装置及びデータドライバの制御方法
JP4691890B2 (ja) * 2004-03-19 2011-06-01 セイコーエプソン株式会社 電気光学装置および電子機器
JP4759925B2 (ja) * 2004-03-19 2011-08-31 セイコーエプソン株式会社 電気光学装置および電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160117706A (ko) * 2015-03-30 2016-10-11 삼성디스플레이 주식회사 디멀티플렉서 및 이를 포함한 표시장치

Also Published As

Publication number Publication date
CN101266744B (zh) 2010-06-23
US7903072B2 (en) 2011-03-08
KR100927932B1 (ko) 2009-11-19
JP2008225142A (ja) 2008-09-25
JP4367509B2 (ja) 2009-11-18
TWI396159B (zh) 2013-05-11
CN101266744A (zh) 2008-09-17
US20080224982A1 (en) 2008-09-18
TW200903409A (en) 2009-01-16

Similar Documents

Publication Publication Date Title
KR100927932B1 (ko) 전기 광학 장치, 구동 회로 및 전자기기
KR100949636B1 (ko) 전기 광학 장치, 전기 광학 장치의 구동 회로 및 전기기기
US7696970B2 (en) Driving circuit, display device, and driving method for the display device
US8035634B2 (en) Electro-optical device, driving circuit, and electronic apparatus
KR100927516B1 (ko) 전기 광학 장치, 구동 회로 및 전자기기
US8619014B2 (en) Liquid crystal display device
JP2006292854A (ja) 電気光学装置、駆動方法および電子機器
JP2008058762A (ja) 電気光学装置、駆動回路および電子機器
US8669975B2 (en) Electro-optical device and driving circuit
JP2008233454A (ja) 電気光学装置、駆動方法、駆動回路および電子機器
JP4957169B2 (ja) 電気光学装置、走査線駆動回路および電子機器
JP4702114B2 (ja) デマルチプレクサ、電気光学装置および電子機器
JP4192980B2 (ja) 電気光学装置、駆動回路および電子機器
JP4215109B2 (ja) 電気光学装置、駆動回路および電子機器
JP4428401B2 (ja) 電気光学装置、駆動回路および電子機器
JP2007279590A (ja) 電気光学装置および電子機器
JP2009175278A (ja) 電気光学装置、駆動回路および電子機器
JP2009205044A (ja) 電気光学装置、駆動回路および電子機器
JP2009223173A (ja) 電気光学装置、駆動回路および電子機器
JP4929852B2 (ja) 電気光学装置、駆動回路および電子機器
JP2008292536A (ja) 電気光学装置、駆動回路および電子機器
JP4811445B2 (ja) 電気光学装置、駆動回路および電子機器
JP2009162982A (ja) 電気光学装置、駆動回路、駆動方法および電子機器
JP2008164897A (ja) 電気光学装置及び電気機器
JP2009098552A (ja) 電気光学装置、駆動方法および電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121105

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131101

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141105

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151106

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161104

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20171103

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20181102

Year of fee payment: 10