KR20070097838A - 주사구동회로 및 이를 이용한 유기발광표시장치 - Google Patents

주사구동회로 및 이를 이용한 유기발광표시장치 Download PDF

Info

Publication number
KR20070097838A
KR20070097838A KR1020060028611A KR20060028611A KR20070097838A KR 20070097838 A KR20070097838 A KR 20070097838A KR 1020060028611 A KR1020060028611 A KR 1020060028611A KR 20060028611 A KR20060028611 A KR 20060028611A KR 20070097838 A KR20070097838 A KR 20070097838A
Authority
KR
South Korea
Prior art keywords
voltage
clock
terminal
input
transistor
Prior art date
Application number
KR1020060028611A
Other languages
English (en)
Other versions
KR100786467B1 (ko
Inventor
신동용
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060028611A priority Critical patent/KR100786467B1/ko
Priority to US11/655,221 priority patent/US8836631B2/en
Publication of KR20070097838A publication Critical patent/KR20070097838A/ko
Application granted granted Critical
Publication of KR100786467B1 publication Critical patent/KR100786467B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03CDOMESTIC PLUMBING INSTALLATIONS FOR FRESH WATER OR WASTE WATER; SINKS
    • E03C1/00Domestic plumbing installations for fresh water or waste water; Sinks
    • E03C1/02Plumbing installations for fresh water
    • E03C1/021Devices for positioning or connecting of water supply lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • EFIXED CONSTRUCTIONS
    • E03WATER SUPPLY; SEWERAGE
    • E03CDOMESTIC PLUMBING INSTALLATIONS FOR FRESH WATER OR WASTE WATER; SINKS
    • E03C1/00Domestic plumbing installations for fresh water or waste water; Sinks
    • E03C1/02Plumbing installations for fresh water
    • E03C2001/028Alignment aids for plumbing installations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Abstract

본 발명의 목적은 주사구동회로의 출력전압을 양의 전원전압에서 음의 전원전압 범위까지 스위칭하도록 하는 주사구동회로 및 이를 이용한 유기발광 표시장치를 제공함에 그 목적이 있다.
본 발명은 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되, 상기 스테이지는, 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터, 제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압이 상기 출력단에 전달되도록 하고 상기 상기 제 1 트랜지스터의 온오프동작에 의해 상기 입력단을 통해 상기 입력신호를 전달받아 상기 입력신호에 대응하여 상기 제 1 전압이 상기 출력단에 전달되지 않도록 하는 스위치부 및 상기 출력단의 전압을 소정시간 동안 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 전달되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 주사구동회로 및 이를 이용한 유기발광표시장치를 제공하는 것이다.

Description

주사구동회로 및 이를 이용한 유기발광표시장치{SCAN DRIVING CIRCUIT AND ORGANIC LIGHT EMITTING DISPLAY USING THE SAME}
도 1은 일반적인 주사구동회로의 구조를 나타내는 구조도이다.
도 2는 도 1에 도시된 주사구동회로의 스테이지를 나타내는 회로도이다.
도 3은 도 2에 도시된 스테이지의 타이밍도이다.
도 4는 본 발명에 따른 유기발광표시장치의 구조도이다.
도 5는 본 발명에 따른 주사구동회로의 구조를 나타내는 구조도이다.
도 6은 도 5에 도시된 주사구동회로에서 채용된 스테이지의 제 1 실시예를 나타내는 회로도이다.
도 7은 도 6에 도시된 스테이지의 타이밍도이다.
도 8은 도 5에 도시된 주사구동회로에서 채용된 스테이지의 제 2 실시예를 나타내는 회로도이다.
도 9는 도 5에 도시된 주사구동회로에서 채용된 스테이지의 제 3 실시예를 나타내는 회로도이다.
도 10은 도 5에 도시된 주사구동회로에서 채용된 스테이지의 제 4 실시예를 나타내는 회로도이다.
도 11은 도 5에 도시된 주사구동회로에서 채용된 스테이지의 제 4 실시예를 나타내는 회로도이다.
도 12는 본 발명에 의 한 주사구동회로 내의 임의의 스테이지의 제 6 실시예를 나타내는 회로도이다.
도 13은 도 12에 도시된 스테이지의 타이밍도이다.
***도면의 주요부분에 대한 부호 설명***
10 : 주사 구동회로 20 : 데이터 구동회로
30 : 화소부 40 : 화소
50 : 타이밍 제어부
본 발명은 주사구동회로 및 이를 이용한 유기 발광표시장치에 관한 것으로, 더욱 상세히 설명하면, 소비전력이 줄어들도록 하는 주사구동회로 및 이를 이용한 유기발광표시장치에 관한 것이다.
일반적으로 유기 전계발광 장치와 같은 액티브 매트릭스 표시장치는 데이터 선들과 주사선들과의 교차부들에 매트릭스 형태로 배열된 화소 어레이(array)를 구비한다.
여기서, 상기 주사선들은 상기 매트릭스 화소부의 수평라인(로우라인)들을 구성하며, 이는 주사구동회로에 의해 순차적으로 소정의 신호 즉, 주사 신호를 상기 매트릭스 화소 어레이에 제공한다.
도 1은 일반적인 주사구동회로의 구성을 나타내는 블록도이다. 도 1을 참조하면, 일반적인 주사구동회로는 스타트 펄스(SP) 입력 라인에 종속적으로 접속된 다수의 스테이지(ST1 내지 STn)으로 구성되며, 상기 다수의 스테이지들(ST1 내지 STn)은 스타트 펄스(SP)를 클럭 신호(C)에 따라 순차적으로 쉬프트시켜 출력신호(SO1 내지 SOn)를 발생한다. 이 경우 제 2 내지 제 n 스테이지(ST2 내지 STn) 각각은 전단 출력 신호를 스타트 펄스로 입력받아 이를 쉬프트시키게 된다.
이에 따라 상기 스테이지들은 상기 스타트 펄스가 순차적으로 쉬프트되는 형태의 출력신호(SO1 내지 SOn)를 발생하여 이를 상기 매트릭스 화소 어레이에 제공하게 되는 것이다.
도 2는 도 1에 도시된 주사구동회로에서 임의 스테이지의 회로도이고, 도 3는 도 2에 도시된 스테이지의 입/출력 신호 파형도이다.
도 2 및 도 3을 참조하면, 종래의 경우 주사구동회로를 구성하는 각 스테이지는 마스터-슬레이브(Master-Slave) 형태의 플립플롭(flip/flop)을 사용한다. 이러한 플립플롭은 클럭(CLK)이 로우 레벨일 때 입력을 계속 받으며, 출력은 이전의 출력을 유지한다.
반면에 상기 클럭(CLK)이 하이 레벨인 경우에는 상기 클럭(CLK)이 로우 레벨일 때 받은 입력(IN)을 유지하며 이를 출력으로 내보내고 더 이상의 입력을 받지 않는다.
이와 같은 회로에 있어서, 상기 플립플롭 내부에 구비되는 인버터(inverter)의 경우 그 입력(in)이 로우 레벨일 때 스태틱 전류(static current)가 흐르는 문제가 있다. 또한, 상기 플립플롭 내부에서 하이 레벨 입력(in)을 받은 인버터와 로우 레벨 입력(in)을 받는 인버터의 수가 같으므로 상기 플립플롭 내부의 인버터 중 절반에서는 상기 스태틱 전류가 발생되어 소비전력이 크게 되는 단점이 있다.
그리고, 도 2의 회로에서 출력 전압(OUT)의 하이 레벨은 공급전압(VDD)과 접지(GND) 사이를 연결하는 저항의 비에 의한 전압값으로 결정되며(ratioed logic), 출력 전압(OUT)의 로우 레벨은 접지(GND)보다 트랜지스터의 문턱전압 만큼 높게 된다.
즉, 트랜지스터의 특성 편차에 따라 각 스테이지마다 하이 레벨로 받아들이는 입력전압 레벨이 다르게 되기 때문에 이와 같은 회로를 채용할 경우 출력 전압의 하이 레벨에도 편차가 생겨 회로가 오동작할 수 있게 되는 단점이 있다.
또한, 상기 출력 전압의 로우 레벨 편차는 도 2의 회로에 구비된 인버터의 입력 트랜지스터(M1)의 온(on) 저항의 편차로 반영되어 출력 전압의 하이 레벨 편차를 가중시킬 수 있다. 특히 유기 발광 표시장치에서는 특성 편차가 큰 트랜지스터를 사용하므로 이러한 문제가 더욱 심각해 진다.
또한, 상기 인버터는 입력 트랜지스터(M1)를 통해서 전류가 흘러 출력단(out)을 충전하며, 로드 트랜지스터(M2)를 통해서 전류가 흘러 출력단(out)을 방전하는데, 상기 출력단을 충전할 경우 상기 로드 트랜지스터(M2)의 소스-게이트 전 압이 점점 줄어 방전 전류가 급격히 감소해 방전 효율이 떨어지는 문제가 있다.
따라서, 본 발명은 상기 종래 기술의 문제점을 해결하기 위하여 창출된 것으로, 본 발명의 목적은 주사구동회로가 한 종류의 트랜지스터로 구현되도록 하며, 소비전력을 줄이고 오동작 등을 방지하며 복수의 클럭을 이용하여 충방전을 하여 방전효율이 높아지도록 하는 주사구동부 및 유기발광표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 제 1 측면은, 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되, 상기 스테이지는, 서로 다른 클럭이 교번적으로 입력되는 제 1 클럭단자, 제 2 클럭단자 및 제 3 클럭단자를 구비하며, 상기 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터, 상기 제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압이 상기 출력단에 전달되도록 하고 상기 제 1 트랜지스터의 온오프동작에 의해 상기 입력단을 통해 상기 입력신호를 전달받아 상기 입력신호에 대응하여 상기 제 1 전압이 상기 출력단에 전달되지 않도록 하는 스위치부 및 상기 출력단의 전압을 소정시간 동안 유지하되, 상기 입력신호에 대응하여 상기 제 3 클럭단자를 통해 전달되는 클럭의 전압을 상기 출력단으로 전달하 는 저장부를 포함하는 주사구동회로를 제공하는 것이다.
본 발명의 제 2 측면은, 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되, 상기 스테이지는, 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터, 제 1 클럭단자를 통해 입력되는 클럭대응하여 전원공급선과 상기 출력단이 온 또는 오프 상태가 되도록 하는 스위치부 및 상기 출력단의 전압을 소정시간 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 입력되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 주사구동회로를 제공하는 것이다.
본 발명의 제 3 측면은, 복수의 화소에 의해 화상을 표현하는 화소부, 상기 화소부에 주사신호를 전달하는 주사구동회로 및 상기 화소부에 데이터신호를 전달하는 데이터구동회로를 포함하되, 상기 주사구동회로는 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되, 상기 스테이지는, 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터, 제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압이 상기 출력단에 전달되도록 하고 상기 상기 제 1 트랜지스터의 온오프동작에 의해 상기 입력단을 통해 상기 입력신호를 전달받아 상기 입력신호에 대응하여 상기 제 1 전압이 상기 출력단에 전달되지 않도록 하는 스위치부; 및 상기 출력단의 전압을 소정시간 동안 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 전달되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 유기발광표시장치를 제공하는 것이다.
본 발명의 제 4 측면은, 복수의 화소에 의해 화상을 표현하는 화소부, 상기 화소부에 주사신호를 전달하는 주사구동회로 및 상기 화소부에 데이터신호를 전달하는 데이터구동부를 포함하되, 상기 주사구동회로는 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되, 상기 스테이지는, 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터, 제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압과 상기 출력단이 온 또는 오프 상태가 되도록 하는 스위치부 및 상기 출력단의 전압을 소정시간 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 입력되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 유기발광표시장치를 제공하는 것이다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 4는 본 발명에 따른 유기발광표시장치의 구조를 나타내는 구조도이다. 도 4를 참조하여 설명하면, 유기 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)과 접속된 복수의 화소들(40)을 포함하는 화소부(30)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사구동회로(10)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동회로(20)와, 주사구동회로(10) 및 데이터 구동회로(20) 를 제어하기 위한 타이밍 제어부(50)를 구비한다.
타이밍 제어부(50)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 구동제어신호(DCS) 및 주사 구동제어신호(SCS)를 생성한다. 타이밍 제어부(50)에서 생성된 데이터 구동제어신호(DCS)는 데이터 구동회로(20)로 공급되고, 주사 구동제어신호(SCS)는 주사구동회로(10)로 공급된다. 그리고, 타이밍 제어부(50)는 외부로부터 공급되는 데이터(Data)를 데이터 구동회로(20)로 공급한다.
데이터 구동회로(20)는 타이밍 제어부(50)로부터 데이터 구동제어신호(DCS)를 공급받는다. 데이터 구동제어신호(DCS)를 공급받은 데이터 구동회로(20)는 데이터신호를 생성하고, 생성된 데이터신호를 주사신호와 동기되도록 데이터선들(D1 내지 Dm)로 공급한다.
화소부(30)는 외부로부터 제 1 전원(ELVDD) 및 제 2 전원(ELVSS)을 공급받아 각각의 화소들(40)로 공급한다. 제 1 전원(ELVDD) 및 제 2 전원(ELVSS)을 공급받은 화소들(40) 각각은 데이터신호에 대응하여 제 1 전원(ELVDD)으로부터 발광소자를 경유하여 제 2 전원(ELVSS)으로 흐르는 전류를 제어함으로써 데이터신호에 대응되는 빛을 생성한다.
또한, 주사구동회로(10)는 타이밍 제어부(50)로부터 주사 구동제어신호(SCS)를 공급받는다. 주사 구동제어신호(SCS)를 공급받은 주사구동회로(10)는 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)로 순차적으로 공급한다.
즉, 상기 주사구동회로(10)는 상기 복수의 화소들을 구동하기 위해 순차적으로 상기 주사신호를 생성하여 이를 화소부에 제공하는 역할을 수행한다.
도 5는 본 발명에 따른 주사구동회로의 구조를 나타내는 구조도이다. 도 5를 참조하여 설명하면, 주사구동회로는 m×n 화소 어레이(Pixel Array)를 구동하기 위하여 스타트 펄스 입력 라인에 종속 접속되어진 n개의 스테이지들을 구비한다.
이들 n개의 스테이지들의 출력라인들은 상기 화소 어레이에 포함된 n개의 로우라인들(S1 내지 Sn)에 각각 접속된다. 제 1 스테이지에는 스타트 펄스(SP)가 공급되고 제 1 내지 제 n-1 스테이지들의 출력신호는 각각 후단의 스테이지들에 스타트 펄스로서 공급된다. 그리고, 상기 각 스테이지들은 제 1 클럭(CLK1), 제 2 클럭(CLK2) 및 제 3 클럭(CLK3)를 입력받아 동작하며 각 스테이지들은 제 1 클럭(CLK1) 제 2 클럭(CLK2) 및 제 3 클럭(CLK3)를 전달받는 제 1 클럭단자(CK1), 제 2 클럭단자 및 제 3 클럭단자(CK3)를 구비한다.
여기서, 상기 스테이지가 3k-2 번째 인 경우에는 도시된 바와 같이 상기 제 1 클럭단자(CK1)에 제 1클럭(CLK1)이 공급되고, 제 2 클럭단자(CK2)에 제 2 클럭(CLK2)이 공급된다. 그리고, 제 3 클럭단자(CK3)에 제 3 클럭(CLK3)이 전달된다. 그리고, 상기 스테이지가 3k-1 경우에는 상기 제 1 클럭단자(CK1)에는 제 2 클럭(CLK2)이 공급되며, 제 2 클럭단자(CK2)에는 제 3 클럭(CLK3)이 공급되고 제 3 클럭단자(CK3)에는 제 1 클럭(CLK1)이 전달된다. 그리고, 상기 스테이지가 3k 번째 경우에는 상기 제 1 클럭단자(CK1)에는 제 3 클럭(CLK3)이 전달되고 제 2 클럭단자(CK2)에는 제 1 클럭(CLK1)이 전달되고 제 3 클럭단자(CK3)에는 제 1 클럭(CLK1)이 전달된다. 여기서 k는 자연수이다.
즉, 제 1 내지 제 3 클럭(CLK1 내지 CLK3)의 동작에 의해 제 1 스테이지에서 신호가 출력된 후 제 2 스테이지가 동작을 하여 신호를 출력한 후 제 3 스테이지가 동작을 하여 신호를 출력하게 되어 유기 발광표시장치의 화소부를 라인별로 순차 구동하게 되는 것이다.
이와 같은 주사구동회로에 있어서의 입력 신호들, 즉 스타트 펄스(SP), 제 1 내지 제 3 클럭(CLK1 내지 CLK3)과, 공급전압(VDD) 등은 외부 제어회로로부터 공급된다.
도 6은 본 발명에 의한 주사 구동회로 내의 임의의 스테이지의 제 1 실시예를 나타내는 회로도이고, 도 7은 도 6에 도시된 스테이지의 입/출력 신호 파형도이다.
도 6에 도시된 바와 같이 본 발명의 실시예의 경우 스테이지에 포함된 트랜지스터가 모두 PMOS 트랜지스터로 구성되어 있으며, 주사 구동회로를 통해 순차적으로 로우 레벨의 출력을 내보낸다. 즉, 본 발명에 의한 주사 구동회로에서는 유기 발광 표시장치와 같은 액티브 매트릭스 표시장치의 화소부에 도 6에 도시된 바와 같이 대부분의 시간 동안 하이 레벨의 신호를 출력하고 여러 스테이지를 통해 순차적으로 로우 레벨의 펄스를 출력한다.
도 6을 참조하면, 스테이지는, 이전단 출력전압(si) 또는 최초 스타트 펄스(SP)를 입력 받고 제 2 클럭단자(CK2)에 게이트가 접속되어 선택적으로 이전단 출력전압(si) 또는 최초 스타트 펄스(SP)를 제 1 노드(N1)로 전달하는 제 1 PMOS 트랜지스터(M1), 게이트가 제 1 노드(N1)에 연결되고 제 3 클럭단자와 제 2 노 드(N2) 사이에 접속되는 제 2 PMOS 트랜지스터(M2), 게이트에 제 1 클럭단자(CK1)가 연결되고 기저전압원과 제 3 노드(N3) 사이에 연결되는 제 3 PMOS 트랜지스터(M3), 게이트에 제 1 노드(N1)가 연결되고 제 1 클럭단자(CK1)와 제 3 노드(N3)사이에 연결되는 제 4 PMOS 트랜지스터(M4), 게이트가 제 3 노드(N3)에 연결되고 전원공급선(VDD) 및 출력 라인(OUT) 사이에 접속된 제 5 PMOS 트랜지스터(M5) 및 제 1 노드(N1)와 제 2 노드(N2) 사이에 연결되어 소정의 전압을 유지하는 캐패시터(C1)을 포함한다.
상기 기저전압원(VSS)에는 별도의 음의 전원 또는 접지(GND) 되어 구성될 수도 있으며, 본 발명의 실시예에서는 상기 기저전압원이 접지(GND)로 구현되는 것이 도시되어 있다. 여기서, 제 2 PMOS 트랜지스터(M2)와 제 1 캐패시터(C1)를 저장부라 칭할 수 있으며, 제 3 PMOS 트랜지스터(M3), 제 4 PMOS 트랜지스터(M4) 및 제 5 PMOS 트랜지스터(M5)의 연결을 스위치부라고 칭할 수 있다.
이하, 도 6에 도시된 스테이지 중 3k-2 번째 스테이지의 회로 구성을 통해 보다 구체적으로 스테이지의 동작을 설명하도록 한다.
도 7을 참조하면, 상기 주사 구동회로의 각 스테이지는 입력되는 제 1 클럭(CLK1), 제 2 클럭(CLK2) 및 제 3 클럭(CLK3)에 의해 한 주기를 프리차지기간, 입력기간 및 평가기간으로 구분할 수 있다. 프리차지기간은 스테이지의 제 1 클럭단자(CK1)로 로우 신호가 입력되고 제 2 클럭단자(CK2)와 제 3 클럭단자(CK3)에 하이 신호가 입력되어 스테이지의 캐패시터(C1)를 프리차지하게 된다. 그리고, 입력기간은 제 2 클럭단자(CK2)로 로우신호가 입력되고 제 1 클럭단자(CK1)와 제 3 클 럭단자(CK3)에 하이 신호가 입력되어 스타트 펄스(SP) 또는 이전단의 주사신호(Si)가 입력되어 저장된다. 평가기간은 제 3 클럭단자(CK3)에 로우신호가 입력되고 제 1 클럭단자(CK1)와 제 2 클럭단자(CK2)에 하이신호가 입력되어 소정의 구간내에서 로우신호를 출력한다. 스테이지의 입력단자를 통해 스타트 펄스(SP) 또는 이전 스테이지에서 출력된 주사신호(si)가 입력되도록 한다. 그리고, 평가기간은 제 3 클럭단자(CK3)로 로우신호가 입력되고 제 1 클럭단자(CK1)와 제 2 클럭단자(CK2)를 통해 하이 신호가 입력되어 로우 레벨의 펄스의 주사신호를 일정시간 동안 만큼 쉬프트 하여 출력하는 동작을 한다.
먼저, 프리차지 구간에서, 제 1 클럭(CLK1)이 로우신호가 되면, 제 3 PMOS 트랜지스터(M3)가 온상태가 되어 제 3 노드(N3)의 전압이 접지전압으로 되어 제 5 PMOS 트랜지스터(M5)가 온상태가 되어 전원공급선(VDD)의 전압이 출력단자(out)를 통해 출력되어 출력단자(out)로는 하이의 전압이 출력된다. 즉, 주사신호가 하이신호로 출력되게 된다. 그리고, 입력기간에서는 제 2 클럭(CLK2)이 로우신호가 되면, 스타트 펄스(SP) 또는 이전단의 주사신호(Si)가 제 1 PMOS 트랜지스터(M1)를 통해 제 1 노드(N1)에 전달되고, 캐패시터(C1)에 스타트 펄스(SP) 또는 이전단의 주사신호(Si)가 저장된다. 이때, 스타트 펄스(SP) 또는 이전단의 주사신호(Si)가 로우신호이므로, 제 2 PMOS 트랜지스터(M2)와 제 4 PMOS 트랜지스터(M4)가 온상태가 된다. 그리고, 제 1 클럭(CLK1)이 하이신호가 되어 제 3 PMOS 트랜지스터(M3)는 오프상태가 된다. 제 3 PMOS 트랜지스터(M3)가 오프 상태가 되고 제 4 PMOS 트랜지스터(M4)가 온상태가 되면 제 3 노드(N3)로 하이신호인 제 1 클럭(CLK1)이 전 달되어 제 5 PMOS 트랜지스터(M5)가 오프 상태가 된다. 이때, 제 2 PMOS 트랜지스터(M2)는 온 상태가 되어 하이 신호인 제 3 클럭(CLK3)에 의해 출력단자는 하이신호를 출력한다. 그리고, 평가기간에서는 제 3 클럭(CLK3)이 로우신호가 되어 제 1 PMOS 트랜지스터(M1)가 플로팅상태가 되어 캐패시터(C1)는 로우전압을 유지하여 제 2 PMOS 트랜지스터(M2)와 제 4 PMOS 트랜지스터(M4)는 온 상태가 된다. 그리고, 제 3 PMOS 트랜지스터(M3) 및 제 5 PMOS 트랜지스터(M5)는 오프상태가 된다. 따라서, 출력단자(out)로는 로우신호의 제 3 클럭(CLK3)에 의해 로우의 신호가 출력되게 된다.
즉, 프리차지기간에서는 출력단자(out)에서 전원공급선(VDD)에 의해 하이의 전압이 출력되고 입력기간에는 캐패시터(C1)에 의해 출력단자(out)에서 하이의 전압을 유지하게 된다. 그리고, 평가기간에는 로우신호의 제 3 클럭(CLK3)에 의해 출력단자(out)에서 로우의 전압을 출력하게 된다. 따라서, 출력단자(out)에서 출력되는 신호의 파형이 하이의 전압 또는 로우의 전압을 확실히 나타낼 수 있게 된다.
그리고, 각각의 스테이지는 입력단(in)을 통해 로우신호가 입력되지 않으면 출력단(out)은 하이신호를 유지하게 되어 각각의 스테이지는 이전단의 스테이지에서 출력된 로우신호를 입력받아 로우신호를 출력하게 되어 주사신호를 순차적으로 출력할 수 있게 된다.
도 8은 본 발명에 의한 주사 구동회로 내의 임의 스테이지의 제 2 실시예를 나타내는 회로도이다. 도 8을 참조하여 설명하면, 스테이지는 제 1 PMOS 트랜지스터(M1), 제 2 PMOS 트랜지스터(M2), 제 3 PMOS 트랜지스터(M3), 제 4 PMOS 트랜지스터(M4), 제 5 PMOS 트랜지스터(M5) 및 캐패시터(C1)를 구비한다.
제 1 PMOS 트랜지스터(M1)는 제 2 클럭(CLK2)에 의해 입력신호를 제 1 노드(N1)에 전달하고, 제 2 PMOS 트랜지스터(M2)는 제 1 노드(N1)의 전압에 대응하여 제 3 클럭(CLK3)을 제 2 노드(N2)에 전달한다. 제 3 PMOS 트랜지스터(M3)는 제 1 클럭(CLK1)에 의해 접지전압을 제 5 PMOS 트랜지스터(M5)의 게이트에 전달하며, 제 4 PMOS 트랜지스터(M4)는 출력단(out)이 게이트와 연결되어 출력단(out)의 전압에 대응하여 제 1 클럭(CLK1)을 제 5 PMOS 트랜지스터(M5)의 게이트에 전달한다. 그리고, 제 5 PMOS 트랜지스터(M5)는 게이트의 전압에 대응하여 전원공급선(VDD)의 전압을 출력단에 전달한다. 그리고, 캐패시터(C1)는 제 1 노드(N1)와 제 2 노드(N2) 사이에 연결되어 소정의 전압을 유지한다.
상기와 같이 구성된 스테이지는 도 7에 도시된 타이밍도와 같은 제 1 내지 제 3 클럭(CLK1 내지 CLK3)을 전달받아 동작하며, 프리차지 구간에서는 제 1 클럭(CLK1)에 의해 제 5 PMOS 트랜지스터(M5)가 온상태가 되어 전원공급선(VDD)의 전압에 의해 출력단(out)으로 하이의 신호가 출력되고, 입력구간에서는 제 2 클럭(CLK2)에 의해 캐패시터(C1)에 스타트 펄스(SP) 또는 이전단의 주사신호(Si)가 저장된 후, 평가기간에서는 캐패시터(C1)에 저장된 전압에 의해 제 3 클럭(CLK3)의 전압이 출력되도록 하여 출력단(out)의 전압이 로우레벨을 갖도록 한다. 이때, 제 4 PMOS 트랜지스터(M4)는 출력단의 전압이 로우레벨일 때 제 5 PMOS 트랜지스 터(M5)의 게이트에 하이 신호를 전달하여 전원공급선(VDD)의 전압이 출력단으로 전달되는 것을 방지한다.
도 9는 본 발명에 의한 주사 구동회로 내의 임의 스테이지의 제 3 실시예를 나타내는 회로도이다. 도 9를 참조하여 설명하면, 스테이지는 도 6에 도시된 스테이지에서 제 4 PMOS 트랜지스터(M4)의 소스에 제 6 PMOS 트랜지스터(M6)가 연결되도록 하고 제 6 PMOS 트랜지스터(M6)의 소스에는 전원공급선(VDD)이 연결되고 게이트에는 제 3 클럭(CLK3)이 전달되도록 한다. 따라서, 제 3 클럭(CLK3)이 로우레벨을 갖는 경우 캐패시터(C1)에 저장된 전압에 의해 제 4 PMOS 트랜지스터(M4)가 온상태가 되어 전원공급선(VDD)의 전압이 제 3 노드(N3)로 전달되도록 하여 제 5 PMOS 트랜지스터(M5)가 오프상태가 되도록 한다. 즉, 클럭이 아닌 전원공급선(VDD)의 전압이 제 5 PMOS 트랜지스터(M5)의 게이트에 전달되도록 하여 제 5 PMOS 트랜지스터(M5)가 확실히 오프상태가 될 수 있도록 한다. 따라서, 제 3 클럭(CLK3)이 로우레벨일 경우 전원공급선의 전압이 제 5 PMOS 트랜지스터(M5)를 통해 출력단으로 전달되는 것을 방지하여 제 3 클럭(CLK3)이 로우레벨일 때 출력단의 전압이 확실히 로우레벨로 떨어질 수 있도록 한다.
도 10은 본 발명에 의한 주사 구동회로 내의 임의 스테이지의 제 4 실시예를 나타내는 회로도이다. 도 10을 참조하여 설명하면, 도 9에 도시된 스테이지와의 차이점은 제 4 PMOS 트랜지스터(M4)의 게이트에 제 3 클럭(CLK3)이 전달되고 제 6 PMOS 트랜지스터(M6)의 게이트가 제 1 노드(N1)와 연결되도록 한 것으로, 제 3 클럭(CLK3)이 로우레벨일 때 제 3 노드(N3)로 전원공급선의 전압이 전달되도록 하는 것은 도 9와 동일하도록 한다.
도 11은 본 발명에 의한 주사 구동회로 내의 임의 스테이지의 제 5 실시예를 나타내는 회로도이다. 도 11을 참조하여 설명하면, 도 8에 도시된 스테이지와 유사한 구성을 하며 차이점은 제 3 PMOS 트랜지스터(M3)의 소스와 게이트가 제 1 클럭(CLK1)을 전달받도록 한다. 따라서, 제 1 클럭(CLK1)이 로우레벨일 때 제 5 PMOS 트랜지스터(M5)가 온상태가 된다. 나머지 동작은 도 8에 도시된 스테이지와 동일한 동작을 한다.
도 12는 본 발명에 의 한 주사구동회로 내의 임의 스테이지의 제 6 실시예를 나타내는 회로도이고, 도 13은 도 12에 도시된 스테이지의 타이밍도이다. 도 12와 도 13을 참조하여 설명하면, 스테이지는 NMOS 트랜지스터로 구성되어 있으며, 도 6에 도시된 스테이지와 유사한 구성을 하여 각 트랜지스터는 도 6과 도 7에 설명한 동작과 동일한 동작을 수행한다.
본 발명은 주사구동회로 및 그를 이용한 유기발광표시장치에 의하면, 복수의 클럭을 이용하여 제어하며 각 클럭의 로우전압 또는 하이 전압에 따라 스위칭효과 가 높여져 스태틱전류가 감소하여 소비전력을 줄일 수 있으며 오동작을 줄일 수 있다. 또한, 복수의 클럭을 이용하여 제어하여 주사구동부의 방전효율을 높일 수 있다.
본 발명의 바람직한 실시예가 특정 용어들을 사용하여 기술되어 왔지만, 그러한 기술은 단지 설명을 하기 위한 것이며, 다음의 청구범위의 기술적 사상 및 범위로부터 이탈되지 않고 여러 가지 변경 및 변화가 가해질 수 있는 것으로 이해되어져야 한다.

Claims (23)

  1. 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되,
    상기 스테이지는, 서로 다른 클럭이 교번적으로 입력되는 제 1 클럭단자, 제 2 클럭단자 및 제 3 클럭단자를 구비하며,
    상기 제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터;
    상기 제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압이 상기 출력단에 전달되도록 하고 상기 제 1 트랜지스터의 온오프동작에 의해 상기 입력단을 통해 상기 입력신호를 전달받아 상기 입력신호에 대응하여 상기 제 1 전압이 상기 출력단에 전달되지 않도록 하는 스위치부; 및
    상기 출력단의 전압을 소정시간 동안 유지하되, 상기 입력신호에 대응하여 상기 제 3 클럭단자를 통해 전달되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 주사구동회로.
  2. 제 1 항에 있어서,
    상기 저장부는 상기 제 1 트랜지스터와 연결되어 상기 입력신호를 전달받는 제 1 노드의 전압에 대응하여 클럭을 제 2 노드에 전달하는 제 2 트랜지스터와 상기 제 1 노드와 상기 제 2 노드의 전압을 유지하는 캐패시터를 포함하는 주사구동회로.
  3. 제 1 항에 있어서,
    상기 스위치부는 클럭의 전압에 대응하여 제 2 전압을 제 3 노드에 전달하는 제 3 트랜지스터;
    상기 입력신호에 대응하여 클럭의 전압을 상기 제 3 노드에 전달하는 제 4 트랜지스터; 및
    게이트가 상기 제 3 노드에 연결되어 상기 제 3 노드의 전압에 대응하여 상기 제 1 전압을 상기 출력단으로 전달하는 제 5 트랜지스터를 포함하는 주사구동회로.
  4. 제 1 항에 있어서, 상기 스위치부는
    게이트는 상기 제 1 클럭단자에 연결되고 소스는 제 2 전압에 연결되고 드레인은 제 3 노드에 연결되도록 하는 제 3 트랜지스터;
    게이트는 제 1 노드에 연결되고 소스는 상기 제 1 클럭단자에 연결되고 드레인은 상기 제 3 노드에 연결되도록 하는 제 4 트랜지스터; 및
    게이트는 상기 제 3 게이트에 연결되고 소스는 상기 제 1 전원에 연결되며 드레인은 출력단에 연결되는 제 5 트랜지스터를 포함하는 주사구동회로.
  5. 제 1 항에 있어서,
    상기 스위치부는 게이트는 상기 제 1 클럭단자에 연결되고 소스는 제 2 전압에 연결되고 드레인은 제 3 노드에 연결되도록 하는 제 3 트랜지스터;
    게이트는 상기 제 1 트랜지스터와 연결되는 제 1 노드에 연결되고 소스는 상기 제 1 전압을 전달받으며 드레인은 상기 제 3 노드에 연결되도록 하는 제 4 트랜지스터;
    게이트는 상기 제 3 게이트에 연결되고 소스는 상기 제 1 전압에 연결되며 드레인은 출력단에 연결되는 제 5 트랜지스터; 및
    게이트는 상기 제 3 클럭단자과 연결되고 소스는 상기 제 1 전압과 연결되어 상기 제 1 전압을 상기 제 4 트랜지스터의 수소에 전달하는 제 6 트랜지스터를 포함하는 주사구동회로.
  6. 제 1 항에 있어서,
    상기 스위치부는 게이트는 상기 제 1 클럭단자에 연결되고 소스는 로우상태의 제 2 전압에 연결되고 드레인은 제 3 노드에 연결되도록 하는 제 3 트랜지스터;
    게이트는 상기 제 3 클럭단자이 연결되고 소스는 상기 제 1 전압을 전달받으며 드레인은 상기 제 3 노드에 연결되도록 하는 제 4 트랜지스터;
    게이트는 상기 제 3 게이트에 연결되고 소스는 상기 제 1 전압에 연결되며 드레인은 출력단에 연결되는 제 5 트랜지스터; 및
    게이트는 상기 제 1 트랜지스터와 연결된 제 1 노드와 연결되고 소스는 상기 제 1 전압과 연결되어 상기 제 1 전압을 상기 제 4 트랜지스터의 소스에 전달하는 제 6 트랜지스터를 포함하는 주사구동회로.
  7. 제 1 항에 있어서,
    상기 복수의 스테이지는 상기 저장부를 초기화 하고 하이상태의 전압을 출력하는 프리차지지간, 상기 스테이지에 상기 입력신호가 전달되며 상기 하이상태의 전압을 유지하는 입력기간 및 로우상태의 전압을 출력하는 평가기간으로 구분되어 동작하는 주사구동회로.
  8. 제 1 항에 있어서,
    상기 제 1 클럭단자, 상기 제 2 클럭단자 및 상기 제 3 클럭단자에 전달되는 클럭은 동일한 주기를 갖고 서로 다른 시간에 로우상태가 되도록 하는 주사구동회로.
  9. 제 7 항에 있어서,
    상기 복수의 스테이지 중 하나의 스테이지는 이전단의 스테이지에서 로우신호가 출력될 때 입력기간으로 동작되는 주사구동회로.
  10. 제 1 항에 있어서,
    상기 제 1 전압은 구동전원의 전압인 주사구동회로.
  11. 제 3 항 내지 제 5 항 중 어느 한 항에 있어서,
    상기 제 2 전압은 접지인 주사구동회로.
  12. 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되,
    상기 스테이지는,
    제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터;
    제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압과 상기 출력단이 온 또는 오프 상태가 되도록 하는 스위치부; 및
    상기 출력단의 전압을 소정시간 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 입력되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 주사구동회로.
  13. 제 12 항에 있어서,
    상기 저장부는 상기 제 1 트랜지스터와 연결되어 상기 입력신호를 전달받는 제 1 노드와 연결되어 상기 제 1 노드의 전압에 대응하여 상기 제 3 클럭을 제 2 노드에 전달하는 제 2 트랜지스터와 상기 제 1 노드와 상기 제 2 노드의 전압을 유지하는 캐패시터를 포함하는 주사구동회로.
  14. 제 12 항에 있어서,
    상기 스위치부는
    게이트는 상기 제 1 클럭단자에 연결되고 소스는 제 2 전압에 연결되며 드레인은 제 3 노드에 연결되도록 하는 제 3 트랜지스터;
    게이트는 상기 출력단에 연결되고 소스는 상기 제 1 클럭단자에 연결되며 드레인은 상기 제 3 노드에 연결되는 제 4 트랜지스터; 및
    게이트는 상기 제 3 노드에 연결되고 소스는 상기 제 1 전압에 연결되며 드레인은 상기 출력단에 연결되는 제 5 트랜지스터를 포함하는 주사구동회로.
  15. 제 12 항에 있어서,
    상기 스위치부는
    게이트와 소스가 상기 제 1 클럭단자에 연결되고 드레인은 제 3 노드에 연결되도록 하는 제 3 트랜지스터;
    게이트는 상기 출력단에 연결되고 소스는 상기 제 1 클럭단자에 연결되며 드레인은 상기 제 3 노드에 연결되는 제 4 트랜지스터; 및
    게이트는 상기 제 3 노드에 연결되고 소스는 상기 제 1 전압에 연결되며 드레인은 상기 출력단에 연결되는 제 5 트랜지스터를 포함하는 주사구동회로.
  16. 제 12 항에 있어서,
    상기 복수의 스테이지는 상기 저장부를 초기화 하고 하이상태의 전압을 출력하는 프리차지지간, 상기 스테이지에 상기 입력신호가 전달되며 상기 하이상태의 전압을 유지하는 입력기간 및 로우상태의 전압을 출력하는 평가기간으로 구분되어 동작하는 주사구동회로.
  17. 제 12 항에 있어서,
    상기 제 1 클럭단자, 상기 제 2 클럭단자 및 상기 제 3 클럭단자에 전달되는 클럭은 동일한 주기를 갖고 서로 다른 시간에 로우상태가 되도록 하는 주사구동회로.
  18. 제 12 항에 있어서,
    상기 복수의 스테이지 중 하나의 스테이지는 이전단의 스테이지에서 로우신호가 출력될 때 입력기간으로 동작되는 주사구동회로.
  19. 제 12 항에 있어서,
    상기 제 1 전압은 구동전원의 전압인 주사구동회로.
  20. 제 3 항에 있어서,
    상기 제 2 전압은 접지인 주사구동회로.
  21. 복수의 화소에 의해 화상을 표현하는 화소부;
    상기 화소부에 주사신호를 전달하는 주사구동회로; 및
    상기 화소부에 데이터신호를 전달하는 데이터구동회로를 포함하되,
    상기 주사구동회로는 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되,
    상기 스테이지는,
    제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터;
    제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압이 상기 출력단에 전달되도록 하고 상기 상기 제 1 트랜지스터의 온오프동작에 의해 상기 입력단을 통해 상기 입력신호를 전달받아 상기 입력신호에 대응하여 상기 제 1 전압이 상기 출력단에 전달되지 않도록 하는 스위치부; 및
    상기 출력단의 전압을 소정시간 동안 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 전달되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 유기발광표시장치.
  22. 복수의 화소에 의해 화상을 표현하는 화소부;
    상기 화소부에 주사신호를 전달하는 주사구동회로; 및
    상기 화소부에 데이터신호를 전달하는 데이터구동부를 포함하되,
    상기 주사구동회로는 입력단을 통해 입력신호를 입력받아 일정시간 지연하여 출력단을 통해 출력신호를 출력하며 상기 입력단에 이전단의 스테이지의 출력단이 연결되는 복수의 스테이지를 포함하되,
    상기 스테이지는,
    제 2 클럭단자를 통해 입력되는 클럭에 대응하여 상기 입력단과의 연결을 온오프하는 제 1 트랜지스터;
    제 1 클럭단자를 통해 입력되는 클럭에 대응하여 제 1 전압과 상기 출력단이 온 또는 오프 상태가 되도록 하는 스위치부; 및
    상기 출력단의 전압을 소정시간 유지하되, 상기 입력신호에 대응하여 제 3 클럭단자를 통해 입력되는 클럭의 전압을 상기 출력단으로 전달하는 저장부를 포함하는 유기발광표시장치.
  23. 제 21 항 또는 제 22 항에 있어서,
    상기 복수의 스테이지는 상기 저장부를 초기화 하고 하이상태의 전압을 출력하는 프리차지지간, 상기 스테이지에 상기 입력신호가 전달되며 상기 하이상태의 전압을 유지하는 입력기간 및 로우상태의 전압을 출력하는 평가기간으로 구분되어 동작하는 주사구동회로.
KR1020060028611A 2006-03-29 2006-03-29 주사구동회로 및 이를 이용한 유기발광표시장치 KR100786467B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060028611A KR100786467B1 (ko) 2006-03-29 2006-03-29 주사구동회로 및 이를 이용한 유기발광표시장치
US11/655,221 US8836631B2 (en) 2006-03-29 2007-01-19 Scan driving circuit with a shift register and electroluminescent display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060028611A KR100786467B1 (ko) 2006-03-29 2006-03-29 주사구동회로 및 이를 이용한 유기발광표시장치

Publications (2)

Publication Number Publication Date
KR20070097838A true KR20070097838A (ko) 2007-10-05
KR100786467B1 KR100786467B1 (ko) 2007-12-17

Family

ID=38558098

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060028611A KR100786467B1 (ko) 2006-03-29 2006-03-29 주사구동회로 및 이를 이용한 유기발광표시장치

Country Status (2)

Country Link
US (1) US8836631B2 (ko)
KR (1) KR100786467B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
KR20190007727A (ko) * 2017-07-13 2019-01-23 엘지디스플레이 주식회사 게이트 구동회로와 이를 이용한 표시장치

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101471553B1 (ko) * 2008-08-14 2014-12-10 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 갖는 표시 장치
KR101785992B1 (ko) 2009-07-24 2017-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101793633B1 (ko) * 2011-01-14 2017-11-21 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
TWI488187B (zh) * 2012-11-30 2015-06-11 Au Optronics Corp 移位暫存器和顯示裝置
CN104157236B (zh) * 2014-07-16 2016-05-11 京东方科技集团股份有限公司 一种移位寄存器及栅极驱动电路
CN105096823A (zh) * 2015-07-16 2015-11-25 上海和辉光电有限公司 有机发光显示装置及其扫描驱动电路
CN110033737B (zh) 2019-05-31 2021-10-26 上海天马有机发光显示技术有限公司 一种扫描电路、显示面板及显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701136A (en) 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
KR100438525B1 (ko) * 1999-02-09 2004-07-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
JP2002133890A (ja) * 2000-10-24 2002-05-10 Alps Electric Co Ltd シフトレジスタ
JP4460822B2 (ja) 2002-11-29 2010-05-12 東芝モバイルディスプレイ株式会社 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
JP2004334926A (ja) 2003-04-30 2004-11-25 Shoka Kagi Kofun Yugenkoshi シフトレジスタ
US7486269B2 (en) 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
KR100970269B1 (ko) * 2003-10-20 2010-07-16 삼성전자주식회사 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시장치
KR100995627B1 (ko) * 2003-12-09 2010-11-19 엘지디스플레이 주식회사 쉬프트 레지스터 회로
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
KR101057297B1 (ko) * 2004-08-31 2011-08-22 엘지디스플레이 주식회사 내장형 게이트 드라이버 및 이를 구비한 표시장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
KR20190007727A (ko) * 2017-07-13 2019-01-23 엘지디스플레이 주식회사 게이트 구동회로와 이를 이용한 표시장치

Also Published As

Publication number Publication date
US8836631B2 (en) 2014-09-16
KR100786467B1 (ko) 2007-12-17
US20070229409A1 (en) 2007-10-04

Similar Documents

Publication Publication Date Title
KR100776511B1 (ko) 주사구동회로 및 이를 이용한 유기발광표시장치
KR100786467B1 (ko) 주사구동회로 및 이를 이용한 유기발광표시장치
KR100729099B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100762690B1 (ko) 데이터구동회로와 이를 이용한 유기발광표시장치
KR100658269B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100796137B1 (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
KR100838649B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
KR100722124B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR20200135633A (ko) 스캔 구동부 및 이를 포함하는 표시 장치
JP5436335B2 (ja) 走査線駆動回路
KR100658284B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100776510B1 (ko) 주사구동회로 및 이를 이용한 유기발광표시장치
KR20080031114A (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
KR20180062282A (ko) 표시 장치용 발광 제어부 및 이를 적용한 유기 발광 표시 장치
KR100732809B1 (ko) 데이터 구동부 및 이를 이용한 유기 발광표시장치
KR101936678B1 (ko) 유기전계발광표시장치
KR100759672B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100658270B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100662983B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
CN117396951A (zh) 驱动扫描电路的方法、扫描电路和显示设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121130

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131129

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141128

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20181126

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20191202

Year of fee payment: 13