KR20070032615A - 다층구조를 갖는 매립식 커패시터 코어 - Google Patents
다층구조를 갖는 매립식 커패시터 코어 Download PDFInfo
- Publication number
- KR20070032615A KR20070032615A KR1020060090659A KR20060090659A KR20070032615A KR 20070032615 A KR20070032615 A KR 20070032615A KR 1020060090659 A KR1020060090659 A KR 1020060090659A KR 20060090659 A KR20060090659 A KR 20060090659A KR 20070032615 A KR20070032615 A KR 20070032615A
- Authority
- KR
- South Korea
- Prior art keywords
- conductor pattern
- conductor
- electrodes
- dielectric film
- carrier
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 237
- 239000004020 conductor Substances 0.000 claims abstract description 316
- 239000011229 interlayer Substances 0.000 claims abstract description 15
- 239000010410 layer Substances 0.000 claims description 80
- 238000000034 method Methods 0.000 claims description 48
- 239000002184 metal Substances 0.000 claims description 17
- 229910052751 metal Inorganic materials 0.000 claims description 17
- 230000008878 coupling Effects 0.000 claims description 16
- 238000010168 coupling process Methods 0.000 claims description 16
- 238000005859 coupling reaction Methods 0.000 claims description 16
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 15
- 239000010949 copper Substances 0.000 claims description 15
- 229910052802 copper Inorganic materials 0.000 claims description 15
- 230000008569 process Effects 0.000 claims description 14
- 239000000463 material Substances 0.000 claims description 10
- 239000012790 adhesive layer Substances 0.000 claims description 6
- 239000004593 Epoxy Substances 0.000 claims description 4
- 238000009429 electrical wiring Methods 0.000 claims description 4
- 239000000969 carrier Substances 0.000 claims description 3
- 238000003780 insertion Methods 0.000 claims description 3
- 230000037431 insertion Effects 0.000 claims description 3
- 239000010408 film Substances 0.000 description 53
- 238000013461 design Methods 0.000 description 17
- 230000000694 effects Effects 0.000 description 7
- 239000011368 organic material Substances 0.000 description 6
- 239000010409 thin film Substances 0.000 description 5
- HHXNVASVVVNNDG-UHFFFAOYSA-N 1,2,3,4,5-pentachloro-6-(2,3,6-trichlorophenyl)benzene Chemical compound ClC1=CC=C(Cl)C(C=2C(=C(Cl)C(Cl)=C(Cl)C=2Cl)Cl)=C1Cl HHXNVASVVVNNDG-UHFFFAOYSA-N 0.000 description 4
- JAYCNKDKIKZTAF-UHFFFAOYSA-N 1-chloro-2-(2-chlorophenyl)benzene Chemical compound ClC1=CC=CC=C1C1=CC=CC=C1Cl JAYCNKDKIKZTAF-UHFFFAOYSA-N 0.000 description 4
- 101100084627 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) pcb-4 gene Proteins 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 239000003985 ceramic capacitor Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000012938 design process Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 238000011282 treatment Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002365 multiple layer Substances 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/162—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/018—Dielectrics
- H01G4/06—Solid dielectrics
- H01G4/08—Inorganic dielectrics
- H01G4/12—Ceramic dielectrics
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/02—Fillers; Particles; Fibers; Reinforcement materials
- H05K2201/0203—Fillers and particles
- H05K2201/0206—Materials
- H05K2201/0209—Inorganic, non-metallic particles
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/0929—Conductive planes
- H05K2201/09309—Core having two or more power planes; Capacitive laminate of two power planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/43—Electric condenser making
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49126—Assembling bases
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Parts Printed On Printed Circuit Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Description
파라미터 | 최소 | 최대 | 단위 |
트레이스 속도: S0) (외층) | 1.6 | 2.2 | ns/ft |
트레이스 속도: S0) (내층) | 2.0 | 2.2 | ns/ft |
트레이스 임피던스: Z0) (전층) | 54 | 66 | 오옴 |
Claims (30)
- 제1 희생기층으로부터 전달되는 제1 도체패턴의 제1 도체필름과,제2 희생기층으로부터 전달되는 제2 도체패턴의 제2 도체필름과,상기 제1 도체패턴 및 상기 제2 도체패턴 사이의 제1 유전체필름을 포함하고,상기 제1 도체패턴과 상기 제2 도체패턴이 상기 제1 유전체필름의 양축으로부터 상기 제1 유전체필름 속에 삽입되며, 상기 제1 유전체필름의 부분들이 상기 제1 도체패턴과 상기 제2 도체패턴 사이에 끼워져 있는 커패시터 장치.
- 청구항 1에 있어서,상기 제1 및 제2의 희생기층 중 적어도 하나가 그 위에 도체패턴을 형성하도록 제공된 금속기층을 포함하고, 도체필름 삽입프로세스를 통해 상기 도체패턴을 상기 제1 유전체필름 속에 묻는 커패시터 장치.
- 청구항 1에 있어서,상기 제1 및 제2의의 도체층 중 적어도 하나가 도체필름 삽입프로세스를 통해 상기 제1 유전체필름 속에 묻혀 있는 커패시터 장치.
- 청구항 1에 있어서,상기 제1 및 제2의의 도체패턴 중 적어도 하나가 구리를 포함하고, 상기 제1 및 제2의의 도체필름 중 적어도 하나는 5 마이크로미터 이상의 두께를 갖는 커패시터 장치.
- 청구항 1에 있어서,상기 제1 유전체필름이 10 이상의 유전상수를 갖는 유기질 유전체필름을 포함하는 커패시터 장치.
- 제1 세트의 커패시터와 제2 세트의 커패시터 및 상기 제1 세트의 커패시터와 상기 제2 세트의 커패시터 사이의 층간 유전체필름을 포함하고,상기 제1 세트의 커패시터는, 적어도 둘 이상의 도체전극을 포함하는 제1 도체패턴과, 상기 제1 도체패턴의 상기 두 개의 도체전극에 대응하는 적어도 둘 이상의 도체전극을 포함하는 제2 도체패턴 및, 상기 제1 도체패턴과 상기 제2 도체패턴 사이에 있는 제1 유전체필름을 포함하며, 상기 제1 도체패턴 및 상기 제2 도체패턴은 상기 제1 유전체필름 속에 삽입되어 있고, 상기 제1 유전체필름의 부분들이 상기 제1 도체패턴과 상기 제2 도체패턴의 사이에 끼워져 있으며,상기 제2 세트의 커패시터는, 적어도 둘 이상의 도체전극을 포함하는 제3 도체패턴과, 상기 제4 도체패턴의 상기 두 개의 도체전극에 대응하는 적어도 둘 이상의 도체전극을 포함하는 제4 도체패턴 및, 상기 제3 도체패턴과 상기 제4 도체패턴 사이에 있는 제2 유전체필름을 포함하며, 상기 제3 도체패턴 및 상기 제4 도체패턴 은 상기 제2 유전체필름 속에 삽입되어 있고, 상기 제2 유전체필름의 부분들이 상기 제3 도체패턴과 상기 제4 도체패턴의 사이에 끼워져 있으며,상기 매립식 커패시터 코어는 회로기판 내에 매립되어 있고, 상기 제1 또는 제2 도체패턴의 상기 도체전극 중 적어도 하나는 상기 제3 또는 제4 도체패턴의 상기 도체전극의 적어도 하나에 전기적으로 연결되어 있는,매립식 커패시터 코어.
- 청구항 6에 있어서,상기 매립식 커패시터 코어가 인쇄회로기판 내에 합체되어 매립식 디커플링 커패시터를 제공하는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 매립식 커패시터 코어가 인쇄회로기판의 중심층 또는 그 근처에서 상기 인쇄회로기판 속에 합체되어 있는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 매립식 커패시터 코어가 상기 매립식 커패시터 코어에 밀접 또는 근접하게 배치된 전기배선층 및 접지배선층을 갖는 매립식 커패시터 코어.
- 청구항 6에 있어서,두 개의 그러한 매립식 커패시터 코어가 인쇄회로기판 속에 합체되어 있고, 그 중 제1의 것은 상기 인쇄회로기판의 상부 근처에 있으며, 그 중 제2의 것은 상기 인쇄회로기판의 하부 근처에 있는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 제1, 제2, 제3, 제4의 도체패턴 중 적어도 하나가 구리를 포함하는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 제1 및 제2의의 유전체필름 중 적어도 하나가 10 이상의 유전상수를 갖는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 제1 및 제2의의 유전체필름 중 적어도 하나가 BaTO3를 함유하는 에폭시 재료를 포함하는 매립식 커패시터 코어.
- 청구항 6에 있어서,상기 층간 유전체필름 3 이상의 유전상수를 갖는 접착층을 포함하는 매립식 커패시터 코어.
- 매립식 커패시터 코어를 포함하며,상기 매립식 커패시터 코어는, 제1 세트의 커패시터와 제2 세트의 커패시터 및 상기 제1 세트의 커패시터와 상기 제2 세트의 커패시터 사이의 층간 유전체필름을 포함하고,상기 제1 세트의 커패시터는, 적어도 둘 이상의 도체전극을 포함하는 제1 도체패턴과, 상기 제1 도체패턴의 상기 두 개의 도체전극에 대응하는 적어도 둘 이상의 도체전극을 포함하는 제2 도체패턴 및, 상기 제1 도체패턴과 상기 제2 도체패턴 사이에 있는 제1 유전체필름을 포함하며, 상기 제1 도체패턴 및 상기 제2 도체패턴은 상기 제1 유전체필름 속에 삽입되어 있고, 상기 제1 유전체필름의 부분들이 상기 제1 도체패턴과 상기 제2 도체패턴의 사이에 끼워져 있으며,상기 제2 세트의 커패시터는, 적어도 둘 이상의 도체전극을 포함하는 제3 도체패턴과, 상기 제4 도체패턴의 상기 두 개의 도체전극에 대응하는 적어도 둘 이상의 도체전극을 포함하는 제4 도체패턴 및, 상기 제3 도체패턴과 상기 제4 도체패턴 사이에 있는 제2 유전체필름을 포함하며, 상기 제3 도체패턴 및 상기 제4 도체패턴은 상기 제2 유전체필름 속에 삽입되어 있고, 상기 제2 유전체필름의 부분들이 상기 제3 도체패턴과 상기 제4 도체패턴의 사이에 끼워져 있으며,상기 매립식 커패시터 코어는 회로기판 내에 매립되어 있고, 상기 제1 또는 제2 도체패턴의 상기 도체전극 중 적어도 하나는 상기 제3 또는 제4 도체패턴의 상기 도체전극의 적어도 하나에 전기적으로 연결되어 있는,인쇄회로기판.
- 청구항 15에 있어서,상기 매립식 커패시터 코어가 상기 인쇄회로기판의 중심층 또는 그 근처에서 상기 인쇄회로기판 속에 합체되어 있는 인쇄회로기판.
- 청구항 15에 있어서,상기 매립식 커패시터 코어가 상기 매립식 커패시터 코어에 밀접 또는 근접하게 배치된 전기배선층 및 접지배선층을 갖는 인쇄회로기판.
- 청구항 15에 있어서,상기 인쇄회로기판 내에 합체된 제2 매립식 커패시터 코어를 부가적으로 포함하고, 상기 제1 매립식 커패시터 코어는 상기 인쇄회로기판의 상부 근처에 있으며, 상기 제2 매립식 커패시터 상기 인쇄회로기판의 하부 근처에 있는 인쇄회로기판.
- 적어도 하나 이상의 매립식 커패시터 코어를 포함하고, 각각의 매립식 커패시터 코어는 다수의 도체전극을 각각 갖고 적어도 하나의 유전체층 속에 삽입되어 있는 다층의 도체패턴을 포함하고, 상기 다층의 도체패턴은 서로 중첩되어 적어도 하나 이상의 커패시터를 제공하는 인쇄회로기판.
- 제1 금속기층을 포함하는 제1 담체를 제공하고,상기 제1 금속기층의 일부에 제1 도체패턴을 형성하되, 상기 제1 도체패턴이 상기 제1 금속기층보다 얇되 5 마이크로미터 이상의 두께를 갖게 하며,제2 금속기층을 포함하는 제2 담체를 제공하고,상기 제2 금속기층의 일부에 제2 도체패턴을 형성하되, 상기 제2 도체패턴이 상기 제2 금속기층보다 얇되 5 마이크로미터 이상의 두께를 갖게 하며,상기 제1 및 제2의의 도체패턴을 상기 제1 유전체필름 속에 삽입한 채로 적어도 상기 제1 도체패턴과 상기 제2 도체패턴 사이에서는 제1 유전체필름으로 상기 제1 담체와 상기 제2 담체를 결합하고,상기 제1 담체 및 상기 제2 담체를 제거하여 상기 커패시터 장치를 제공하는,커패시터 장치 형성 방법.
- 청구항 20에 있어서,상기 제1 도체패턴이 상기 제1 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 방법.
- 청구항 20에 있어서,상기 제2 도체패턴이 상기 제2 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 방법.
- 청구항 20에 있어서,상기 커패시터 장치를 인쇄회로기판 내에 합체시켜 매립식 디커플링 커패시터를 제공하는 단계를 부가적으로 포함하는 방법.
- 청구항 20에 있어서,적어도 하나의 상기 제1 및 제2의의 담체 및 상기 제1 및 제2의의 도체패턴이 구리를 포함하는 방법.
- 제1 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 제1 도체패턴을 형성하고,제2 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 제2 도체패턴을 형성하되, 상기 제2 도체패턴의 상기 두 개의 도체전극이 상기 제1 도체패턴의 상기 두 개의 도체전극에 대응하게 하며,적어도 상기 제1 도체패턴과 상기 제2 도체패턴 사이에서는 제1 유전체필름으로 상기 제1 담체 및 상기 제2 담체를 결합시키고상기 제1 담체 및 상기 제2 담체를 제거하며,제3 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 제3 도체패턴을 형성하고,제4 담체 상에 있는 적어도 둘 이상의 도체전극을 포함하는 제4 도체패턴을 형성하되, 상기 제4 도체패턴의 상기 두 개의 도체전극이 상기 제3 도체패턴의 상기 두 개의 도체전극에 대응하게 하며,적어도 상기 제3 도체패턴과 상기 제4 도체패턴 사이에서는 제2 유전체필름으로 상기 제3 담체 및 상기 제4 담체를 결합시키고상기 제3 담체 및 상기 제4 담체를 제거하며,상기 제1, 제2, 제3, 제4의 도체패턴을 결합하되, 상기 제2 도체패턴과 상기 제3 도체패턴이 그 사이에 층간 유전이 있게 하고, 상기 매립식 커패시터 코어는 회로기판 내에 매립되며, 상기 제1 또는 제2 도체패턴의 상기 도체전극 중 적어도 하나가 상기 제3 또는 제4 도체패턴의 상기 도체전극 중 적어도 하나에 전기적으로 연결되게 하는,매립식 커패시터 코어 형성 방법.
- 청구항 25에 있어서,상기 매립식 커패시터 코어를 인쇄회로기판 내에 합체시켜 매립식 디커플링 커패시터를 제공하는 단계를 부가적으로 포함하는 방법.
- 청구항 25에 있어서,상기 제1, 제2, 제3, 제4의 도체패턴 중 적어도 하나가 구리를 포함하는 방법.
- 청구항 25에 있어서,상기 제1 및 제2의의 유전체필름 중 적어도 하나가 10 이상의 유전상수를 갖는 방법.
- 청구항 25에 있어서,상기 제1 및 제2의의 유전체필름 중 적어도 하나가 BaTO3를 함유하는 에폭시 재료를 포함하는 방법.
- 청구항 25에 있어서,상기 층간 유전체필름이 10보다 큰 유전상수를 갖는 접착층을 포함하는 방법.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US71838205P | 2005-09-19 | 2005-09-19 | |
US60/718,382 | 2005-09-19 | ||
US11/470,435 | 2006-09-06 | ||
US11/470,435 US7893359B2 (en) | 2005-09-19 | 2006-09-06 | Embedded capacitor core having a multiple-layer structure |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070032615A true KR20070032615A (ko) | 2007-03-22 |
KR100907325B1 KR100907325B1 (ko) | 2009-07-13 |
Family
ID=37776010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060090659A KR100907325B1 (ko) | 2005-09-19 | 2006-09-19 | 다층구조를 갖는 매립식 커패시터 코어 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7893359B2 (ko) |
JP (1) | JP5111815B2 (ko) |
KR (1) | KR100907325B1 (ko) |
CN (1) | CN101035406B (ko) |
DE (1) | DE102006042005A1 (ko) |
FR (1) | FR2891085A1 (ko) |
TW (1) | TWI365014B (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080248596A1 (en) * | 2007-04-04 | 2008-10-09 | Endicott Interconnect Technologies, Inc. | Method of making a circuitized substrate having at least one capacitor therein |
US7804678B2 (en) * | 2007-04-25 | 2010-09-28 | Industrial Technology Research Institute | Capacitor devices |
US20090296310A1 (en) * | 2008-06-03 | 2009-12-03 | Azuma Chikara | Chip capacitor precursors, packaged semiconductors, and assembly method for converting the precursors to capacitors |
US8083954B2 (en) * | 2008-06-03 | 2011-12-27 | Kinsus Interconnect Technology Corp. | Method for fabricating component-embedded printed circuit board |
EP2508875A4 (en) * | 2009-12-01 | 2015-05-20 | Nipro Corp | CELL POTENTIAL MEASUREMENT CONTAINER AND METHOD FOR PRODUCING THE SAME |
CN103187312A (zh) * | 2011-12-28 | 2013-07-03 | 中国科学院上海微系统与信息技术研究所 | 圆片级封装结构中的重布线层的制备方法及形成的结构 |
WO2017154167A1 (ja) * | 2016-03-10 | 2017-09-14 | 三井金属鉱業株式会社 | 多層積層板及びこれを用いた多層プリント配線板の製造方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61252697A (ja) * | 1985-05-02 | 1986-11-10 | 株式会社日立製作所 | 多層プリント板内層の処理方法 |
JP2969670B2 (ja) * | 1989-09-01 | 1999-11-02 | 松下電器産業株式会社 | 積層セラミックコンデンサの製造方法 |
JP3019541B2 (ja) | 1990-11-22 | 2000-03-13 | 株式会社村田製作所 | コンデンサ内蔵型配線基板およびその製造方法 |
JPH0555752A (ja) | 1991-08-23 | 1993-03-05 | Matsushita Electric Ind Co Ltd | 多層プリント配線板の製造方法 |
JP3064544B2 (ja) | 1991-08-30 | 2000-07-12 | 株式会社村田製作所 | 積層電子部品の製造方法 |
JPH07263271A (ja) | 1994-03-17 | 1995-10-13 | Marcon Electron Co Ltd | 積層セラミック部品の製造方法 |
JPH08102427A (ja) | 1994-09-30 | 1996-04-16 | Matsushita Electric Ind Co Ltd | フィルムコンデンサ |
US5745334A (en) * | 1996-03-25 | 1998-04-28 | International Business Machines Corporation | Capacitor formed within printed circuit board |
JP3199637B2 (ja) | 1996-07-11 | 2001-08-20 | 京セラ株式会社 | 多層配線基板の製造方法 |
JP3241605B2 (ja) | 1996-09-06 | 2001-12-25 | 松下電器産業株式会社 | 配線基板の製造方法並びに配線基板 |
JP2000244129A (ja) | 1998-12-25 | 2000-09-08 | Ngk Spark Plug Co Ltd | 配線基板、コア基板及びその製造方法 |
DE19927026A1 (de) | 1999-06-03 | 2000-12-14 | Manfred A Gregor | Verfahren zur Trennung und Anordnung zur Wägung von träger Masse und schwerer Masse physikalischer Körper und chemischer Stoffe |
US6871396B2 (en) * | 2000-02-09 | 2005-03-29 | Matsushita Electric Industrial Co., Ltd. | Transfer material for wiring substrate |
US6606793B1 (en) | 2000-07-31 | 2003-08-19 | Motorola, Inc. | Printed circuit board comprising embedded capacitor and method of same |
GB2370080B (en) * | 2000-12-16 | 2004-05-19 | Federal Mogul Brake Syst Ltd | Method and apparatus for constructing disc brakes |
KR100455891B1 (ko) * | 2002-12-24 | 2004-11-06 | 삼성전기주식회사 | 커패시터 내장형 인쇄회로기판 및 그 제조 방법 |
JP2004281169A (ja) | 2003-03-14 | 2004-10-07 | Rikogaku Shinkokai | ポリマーコンポジット高誘電率材料、多層配線板及びモジュール基板 |
JP4415554B2 (ja) | 2003-03-26 | 2010-02-17 | 株式会社村田製作所 | 積層セラミック電子部品の製造方法 |
JP3927562B2 (ja) | 2003-06-27 | 2007-06-13 | Tdk株式会社 | コンデンサを内蔵した基板の製造方法 |
JP4365166B2 (ja) | 2003-08-26 | 2009-11-18 | 新光電気工業株式会社 | キャパシタ、多層配線基板及び半導体装置 |
CN1317923C (zh) | 2003-09-29 | 2007-05-23 | 财团法人工业技术研究院 | 一种具内藏电容的基板结构 |
JP4287757B2 (ja) * | 2004-02-04 | 2009-07-01 | パナソニック株式会社 | 回路部品内蔵モジュール及びその製造方法 |
-
2006
- 2006-09-06 US US11/470,435 patent/US7893359B2/en active Active
- 2006-09-07 DE DE102006042005A patent/DE102006042005A1/de not_active Withdrawn
- 2006-09-12 TW TW095133726A patent/TWI365014B/zh active
- 2006-09-14 JP JP2006249133A patent/JP5111815B2/ja not_active Expired - Fee Related
- 2006-09-19 FR FR0608237A patent/FR2891085A1/fr not_active Withdrawn
- 2006-09-19 CN CN2006101272704A patent/CN101035406B/zh active Active
- 2006-09-19 KR KR1020060090659A patent/KR100907325B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR100907325B1 (ko) | 2009-07-13 |
US7893359B2 (en) | 2011-02-22 |
TWI365014B (en) | 2012-05-21 |
CN101035406B (zh) | 2011-04-13 |
TW200803645A (en) | 2008-01-01 |
JP5111815B2 (ja) | 2013-01-09 |
US20070062725A1 (en) | 2007-03-22 |
JP2007088461A (ja) | 2007-04-05 |
DE102006042005A1 (de) | 2007-03-22 |
FR2891085A1 (fr) | 2007-03-23 |
CN101035406A (zh) | 2007-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8094429B2 (en) | Multilayer capacitors and methods for making the same | |
US7672112B2 (en) | Component-embedded substrate and component package using component-embedded substrate | |
KR101013537B1 (ko) | 적층 커패시터들의 배선 구조 | |
KR100907325B1 (ko) | 다층구조를 갖는 매립식 커패시터 코어 | |
US8059423B2 (en) | Enhanced localized distributive capacitance for circuit boards | |
US6765298B2 (en) | Substrate pads with reduced impedance mismatch and methods to fabricate substrate pads | |
CN102638931B (zh) | 电子组件、使寄生电容最小的方法及电路板结构制造方法 | |
US8492658B2 (en) | Laminate capacitor stack inside a printed circuit board for electromagnetic compatibility capacitance | |
TWI280830B (en) | Reconfigurable multilayer printed circuit board | |
US10366832B2 (en) | Capacitor and electronic device having a plurality of surface electrodes electrically connected to each other by an intermediate electrode | |
CN106332434A (zh) | 柔性线路板及其制作方法 | |
KR100870380B1 (ko) | 저 인덕턴스 내장 커패시터 층 접속부의 디자인 | |
KR100769536B1 (ko) | 공통 커플링 영역을 갖는 매립식 커패시터 장치 | |
JPWO2017203607A1 (ja) | 中間接続体、中間接続体を備えた半導体装置、および中間接続体の製造方法 | |
JP2007250867A (ja) | コンデンサシート及び電子回路基板 | |
JP2004064052A (ja) | ノイズ遮蔽型積層基板とその製造方法 | |
US20130008696A1 (en) | Corles multi-layer circuit substrate with minimized pad capacitance | |
KR100669963B1 (ko) | 다층배선기판 및 그 제조 방법 | |
KR100967059B1 (ko) | 캐패시터 내장형 ltcc 기판 | |
US7656007B2 (en) | Package substrate with inserted discrete capacitors | |
JP2006080239A (ja) | 積層型高周波回路基板 | |
KR20040011331A (ko) | 노이즈 차폐형 적층 기판과 그 제조방법 | |
JP2023531696A (ja) | はんだカラムグリッドアレイコンデンサ | |
KR20070098051A (ko) | 세라믹 다층기판 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130624 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20140624 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150623 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160623 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20170627 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20180626 Year of fee payment: 10 |