KR20070027992A - 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널 - Google Patents

전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널 Download PDF

Info

Publication number
KR20070027992A
KR20070027992A KR1020050080023A KR20050080023A KR20070027992A KR 20070027992 A KR20070027992 A KR 20070027992A KR 1020050080023 A KR1020050080023 A KR 1020050080023A KR 20050080023 A KR20050080023 A KR 20050080023A KR 20070027992 A KR20070027992 A KR 20070027992A
Authority
KR
South Korea
Prior art keywords
electrode
terminal
electrodes
substrate
bus
Prior art date
Application number
KR1020050080023A
Other languages
English (en)
Other versions
KR100730143B1 (ko
Inventor
안재영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050080023A priority Critical patent/KR100730143B1/ko
Priority to US11/512,505 priority patent/US20070046210A1/en
Publication of KR20070027992A publication Critical patent/KR20070027992A/ko
Application granted granted Critical
Publication of KR100730143B1 publication Critical patent/KR100730143B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/24Manufacture or joining of vessels, leading-in conductors or bases
    • H01J9/32Sealing leading-in conductors
    • H01J9/323Sealing leading-in conductors into a discharge lamp or a gas-filled discharge device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/46Connecting or feeding means, e.g. leading-in conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Manufacturing & Machinery (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 전극 단자부에 위치하는 단자부 전극 간의 전기적 쇼트를 방지하고 단자부 전극과 신호전달수단과의 접합부위 설계를 용이하게 하기 위하여, 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제1전극, 상기 제1전극과 대응되도록 배치되며 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제2전극, 상기 제1전극 및 상기 제2전극과 각각 전기적으로 연결되는 전극 단자부들, 및 상기 전극 단자부에 위치하며 개개의 제1전극 또는 제2전극을 구성하는 동일 그룹 내의 버스전극들이 합쳐져서 연장되는 단자부 전극을 구비하고, 상기 각 단자부 전극의 폭은 상기 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것보다 크지 않은 플라즈마 디스플레이 패널의 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널을 제공한다.

Description

전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널{Structure for terminal part of electrode and plasma display panel comprising the same}
도 1은 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 도시한 개략도이다.
도 2는 도 1의 D부분을 확대하여 도시한 부분 절개 사시도이다.
도 3은 도 2의 전극 및 전극 단자부 구조를 확대하여 도시한 평면도이다.
도 4는 도 3의 Ⅳ-Ⅳ 선을 따라 취한 부분 절개 단면도이다.
도 5는 도 3의 Ⅴ-Ⅴ 선을 따라 취한 부분 절개 단면도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
200: 플라즈마 디스플레이 패널 201: 제1기판
202: 제2기판 203: 어드레스전극
204: 제2유전체층 205: 유지전극쌍
206: 제1전극 206e, 207e: 단자부 전극
207: 제2전극 208: 제1유전체층
209: 보호층 210: 형광체층
211: 격벽 220: 방전셀
231, 232: 신호전달수단 A, A’, A”: 전극 단자부
본 발명은 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널(structure for terminal part of electrode and plasma display panel comprising the same)에 관한 것으로서, 더욱 상세하게는 전극 단자부에 위치하는 단자부 전극 간의 전기적 쇼트를 방지하고 단자부 전극과 신호전달수단과의 접합부위 설계를 용이하게 할 수 있는 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은 가스방전현상을 이용하여 화상을 표시하는 평판 디스플레이 패널로서, 박형화가 가능하고 넓은 시야각을 갖는 고화질의 대화면을 구현할 수 있어서 최근 각광을 받고 있다.
이러한 플라즈마 디스플레이 패널은 서로 마주보며 이격된 제1기판 및 제2기판을 포함하고, 이러한 기판들 사이에 방전을 일으키는 공간인 방전셀 및 전압이 인가되는 전극들이 구비되는데, 이러한 전극들간에 인가되는 직류 또는 교류 전압에 의하여 방전셀 내에서 방전이 일어나고, 방전가스로부터 방출되는 자외선이 형광체를 여기시켜 가시광을 발광시킴으로서 화상을 구현한다.
또한, 플라즈마 디스플레이 패널의 복수의 전극들은 어드레스 방전을 일으키는 어드레스전극들과 방전을 유지시키는 유지전극들로 이루어지는데, 이러한 전극들은 신호전달수단에 의해 플라즈마 디스플레이 패널을 구동하는 전기적 신호를 발 생시키는 구동회로부와 전기적으로 연결된다.
또한, 이러한 유지전극들은 각각 투명전극 및 버스전극으로 구성된 제1전극과, 어드레스전극과 함께 어드레스 방전을 일으키는 제2전극을 포함한다.
한편, 이러한 전극들은 전극 단자부를 경유하여 신호전달수단과 전기적으로 연결된다.
즉, 이러한 플라즈마 디스플레이 패널을 구동하기 위해서는 영상신호에 따라 구동회로부로부터 전압을 인가하는 것이 필요한데, 통상적으로 이러한 구동회로부와 방전을 수행하는 전극들의 단자부는 신호전달수단에 의하여 전기적으로 연결된다.
그런데, 종래의 플라즈마 디스플레이 패널에 있어서 전극 단자부에 위치하는 복수개의 단자부 전극들은 제한된 크기를 갖는 신호전달수단과의 연결을 위해 신호전달수단과 가까워질수록 상호 간의 간격이 좁아지는 양상을 띄게 된다.
따라서, 종래에는 전극 단자부에 위치하는 전극들이 공정 상의 결함으로 인해 서로 접촉함으로써 전기적 쇼트를 일으키는 문제점이 있었다.
또한, 이러한 전극 단자부에 위치하는 단자부 전극들이 신호전달수단과 접합되는 과정에 있어서 설계 공간이 크게 제한됨으로써 공정상의 어려움이 증가하고 이로 인해 불량률이 높아지며, 그에 따라 비용이 증가하는 문제점이 있었다.
한편, 상기와 같은 유지전극 중 투명전극은 통상 ITO(indium tin oxide) 등으로 형성되며, 방전을 일으키고 가시광의 투과율을 높이는 역할을 수행한다.
또한, 유지전극 중 버스전극은 전압강하를 방지하기 위해 은(Ag) 등의 저저 항 금속 재료로 형성되며, 투명전극에 전류를 공급하는 역할을 수행한다.
그런데, 상기와 같이 유지전극을 투명전극과 버스전극의 이층 구조로 형성할 경우에는 투명전극의 단가가 높아 제조 비용이 크게 증가할 뿐만 아니라, 투명전극의 저항치가 높아 저저항을 달성하기가 어렵고 투명전극과 버스전극을 정확하게 얼라인(align)하는 것이 요구되어 공정 상 수득률이 감소되는 문제점이 있었다.
상기와 같은 문제점을 해결하기 위하여, 최근에는 투명전극을 없애고 버스전극만으로 유지전극을 형성하는 추세에 있는 바, 이 경우에는 방전개시전압을 낮추고, 방전 영역을 확대하며, 가시광의 투과율에 대응되는 개구율을 높이는 기술이 중점 연구대상이다.
즉, 유지방전을 일으키는 제1전극 및 제2전극을 각각 한 개씩의 버스전극으로 형성하고 이들을 격벽과 대응되는 위치에 격벽을 따라 각각 배치하게 되면, 개구율을 100%까지 높일 수는 있으나, 버스전극들 간의 간격이 지나치게 넓어져 방전개시전압이 크게 높아지게 되는 문제점이 발생한다.
반대로, 방전개시전압을 낮추기 위하여 유지방전을 일으키는 상기와 같은 한 쌍의 버스전극들 간의 간격을 좁히게 되면, 방전 영역이 좁아지게 되는 문제점이 발생한다.
다음으로, 방전개시전압도 낮추고 방전 영역을 넓히기 위하여, 버스전극들 간의 간격은 좁히고 버스전극의 폭은 넓히는 방법이 사용될 수 있으나, 이 경우에는 버스전극이 방전셀을 가리는 면적이 증가하므로 개구율이 현저하게 감소되는 문제점이 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 전극 단자부에 위치하는 단자부 전극의 폭이 이러한 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것 보다 크지 않도록 유지전극의 단자부를 형성함으로써, 단자부 전극 간의 전기적 쇼트를 방지하고 단자부 전극과 신호전달수단과의 접합부위 설계를 용이하게 할 수 있는 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
본 발명의 다른 목적은 투명전극 없이 버스전극만으로 유지전극을 형성함으로써 제조비용을 절감하고 전극의 저항치를 낮춰 전압강하를 방지할 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 또 다른 목적은 상기와 같이 투명전극 없이 유지전극을 형성함으로써 방전개시전압을 낮추고, 방전 영역을 넓히며, 개구율을 높일 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기와 같은 목적 및 그 밖의 다른 목적을 달성하기 위하여, 본 발명은 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제1전극, 상기 제1전극과 대응되도록 배치되며 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제2전극, 상기 제1전극 및 상기 제2전극과 각각 전기적으로 연결되는 전극 단자부들, 및 상기 전극 단자부에 위치하며 개개의 제1전극 또는 제2전극을 구성하는 동일 그룹 내의 버스전극들이 합쳐져서 연장되는 단자부 전극을 구비하고, 상기 각 단자부 전극의 폭 은 상기 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것보다 크지 않은 플라즈마 디스플레이 패널의 전극 단자부 구조를 제공한다.
여기서, 상기 각 단자부 전극의 폭은 150㎛ 보다 크지 않은 것이 바람직하다.
나아가, 상기 제1전극 또는 상기 제2전극은 상기 제1전극 또는 상기 제2전극을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들을 상호 연결하는 쇼트바(short bar)를 더욱 구비한 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
나아가, 상기 제2전극은 상기 제1전극이 연장되는 방향에 교차하도록 연장될 수 있다.
또한, 상기 제1전극 및 상기 제2전극은 서로 평행하게 연장되며, 상기 제1전극 및 상기 제2전극과 교차하도록 연장된 어드레스전극을 더욱 구비할 수도 있다.
나아가, 상기 단자부 전극은 상기 제1전극 또는 상기 제2전극에 전기적 신호를 전달하는 신호전달수단과 전기적으로 연결된 것이 바람직하다.
또한, 본 발명은 제1기판, 상기 제1기판과 서로 마주보며 이격되어 배치된 제2기판, 상기 제1기판과 상기 제2기판 사이에 배치되고 가스방전을 일으키는 공간인 방전셀을 구획하는 격벽, 상기 제1기판과 상기 제2기판 사이에 배치되고 상호작용에 의하여 방전셀 내에서 가스방전을 야기하며 각각 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제1전극 및 제2전극을 포함하는 복수쌍의 유지전극들, 상기 제1전극 및 상기 제2전극과 각각 전기적으로 연결되는 전극 단자부들, 상기 전 극 단자부에 위치하며 각각 상기 제1전극 및 상기 제2전극을 구성하는 동일 그룹 내의 버스전극들이 합쳐져서 연장되는 단자부 전극, 상기 방전셀 내에 배치되는 형광체층, 및 상기 방전셀 내에 충전되는 방전가스를 구비하고, 상기 각 단자부 전극의 폭은 상기 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것보다 크지 않은 플라즈마 디스플레이 패널을 제공한다.
여기서, 상기 각 단자부 전극의 폭은 150㎛ 보다 크지 않은 것이 바람직하다.
나아가, 상기 제1전극 또는 상기 제2전극은 상기 제1전극 또는 상기 제2전극을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들을 상호 연결하는 쇼트바(short bar)를 더욱 구비한 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
이 경우, 상기 쇼트바(short bar)는 상기 버스전극과 교차하는 방향으로 연장된 상기 격벽과 대응되는 위치에 상기 격벽을 따라 배치된 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
나아가, 상기 제1전극 및 상기 제2전극으로 이루어진 한 쌍의 유지전극에 포함된 버스전극들은 모두 같은 방전셀과 교차하도록 배치된 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
나아가, 상기 제1전극 및 상기 제2전극으로 이루어진 유지전극들은 상기 제1기판 상에 배치된 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
나아가, 상기 제2전극은 상기 제1전극이 연장되는 방향에 교차하도록 연장될 수 있다.
또한, 상기 제1전극 및 상기 제2전극은 서로 평행하게 연장되며, 상기 제1전극 및 상기 제2전극과 교차하도록 연장된 어드레스전극을 더욱 구비할 수도 있다.
이 경우, 상기 어드레스전극은 상기 제2기판 상에 배치된 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
나아가, 상기 단자부 전극은 상기 제1전극 또는 상기 제2전극에 전기적 신호를 전달하는 신호전달수단과 전기적으로 연결된 것이 바람직하다.
이하, 첨부 도면을 참조하여 본 발명의 바람직한 실시예에 관하여 상세히 설명한다.
도 1은 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 도시한 개략도이고, 도 2는 도 1의 D부분을 확대하여 도시한 부분 절개 사시도이고, 도 3은 도 2의 전극 및 전극 단자부 구조를 확대하여 도시한 평면도이고, 도 4는 도 3의 Ⅳ-Ⅳ 선을 따라 취한 부분 절개 단면도이고, 도 5는 도 3의 Ⅴ-Ⅴ 선을 따라 취한 부분 절개 단면도이다.
도 1 내지 도 5에 도시된 바와 같이, 본 발명의 바람직한 실시예에 따른 전극 단자부 구조를 구비한 플라즈마 디스플레이 패널(200)은 한 쌍의 기판(201, 202), 격벽(211), 유지전극쌍(205), 전극 단자부(A, A’), 단자부 전극(206e, 207e), 형광체층(210) 및 방전가스를 구비한다.
여기서, 한 쌍의 기판(201, 202)은 제1기판(201) 및 제2기판(202)으로 이루어지는데, 이러한 제1기판(201) 및 제2기판(202)은 소정의 간격을 두고 이격되어 있으며, 서로 마주보도록 배치된다. 그 중 제1기판(201)은 유리로 이루어져 있어, 가시광이 투과될 수 있도록 되어 있다.
본 실시예에 있어서는 제1기판(201)이 유리로 이루어짐으로써, 형광체층(210)에서 발생된 가시광이 제1기판(201)을 통하여 외부로 출사되는 구조를 가지고 있지만, 본 발명이 이에 한정되는 것은 아니며, 제2기판(202)을 가시광 투과성 재질로 형성함으로써 형광체층(210)에서 발생된 가시광이 제2기판(202)을 통하여 외부로 출사되는 구조로 할 수도 있다.
또한, 이러한 제1기판(201)과 제2기판(202)은 격벽(211)에 의하여 구획되는 다수개의 방전셀(220)을 한정한다.
또한, 제1기판(201) 및 제2기판(202)은 격벽(211)이 형성된 면적보다 크게 형성되어 있어, 격벽(211)과 함께 방전셀(220)을 충분히 한정할 뿐만 아니라, 이러한 제1기판(201) 및 제2기판(202) 중 격벽(211)이 배치되지 않은 부분에 신호전달수단(231, 232)을 용이하게 설치 할 수 있다.
또한, 본 실시예에서는 격벽(211)에 의하여 구획되는 방전셀(220)의 횡단면이 사각형인 것으로 도시되어 있으나, 본 발명은 이에 한정되는 것은 아니며, 삼각형, 오각형 등의 다각형, 또는 원형, 타원형 등의 다양한 형태로도 형성될 수 있다.
또한, 격벽(211)은 제1기판(201)과 제2기판(202) 사이에 배치되며, 통상 유전체로 이루어져 있다.
또한, 격벽(211)을 이루는 유전체는 하전 입자가 유지전극쌍(205)들에 직접 충돌하여 손상시키는 것을 방지하며, 하전 입자를 유도하여 벽전하를 축적할 수 있는데, 이와 같은 유전체로서는 PbOㆍB2O3ㆍSiO2 등이 사용될 수 있다.
또한, 제1전극(206) 및 제2전극(207)으로 이루어진 유지전극쌍들(205)은 제1기판(201) 상에 배치되어 있다. 그러나, 본 발명이 이에 한정되는 것은 아니며, 이러한 유지전극쌍들(205)은 격벽(211) 내에 배치될 수도 있고, 제2기판(202) 상에 배치될 수도 있다.
또한, 제1기판(201)에는 제1유전체층(208)이 유지전극쌍(205)을 덮도록 배치되어 있는데, 이러한 제1유전체층(208)은 방전시 인접한 제1전극(206) 및 제2전극(207)이 직접 통전되는 것을 방지하고, 하전 입자가 유지전극쌍(205)에 직접 충돌하여 손상시키는 것을 방지하며, 하전 입자를 유도하여 벽전하를 축적할 수 있는 기능을 갖는다. 또한, 이러한 제1유전체층(208)의 유전체로서는 PbO· B2O3· SiO2 등이 사용될 수 있다.
또한, 이러한 제1유전체층(208)의 아래에는 산화마그네슘(MgO) 등의 보호층(209)이 형성될 수 있다. 이러한 보호층(209)은 플라즈마 입자의 스퍼터링(sputtering)에 의해 유지전극쌍(205)들이 손상되는 것을 방지하고, 2차 전자를 다량 방출하여 방전전압을 낮춰주는 역할을 한다.
또한 여기서, 제1전극(206)은 공통전극으로서 제2전극(207)과 함께 유지전극쌍(205)을 이루어 유지방전을 일으키며 세 개의 버스전극(206a, 206b, 206c)이 그룹을 이루어 하나의 제1전극(206)을 구성하게 된다. 그러나, 본 발명이 이에 한정 되는 것은 아니며, 이러한 제1전극(206)은 두 개 또는 네 개 이상의 버스전극이 하나의 그룹을 이루어 구성될 수도 있다.
또한, 제2전극(207)은 주사전극이며 제1전극(206)과 대응되는 것으로서 제1전극(206)과 함께 유지전극쌍(205)을 이루어 유지방전을 일으키고, 또한 후술하는 어드레스전극(203)과 함께 가스방전이 일어날 방전셀(220)을 선택하는 어드레스방전을 일으키며, 제1전극(206)의 경우와 마찬가지로 세 개의 버스전극(207a, 207b, 207c)이 그룹을 이루어 하나의 제2전극(207)을 구성하게 된다. 그러나, 본 발명이 이에 한정되는 것은 아니며, 이러한 제2전극(207)은 두 개 또는 네 개 이상의 버스전극이 하나의 그룹을 이루어 구성될 수도 있다.
또한, 이러한 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)은 은(Ag), 백금(Pt), 팔라듐(Pd), 니켈(Ni), 구리(Cu) 등의 금속 재질 및/또는 ITO(Indium doped tin oxide), ATO(Antimony doped tin oxide), CNT(carbon nano tube) 등의 도전성 세라믹 재질로 형성될 수 있다.
이와 같이 함으로써, 종래의 경우에서와 같은 고비용이고 저항치가 높은 투명전극을 사용하지 않음으로써 제조비용을 절감하고 전극의 저항치를 낮춰 전압강하를 방지할 수 있게 된다.
또한, 개개의 제1전극(206) 및 제2전극(207)을 각각 폭이 좁은 세 개의 버스전극(206a, 206b, 206c; 207a, 207b, 207c)으로 구성하고 이들을 서로 평행하게 교대로 배치함으로써, 이러한 제1전극(206) 및 제2전극(207)을 이루는 버스전극 중 서로 가장 가까이 위치하는 제1전극의 버스전극(206a)과 제2전극의 버스전극(207c) 사이에서 방전이 개시되므로 방전개시전압을 낮출 수 있고, 이와 같이 개시된 방전은 점차로 서로 멀리 떨어져 있는 제1전극의 버스전극들(206b, 206c)과 제2전극의 버스전극들(207b, 207a) 사이로 확대되어 나가므로 방전 영역을 확대할 수 있다.
또한, 개개의 제1전극(206) 및 제2전극(207)을 구성하는 각 버스전극군들(206a, 206b, 206c; 207a, 207b, 207c)은 그 폭(WB1’, WB2’, WB3’; WB1, WB2, WB3)이 좁도록 형성되어 개구율을 높일 수 있고, 이로 인해, 가시광의 투과율이 높아져 휘도가 향상될 수 있다.
또한, 상기한 전극 단자부들(A, A’)이란 제1전극(206) 또는 제2전극(207)과 신호전달수단들(231, 232)이 전기적으로 연결되는 연결부를 의미한다. 여기서, 이러한 신호전달수단들(231, 232)은 제1전극(206) 또는 제2전극(207)에 전기적 신호를 전달하는 역할을 수행하며, TCP(tape carrier package), COF(chip on film) 또는 FPC(flexible printed circuit) 등이 사용될 수 있다.
또한, 이러한 전극 단자부들(A, A’)에는 단자부 전극들(206e, 207e)이 포함되는데, 여기의 단자부 전극들(206e, 207e)이란 개개의 제1전극(206) 또는 제2전극(207)을 구성하는 동일 그룹 내의 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)이 합쳐져서 단일의 선으로 연장되는 버스전극들의 단부를 의미한다. 또한, 이러한 단자부 전극들(206e, 207e)은 감광성 페이스트를 이용한 후막이나, 스퍼터링 또는 증발법 등을 이용한 박막으로 제작될 수 있다.
이와 같이 함으로써, 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)로 이루어진 제1전극들(206) 또는 제2전극들(207)이 이러한 단자부 전극들(206e, 207e) 에 의해 제한된 크기를 갖는 신호전달수단들(231, 232)과 전기적으로 연결될 수 있다.
또한 여기서, 신호전달수단들(231, 232)은 단자부 전극들(206e, 207e)의 제1기판(201)을 향한 면과 반대쪽에 있는 면에 접촉한다. 그러나, 본 발명이 이에 한정되는 것은 아니며, 이러한 신호전달수단들(231, 232)은 다른 다양한 위치에 배치될 수 있다.
또한, 각 단자부 전극(206e, 207e)의 폭(WD’,WD)은 이러한 단자부 전극(206e, 207e)과 연결된 동일 그룹 내의 복수개의 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)의 폭(WB1’, WB2’, WB3’; WB1, WB2, WB3)을 합한 것보다 크지 않은 것이 바람직하다.
이와 같이 함으로써, 단자부 전극들(206e, 207e) 간의 간격(d’, d)이 넓어져 이들이 상호 접촉함으로 인해 이들 단자부 전극들(206e, 207e) 사이에서 전기적 쇼트가 발생하는 것을 방지할 수 있다. 또한, 이러한 단자부 전극들(206e, 207e)의 폭(WD’,WD)을 좁혀 이들 사이의 간격(d’, d)을 넓힘으로써 신호전달수단(231, 232)과의 접합부위에서의 설계자유도가 대폭 증가될 수 있고, 이로 인해, 이러한 접합 공정 상의 곤란에 따른 불량율을 대폭 저감시킬 수 있다.
보다 구체적으로는, 이러한 단자부 전극들(206e, 207e)의 폭(WD’,WD)은 현재의 제조 기술을 고려할 때, 150㎛ 이하인 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다.
또한, 제1전극(206) 또는 제2전극(207)은 이러한 제1전극(206) 또는 제2전극(207)을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)을 상호 연결하는 쇼트바(short bar)(206d, 207d)를 더욱 구비한 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니며, 이러한 쇼트바(206d, 207d)는 구비되어 있지 않아도 무방하다.
이와 같이 함으로써, 이러한 제1전극(206) 또는 제2전극(207)을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)에 있어서 이들 중의 일부가 단선되더라도 쇼트바(short bar) (206d, 207d)에 의해 보상될 수 있게 된다.
또한, 쇼트바(206d, 207d)를 격벽(211)과 대응되는 위치에 이러한 격벽(211)을 따라 배치함으로써 방전셀(220)이 이러한 쇼트바(206d, 207d)에 의해 차폐되지 않도록 한다. 따라서, 쇼트바(206d, 207d)에 의한 개구율의 저하는 일어나지 않는다.
또한, 이러한 쇼트바(206d, 207d)는 첨부 도면에는 동일 그룹 내의 모든 버스전극들(206a, 206b, 206c; 207a, 207b, 207c) 간에 마련되는 것으로 도시되어 있지만, 본 발명이 이에 한정되는 것은 아니며, 동일 그룹 내의 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)의 일부에 쇼트바(206d, 207d)를 설치하더라도 무방하다.
또한, 이러한 쇼트바(206d, 207d)는 일 방향을 따라 평행하게 배치되어 있는 매 격벽(211)마다 설치되어 있는 것으로 도시되어 있지만, 본 발명이 이에 한정되 는 것은 아니며, 매 둘 또는 그 이상의 격벽(211)마다 배치될 수도 있다.
또한, 이러한 쇼트바(206d, 207d)의 배치는 규칙적으로 반복될 수도 있지만, 불규칙적일 수도 있다.
또한, 제1전극(206) 및 제2전극(207)으로 이루어진 한 쌍의 유지전극(205) 에 포함된 버스전극들(206a, 206b, 206c; 207a, 207b, 207c)은 모두 같은 방전셀(220)과 교차하도록 배치된 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니다. 즉, 도 4에 도시된 바와 같이, 제1전극(206)을 이루는 복수개의 버스전극들(206a, 206b, 206c)과 제2전극(207)을 이루는 복수개의 버스전극들(207a, 207b, 207c)은 모두 소정의 방전셀(220)과 교차하도록 그 설치 폭이 정해져서 배치되게 된다.
한편, 제2전극(207)은 제1전극(206)이 연장되는 방향에 교차하도록 연장될 수 있다. 이 경우, 이러한 두 전극(206, 207) 사이에 전압을 인가함으로써 방전이 개시될 방전셀(220)을 선택할 수 있기 때문에 후술하는 어드레스전극(203)이 불필요하게 된다.
또한, 제1전극(206) 및 제2전극(207)은 서로 평행하게 연장되며, 이러한 제1전극(206) 및 제2전극(207)과 교차하도록 연장된 어드레스전극(203)을 더욱 구비할 수도 있다. 이러한 어드레스전극(203)의 배치로 인하여, 이러한 어드레스전극(203)과 함께 방전을 위한 전극들(206, 207)중 제2전극(207)을 적절히 선택함으로써 방전이 일어날 방전셀(220)을 선택하는 것이 가능해 진다.
여기서, 어드레스전극(203)은 제2기판(202) 상에 배치되는 것이 바람직하나, 본 발명이 이에 한정되는 것은 아니며, 이러한 어드레스전극(203)은 격벽(211) 내에 배치될 수도 있는 등 다른 다양한 배치구조가 가능하다.
또한, 이러한 어드레스전극(203)의 위에는 제2유전체층(204)이 적층되어 형성될 수 있다. 여기서, 이러한 제2유전체층(204)은 방전시에 양이온 또는 전자가 어드레스전극(203)과 충돌하여 이러한 어드레스전극(203)을 손상시키는 것을 방지하면서도 전하를 유도할 수 있는 유전체로서 형성되는데, 이와 같은 유전체로서는 PbOㆍB2O3ㆍSiO2 등이 사용될 수 있다.
또한, 형광체층(210)은 방전셀(220)의 하면과 격벽(221)의 측면에 형성되어 있는데, 본 발명의 경우, 이러한 형광체층(210)이 형성되는 위치는 이에 한정되지 않고, 방전셀(220)의 상면에 형성될 수도 있는 등 방전셀(220) 내의 다양한 위치에 형성될 수 있다.
여기서, 이러한 형광체층(210)은 자외선을 받아 가시광을 발생시키는 성분을 가지는데, 적색 발광 방전셀에 형성된 적색 형광체층은 Y(V,P)O4:Eu 등과 같은 형광체를 포함하고, 녹색 발광 방전셀에 형성된 녹색 형광체층은 Zn2SiO4:Mn 등과 같은 형광체를 포함하며, 청색 발광 방전셀에 형성된 청색 형광체층은 BAM:Eu 등과 같은 형광체를 포함한다.
제1기판(201), 제2기판(202) 및 격벽(211)에 의해 한정된 방전셀(220)에는 Ne, Xe 등 및 이들의 혼합기체와 같은 방전가스가 봉입된다.
다음으로, 본 실시예의 전극 단자부 구조를 구비한 플라즈마 디스플레이 패 널(200)이 작동되는 과정을 살펴본다.
먼저, 외부의 전원으로부터 어드레스전극(203)과 제2전극(207)의 사이에 소정의 어드레스전압이 인가되면, 어드레스방전이 일어나고, 이 어드레스방전의 결과로 유지방전이 일어날 방전셀(220)이 선택된다. 이 경우, 제2전극(207)으로 인가되는 어드레스전압은 차례로 신호전달수단(232) 및 단자부 전극(207e)을 경유하여 제2전극(207)으로 인가되게 된다.
다음에, 상기와 같이 선택된 방전셀(220)의 제1전극(206)과 제2전극(207) 사이에 차례로 신호전달수단(231, 232) 및 단자부 전극(206e, 207e)을 경유하여 방전유지전압이 인가되면, 제1전극(206)과 제2전극(207)에 쌓여 있던 벽전하들이 이동함으로써 유지방전이 일어나게 되고, 이 유지방전시에 여기된 방전가스의 에너지 준위가 낮아지면서 자외선이 방출된다.
그 다음에, 이 자외선이 방전셀(220) 내에 도포된 형광체(210)를 여기시키는데, 이 여기된 형광체(210)의 에너지준위가 낮아지면서 가시광이 방출되며, 이 방출된 가시광이 제1기판(201)을 투사하여 출사되면서 사용자가 인식할 수 있는 화상을 형성하게 된다.
여기서, 미 설명된 참조 부호 A”는 어드레스 전극 단자부를 의미한다.
본 발명에 의하면, 전극 단자부에 위치하는 단자부 전극의 폭이 이러한 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것 보다 크지 않도록 유지전극의 단자부를 형성함으로써, 단자부 전극 간의 전기적 쇼트를 방지 하고 단자부 전극과 신호전달수단과의 접합부위 설계를 용이하게 할 수 있는 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이 패널이 제공될 수 있다.
또한 본 발명에 의하면, 투명전극 없이 버스전극만으로 유지전극을 형성함으로써 제조비용을 절감하고 전극의 저항치를 낮춰 전압강하를 방지할 수 있는 플라즈마 디스플레이 패널이 제공될 수 있다.
또한 본 발명에 의하면, 상기와 같이 투명전극 없이 유지전극을 형성함으로써 방전개시전압을 낮추고, 방전 영역을 넓히며, 개구율을 높일 수 있는 플라즈마 디스플레이 패널이 제공될 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (16)

  1. 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제1전극;
    상기 제1전극과 대응되도록 배치되며 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제2전극;
    상기 제1전극 및 상기 제2전극과 각각 전기적으로 연결되는 전극 단자부들; 및
    상기 전극 단자부에 위치하며 개개의 제1전극 또는 제2전극을 구성하는 동일 그룹 내의 버스전극들이 합쳐져서 연장되는 단자부 전극을 구비하고,
    상기 각 단자부 전극의 폭은 상기 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것보다 크지 않은 플라즈마 디스플레이 패널의 전극 단자부 구조.
  2. 제1항에 있어서,
    상기 각 단자부 전극의 폭은 150㎛ 보다 크지 않은 플라즈마 디스플레이 패널의 전극 단자부 구조.
  3. 제1항에 있어서,
    상기 제1전극 또는 상기 제2전극은 상기 제1전극 또는 상기 제2전극을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들을 상호 연결하는 쇼 트바(short bar)를 더욱 구비한 플라즈마 디스플레이 패널의 전극 단자부 구조.
  4. 제1항에 있어서,
    상기 제2전극은 상기 제1전극이 연장되는 방향에 교차하도록 연장된 플라즈마 디스플레이 패널의 전극 단자부 구조.
  5. 제1항에 있어서,
    상기 제1전극 및 상기 제2전극은 서로 평행하게 연장되며, 상기 제1전극 및 상기 제2전극과 교차하도록 연장된 어드레스전극을 더욱 구비한 플라즈마 디스플레이 패널의 전극 단자부 구조.
  6. 제1항에 있어서,
    상기 단자부 전극은 상기 제1전극 또는 상기 제2전극에 전기적 신호를 전달하는 신호전달수단과 전기적으로 연결된 플라즈마 디스플레이 패널의 전극 단자부 구조.
  7. 제1기판;
    상기 제1기판과 서로 마주보며 이격되어 배치된 제2기판;
    상기 제1기판과 상기 제2기판 사이에 배치되고 가스방전을 일으키는 공간인 방전셀을 구획하는 격벽;
    상기 제1기판과 상기 제2기판 사이에 배치되고 상호작용에 의하여 방전셀 내에서 가스방전을 야기하며 각각 복수개의 버스전극들이 하나의 그룹을 이루어 구성된 제1전극 및 제2전극을 포함하는 복수쌍의 유지전극들;
    상기 제1전극 및 상기 제2전극과 각각 전기적으로 연결되는 전극 단자부들;
    상기 전극 단자부에 위치하며 각각 상기 제1전극 및 상기 제2전극을 구성하는 동일 그룹 내의 버스전극들이 합쳐져서 연장되는 단자부 전극;
    상기 방전셀 내에 배치되는 형광체층; 및
    상기 방전셀 내에 충전되는 방전가스를 구비하고,
    상기 각 단자부 전극의 폭은 상기 단자부 전극과 연결된 동일 그룹 내의 복수개의 버스전극들의 폭을 합한 것보다 크지 않은 플라즈마 디스플레이 패널.
  8. 제7항에 있어서,
    상기 각 단자부 전극의 폭은 150㎛ 보다 크지 않은 플라즈마 디스플레이 패널.
  9. 제7항에 있어서,
    상기 제1전극 또는 상기 제2전극은 상기 제1전극 또는 상기 제2전극을 구성하는 각 버스전극 그룹에 포함되어 있는 복수개의 버스전극들을 상호 연결하는 쇼트바(short bar)를 더욱 구비한 플라즈마 디스플레이 패널.
  10. 제8항에 있어서,
    상기 쇼트바(short bar)는 상기 버스전극과 교차하는 방향으로 연장된 상기 격벽과 대응되는 위치에 상기 격벽을 따라 배치된 플라즈마 디스플레이 패널.
  11. 제7항에 있어서,
    상기 제1전극 및 상기 제2전극으로 이루어진 한 쌍의 유지전극에 포함된 버스전극들은 모두 같은 방전셀과 교차하도록 배치된 플라즈마 디스플레이 패널.
  12. 제7항에 있어서,
    상기 제1전극 및 상기 제2전극으로 이루어진 유지전극들은 상기 제1기판 상에 배치된 플라즈마 디스플레이 패널.
  13. 제7항에 있어서,
    상기 제2전극은 상기 제1전극이 연장되는 방향에 교차하도록 연장된 플라즈마 디스플레이 패널.
  14. 제7항에 있어서,
    상기 제1전극 및 상기 제2전극은 서로 평행하게 연장되며, 상기 제1전극 및 상기 제2전극과 교차하도록 연장된 어드레스전극을 더욱 구비한 플라즈마 디스플레이 패널.
  15. 제14항에 있어서,
    상기 어드레스전극은 상기 제2기판 상에 배치된 플라즈마 디스플레이 패널.
  16. 제7항에 있어서,
    상기 단자부 전극은 상기 제1전극 또는 상기 제2전극에 전기적 신호를 전달하는 신호전달수단과 전기적으로 연결된 플라즈마 디스플레이 패널.
KR1020050080023A 2005-08-30 2005-08-30 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널 KR100730143B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050080023A KR100730143B1 (ko) 2005-08-30 2005-08-30 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널
US11/512,505 US20070046210A1 (en) 2005-08-30 2006-08-29 Electrode terminal structure and plasma display panel employing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050080023A KR100730143B1 (ko) 2005-08-30 2005-08-30 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널

Publications (2)

Publication Number Publication Date
KR20070027992A true KR20070027992A (ko) 2007-03-12
KR100730143B1 KR100730143B1 (ko) 2007-06-19

Family

ID=37803163

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050080023A KR100730143B1 (ko) 2005-08-30 2005-08-30 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널

Country Status (2)

Country Link
US (1) US20070046210A1 (ko)
KR (1) KR100730143B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658314B1 (ko) * 2004-10-11 2006-12-15 엘지전자 주식회사 스캔 전극과 서스테인 전극을 포함하는 플라즈마디스플레이 패널
KR20080013230A (ko) * 2006-08-07 2008-02-13 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100869106B1 (ko) * 2007-03-20 2008-11-17 삼성에스디아이 주식회사 평판 디스플레이 패널 및 그 구동방법
US10204535B2 (en) * 2015-04-06 2019-02-12 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
KR101711957B1 (ko) 2016-06-30 2017-03-07 주식회사 피에스산업 회전이동형 디스플레이 패널 측면단자 인쇄 시스템
KR101711956B1 (ko) 2016-06-30 2017-03-22 주식회사 피에스산업 평행이동형 디스플레이 패널 측면단자 인쇄 시스템

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09283028A (ja) * 1996-04-17 1997-10-31 Matsushita Electron Corp Ac型プラズマディスプレイパネル
US6411035B1 (en) * 1999-05-12 2002-06-25 Robert G. Marcotte AC plasma display with apertured electrode patterns
KR20010004230A (ko) * 1999-06-28 2001-01-15 김영환 플라즈마디스플레이패널 구조
KR100878405B1 (ko) * 2000-01-25 2009-01-13 파나소닉 주식회사 가스방전패널
JP2002134035A (ja) * 2000-10-30 2002-05-10 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル及びその製造方法
JP4496637B2 (ja) * 2000-11-14 2010-07-07 パナソニック株式会社 Ac型プラズマディスプレイ装置
KR100717782B1 (ko) * 2005-04-06 2007-05-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR100730143B1 (ko) 2007-06-19
US20070046210A1 (en) 2007-03-01

Similar Documents

Publication Publication Date Title
JP2006286630A (ja) プラズマディスプレイパネル
KR100730143B1 (ko) 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널
KR100719557B1 (ko) 전극 단자부 구조 및 이를 구비한 플라즈마 디스플레이패널
JP2006147538A (ja) プラズマディスプレイパネル
JP2001273855A (ja) 交流駆動型プラズマ表示装置
JP2001307643A (ja) 表示用パネル及び平面型表示装置
US7541741B2 (en) Plasma display panel with sustain electrodes accommodating brightness
JP4323495B2 (ja) プラズマディスプレイパネル
JP2001110324A (ja) プラズマ表示装置
JP2006108071A (ja) プラズマディスプレイパネル
JP2006237004A (ja) 電極端子部の連結構造及びこれを備えたプラズマディスプレイパネル
EP1830377A2 (en) Plasma display panel
JP4436291B2 (ja) プラズマディスプレイパネル
KR100696527B1 (ko) 플라즈마 디스플레이 패널
KR100599592B1 (ko) 플라즈마 디스플레이 패널
JP2006173128A (ja) プラズマディスプレイパネル
JP2003132799A (ja) 交流駆動型プラズマ表示装置
KR100768197B1 (ko) 플라즈마 디스플레이 패널
US20070152580A1 (en) Plasma display panel (PDP)
KR100670304B1 (ko) 플라즈마 디스플레이 패널
KR100667541B1 (ko) 플라즈마 디스플레이 패널의 데이터 전극구조
KR100741130B1 (ko) 플라즈마 디스플레이 패널
KR100659081B1 (ko) 플라즈마 디스플레이 패널
JP2007048739A (ja) プラズマディスプレイパネル
KR20090026567A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100527

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee