KR20070024187A - 브이에이 모드 액정표시장치 및 그 구동방법 - Google Patents
브이에이 모드 액정표시장치 및 그 구동방법 Download PDFInfo
- Publication number
- KR20070024187A KR20070024187A KR1020050078865A KR20050078865A KR20070024187A KR 20070024187 A KR20070024187 A KR 20070024187A KR 1020050078865 A KR1020050078865 A KR 1020050078865A KR 20050078865 A KR20050078865 A KR 20050078865A KR 20070024187 A KR20070024187 A KR 20070024187A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- liquid crystal
- driving
- data
- crystal display
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 34
- 239000003990 capacitor Substances 0.000 claims abstract description 52
- 239000004973 liquid crystal related substance Substances 0.000 claims description 57
- 239000010409 thin film Substances 0.000 claims description 12
- 230000001965 increasing effect Effects 0.000 claims description 5
- 230000002159 abnormal effect Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 10
- 101150037603 cst-1 gene Proteins 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0465—Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/028—Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 광시야각을 구현하는 VA 모드 액정표시장치와 그 구동방법에 관한 것으로서, 데이터가 공급되는 복수개의 데이터라인과; 상기 복수개의 데이터라인과 교차되고 게이트구동신호가 공급되는 복수개의 게이트라인과; 서로 다른 게이트라인에 연결된 제1서브화소 및 제2서브화소를 구비하고, 상기 복수개의 데이터라인의 좌우측에 각각 구성되어 중앙부의 데이터라인과 연결되는 복수개의 구동화소를 포함하는 VA 모드 액정표시장치를 제공한다.
Description
도 1은 이러한 광시야각 목적의 VA모드 액정표시장치의 일반적인 화소구조를 도시한 도면
도 2는 도 1에 도시한 화소구조를 가지는 액정표시장치의 구동을 위해 저장커패시터로 공급되는 기준전압을 도시한 도면
도 3은 본 발명에 따른 VA 모드 액정표시장치의 화소구조도
도 4는 본 발명에 따른 VA 모드 액정표시장치에서 서브화소별 액정커패시터와 저장커패시터로 인가되는 공통전압과 각 기준전압들의 전압 레벨 관계를 도시한 도면
도 5는 본 발명에 따른 VA 모드 액정표시장치의 응용구동을 위한 신호타이밍도
<도면의 주요부분에 대한 간단한 설명>
D(m), D(m+1) : 데이터라인 G(n-1), G(n), G(n+1) : 게이트라인
D-PXL : 구동화소 TFT : 박막트랜지스터
Clc : 액정커패시터 Cst : 저장커패시터
Vcom : 공통전압 Vst : 기준전압
본 발명은 액정표시장치와 그 구동방법에 관한 것으로서, 보다 상세하게는 새로운 화소구조와 이에 따른 구동방법을 통해 광시야각을 구현하는 VA 모드 액정표시장치와 그 구동방법에 관한 것이다.
최근 들어 액정표시장치의 시야각 개선을 위한 방법의 하나로 액정이 수직배향된 VA(Vertical alignment) 모드 액정표시장치가 제안되어 사용되고 있다.
도 1은 이러한 광시야각 목적의 VA모드 액정표시장치의 일반적인 화소구조를 도시한 도면으로서, 제1기판 상에, 영상의 계조에 따른 데이터가 입력되는 복수개의 데이터라인{D(m-1), D(m), D(m+1)}과, 상기 복수개의 데이터라인{D(m-1), D(m), D(m+1)}과 교차되는 복수개의 게이트라인{G(n-1), G(n), G(n+1)}에 의해 형성되는 복수개의 화소영역마다, 박막트랜지스터(TFT)와 액정커패시터(Clc: 여기서 액정은 커패시터와 유사한 동작을 수행하므로 커패시터라 칭한다.)와, 상기 데이터를 저장하는 저장커패시터(Cst)를 구비하고 있다.
이때, 상기 액정커패시터(Clc)는 별도의 제2기판 상에 ITO를 이용하여 형성된 공통전극(미도시됨)과 연결되어 공통전압(Vcom)이 인가되고, 상기 저장커패시터 (Cst)는 충전되는 데이터의 양을 결정하기 위한 기준전압(Vst)을 제공하며 상기 제1기판 상에 형성된 기준전압전송라인(미도시됨)과 연결된다.
이러한 화소구조를 가지는 종래의 VA모드 액정표시장치는 점선 도시와 같이, 데이터라인 진행방향으로 인접한 두 화소를 하나의 화소(1 PXL)처럼 구동하는 방식이 있다. 이때 상기 인접한 두 화소 중 하나를 "메인화소"라 하고 나머지 화소를 "서브화소"라 칭하는데, 편의상 도면의 상측 화소를 메인화소라 하고 그 하측의 화소를 서브화소라 한다.
도 2는 전술한 화소구조의 구동을 위해 상기 저장커패시터(Cst)로 공급되는 기준전압(Vst)을 도시한 도면으로서, 상기 액정커패시터(Clc)로 공급되는 직류전압(DC)인 공통전압(Vcom)을 기준으로 전압의 레벨이 특정 주파수를 가지고 반복 전환되는 교류전압(AC)을 인가하여 메인 및 서브화소의 도메인별 데이터 충전량 변화를 통한 액정분자의 회전각 차이를 유발시켜 시야각을 개선하는 방법으로서, 이를 메인화소와 서브화소의 분할 구동이라 한다. 이때 상기 메인화소와 서브화소의 저장커패시터(Cst)로 인가되는 기준전압(Vst)은 서로 반대의 위상을 가지도록 인가된다.
그러나 상기와 같이 교류전압(AC)을 인가하여 구동하는 방식은, 상기 저장커패시터(Cst)로 기준전압(Vst)을 인가하기 위한 상기 데이터라인 또는 게이트라인과 동일한 물질로 형성되는 기준전압전송라인(미도시됨)이 가지는 저항성 부하(Resistance) 및 용량성 부하(capacitance)에 의한 전압감소에 의해 목적된 기준전압(Vst)이 상기 저장커패시터(Cst)에 인가되지 못하는 문제점이 있다. 이러한 현상 은 직류전압에 비해 교류전압에서 더욱 현저하게 나타나며 또한 데이터의 전송라인이 길어지는 패널의 단부로 갈수록 더욱 심화되어 시야각 개선 효과의 미비로 인한 화질 불량으로 나타나게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, VA 모드 액정표시장치의 화소 분할 구동이 원활하도록 하여 광 시야각을 개선하는데 목적이 있다.
또한 본 발명은 라인 부하에 민감한 교류구동방법 대신 직류구동방식으로 동작될 수 있는 새로운 VA 모드 액정표시장치용 화소구조를 제시하여 신호라인 부하에 의한 영향을 최소화함으로써 최상의 화상 표시를 수행하는데 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명은, 데이터가 공급되는 복수개의 데이터라인과; 상기 복수개의 데이터라인과 교차되고 게이트구동신호가 공급되는 복수개의 게이트라인과; 서로 다른 게이트라인에 연결된 제1서브화소 및 제2서브화소를 구비하고, 상기 복수개의 데이터라인의 좌우측에 각각 구성되어 중앙부의 데이터라인과 연결되는 복수개의 구동화소를 포함하는 VA 모드 액정표시장치를 제안한다.
상기 VA 모드 액정표시장치에 있어서, 상기 복수개의 서브화소중 서로 인접 한 두개의 서브화소는 서로 다른 게이트라인에 연결되는 것을 특징으로 한다.
상기 VA 모드 액정표시장치에 있어서, 상기 제1 및 제2서브화소는 각각 상기 일 데이터라인 및 상기 일 게이트라인에 연결된 박막트랜지스터와, 상기 박막트랜지스터와 연결되고 공통전압이 인가되는 액정커패시터와, 상기 박막트랜지스터와 연결되고 기준전압이 인가되는 저장커패시터를 구비하는 것을 특징으로 한다.
상기 공통전압과 기준전압은 모두 직류전압인 것을 특징으로 한다.
상기 제1서브화소의 저장커패시터로 인가되는 기준전압은 상기 제2서브화소의 저장커패시터로 입력되는 기준전압보다 높은 레벨의 전압인 것을 특징으로 한다.
상기 제1서브화소의 저장커패시터로 인가되는 기준전압은 상기 공통전압보다 높은 레벨의 전압인 것을 특징으로 한다.
또한 본 발명은 VA 모드 액정표시장치의 구동방법으로서, 상기 각 서브화소의 액정커패시터로 제1직류전압을 인가하는 단계와; 상기 제1서브화소의 저장커패시터로 제2직류전압을 인가하고, 상기 제2서브화소의 저장커패시터로 제3직류전압을 인가하는 단계와; 상기 복수개의 게이트라인에 게이트구동신호를 순차적으로 인가하는 단계와; 상기 게이트구동신호의 인가 타이밍에 동기하여 상기 복수개의 데이터라인으로 데이터를 인가하는 단계를 포함하는 VA 모드 액정표시장치의 구동방법을 제시한다.
상기 구동방법에 있어서, 상기 인가되는 각 직류전압은 서로 다른 전압 레벨인 것을 특징으로 한다.
상기 구동방법에 있어서, 상기 인가되는 각 직류전압은 제2직류전압>제1직류전압>제3직류전압 순의 전압 레벨을 가지는 것을 특징으로 한다.
상기 구동방법에 있어서, 상기 각 직류전압은 모두 양극성의 전압인 것을 특징으로 한다.
상기 구동방법에 있어서, 상기 일 구동화소의 제1 및 제2서브화소에는 동일한 데이터가 인가되는 것을 특징으로 한다.
상기 구동방법에 있어서, 상기 게이트구동신호가 인가되는 시간은 순차적으로 증가되는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명에 대해 상세히 설명하기로 한다.
도 3은 본 발명에 따른 VA 모드 액정표시장치의 화소구조도로서 그 구조를 보면, 제1기판 상에, 영상데이터가 공급되는 복수개의 데이터라인{D(m), D(m+1)}이 서로 평행하게 형성되고, 게이트구동신호가 순차적으로 공급되는 복수개의 게이트라인{G(n-1), G(n), G(n+1)}이 상기 복수개의 데이터라인과 교차되도록 형성되고, 상기 데이터라인과 게이트라인이 교차되어 형성되는 영역에 각각 표시화소가 각각 형성된다.
상기 표시화소는 바람직하게는 액정화소이며, 본원발명의 VA 모드 액정표시장치에서는 데이터라인 형성 방향으로 인접한 두 표시화소마다 동일한 데이터를 인가하여 하나의 표시화소처럼 구동시키는데, 이때의 두 표시화소를 각각 제1서브화소(1st sub-pixel:이하 s-PXL1) 및 제2서브화소(2nd sub-pixel:이하 s-PXL2)라 하고 상기 제1 및 제2서브화소(s-PXL1, s-PXL2)를 포함하여 하나의 구동화소(Driving pixel:이하 D-PXL)라 한다. 이하 설명의 편의를 위해 도면상의 구동화소 내에서 상부에 위치한 서브화소를 제1서브화소(s-PXL1)라 하고 상기 제1서브화소 아래의 화소를 제2서브화소(s-PXL2)라 칭한다.
상기 구동화소(D-PXL)는 각 데이터라인{D(m), D(m+1)}의 좌우측에 각각 형성되고, 일 데이터라인의 좌우측에 위치하는 구동화소(D-PXL)는 그 중앙부에 위치한 데이터라인과 연결되는 것을 특징으로 한다. 즉, 일 데이터라인으로 좌우측의 구동화소(D-PXL) 모두에 데이터를 인가할 수 있는 구조이며 이는 데이터라인의 수를 기존에 비해 1/2로 반감시킬 수 있어 개구율 증가 및 제조비용의 절감 효과가 있다.
또한 각각의 서브화소는 하나의 데이터라인 및 하나의 게이트라인에 연결된 박막트랜지스터(TFT)와, 상기 박막트랜지스터(TFT)와 연결되고 공통전압(Vcom)이 인가되는 액정커패시터(Clc)와, 상기 박막트랜지스터(TFT)와 연결되고 제1기준전압(Vst1) 또는 제2기준전압(Vst2)이 인가되는 저장커패시터(Cst1, Cst2)를 구비한다.
아울러 일 구동화소내 제1 및 제2서브화소(s-PXL1, s-PXL2)는 각각 서로 다른 게이트라인에 연결되며, 상기 게이트라인 형성 방향으로 나열된 구동화소(D-PXL) 중 인접한 2개의 구동화소(D-PXL)는 하나의 게이트라인을 공용하도록 형성되는데, 더욱 상세하게는 상기 게이트라인 형성 방향으로 배열되어 인접한 2개의 서브화소끼리는 서로 다른 게이트라인에 연결된다.
상기한 구조의 VA 모드 액정표시장치에서 각 구동화소(D-PXL)의 각 서브화소(s-PXL1, s-PXL2)로 인가되는 전압 중 상기 공통전압(Vcom)은 액정분자의 회전각을 결정하기 위한 전압으로서 컬러필터가 형성된 제2기판상의 ITO전극을 통해 인가되 고, 상기 기준전압(Vst1, Vst2)은 상기 저장커패시터(Cst1, Cst2)에 충전되는 데이터의 양을 결정하기 위한 전압으로서 제1기판상의 각 서브화소(s-PXL1, s-PXL2)와 연결되도록 형성된 기준전압전송라인(미도시됨)을 통해 인가되는데, 본 발명에서는 상기 공통전압(Vcom)과 기준전압(Vst1, Vst2)으로 직류전압(DC voltage)을 인가한다.
이와 같이 각 서브화소의 저장커패시터(Cst1, Cst2)로 직류전압을 인가하는 이유는, 주파수에 따라 전압레벨이 변화되는 교류전압과 달리 지속적으로 동일 레벨의 직류전압 인가를 수행하여 인가 후 일정 시간 이후부터는 라인 부하에 의한 전압감쇄 영향이 나타나지 않으며 패널의 위치에 상관없이 고른 전압을 인가할 수 있는 장점이 있기 때문이다.
또한 본 발명에 따른 VA 모드 액정표시장치에서는, 일 구동화소(D-PXL)를 이루는 제1 및 제2서브화소(s-PXL1, s-PXL2)가 서로 다른 게이트라인에 연결되어 순차 인가되는 게이트구동신호에 의해 시간차를 가지고 구동되며, 이때 상기 제1 및 제2서브화소(s-PXL1, s-PXL2) 각각에 동일 데이터가 인가되면서 서로 다른 직류 레벨의 기준전압(Vst1, Vst2)을 인가하여 구동하기 때문에 도 1을 참조하여 전술한 종래기술의 화소구조와 동일하게 광 시야각 개선이 수행되는 장점이 있다.
도 4는 본 발명에 따른 VA 모드 액정표시장치에서 서브화소별 상기 액정커패시터(Clc)와 저장커패시터(Cst1, Cst2)로 인가되는 공통전압(Vcom)과 각 기준전압(Vst1, Vst2)들의 전압 레벨 관계를 도시한 도면이다.
특징을 보면, 각각의 서브화소(s-PXL1, s-PXL2)에 구성된 액정커패시터(Clc) 로 인가되는 공통전압(Vcom)의 레벨은 동일하나 각 서브화소(s-PXL1, s-PXL2)의 저장커패시터(Cst1, Cst2)로 인가되는 각 기준전압(Vst1, Vst2)의 레벨은 상이하게 인가되는데, 이는 일 구동화소(D-PXL)의 각 서브화소별 액정의 회전각에 차이를 주어 시야각을 개선 효과를 도출하기 위함이다.
구체적으로 각 전압 간 레벨 차이를 설명하면, 액정커패시터(Clc)로 인가되는 공통전압(Vcom)을 기준으로 제1서브화소(s-PXL1)의 저장커패시터(Cst1)로 인가되는 제1기준전압(Vst1)은 보다 높은 전압레벨이고, 제2서브화소(s-PXL2)의 저장커패시터(Cst2)로 인가되는 제2기준전압(Vst2)은 보다 낮은 전압레벨이다. 즉, 제1기준전압(Vst1)>공통전압(Vcom)>제2기준전압(Vst2) 순이며, 각각 양(positive)의 극성을 가진 직류전압이다. 바람직하게는 상기 공통전압(Vcom)이, 예를 들어, 약 5~6V 정도일 경우 상기 제1기준전압(Vst1)과 제2기준전압(Vst2)은 상기 공통전압과 수백 밀리볼트~수 볼트 정도의 레벨 차이를 가진다.
물론, 전술한 바와 같이 서브화소별로 인가되는 기준전압의 레벨관계는 응용에 따라 제2기준전압(Vst2)이 제1기준전압(Vst1)보다 더욱 높은 전압레벨을 가지도록 변경하여 인가할 수도 있을 것이다.
이하 상기와 같이 설명한 본 발명에 따른 VA 모드 액정표시장치의 구동 방법에 대해 설명한다.
먼저 각 구동화소의 액정커패시터(Clc)로 직류전압인 공통전압(Vcom)을 인가한다.(S1) 물론 상기 구동화소(D-PXL)가 형성된 기판과는 다른 별도의 기판에 형성된 ITO전극을 통해 인가된다.
다음으로 상기 각 구동화소의 제1서브화소(s-PXL1)로는 직류전압인 제1기준전압(Vst1)을 인가하고, 상기 각 구동화소의 제2서브화소(s-PXL2)로는 직류전압인 제2기준전압(Vst2)을 인가한다.(S2) 이때 상기 제1기준전압(Vst1)은 제2기준전압(Vst2)보다 높은 전압레벨을 가지며, 전체적으로는 Vst1>Vcom>Vst2인 전압레벨 관계를 가진다.
이후 상기 복수개의 게이트라인{G(n-1), G(n), G(n+1)}에 동일한 하이레벨 타이밍의 게이트구동신호를 순차적으로 인가한다.(S3)
상기 게이트구동신호의 인가 시점에 동기하여 상기 복수개의 데이터라인{D(m), D(m+1)}으로 데이터를 인가한다.(S4) 이때 일 구동화소의 제1서브화소 및 제2서브화소에는 동일한 데이터를 인가한다.
상기와 같은 방법으로 구동될 경우, 일 구동화소의 제1서브화소(s-PXL1)와 제2서브화소(s-PXL2)는 동일 데이터가 인가되나 각 저장커패시터(Cst1, Cst2)에 인가되는 기준전압의 차이로 인해 상이한 레벨의 전압이 저장되고 이에 따라 제1 및 제2서브화소의 액정은 회전각이 상이하게 변화되는 분할 구동에 의한 시야각 개선은 물론이고, 각 저장커패시터(Cst1, Cst2)로의 직류전압 인가를 통해 라인 부하에 의한 충전전압 감소 현상을 개선할 수 있게 된다.
도 5는 본 발명에 따른 VA 모드 액정표시장치의 응용구동을 위한 신호타이밍도로서, 각 게이트라인{G(n-1), G(n), G(n+1)}에 순차적으로 인가되는 각 게이트구동신호의 하이레벨 인가 구간을 점차로 증가시켜 인가하는 방법이다. 즉, 각 게이트구동신호의 하이레벨 인가 구간은 T1<T2<T3 순으로 점차 증가되며, 이는 데이터 드라이버(Data driving IC)로부터 멀어질수록 데이터라인 자체의 저항성 및 용량성 부하에 의한 데이터 손실을 개선하기 위해 상기 데이터드라이버로부터 먼 게이트라인일수록 데이터가 인가될 수 있는 시간을 증가시켜 주는 방법이다.
도 5의 게이트구동신호를 이용해 본 발명에서 제시하는 VA 모드 액정표시장치를 구동할 경우 데이터라인에 의한 데이터 전송손실의 최소화는 물론이고 저장커패시터에 저장되는 데이터의 손실을 최소화할 수 있어 최상의 화질을 표시 할 수 있다.
상기와 같이 설명한 본 발명에 따른 VA 모드 액정표시장치는, 화소 분할 구동을 수행함에 있어 신호라인 고유의 부하에 의해 화소내 저장커패시터로의 비정상적인 전압이 인가되는 현상을 개선하여 패널의 전체 영역에서 정상적인 화소 구동이 수행되도록 하는 장점이 있다. 이는 VA 모드로의 구동에서 패널 전체에서 고른 광 시야각 구현이 가능하도록 하여 제품의 경쟁력을 제고시켜 주는 효과가 있다.
Claims (12)
- 데이터가 공급되는 복수개의 데이터라인과;상기 복수개의 데이터라인과 교차되고 게이트구동신호가 공급되는 복수개의 게이트라인과;서로 다른 게이트라인에 연결된 제1서브화소 및 제2서브화소를 구비하고, 상기 복수개의 데이터라인의 좌우측에 각각 구성되어 중앙부의 데이터라인과 연결되는 복수개의 구동화소를 포함하는 VA 모드 액정표시장치
- 청구항 제 1 항에 있어서,상기 복수개의 서브화소중 서로 인접한 두개의 서브화소는 서로 다른 게이트라인에 연결되는 것을 특징으로 하는 VA 모드 액정표시장치
- 청구항 제 1 항에 있어서,상기 제1 및 제2서브화소는 각각 상기 일 데이터라인 및 상기 일 게이트라인에 연결된 박막트랜지스터와, 상기 박막트랜지스터와 연결되고 공통전압이 인가되는 액정커패시터와, 상기 박막트랜지스터와 연결되고 기준전압이 인가되는 저장커 패시터를 구비하는 것을 특징으로 하는 VA 모드 액정표시장치
- 청구항 제 3 항에 있어서,상기 공통전압과 기준전압은 모두 직류전압인 것을 특징으로 하는 VA 모드 액정표시장치
- 청구항 제 3 항에 있어서,상기 제1서브화소의 저장커패시터로 인가되는 기준전압은 상기 제2서브화소의 저장커패시터로 입력되는 기준전압보다 높은 레벨의 전압인 것을 특징으로 하는 VA 모드 액정표시장치
- 청구항 제 3 항에 있어서,상기 제1서브화소의 저장커패시터로 인가되는 기준전압은 상기 공통전압보다 높은 레벨의 전압인 것을 특징으로 하는 VA 모드 액정표시장치
- 데이터가 공급되는 복수개의 데이터라인과; 상기 복수개의 데이터라인과 교 차되고 게이트구동신호가 공급되는 복수개의 게이트라인과; 박막트랜지스터와 액정커패시터 및 저장커패시터가 구성되고 각각 서로 다른 게이트라인에 연결된 제1서브화소 및 제2서브화소를 구비하고, 상기 복수개의 데이터라인의 좌우측에 각각 구성되어 중앙부의 데이터라인과 연결되는 복수개의 구동화소를 포함하는 VA 모드 액정표시장치의 구동방법으로서,상기 각 서브화소의 액정커패시터로 제1직류전압을 인가하는 단계와;상기 제1서브화소의 저장커패시터로 제2직류전압을 인가하고, 상기 제2서브화소의 저장커패시터로 제3직류전압을 인가하는 단계와;상기 복수개의 게이트라인에 게이트구동신호를 순차적으로 인가하는 단계와;상기 게이트구동신호의 인가 타이밍에 동기하여 상기 복수개의 데이터라인으로 데이터를 인가하는 단계를 포함하는 VA 모드 액정표시장치의 구동방법
- 청구항 제 7 항에 있어서,상기 인가되는 각 직류전압은 서로 다른 전압 레벨인 것을 특징으로 하는 VA 모드 액정표시장치의 구동방법
- 청구항 제 7 항 또는 제 8 항 중 일 항에 있어서,상기 인가되는 각 직류전압은 제2직류전압>제1직류전압>제3직류전압 순의 전압 레벨을 가지는 것을 특징으로 하는 VA 모드 액정표시장치 구동방법
- 청구항 제 7 항에 있어서,상기 각 직류전압은 모두 양극성의 전압인 것을 특징으로 하는 VA 모드 액정표시장치 구동방법
- 청구항 제 7 항에 있어서,상기 일 구동화소의 제1 및 제2서브화소에는 동일한 데이터가 인가되는 것을 특징으로 하는 VA 모드 액정표시장치 구동방법
- 청구항 제 7 항에 있어서,상기 게이트구동신호가 인가되는 시간은 순차적으로 증가되는 것을 특징으로 하는 VA 모드 액정표시장치 구동방법
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050078865A KR101186878B1 (ko) | 2005-08-26 | 2005-08-26 | 브이에이 모드 액정표시장치 및 그 구동방법 |
CNB2006100871671A CN100461255C (zh) | 2005-08-26 | 2006-06-15 | 显示器件及其驱动方法 |
TW095121450A TWI339829B (en) | 2005-08-26 | 2006-06-15 | Display device and method of driving the same |
US11/476,644 US7834832B2 (en) | 2005-08-26 | 2006-06-29 | Display device and method of driving the same |
JP2006180919A JP2007065625A (ja) | 2005-08-26 | 2006-06-30 | 液晶表示装置及びその駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050078865A KR101186878B1 (ko) | 2005-08-26 | 2005-08-26 | 브이에이 모드 액정표시장치 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070024187A true KR20070024187A (ko) | 2007-03-02 |
KR101186878B1 KR101186878B1 (ko) | 2012-10-02 |
Family
ID=37778645
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050078865A KR101186878B1 (ko) | 2005-08-26 | 2005-08-26 | 브이에이 모드 액정표시장치 및 그 구동방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7834832B2 (ko) |
JP (1) | JP2007065625A (ko) |
KR (1) | KR101186878B1 (ko) |
CN (1) | CN100461255C (ko) |
TW (1) | TWI339829B (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110075468A (ko) * | 2009-12-28 | 2011-07-06 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 제조방법 |
KR101211233B1 (ko) * | 2005-12-29 | 2012-12-11 | 엘지디스플레이 주식회사 | 액정 패널 및 그 구동 회로 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101349092B1 (ko) | 2006-09-07 | 2014-01-09 | 삼성디스플레이 주식회사 | 어레이 기판 및 이를 갖는 표시장치 |
JP5194628B2 (ja) * | 2007-08-10 | 2013-05-08 | カシオ計算機株式会社 | アクティブマトリックス型表示装置 |
US8791928B2 (en) * | 2007-11-06 | 2014-07-29 | Hannstar Display Corp. | Pixel driving method, pixel driving device and liquid crystal display using thereof |
TWI402590B (zh) * | 2008-12-26 | 2013-07-21 | Chunghwa Picture Tubes Ltd | 用來改善色偏現象之液晶顯示裝置 |
KR101127590B1 (ko) * | 2010-03-29 | 2012-03-23 | 삼성모바일디스플레이주식회사 | Als 드라이버 회로, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법 |
CN103472638B (zh) * | 2013-09-12 | 2016-06-15 | 南京中电熊猫液晶显示科技有限公司 | 一种四道光罩制作的阵列基板及液晶面板 |
KR102128970B1 (ko) | 2013-12-18 | 2020-07-02 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN107945757A (zh) * | 2017-12-21 | 2018-04-20 | 惠科股份有限公司 | 液晶显示器及其驱动电路、驱动方法 |
CN108172186A (zh) * | 2018-01-03 | 2018-06-15 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法 |
CN109493803B (zh) * | 2018-10-29 | 2021-01-08 | 惠科股份有限公司 | 一种显示面板的驱动方法、其驱动装置和显示装置 |
CN110992911B (zh) * | 2019-12-26 | 2021-06-15 | 华为技术有限公司 | 显示面板的驱动方法和显示装置 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100188112B1 (ko) * | 1996-03-15 | 1999-06-01 | 김광호 | 박막 트랜지스터 액정 표시 장치 |
JP3468986B2 (ja) * | 1996-04-16 | 2003-11-25 | 株式会社半導体エネルギー研究所 | アクティブマトリクス回路および表示装置 |
JP2937130B2 (ja) * | 1996-08-30 | 1999-08-23 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置 |
JP3656179B2 (ja) | 1997-09-08 | 2005-06-08 | 松下電器産業株式会社 | アクティブマトリックス型液晶表示素子及びその駆動方法 |
KR100848099B1 (ko) * | 2002-05-27 | 2008-07-24 | 삼성전자주식회사 | 액정 표시 장치용 박막 트랜지스터 기판 |
JP4111785B2 (ja) * | 2001-09-18 | 2008-07-02 | シャープ株式会社 | 液晶表示装置 |
JP4342200B2 (ja) * | 2002-06-06 | 2009-10-14 | シャープ株式会社 | 液晶表示装置 |
GB0221745D0 (en) * | 2002-09-19 | 2002-10-30 | Koninkl Philips Electronics Nv | Active martrix display |
JP2004258139A (ja) * | 2003-02-24 | 2004-09-16 | Sharp Corp | 液晶表示装置 |
KR100531246B1 (ko) * | 2003-06-23 | 2005-11-28 | 엘지.필립스 엘시디 주식회사 | 피모스소자의 누설전류 저감을 위한 평판디스플레이장치및 그 신호인가방법 |
KR100698048B1 (ko) * | 2003-06-26 | 2007-03-23 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 |
US7206048B2 (en) * | 2003-08-13 | 2007-04-17 | Samsung Electronics Co., Ltd. | Liquid crystal display and panel therefor |
FR2861205B1 (fr) * | 2003-10-17 | 2006-01-27 | Atmel Grenoble Sa | Micro-ecran de visualisation a cristaux liquides |
KR101026802B1 (ko) * | 2003-11-18 | 2011-04-04 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
JP4265788B2 (ja) * | 2003-12-05 | 2009-05-20 | シャープ株式会社 | 液晶表示装置 |
US7532187B2 (en) * | 2004-09-28 | 2009-05-12 | Sharp Laboratories Of America, Inc. | Dual-gate transistor display |
KR101048700B1 (ko) * | 2004-04-30 | 2011-07-12 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
KR101130903B1 (ko) * | 2004-08-31 | 2012-03-28 | 엘지디스플레이 주식회사 | 유기전계발광표시장치의 구동회로 및 구동방법 |
KR20060106168A (ko) * | 2005-04-06 | 2006-10-12 | 삼성전자주식회사 | 액정표시장치 |
-
2005
- 2005-08-26 KR KR1020050078865A patent/KR101186878B1/ko active IP Right Grant
-
2006
- 2006-06-15 CN CNB2006100871671A patent/CN100461255C/zh not_active Expired - Fee Related
- 2006-06-15 TW TW095121450A patent/TWI339829B/zh not_active IP Right Cessation
- 2006-06-29 US US11/476,644 patent/US7834832B2/en not_active Expired - Fee Related
- 2006-06-30 JP JP2006180919A patent/JP2007065625A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101211233B1 (ko) * | 2005-12-29 | 2012-12-11 | 엘지디스플레이 주식회사 | 액정 패널 및 그 구동 회로 |
KR20110075468A (ko) * | 2009-12-28 | 2011-07-06 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
JP2007065625A (ja) | 2007-03-15 |
CN100461255C (zh) | 2009-02-11 |
US20070046567A1 (en) | 2007-03-01 |
TW200709144A (en) | 2007-03-01 |
CN1920929A (zh) | 2007-02-28 |
TWI339829B (en) | 2011-04-01 |
US7834832B2 (en) | 2010-11-16 |
KR101186878B1 (ko) | 2012-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101186878B1 (ko) | 브이에이 모드 액정표시장치 및 그 구동방법 | |
US9251746B2 (en) | Liquid crystal display apparatus | |
US8576153B2 (en) | Liquid crystal display device and driving method | |
US5923310A (en) | Liquid crystal display devices with increased viewing angle capability and methods of operating same | |
KR100517530B1 (ko) | 액티브 매트릭스형 표시장치, 그 구동방법 및 표시소자 | |
EP2365386B1 (en) | Liquid crystal display | |
JP5026847B2 (ja) | 液晶ディスプレイ装置の画像の性能を向上させる方法、及び液晶ディスプレイパネル | |
EP3327496A1 (en) | Liquid crystal display | |
TWI397734B (zh) | 液晶顯示器及其驅動方法 | |
US20080012807A1 (en) | Liquid Crystal Display | |
WO2008056574A1 (fr) | Dispositif d'affichage à cristaux liquides | |
EP2071556A1 (en) | Display device | |
CN110121743B (zh) | 显示装置 | |
JP2008158286A (ja) | 液晶表示装置 | |
JP4592384B2 (ja) | 液晶表示装置 | |
US20070257874A1 (en) | Liquid crystal display, image signal correction method, and method of driving liquid crystal display | |
CN107515499B (zh) | 液晶显示面板 | |
KR101048700B1 (ko) | 액정표시장치 및 그 구동방법 | |
JP5043233B2 (ja) | 液晶表示パネルおよび液晶表示装置 | |
WO2012093630A1 (ja) | 液晶表示装置 | |
JP4275588B2 (ja) | 液晶表示装置 | |
KR20070080314A (ko) | 액정 표시 패널 및 그의 구동 장치 | |
JP5789354B2 (ja) | 電気光学装置及び電子機器 | |
WO2013069559A1 (ja) | 表示装置およびその駆動方法 | |
KR101232438B1 (ko) | 액정표시장치 및 그의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150818 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160816 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170816 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180816 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20190814 Year of fee payment: 8 |