KR20060049675A - 부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터처리 장치 - Google Patents

부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터처리 장치 Download PDF

Info

Publication number
KR20060049675A
KR20060049675A KR1020050054727A KR20050054727A KR20060049675A KR 20060049675 A KR20060049675 A KR 20060049675A KR 1020050054727 A KR1020050054727 A KR 1020050054727A KR 20050054727 A KR20050054727 A KR 20050054727A KR 20060049675 A KR20060049675 A KR 20060049675A
Authority
KR
South Korea
Prior art keywords
booting
data
storage means
data storage
boot
Prior art date
Application number
KR1020050054727A
Other languages
English (en)
Inventor
에꼬 파자르
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20060049675A publication Critical patent/KR20060049675A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Advance Control (AREA)

Abstract

본 발명은, 단시간의 부팅을 가능하게 한 부팅 시스템, 및 부팅 방법, 및 이 부팅 방법을 이용한 데이터 처리 장치를 제공하는 것을 목적으로 한다. 이를 위해, 소정의 처리를 실행하는 처리 수단에 설치된 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 처리 수단에 대한 부팅을 행하는 부팅 시스템 및 부팅 방법에서, 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치하고, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 동시에 기억시킨다. 또한, 데이터 기억 수단에 기억된 데이터에 기초하여 소정의 처리를 실행하는 데이터 처리 장치에서는, 부팅 시에 데이터 기억 수단에 기억시키는 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치함과 함께, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 기억시키는 제어 수단을 설치한다.
데이터 처리 장치, 제어부, 레지스터, 모드 셀렉터, 부팅용 데이터

Description

부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터 처리 장치{BOOT SYSTEM, BOOT METHOD, AND DATA PROCESSING APPARATUS USING THE BOOT METHOD}
도 1은 본 발명에 따른 데이터 처리 장치의 주요부의 회로도.
〈도면의 주요 부분에 대한 부호의 설명〉
A : 데이터 처리 장치
C : 제어부
R1 : 제1 레지스터
R2 : 제2 레지스터
Rn : 제n 레지스터
r1 : 제1 서브 레지스터
r2 : 제2 서브 레지스터
rn : 제n 서브 레지스터
M1 : 제1 모드 셀렉터
M2 : 제2 모드 셀렉터
Mn : 제n 모드 셀렉터
S1 : 제1 입력 절환 셀렉터
S2 : 제2 입력 절환 셀렉터
Sn : 제n 입력 절환 셀렉터
sc : 제어 클럭 신호
sd : 데이터 신호
sm : 모드 신호
ss : 입력 제어 신호
[특허 문헌 1] 일본 특개평10-116187호 공보
본 발명은, 마이크로컴퓨터 등의 데이터 처리 장치에서의 부팅 시스템, 및 부팅 방법, 및 이 부팅 방법을 이용한 데이터 처리 장치에 관한 것이다.
종래, 마이크로컴퓨터 등과 같이 소요의 프로그램에 기초하여 동작 제어되는 데이터 처리 장치에서는, 전원 투입에 수반하여 데이터 처리 장치를 초기 기동 상태로 하는 부팅 프로그램이 실행되고 있다(예를 들면, 특허 문헌 1 참조). 이와 같이 데이터 처리 장치를 초기 기동 상태로 하는 것을 단순히 「부팅」이라 한다.
데이터 처리 장치에서는, 부팅에 수반하여 부팅 프로그램의 코드를 순차 실행해감에 따라, 데이터 처리 장치에 설치하고 있는 레지스터 등의 데이터 기억 수단에 소요의 데이터를 기억시키고 있는 것이며, 모든 소요의 데이터 기억 수단에 소요의 데이터가 기억됨으로써 부팅이 완료된다.
그러나, 상기한 바와 같이 부팅 프로그램에 기초하여 부팅하는 경우에는, 부팅 프로그램의 변경에 의해 초기 기동 상태를 변경할 수 있다는 높은 범용성을 갖고 있는 한편, 부팅 프로그램 코드의 순차 실행에 많은 시간을 필요로 하기 때문에, 데이터 처리 장치를 사용할 수 있게 되기까지의 시간이 길어져서, 그 동안, 이용자는 대기해야만 한다는 문제가 있었다.
본 발명자는 이러한 현 상황을 감안하여, 단시간에 부팅을 완료 가능한 시스템을 개발하기 위해 연구를 행하여, 본 발명을 이루기에 이른 것이다.
본 발명의 부팅 시스템에서는, 소정의 처리를 실행하는 처리 수단에 설치된 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 처리 수단에 대한 부팅을 행하는 부팅 시스템에서, 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치하고, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 동시에 기억시키는 것으로 하였다.
또한, 부팅용 데이터 기억 수단을 서로 데이지 체인 접속하고, 부팅에 수반하여 부팅용 데이터를 순차적으로 전송함으로써 소정의 부팅용 데이터 기억 수단에 소정의 부팅용 데이터를 기억시키는 것에도 특징을 가지며, 처리 중에 데이터 기억 수단에 기억한 데이터를 부팅용 데이터 기억 수단에도 기억하고, 재부팅한 경우에는 부팅용 데이터 기억 수단에 기억된 데이터를 부팅용 데이터로서 이용하는 것에도 특징을 갖는 것이다.
또한, 본 발명의 부팅 방법에서는, 소정의 처리를 실행하는 처리 수단에 설치한 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 처리 수단에 대한 부팅을 행하는 부팅 방법에서, 데이터 기억 수단마다 설치된 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단으로부터, 부팅에 수반하여 부팅용 데이터를 데이터 기억 수단에 동시에 기억시키는 것으로 하였다.
또한, 본 발명의 데이터 처리 장치에서는, 데이터 기억 수단에 기억된 데이터에 기초하여 소정의 처리를 실행하는 데이터 처리 장치에서, 부팅 시에 데이터 기억 수단에 기억시키는 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치함과 함께, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 기억시키는 제어 수단을 설치하였다.
또한, 이하의 점에도 특징을 갖는 것이다. 즉,
(1) 부팅용 데이터 기억 수단은 서로 데이지 체인 접속하며, 제어 수단은, 부팅에 수반하여 부팅용 데이터를 부팅용 데이터 기억 수단에 순차적으로 전송하고, 소정의 부팅용 데이터 기억 수단에 소정의 부팅용 데이터를 기억시키는 것.
(2) 데이터 기억 수단에 기억된 데이터를 부팅용 데이터 기억 수단에도 기억하는 것.
(3) 재부팅 시에는, 데이터 기억 수단으로부터 부팅용 데이터 기억 수단에 기억된 데이터를 부팅용 데이터로서 이용하는 것.
(4) 데이터 기억 수단으로부터 부팅용 데이터 기억 수단에 기억된 데이터를, 부팅용 데이터 기억 수단을 순차적으로 전송시킴으로써 외부로 출력하는 외부 출력 수단을 설치한 것.
〈실시예〉
본 발명의 부팅 시스템 및 부팅 방법, 및 이 부팅 방법을 이용한 데이터 처리 장치에서는, 소요의 처리를 실행하도록 구성된 처리 수단에서, 이들 처리 수단에 설치되어 있는 레지스터 등의 데이터 기억 수단에 미리 부팅용 데이터를 기억시키는 부팅을 행하는 경우에, 데이터 기억 수단마다 설치한 부팅용 데이터 기억 수단에 부팅용 데이터를 기억시켜두고, 부팅 시에 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 기억시키도록 하고 있는 것이다.
즉, 종래와 같이 부팅 프로그램의 실행에 기초하여 데이터 기억 수단에 부팅용 데이터를 기억시켜 가는 것이 아니라, 미리 준비해둔 부팅용 데이터를 데이터 기억 수단에 다이렉트로 입력함으로써 부팅을 행하는 것이다.
이 때, 부팅용 데이터는 데이터 기억 수단마다 설치한 부팅용 데이터 기억 수단에 보유하고, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 기억시킴으로써, 매우 단시간에 부팅을 완료할 수 있다.
이 부팅 방법을 데이터 처리 장치에 이용한 경우에는, 데이터 처리 장치를 매우 단시간에 기동시킬 수 있어서, 소위 인스턴트 온 기능을 실현할 수 있다.
또한, 부팅용 데이터 기억 수단은 항상 고정의 부팅용 데이터를 기억하고 있을 뿐만 아니라, 부팅용 데이터 기억 수단을 서로 데이지 체인 접속하여 소위 시프트 레지스터를 구성함으로써, 부팅에 수반하여 부팅용 데이터를 순차적으로 전송하여 소정의 부팅용 데이터 기억 수단에 소정의 부팅용 데이터를 기억시킬 수 있다.
이와 같이 부팅에 수반하여 소요의 부팅용 데이터를 부팅용 데이터 기억 수단에 순차적으로 전송하도록 구성하고 있음으로써, 부팅용 데이터 기억 수단에 기억시키는 부팅용 데이터 자체를 조정할 수 있기 때문에, 부팅용 데이터를 조정함으로써 부팅 완료 시의 처리 수단의 상태를 조정할 수 있어서, 범용성을 향상시킬 수 있다.
또한, 부팅용 데이터 기억 수단은, 처리 수단에서의 데이터의 처리 중에 데이터 기억 수단에 기억한 데이터를 기억하도록 한 경우에는, 재부팅이 발생하였을 때에, 부팅용 데이터 기억 수단에 기억된 데이터를 부팅용 데이터로서 이용함으로써 재부팅 전의 상태로 빠르게 복귀할 수 있다.
또한, 데이터 기억 수단에 기억한 데이터를 부팅용 데이터 기억 수단에 기억시킨 후, 이 부팅용 데이터 기억 수단을 상기한 데이터의 순차 전송에 수반하여 외부에 취출함으로써, 디버그 등을 행할 수도 있다.
이하에서 도면에 기초하여 본 발명의 실시예를 상세하게 설명한다. 도 1은, 본 실시예의 데이터 처리 장치 A의 주요부를 도시한 회로도이다. 데이터 처리 장치 A는 마이크로프로세서의 경우뿐만 아니라, 레지스터 등의 소요의 데이터 기억 수단을 가지며 부팅이 필요하게 되어 있는 장치이면 어떤 것이어도 무방하다.
본 실시예의 데이터 처리 장치 A에는, 데이터 기억 수단으로서 플립플롭으로 이루어지는 제1 레지스터 R1, 제2 레지스터 R2,…, 제n 레지스터 Rn이 설치되어 있다. 이들 레지스터 R1, R2∼Rn에는 각각 소요의 클럭 신호가 입력되며, 이 클럭 신호에 기초하여 각각 동작하도록 하고 있다.
그리고, 각 레지스터 R1, R2∼Rn마다, 그 레지스터 R1, R2∼Rn에 기억시키는 부팅용 데이터를 일시적으로 기억하는 제1 서브 레지스터 r1, 제2 서브 레지스터 r2,…, 제n 서브 레지스터 rn을 설치하고 있다. 본 실시예에서는, 서브 레지스터 r1, r2∼rn은 플립플롭으로서, 부팅용 데이터를 일시적으로 기억하고 있을 뿐이지만, 항상 기억하도록 구성하여도 되며, 항상 부팅용 데이터를 기억시키는 경우에는, 레지스터가 아니라 다른 데이터 기억 수단을 이용하여도 된다.
이들 서브 레지스터 r1, r2∼rn의 출력 단자는, 후술하는 바와 같이 모드 신호 sm에 의한 모드의 선택에 기초하여, 각 레지스터 R1, R2∼Rn에 입력하는 데이터를 절환하는 제1 모드 셀렉터 M1, 제2 모드 셀렉터 M2,…, 제n 모드 셀렉터 Mn을 통해 각 레지스터 R1, R2∼Rn의 입력 단자와 접속하여, 각 서브 레지스터 r1, r2∼rn에 기억한 데이터를 각 레지스터 R1, R2∼Rn에 각각 기억시킬 수 있도록 하고 있다.
또한, 각 레지스터 R1, R2∼Rn의 출력 단자는, 각각 제1 입력 절환 셀렉터 S1, 제2 입력 절환 셀렉터 S2,…, 제n 입력 절환 셀렉터 Sn을 통해 각 서브 레지스터 r1, r2∼rn의 입력 단자와 접속하여, 각 레지스터 R1, R2∼Rn에 기억된 데이터를 각 서브 레지스터 r1, r2∼rn에 각각 기억시킬 수 있도록 하고 있다.
게다가, 각 서브 레지스터 r1, r2∼rn의 출력 단자는, 각 입력 절환 셀렉터 S1, S2∼Sn을 통해 다른 어느 하나의 서브 레지스터 r1, r2∼rn의 입력 단자에 접속함으로써, 각 서브 레지스터 r1, r2∼rn을 서로 데이지 체인 접속하여 시프트 레지스터를 구성하도록 하고 있다. 특히, 본 실시예에서는, 제1 입력 절환 셀렉터 S1을 통해 제1 서브 레지스터 r1의 입력 단자를 데이터 처리 장치 A에 설치한 제어부 C에 접속함과 함께, 제n 서브 레지스터 rn의 출력 단자를 제어부 C에 접속하고 있다.
그리고, 각 서브 레지스터 r1, r2∼rn은, 데이터 처리 장치 A에 설치한 제어부 C로부터 출력되는 제어 클럭 신호 sc에 기초하여 동작하도록 하고 있다.
제어부 C는, 또한 각 모드 셀렉터 M1, M2∼Mn을 제어하는 모드 신호 sm과, 각 입력 절환 셀렉터 S1, S2∼Sn을 제어하는 입력 제어 신호 ss를 출력하도록 하고 있다.
제어부 C에서는, 데이터 처리 장치 A를 부팅하는 부팅 모드인 경우에는, 각 레지스터 R1, R2∼Rn에, 각 서브 레지스터 r1, r2∼rn에 기억된 부팅용 데이터를 기억시키도록 각 모드 셀렉터 M1, M2∼Mn을 제어하는 모드 신호 sm을 출력하고, 부팅 모드 이외의 통상 모드인 경우에는, 각 레지스터 R1, R2∼Rn에는 소요의 데이터를 기억시키도록 각 모드 셀렉터 M1, M2∼Mn을 제어하는 모드 신호 sm을 출력하고 있다.
또한, 제어부 C에서는, 각 레지스터 R1, R2∼Rn에 기억되어 있는 데이터를 각 서브 레지스터 r1, r2∼rn에 기억시키는 경우에는, 각 서브 레지스터 r1, r2∼rn에 각 레지스터 R1, R2∼Rn의 데이터를 기억시키도록 각 입력 절환 셀렉터 S1, S2∼Sn을 제어하는 입력 제어 신호 ss를 출력하며, 그것 이외의 경우에는, 데이지 체인 접속에 의해 접속된 다른 서브 레지스터 r1, r2∼rn에 기억된 데이터를 기억시키도록 각 입력 절환 셀렉터 S1, S2∼Sn을 제어하는 입력 제어 신호 ss를 출력하 고 있다.
상기한 바와 같이 구성한 데이터 처리 장치 A에서 부팅을 행하는 경우에는, 다음과 같이 하고 있다.
먼저, 부팅의 개시에 수반하여, 제어부 C는, 각 서브 레지스터 r1, r2∼rn을 서로 데이지 체인 접속하도록 각 입력 절환 셀렉터 S1, S2∼Sn을 제어하는 입력 제어 신호 ss를 출력함과 함께, 제어부 C는, 소요의 제어 클럭 신호 sc를 출력하면서, 제어부 C의 메모리(도시 생략)에 미리 기억하고 있었던 부팅용 데이터를 데이터 신호 sd로서 출력하면서 순차적으로 전송한다.
이 때, 제어부 C는, 모드 신호 sm으로서 부팅 모드의 신호를 출력하여도 되지만, 각 레지스터 R1, R2∼Rn에 올바르지 않은 부팅용 데이터가 입력되는 것을 방지하기 위해, 본 실시예에서는, 모드 신호 sm으로서는 통상 모드인 경우의 신호를 출력하여, 각 서브 레지스터 r1, r2∼rn의 데이터가 각 레지스터 R1, R2∼Rn에 기억되는 것을 방지하고 있다.
부팅용 데이터의 순차 전송에 의해 제n 서브 레지스터 rn에까지 부팅용 데이터가 입력되면, 제어부 C는, 모드 신호 sm으로서 부팅 모드의 신호를 출력함으로써, 각 레지스터 R1, R2∼Rn에, 각 서브 레지스터 r1, r2∼rn에 기억되어 있는 부팅용 데이터를 동시에 기억시키고 있다.
그 후, 제어부 C는, 모드 신호 sm으로서 통상 모드의 신호를 출력하여 부팅을 종료하도록 하고 있다.
이와 같이, 각 서브 레지스터 r1, r2∼rn으로부터 각 레지스터 R1, R2∼Rn에 부팅용 데이터를 기억시킴으로써 부팅을 행함에 따라, 단시간에 부팅을 완료시킬 수 있다.
더구나, 각 서브 레지스터 r1, r2∼rn을 서로 데이지 체인 접속하며, 제어부 C에 기억하고 있었던 부팅용 데이터를 순차적으로 전송함으로써, 전송하는 부팅용 데이터를 미리 조정해둠에 따라 원하는 기동 상태로 할 수 있어서, 범용성을 향상시킬 수도 있다.
또한, 데이터 처리 장치 A에서는, 부팅 후에 통상 모드로 절환되면, 각 레지스터 R1, R2∼Rn에 기억되어 있는 데이터를 각 서브 레지스터 r1, r2∼rn에 기억시키도록 제어부 C가 출력하는 입력 제어 신호 ss를 절환하도록 하고 있다.
이와 같이 각 서브 레지스터 r1, r2∼rn에 각 레지스터 R1, R2∼Rn에 기억되어 있는 데이터를 기억시킴으로써, 갑작스럽게 재부팅이 필요해진 경우에는, 부팅용 데이터의 각 서브 레지스터 r1, r2∼rn에의 재판독을 행하지 않고, 각 서브 레지스터 r1, r2∼rn에 기억되어 있는 데이터를 각 레지스터 R1, R2∼Rn에 기억시킴으로써, 매우 단시간에서 소요의 상태로의 재부팅을 행할 수 있다.
즉, 각 서브 레지스터 r1, r2∼rn은 각 레지스터 R1, R2∼Rn의 백업으로서 기능시킬 수 있기 때문에, 각 서브 레지스터 r1, r2∼rn의 이용 효율을 향상시킬 수 있다.
또한, 필요에 따라, 각 레지스터 R1, R2∼Rn으로부터 각 서브 레지스터 r1, r2∼rn에 기억시킨 데이터를, 각 서브 레지스터 r1, r2∼rn을 데이지 체인 접속하며, 순차적으로 전송함으로써 제어부 C에 취출할 수 있다.
이와 같이, 각 레지스터 R1, R2∼Rn에서의 소정의 타이밍에서의 데이터의 상태 정보, 즉, 각 레지스터 R1, R2∼Rn의 스냅 샷 정보를 취득할 수 있으므로, 디버그 작업을 용이하게 행할 수 있다.
특히, 이러한 스냅 샷 정보의 취득에서는, 각 서브 레지스터 r1, r2∼rn에 기억되는 데이터가, 타이밍적으로 하나 전의 타이밍에서의 각 레지스터 R1, R2∼Rn의 데이터이기 때문에, 어떤 데이터 상태에서 에러가 발생하여 데이터 처리 장치 A가 정지한 경우에, 각 서브 레지스터 r1, r2∼rn에는 에러 발생 전의 상태가 보존되어 있게 되기 때문에, 디버그 작업을 매우 용이하며, 또한 적정하게 행할 수 있다.
본 발명의 제1 양태에 따르면, 소정의 처리를 실행하는 처리 수단에 설치된 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 처리 수단에 대한 부팅을 행하는 부팅 시스템에서, 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치하고, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 동시에 기억시킴으로써, 소요의 데이터 기억 수단에의 부팅용 데이터의 입력을 매우 단시간에 종료시킬 수 있어서, 부팅에 필요한 시간의 단축화를 도모할 수 있다.
본 발명의 제2 양태에 따르면, 부팅용 데이터 기억 수단을 서로 데이지 체인 접속하고, 부팅에 수반하여 부팅용 데이터를 순차적으로 전송함으로써 소정의 부팅용 데이터 기억 수단에 소정의 부팅용 데이터를 기억시킴에 따라, 부팅용 데이터를 조정함으로써 소요의 기동 상태로 하는 부팅을 행할 수 있다.
본 발명의 제3 양태에 따르면, 처리 중에 데이터 기억 수단에 기억한 데이터를 부팅용 데이터 기억 수단에도 기억하고, 재부팅한 경우에는 부팅용 데이터 기억 수단에 기억된 데이터를 부팅용 데이터로서 이용함으로써, 재부팅 전의 상태로 복귀시키도록 부팅할 수 있다.
본 발명의 제4 양태에 따르면, 소정의 처리를 실행하는 처리 수단에 설치한 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 처리 수단에 대한 부팅을 행하는 부팅 방법에서, 데이터 기억 수단마다 설치된 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단으로부터, 부팅에 수반하여 부팅용 데이터를 데이터 기억 수단에 동시에 기억시킴으로써, 본 발명의 제1 양태와 마찬가지로, 소요의 데이터 기억 수단에의 부팅용 데이터의 입력을 매우 단시간에 종료시킬 수 있어서, 부팅에 필요한 시간의 단축화를 도모할 수 있다.
본 발명의 제5 양태에 따르면, 데이터 기억 수단에 기억된 데이터에 기초하여 소정의 처리를 실행하는 데이터 처리 장치에서, 부팅 시에 데이터 기억 수단에 기억시키는 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 데이터 기억 수단마다 설치함과 함께, 부팅에 수반하여 부팅용 데이터 기억 수단으로부터 데이터 기억 수단에 부팅용 데이터를 기억시키는 제어 수단을 설치함으로써, 본 발명의 제1 양태와 마찬가지로, 소요의 데이터 기억 수단에의 부팅용 데이터의 입력을 매우 단시간에 종료시킬 수 있어서, 부팅에 필요한 시간의 단축화를 도모할 수 있기 때문에, 데이터 처리 장치에 소위 인스턴트 온 기능을 부여할 수 있다.
본 발명의 제6 양태에 따르면, 부팅용 데이터 기억 수단은 서로 데이지 체인 접속하며, 제어 수단은, 부팅에 수반하여 부팅용 데이터를 부팅용 데이터 기억 수단에 순차적으로 전송하고, 소정의 부팅용 데이터 기억 수단에 소정의 부팅용 데이터를 기억시킴으로써, 부팅용 데이터를 조정함으로써 소요의 기동 상태로 하는 부팅을 행할 수 있기 때문에, 데이터 처리 장치에 범용성을 부여할 수 있다.
본 발명의 제7 양태에 따르면, 데이터 기억 수단에 기억된 데이터를 부팅용 데이터 기억 수단에도 기억함으로써, 데이터 처리 장치의 통상 동작 시에, 부팅용 데이터 기억 수단을 데이터 기억 수단의 백업으로서 기능시킬 수 있기 때문에, 부팅용 데이터 기억 수단의 이용 효율을 향상시킬 수 있다.
본 발명의 제8 양태에 따르면, 재부팅 시에는, 데이터 기억 수단으로부터 부팅용 데이터 기억 수단에 기억된 데이터를 부팅용 데이터로서 이용함으로써, 데이터 처리 장치를 재부팅 전의 상태로 복귀시키도록 부팅할 수 있다.
본 발명의 제9 양태에 따르면, 데이터 기억 수단으로부터 부팅용 데이터 기억 수단에 기억된 데이터를, 부팅용 데이터 기억 수단을 순차적으로 전송시킴으로써 외부로 출력하는 외부 출력 수단을 설치함에 따라, 원하는 상태로 하기 위한 데이터 기억 수단의 데이터를 취득할 수 있음과 함께, 부팅용 데이터 기억 수단이 이상(異常) 정지한 경우의 데이터 기억 수단의 상태 정보를 취득할 수 있어서, 디버그 작업을 매우 용이하게 행할 수 있다.

Claims (9)

  1. 소정의 처리를 실행하는 처리 수단에 설치된 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 상기 처리 수단에 대한 부팅을 행하는 부팅 시스템에 있어서,
    상기 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 상기 데이터 기억 수단마다 설치하고, 부팅에 수반하여 상기 부팅용 데이터 기억 수단으로부터 상기 데이터 기억 수단에 상기 부팅용 데이터를 동시에 기억시키는 것을 특징으로 하는 부팅 시스템.
  2. 제1항에 있어서,
    상기 부팅용 데이터 기억 수단을 서로 데이지 체인(daisy-chained) 접속하고, 부팅에 수반하여 상기 부팅용 데이터를 순차적으로 전송함으로써 소정의 상기 부팅용 데이터 기억 수단에 소정의 상기 부팅용 데이터를 기억시키는 것을 특징으로 하는 부팅 시스템.
  3. 제1항에 있어서,
    처리 중에 상기 데이터 기억 수단에 기억한 데이터를 상기 부팅용 데이터 기억 수단에도 기억하고, 재부팅한 경우에는 상기 부팅용 데이터 기억 수단에 기억된 상기 데이터를 상기 부팅용 데이터로서 이용하는 것을 특징으로 하는 부팅 시스템.
  4. 소정의 처리를 실행하는 처리 수단에 설치한 복수의 데이터 기억 수단에, 부팅용 데이터를 각각 기억시킴으로써 상기 처리 수단에 대한 부팅을 행하는 부팅 방법에 있어서,
    상기 데이터 기억 수단마다 설치된 상기 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단으로부터, 부팅에 수반하여 상기 부팅용 데이터를 상기 데이터 기억 수단에 동시에 기억시키는 것을 특징으로 하는 부팅 방법.
  5. 데이터 기억 수단에 기억된 데이터에 기초하여 소정의 처리를 실행하는 데이터 처리 장치에 있어서,
    부팅 시에 상기 데이터 기억 수단에 기억시키는 부팅용 데이터를 기억하는 부팅용 데이터 기억 수단을 상기 데이터 기억 수단마다 설치함과 함께,
    부팅에 수반하여 상기 부팅용 데이터 기억 수단으로부터 상기 데이터 기억 수단에 상기 부팅용 데이터를 기억시키는 제어 수단을 설치한 것을 특징으로 하는 데이터 처리 장치.
  6. 제5항에 있어서,
    상기 부팅용 데이터 기억 수단은 서로 데이지 체인 접속하며, 상기 제어 수단은, 부팅에 수반하여 상기 부팅용 데이터를 상기 부팅용 데이터 기억 수단에 순차적으로 전송하고, 소정의 상기 부팅용 데이터 기억 수단에 소정의 상기 부팅용 데이터를 기억시키는 것을 특징으로 하는 데이터 처리 장치.
  7. 제6항에 있어서,
    상기 데이터 기억 수단에 기억된 데이터를 상기 부팅용 데이터 기억 수단에도 기억하는 것을 특징으로 하는 데이터 처리 장치.
  8. 제7항에 있어서,
    재부팅 시에는, 상기 데이터 기억 수단으로부터 상기 부팅용 데이터 기억 수단에 기억된 상기 데이터를 상기 부팅용 데이터로서 이용하는 것을 특징으로 하는 데이터 처리 장치.
  9. 제7항에 있어서,
    상기 데이터 기억 수단으로부터 상기 부팅용 데이터 기억 수단에 기억된 상기 데이터를, 상기 부팅용 데이터 기억 수단을 순차적으로 전송시킴으로써 외부로 출력하는 외부 출력 수단을 설치한 것을 특징으로 하는 데이터 처리 장치.
KR1020050054727A 2004-06-25 2005-06-24 부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터처리 장치 KR20060049675A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00188335 2004-06-25
JP2004188335A JP4311287B2 (ja) 2004-06-25 2004-06-25 ブートシステム及びブート方法及びこのブート方法を用いたデータ処理装置

Publications (1)

Publication Number Publication Date
KR20060049675A true KR20060049675A (ko) 2006-05-19

Family

ID=35507461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050054727A KR20060049675A (ko) 2004-06-25 2005-06-24 부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터처리 장치

Country Status (4)

Country Link
US (1) US20050289335A1 (ko)
JP (1) JP4311287B2 (ko)
KR (1) KR20060049675A (ko)
CN (1) CN1713146A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100095904A (ko) * 2009-02-23 2010-09-01 삼성전자주식회사 컴퓨팅 시스템, 그것의 부팅 방법, 및 코드 데이터 피닝 방법

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100115004A1 (en) * 2008-10-21 2010-05-06 Moxa Inc. Backup system that stores boot data file of embedded system in different strorage sections and method thereof
JP2016535328A (ja) * 2013-09-26 2016-11-10 ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. システムの初期化前のデバイスの構成
EP3218818B1 (en) * 2014-11-13 2019-05-08 Hewlett-Packard Enterprise Development LP Dual purpose boot registers

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63245529A (ja) * 1987-03-31 1988-10-12 Toshiba Corp レジスタ退避復元装置
GB2249460B (en) * 1990-09-19 1994-06-29 Intel Corp Network providing common access to dissimilar hardware interfaces
US6735685B1 (en) * 1992-09-29 2004-05-11 Seiko Epson Corporation System and method for handling load and/or store operations in a superscalar microprocessor
US5430687A (en) * 1994-04-01 1995-07-04 Xilinx, Inc. Programmable logic device including a parallel input device for loading memory cells
JP3458518B2 (ja) * 1994-08-30 2003-10-20 ソニー株式会社 並列プロセッサ
US5745391A (en) * 1995-09-13 1998-04-28 Topor; Yakov Apparatus for and method of turning on and shutting off a computing device
KR100265708B1 (ko) * 1996-07-16 2000-09-15 윤종용 스카시아이-디자동설정장치
US5875346A (en) * 1996-09-13 1999-02-23 International Business Machines Corporation System for restoring register data in a pipelined data processing system using latch feedback assemblies
US5793944A (en) * 1996-09-13 1998-08-11 International Business Machines Corporation System for restoring register data in a pipelined data processing system using register file save/restore mechanism
JPH11120002A (ja) * 1997-10-16 1999-04-30 Fujitsu Ltd 複数のdspを有する装置
US5995988A (en) * 1997-12-04 1999-11-30 Xilinx, Inc. Configurable parallel and bit serial load apparatus
US6463509B1 (en) * 1999-01-26 2002-10-08 Motive Power, Inc. Preloading data in a cache memory according to user-specified preload criteria
JP3913413B2 (ja) * 1999-08-25 2007-05-09 富士通株式会社 半導体装置
US6473857B1 (en) * 1999-12-06 2002-10-29 Dell Products, L.P. Centralized boot
US6614703B2 (en) * 2000-01-13 2003-09-02 Texas Instruments Incorporated Method and system for configuring integrated systems on a chip
US6658458B1 (en) * 2000-06-22 2003-12-02 Cisco Technology, Inc. Cascading associative memory arrangement
DE10056471C2 (de) * 2000-11-15 2002-12-05 Infineon Technologies Ag System zur Datenverarbeitung mit konfigurierbaren Komponenten
US20020138156A1 (en) * 2001-01-25 2002-09-26 Wong Isaac H. System of connecting multiple processors in cascade
US6920533B2 (en) * 2001-06-27 2005-07-19 Intel Corporation System boot time reduction method
JP2003150395A (ja) * 2001-11-15 2003-05-23 Nec Corp プロセッサとそのプログラム転送方法
US6928542B2 (en) * 2001-11-15 2005-08-09 Inventec Corporation Method and system for starting a multiple PDA operating system through a menu
US7007161B2 (en) * 2002-01-08 2006-02-28 Agile Tv Corporation Fast booting of plex array
US7225363B2 (en) * 2002-03-18 2007-05-29 Sun Microsystems, Inc. Method and apparatus for abandoning an interrupted task
US6766505B1 (en) * 2002-03-25 2004-07-20 Altera Corporation Parallel programming of programmable logic using register chains
US20030233534A1 (en) * 2002-06-12 2003-12-18 Adrian Bernhard Enhanced computer start-up methods
JP2004102508A (ja) * 2002-09-06 2004-04-02 Renesas Technology Corp 半導体記憶装置
JP2006510967A (ja) * 2002-12-18 2006-03-30 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Jtag機能を備えている複数の集積回路を有するシステムにおけるコードのダウンロード
US6912164B1 (en) * 2003-08-22 2005-06-28 Altera Corporation Techniques for preloading data into memory on programmable circuits
TWI223756B (en) * 2003-10-09 2004-11-11 Univ Nat Sun Yat Sen Automatic register backup/restore system and method
US7136973B2 (en) * 2004-02-04 2006-11-14 Sandisk Corporation Dual media storage device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100095904A (ko) * 2009-02-23 2010-09-01 삼성전자주식회사 컴퓨팅 시스템, 그것의 부팅 방법, 및 코드 데이터 피닝 방법

Also Published As

Publication number Publication date
CN1713146A (zh) 2005-12-28
US20050289335A1 (en) 2005-12-29
JP4311287B2 (ja) 2009-08-12
JP2006011844A (ja) 2006-01-12

Similar Documents

Publication Publication Date Title
US6289300B1 (en) Integrated circuit with embedded emulator and emulation system for use with such an integrated circuit
CN105027080B (zh) 用于多重启动装置的启动顺序
US20110004742A1 (en) Variable-Cycle, Event-Driven Multi-Execution Flash Processor
US4933941A (en) Apparatus and method for testing the operation of a central processing unit of a data processing system
WO2007023458A2 (en) Controlling embedded memory access
JP2000065899A (ja) 半導体装置およびそのデータ書き換え方法
JP2655615B2 (ja) 情報処理装置
KR20060049675A (ko) 부팅 시스템, 부팅 방법, 및 이 부팅 방법을 이용한 데이터처리 장치
WO2010090636A1 (en) Electronic device with overlapped boot task fetches and boot task execution
JP2002297562A (ja) マイクロコンピュータ、書込み方法及び消去方法
US20100070260A1 (en) Verification device, verifying apparatus and verification system
EP1576470A2 (en) Code download in a system having multiple integrated circuits with jtag capability
JPH02226423A (ja) マイクロコード制御装置
US20180350321A1 (en) Electronic apparatus and driving method thereof
US20210253045A1 (en) In-vehicle communication device and method for starting up in-vehicle device
US4236210A (en) Architecture for a control store included in a data processing system
RU2138075C1 (ru) Микрокомпьютер с развитыми средствами поддержки
JP2002007156A (ja) マイクロプロセッサ
CN114489743A (zh) 一种片上可编程系统的程序烧写及加载运行方法
US7502916B2 (en) Processing arrangement, memory card device and method for operating and manufacturing a processing arrangement
US20080071517A1 (en) Emulations system and emulation method
JP2001357023A (ja) 半導体集積回路及びそれに内蔵された不揮発性メモリへの書き込み方法
CN111694697B (zh) 半导体装置及调试系统
KR100290280B1 (ko) 프로그램 가능한 플래시 메모리를 내장하는 마이크로콘트롤러
JP2679591B2 (ja) エミュレーションチップ及びインサーキットエミュレー タ

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid