KR20050013577A - 정보 처리 장치 및 방법, 기록 매체 및 프로그램 - Google Patents

정보 처리 장치 및 방법, 기록 매체 및 프로그램

Info

Publication number
KR20050013577A
KR20050013577A KR10-2004-7020384A KR20047020384A KR20050013577A KR 20050013577 A KR20050013577 A KR 20050013577A KR 20047020384 A KR20047020384 A KR 20047020384A KR 20050013577 A KR20050013577 A KR 20050013577A
Authority
KR
South Korea
Prior art keywords
cpu
storage
program
software
information
Prior art date
Application number
KR10-2004-7020384A
Other languages
English (en)
Other versions
KR100945994B1 (ko
Inventor
스즈키사다카
노구치쿠니히코
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20050013577A publication Critical patent/KR20050013577A/ko
Application granted granted Critical
Publication of KR100945994B1 publication Critical patent/KR100945994B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • G06F8/54Link editing before load time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/654Updates using techniques specially adapted for alterable solid state memories, e.g. for EEPROM or flash memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 발명은 서로 다른 CPU에 제어되는 복수의 기억부에 프로그램을 용이하게, 연속하여 기록할 수 있는 정보 처리 장치 및 방법, 기록 매체 및 프로그램에 관한 것이다. 화상 표시 장치(1)의 제 1 CPU(11)는 반도체 메모리(2)에 격납되어 있는 대상 파일을 지정된 디바이스인 제 1 플래시 ROM(12) 또는 제 1 EEPROM(14)에 기록하거나, 또는 제 2 CPU(31)를 제어하여 대상 파일을 지정된 디바이스 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)에 기록시킨다. 또한, 제 1 CPU(11)는 통상의 처리를 행하면서, 인스톨하는 대상 파일이 준비가 되었는지의 여부를 확인하고, 준비된 경우, 대상 파일의 인스톨 처리를 시작한다. 본 발명은 퍼스널 컴퓨터에 적용할 수 있다.

Description

정보 처리 장치 및 방법, 기록 매체 및 프로그램{INFORMATION PRECESING UNIT AND METHOD, RECORDING MEDIUM, AND PROGRAM}
종래, 영상 표시 장치 등을 제어하는 프로그램이나 데이터는 공장 출하시에 ROM(Read Only Memory)에 기록되거나, 프로그램이나 데이터를 후에 갱신할 수 있도록 재기록 가능한 RAM(Random Access Memory)이나 하드 디스크에 기록되거나 한다.
예를 들면, 공장 출하시에 기록된 프로그램이나 데이터에 이상이 생기거나, 새로운 기능을 추가시키거나 하는 경우, 영상 표시 장치의 CPU의 제어에 의해 새로운 프로그램이나 데이터가 플래시 메모리 카드 등의 기록 매체 등으로부터 판독되고, CPU가 제어하는 RAM 등의 기억부의 소정의 어드레스 위치에 기억된다(인스톨된다).
그러나, 영상 표시 장치에 있어서는 통상, 복수의 프로그램이나 데이터가 복수의 기억부에 기억되고, 복수의 CPU에 의해 서로 다른 제어 처리가 행하여진다.따라서, 상술한 바와 같은 방법에서는 갱신하는 프로그램이나 데이터를 대응한 CPU의 제어에 의해 그 CPU가 제어하는 소정의 기억부에 기억(인스톨)시키기 때문에 갱신 처리를 CPU마다 독립하여 행하여야 하여 서로 다른 CPU에 대응하는 복수의 프로그램이나 데이터를 연속하여 갱신할 수 없다는 과제가 있다.
즉, 서로 다른 CPU에 대응하는 복수의 프로그램이나 데이터를 갱신하는 경우(새로운 프로그램이나 데이터를 인스톨하는 경우), 프로그램이나 데이터마다, 대응하는 CPU에 기록용 프로그램을 실행시키고, 판독 처리, 기록 처리를 실행시킬 필요가 있다.
이에 대해 프로그램이나 데이터를 갱신하기 위한 특별한 회로나 장치를 이용하여 복수의 CPU가 제어하는 복수의 기억부에 대해 기록(인스톨) 작업을 행할 수 있도록 하는 방법이 고려되지만, 일반적으로 기록(인스톨) 작업은 빈번하게 행하여지는 것은 아니고, 불필요하게 회로 규모가 증대하고 비용이 올라가 버린다. 또한, 소비 전력도 증가하여 버린다.
본 발명은 정보 처리 장치 및 방법, 기록 매체 및 프로그램에 관한 것이며, 특히, 복수의 CPU 및 기억부를 갖는 정보 처리 장치에 있어서, 서로 다른 CPU에 제어되는 복수의 기억부에 프로그램을, 용이하게, 연속하여 기록할 수 있도록 한 정보 처리 장치 및 방법, 기록 매체 및 프로그램에 관한 것이다.
도 1은 본 발명을 적용한 화상 표시 장치의 구성예를 도시한 블록도.
도 2는 도 1의 제 1 플래시 ROM의 기억 영역의 구성예를 도시한 도면.
도 3은 도 2의 ID 정보 영역의 상세한 구성예를 도시한 도면.
도 4는 반도체 메모리의 기억 영역의 구성예를 도시한 도면.
도 5는 도 2의 제 1 플래시 ROM의 기억 영역에 격납되어 있는 프로그램의 관계의 예를 도시한 도면.
도 6은 도 1의 제 1 CPU에 의한 기동 처리에 관해 설명하는 플로우 차트.
도 7은 도 6의 스텝 S3에서 실행되는 ID 정보 확인 처리의 상세에 관해 설명하는 플로우 차트.
도 8은 도 1의 제 1 CPU에 의한 업그레이드 처리에 관해 설명하는 플로우 차트.
도 9는 도 1의 제 1 CPU에 의한 업그레이드 처리에 관해 설명하는 도 8에 계속되는 플로우 차트.
도 10은 장착시용 GUI 화면의 예를 도시한 도면.
도 11은 미장착시용 GUI 화면의 예를 도시한 도면.
도 12는 완료시용 GUI 화면의 예를 도시한 도면.
도 13은 에러시용 GUI 화면의 예를 도시한 도면.
도 14는 도 9의 스텝 S63에서 실행되는 재기록 처리의 상세에 관해 설명하는 플로우 차트.
도 15는 도 9의 스텝 S63에서 실행되는 재기록 처리의 상세에 관해 설명하는 도 14에 계속되는 플로우 차트.
도 16은 도 1의 제 2 CPU에 의한 기록 처리에 관해 설명하는 플로우 차트.
도 17은 도 1의 제 1 CPU에 의한 유저 프로그램 실행 처리에 관해 설명하는 플로우 차트.
도 18은 도 1의 표시부에 표시되는 화면의 예를 도시한 도면.
도 19는 본 발명을 적용한 퍼스널 컴퓨터의 구성예를 도시한 블록도.
도 20은 본 발명을 적용한 정보 처리 시스템의 예를 도시한 도면.
본 발명은 이와 같은 상황을 감안하여 이루어진 것으로, 복수의 CPU 및 기억부를 갖는 정보 처리 장치에 있어서, 서로 다른 CPU에 제어되는 복수의 기억부에 프로그램을 용이하게, 연속하여 기록할 수 있도록 하는 것이다.
본 발명의 정보 처리 장치는 주제어부로부터 공급되는 소프트웨어의 기억에 관한 지시를 취득하는 제 1의 취득 수단과, 주제어부에 소프트웨어를 요구하는 요구 수단과, 요구 수단에 의한 요구에 따라 공급된 소프트웨어를 취득하는 제 2의취득 수단과, 기억부를 제어하고, 제 2의 취득 수단에 의해 취득된 소프트웨어를 기억시키는 기억 제어 수단을 구비하는 것을 특징으로 한다.
상기 지시는 소프트웨어에 관한 정보 및 소프트웨어를 기억시키는 기억부에 관한 정보를 포함하도록 할 수 있다.
상기 제 1의 취득 수단에 의해 취득된 지시에 의해 지정된 기억부를 복수의 기억부 중에서 선택하고, 취득 수단에 의해 취득된 소프트웨어를 기억시키는 기억부로서 설정하는 기억부 설정 수단을 또한 구비하고, 기억 제어 수단은 기억부 설정 수단에 의해 설정된 기억부에 소프트웨어를 기억시키도록 할 수 있다.
상기 기억 제어 수단의 제어에 의해 기억부에 기억된 소프트웨어가 정상인지의 여부를 확인하는 확인 수단과, 확인 수단에 의한 확인 결과를 주제어부에 공급하는 공급 수단을 또한 구비하도록 할 수 있다.
상기 주제어부는 공급 수단에 의해 공급된 확인 결과에 의거하여 소프트웨어의 기억부에의 기억 처리가 정상적으로 완료하였다고 판정한 경우, 표시부를 제어하고, 기억 처리가 정상적으로 완료한 것을 나타내는 정보를 표시부에 표시시키도록 할 수 있다.
상기 주제어부는 공급 수단에 의해 공급된 확인 결과에 의거하여 소프트웨어의 기억부에의 기억 처리가 정상적으로 완료하지 않았다고 판정한 경우, 표시부를 제어하고, 기억 처리에 있어서 에러가 발생한 것을 나타내는 정보를 표시부에 표시시키도록 할 수 있다.
상기 소프트웨어가 기억되어 있는 기억 매체는 리무버블한 메모리 카드이고,주제어부는 메모리 카드로부터 취득한 프로그램 또는 데이터를 이용하여 복수의 기억부에 기억되어 있는 프로그램 또는 데이터를 갱신하도록 할 수 있다.
상기 기억 제어 수단은 제 2의 취득 수단에 의해 취득된 소프트웨어의 버전 정보와 기억부에 기억되어 있는 소프트웨어의 버전 정보를 비교하고, 버전이 서로 다른 경우, 기억부를 제어하고, 제 2의 취득 수단에 의해 취득된 소프트웨어를 기억시키도록 할 수 있다.
본 발명의 정보 처리 방법은 주제어부에 소프트웨어를 요구하는 요구 스텝과, 요구 스텝의 처리에 의한 요구에 따라 공급된 소프트웨어의 취득을 제어하는 취득 제어 스텝과, 주제어부로부터 공급되는 지시에 의거하여 기억부를 제어하고, 취득 제어 스텝의 처리에 의해 취득이 제어된 소프트웨어를 기억시키는 기억 제어 스텝을 포함하는 것을 특징으로 한다.
본 발명의 기록 매체의 프로그램은 주제어부에 소프트웨어를 요구하는 요구 스텝과, 요구 스텝의 처리에 의한 요구에 따라 공급된 소프트웨어의 취득을 제어하는 취득 제어 스텝과, 주제어부로부터 공급되는 지시에 의거하여 기억부를 제어하고, 취득 제어 스텝의 처리에 의해 취득이 제어된 소프트웨어를 기억시키는 기억 제어 스텝을 포함하는 것을 특징으로 한다.
본 발명의 프로그램은 주제어부에 소프트웨어를 요구하는 요구 스텝과, 요구 스텝의 처리에 의한 요구에 따라 공급된 소프트웨어의 취득을 제어하는 취득 제어 스텝과, 주제어부로부터 공급되는 지시에 의거하여 기억부를 제어하고, 취득 제어 스텝의 처리에 의해 취득이 제어된 소프트웨어를 기억시키는 기억 제어 스텝을 컴퓨터에 실현시키는 것을 특징으로 한다.
본 발명의 정보 처리 장치 및 방법, 기록 매체 및 프로그램에 있어서는 주제어부로부터 공급되는 소프트웨어의 기억에 관한 지시가 취득되고, 주제어부에 대한 요구에 따라 공급된 소프트웨어가 취득되고, 그 취득된 소프트웨어가 기억부에 의해 기억된다.
정보 처리 장치는 복수의 제어부 및 기억부를 갖는 디지털 카메라, 휴대 전화기, 텔레비전 수상기, 그 밖의 기기에 조립된 마이크로 컴퓨터 등이라도 좋다.
도 1은 본 발명을 적용한 화상 표시 장치의 구성예를 도시한 도면이다.
도 1에 있어서 JPEG(Joint Photographic Experts Group) 등으로 대표되는 동화상이나 정지 화상을 표시하는 화상 표시 장치(1)는 입력단자로부터 입력된 또는 플래시 메모리 등의 전기적으로 재기록 가능한 불휘발성의 메모리로 구성되는 반도체 메모리(2)에 기억된 JPEG 화상 데이터 등의 화상 데이터를 처리하고, 정지 화상이나 동화상을 디스플레이 등에 표시한다.
화상 표시 장치(1)의 제 1 CPU(Central Processing Unit)(11)는 반도체 메모리(2)로부터 메모리 카드 인터페이스(22)를 통하여 취득한 화상 데이터에 대해 디코드 처리 등의 화상 처리를 행하고, 처리된 화상 데이터를 그래픽 컨트롤러(23)에 공급한다.
또한, 제 1 CPU(11)는 버스를 통하여 접속된 각 부분의 제어를 행한다. 또한, 제 1 CPU(11)는 GUI(Graphical User Interface) 정보를 생성하고, 그래픽 컨트롤러(23)에 공급한다.
또한, 제 1 CPU(11)는 통신 버스(15) 및 제어 버스(16)를 통하여 제 2 CPU(31)와 접속되어 있고, 제어 정보나 각종 데이터 등의 교환을 행한다.
제 1 CPU(11)는 버스를 통하여 접속된 제 1 플래시 ROM(Read Only Memory)(12)에 기억되어 있는 프로그램이나, 마찬가지로 버스를 통하여 접속된 제 1 EEPR0M(Electronically Erasable and Programmable Read Only Memory)(14)에 기억되어 있는 데이터를 마찬가지로 버스를 통하여 접속된 SDRAM(Synchronous Dynamic Random Access Memory)(13)에 로드하고, 그들의 프로그램이나 데이터를 이용하여 화상 처리나 각 부분의 제어 처리 등을 행한다.
또한, 제 1 CPU(11)는 후술하는 바와 같이 반도체 메모리(2)로부터 메모리 카드 인터페이스(22)를 통하여 취득한 프로그램이나 데이터를 이용하여 제 1 플래시 ROM(12) 및 제 1 EEPROM(14)에 기억되어 있는 프로그램이나 데이터를 갱신할 수있다.
제 1 플래시 ROM(12)은 전기적으로 재기록 가능한 불휘발성의 메모리로서, 제 1 CPU(11)에서 실행되는 프로그램을 기억한다.
SDRAM(13)은 제 1 CPU(11)에 제어되고, 공급된 제 1 플래시 ROM(12)에 기억되어 있는 프로그램이나, 제 1 EEPROM(14)에 기억되어 있는 데이터를 일시적으로 보존한다.
제 1 EEPROM(14)은 전기적으로 내용의 재기록이 가능한 불휘발성의 메모리이며, 제 1 CPU(11)에 의한 화상 처리에 필요한 보정치 등의 데이터를 기억한다.
또한, 화상 표시 장치(1)에는 반도체 메모리(2)를 장착 가능한 메모리 카드 슬롯(21)이 마련되어 있다. 메모리 카드 슬롯(21)에 올바르게 장착된 반도체 메모리(2)는 메모리 카드 인터페이스(22)와 전기적으로 접속되고, 메모리 카드 인터페이스(22)에 제어된다.
메모리 카드 인터페이스(22)는 제 1 CPU(11)에 제어되고, 메모리 카드 슬롯(21)을 감시하고, 메모리 카드 슬롯(21)에 반도체 메모리(2)가 올바르게 장착되어 있는지의 여부를 확인하거나, 메모리 카드 슬롯(21)에 올바르게 장착된 반도체 메모리(2)에 기억되어 있는 데이터를 판독하고, 제 1 CPU(11)에 공급하거나 한다.
그래픽 컨트롤러(23)는 제 1 CPU(11)로부터 공급된 화상 데이터나 GUI 정보를 이용하여 표시부(26)에서 표시하는 화상에 대응하는 화상 데이터를 생성하고, 스케일링 디바이스(24)에 공급한다.
스케일링 디바이스(24)는 제 2 CPU(31)에 제어되고, 그래픽 컨트롤러(23)로부터 공급된 화상 데이터, 또는 외부 화상 신호 입력 단자(27)를 통하여 화상 표시 장치(1)의 외부로부터 공급된 화상 데이터에 대해 해상도 변환 처리 등을 행하고, 표시부(26)에서 표시 가능한 화상 데이터를 생성하고, 표시 디바이스 컨트롤러(25)에 공급한다.
표시 디바이스 컨트롤러(25)는 스케일링 디바이스(24)로부터 공급된 화상 데이터를 표시부(26)에 공급하고, 표시부(26)를 제어하여 공급한 화상 데이터에 대응하는 화상을 표시시킨다.
표시부(26)는 LCD(Liquid Crystal Display)나, CRT(Cathode Ray Tube) 등의 디스플레이에 의해 구성되고, 표시 디바이스 컨트롤러(25)에 제어되고, 공급된 화상 데이터에 대응하는 화상을 표시한다.
제 2 CPU(31)는 제 2 플래시 ROM(32)에 기억되어 있는 프로그램 및 제 2 EEPROM(34)에 기억되어 있는 밝기나 색조 등, 화상 처리에 관한 데이터를 이용하여 스케일링 디바이스(24)를 제어하여 화상의 표시에 관한 제어를 행한다.
또한, 제 2 CPU(31)는 입력부(33)로부터 입력된 유저의 지시에 의거하여 각종의 처리를 실행한다.
또한, 제 2 CPU(31)에는 도시하지 않은 ROM이 내장되어 있고, 기동 전용 프로그램이 기억되어 있다. 제 2 CPU(31)는 후술하는 바와 같이 이 기동 전용 프로그램을 실행함에 의해 제 2 플래시 ROM(32)이나 제 2 EEPROM(34)에 기억되어 있는 정보를 갱신할 수 있다.
제 2 플래시 ROM(32)은 제 1 플래시 ROM(12)과 마찬가지로, 전기적으로 재기록 가능한 불휘발성의 메모리로서, 제 2 CPU(31)에서 실행되는 프로그램을 기억한다.
입력부(33)는 도시하지 않은 채널 버튼이나 메뉴 조작 버튼 등에 의해 구성되고, 유저에게 조작되어 유저로부터의 지시를 입력하고, 제 2 CPU(31)에 공급한다.
제 2 EEPROM(34)은 제 1 EEPROM(14)과 마찬가지로, 전기적으로 내용의 재기록이 가능한 불휘발성의 메모리로서, 제 2 CPU(31)에 의한 화상 처리에 필요한 데이터를 기억하고 있다.
반도체 메모리(2)는 예를 들면, 메모리 스틱(상표) 등으로 대표되는 플래시 메모리 등의 전기적으로 재기록 가능한 불휘발성의 메모리로 구성된 메모리 카드이다.
반도체 메모리(2)에는 대응하는 화상을 화상 표시 장치(1)의 표시부(26)에 표시시키는 JPEG 화상 데이터 외에 제 1 플래시 ROM(12) 및 제 2 플래시 ROM(32)에 기억되는 프로그램 및 제 1 EEPROM(14) 및 제 2 EEPROM(34)에 기억되는 데이터 등이 기록되어 있다.
반도체 메모리(2)에 제 1 플래시 ROM(12)이나 제 1 EEPROM(14)에 기록되는 프로그램이나 데이터가 기록되어 있는 경우, 제 1 CPU(11)는 후술하는 바와 같이 그들의 프로그램이나 데이터를 취득하고, 제 1 플래시 ROM(12)나 제 1 EEPROM(14)에 기록한다.
또한, 반도체 메모리(2)에 제 2 플래시 ROM(32)이나 제 2 EEPROM(34)에 기록되는 프로그램이나 데이터가 기록되어 있는 경우, 제 1 CPU(11)는 후술하는 바와 같이 그들의 프로그램이나 데이터를 제 2 CPU(31)에 공급하고, 제 2 CPU(31)를 제어하여 제 2 플래시 ROM(32)이나 제 2 EEPROM(34)에 기록시킨다.
도 2는 도 1에 도시된 제 1 플래시 ROM(12)의 기억 영역의 구성예를 도시한 도면이다.
도 2에 있어서, 제 1 플래시 ROM(12)의 기억 영역은 예를 들면, 화상 표시 장치(1)의 전원이 투입된 경우, 또는 그것과 같은 상태인 경우, 즉, 하드웨어 리셋이 행하여진 경우에 제 1 CPU(11)에 의해 실행되는 기동 프로그램이 격납되는 기동 프로그램 영역(71), 후술하는 업그레이드 프로그램 및 유저 프로그램중, 어느 하나를 실행하는지를 지정하는 ID 정보를 격납하는 ID 정보 영역(72), 후술하는 유저 프로그램을 갱신(업그레이드)하기 위한 업그레이드 프로그램이 격납되어 있는 업그레이드 프로그램 영역(73) 및 JPEG 화상 데이터의 표시에 관한 처리를 실행하는 프로그램이 격납되는 유저 프로그램 영역(74)에 의해 구성되어 있다.
도 1에 있어서, 제 1 플래시 ROM(12)과 SDRAM(13)은 제 1 CPU(11)에 의해 제 1 CPU(11)가 관리하는 메모리 공간상에 있어서, 예를 들면 「FF000000(H)」와 「00000000(H)」라는 서로 다른 어드레스 영역이 각각 할당되어 있다.
예를 들면, 도 2에 도시된 바와 같이 제 1 CPU(11)에 의해 제 1 플래시 ROM(12)에 「FF000000(H)」 내지 「FF1EFFFF(H)」의 어드레스 영역이 할당되어 있는 경우, 하드웨어 리셋이 행하여지면, 제 1 CPU(11)의 프로그램 카운터의 값이 「FF000000(H)」로 설정되고, 제 1 CPU(11)에 의해 기동 프로그램 영역(71)에 격납되어 있는 기동 프로그램이 실행된다.
도 2의 예에 있어서, 기동 프로그램 영역(71)에는 「FF000000(H)」 내지 「FF003FFF(H)」의 어드레스 영역이 할당되어 있고, 그 기동 프로그램 영역(71)에 격납되는 기동 프로그램은 후술하는 바와 같이 ID 정보 영역에 격납되는 ID 정보를 참조하고, 그 정보에 의거하여 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램, 또는 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램중 어느 하나를 지정하고, 제 1 CPU(11)에 실행시킨다(소프트웨어 리셋을 행한다).
ID 정보 영역(72)에는 「FF004000(H)」 내지 「FF005FFF(H)」의 어드레스 영역이 할당되어 있고, 후술하는 바와 같이 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램, 또는 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램의 선택에 관한 정보 등을 격납하고 있다.
업그레이드 프로그램 영역(73)에는 「FF006000(H)」 내지 「FP007FFF(H)」의 어드레스 영역이 할당되어 있고, 그 업그레이드 프로그램 영역(73)에 격납되는 업그레이드 프로그램은 후술하는 바와 같이 제 1 CPU(11)에 실행되고, 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램, 또는 업그레이드 프로그램 자신을 갱신한다.
유저 프로그램 영역(74)에는 「FF008000(H)」 내지 「FF1EFFP(H)」의 어드레스 영역이 할당되어 있고, 그 유저 프로그램 영역(74)에 격납되는 유저 프로그램은 제 1 CPU(11)에 실행되고, JPEG 화상 데이터의 표시에 관한 처리를 실행한다.
도 3은 도 2의 ID 정보 영역(72)의 상세한 구성예를 도시한 도면이다.
도 3에 있어서, ID 정보 영역(72)에 격납되는 실행 프로그램 선택 판정 정보(101)는 16바이트의 데이터로 구성되고, 기동 프로그램 영역(71)에 격납되는 기동 프로그램을 실행하는 제 1 CPU(11)가, 기동한 프로그램으로서 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램, 또는 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램중, 어느 한쪽을 선택할 수 있는 정보를 포함하고 있다.
즉, 기동 프로그램 영역(71)에 격납되는 기동 프로그램을 실행하는 제 1 CPU(11)는 실행 프로그램 선택 판정 정보(101)에 의거하여 업그레이드 프로그램 또는 유저 프로그램중, 어느 한쪽을 선택하여 실행한다(소프트웨어 리셋을 행한다).
격납 프로그램 정상 판정 정보(102)는 16바이트의 데이터로 구성되고, 도 2의 업그레이드 프로그램 영역(73)에 다른 종류의 소프트웨어가 기록되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
즉, 제 1 CPU(11)는 격납 프로그램 정상 판정 정보(102)에 의거하여 도 2의 업그레이드 프로그램 영역(73)에 업그레이드 프로그램으로서 실행할 수 없는 프로그램이나 데이터가 격납되어 있는지의 여부를 판정한다.
버전 정보(103)는 4바이트의 데이터로 구성되고, 도 2의 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램의 버전 정보를 포함하고 있다.
체크섬 정보(104)는 4바이트의 데이터로 구성되고, 도 2의 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램의 데이터가 정상인지의 여부를 판정하기 위한 정보를 포함하고 있다.
프로그램 작성일 정보(105)는 4바이트의 데이터로 구성되고, 도 2의 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램 작성일에 관한 정보를 포함하고 있다.
대상 기종 판정 정보(106) 및 대상 마이크로컴퓨터 판정 정보(107)는 16바이트의 데이터로 구성되고, 격납 프로그램 정상 판정 정보(102)와 마찬가지로, 도 2의 업그레이드 프로그램 영역(73)에 다른 종류의 소프트웨어가 기록되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
ID 체크섬 정보(108)는 4바이트의 데이터로 구성되고, 상술한, 격납 프로그램 정상 판정 정보(102) 내지 대상 마이크로컴퓨터 판정 정보(107)를 포함하고, 업그레이드 프로그램 영역(73)에 관한 각 정보가 어떠한 원인으로 파괴되어 있는지의 여부를 확인하기 위한 정보를 포함하고 있다.
예를 들면, 도 3에 도시된 예의 경우, ID 체크섬 정보(108)는 어드레스 「FF00405C(H)」 내지 「FF00405F(H)」에 격납되어 있고, 어드레스 「FF004010(H)」 내지 「FF00405B(H)」의 영역의 정보가 정상인지의 여부를 확인하기 위한 정보를 포함하고 있다.
격납 프로그램 정상 판정 정보(112)는 16바이트의 데이터로 구성되고, 도 2의 유저 프로그램 영역(74)에 다른 종류의 소프트웨어가 기록되어 있든지의 여부를 판정하기 위한 정보를 포함하고 있다.
즉, 제 1 CPU(11)는 격납 프로그램 정상 판정 정보(112)에 의거하여 도 2의 유저 프로그램 영역(74)에 유저 프로그램으로서 실행할 수 없는 프로그램이나 데이터가 격납되어 있는지의 여부를 판정한다.
버전 정보(113)는 4바이트의 데이터로 구성되고, 도 2의 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램의 버전 정보를 포함하고 있다.
체크섬 정보(114)는 4바이트의 데이터로 구성되고, 도 2의 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램의 데이터가 정상인지의 여부를 판정하기 위한 정보를 포함하고 있다.
프로그램 작성일 정보(115)는 4바이트의 데이터로 구성되고, 도 2의 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램의 작성일에 관한 정보를 포함하고 있다.
대상 기종 판정 정보(116) 및 대상 마이크로컴퓨터 판정 정보(117)는 16바이트의 데이터로 구성되고, 격납 프로그램 정상 판정 정보(112)와 마찬가지로, 도 2의 유저 프로그램 영역(74)에 다른 종류의 소프트웨어가 기록되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
ID 체크섬 정보(118)는 4바이트의 데이터로 구성되고, 상술한, 격납 프로그램 정상 판정 정보(112) 내지 대상 마이크로컴퓨터 판정 정보(117)를 포함하고, 유저 프로그램 영역(74)에 관한 각 정보가 어떠한 원인으로 파괴되어 있는지의 여부를 확인하기 위한 정보를 포함하고 있다.
예를 들면, 도 3에 도시된 예의 경우, ID 체크섬 정보(118)는 어드레스 「FF0040AC(H)」 내지 「FF0040AF(H)」에 격납되어 있고, 어드레스 「FF004060(H)」 내지 「FF0040AB(H)」의 영역의 정보가 정상인지의 여부를 확인하기 위한 정보를포함하고 있다.
도 4는 반도체 메모리(2)의 기억 영역의 구성예를 도시한 도면이다.
도 4에 있어서, 반도체 메모리(2)의 기억 영역에 격납되어 있는 격납 프로그램 정상 판정 정보(151)는 16바이트의 데이터로 구성되고, 이 기억 영역에 다른 종류의 소프트웨어가 기록되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
즉, 제 1 CPU(11)는 격납 프로그램 정상 판정 정보(112)에 의거하여 반도체 메모리(2)의 기억 영역에 화상 표시 장치(1)에서 실행할 수 없는 프로그램이나, 처리할 수 없는 데이터가 격납되어 있는지의 여부를 판정한다.
버전 정보(152)는 4바이트의 데이터로 구성되고, 반도체 메모리(2)의 기억 영역에 격납되어 있는 소프트웨어의 버전 정보를 포함하고 있다.
체크섬 정보(153)는 4바이트의 데이터로 구성되고, 반도체 메모리(2)의 기억 영역에 격납되어 있는 소프트웨어가 어떠한 원인으로 파괴되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
프로그램 작성일 정보(154)는 4바이트의 데이터로 구성되고, 반도체 메모리(2)의 기억 영역에 격납되어 있는 소프트웨어의 작성일에 관한 정보를 포함하고 있다.
대상 기종 판정 정보(155) 및 대상 마이크로컴퓨터 판정 정보(156)는 각각 16바이트의 데이터로 구성되고, 격납 프로그램 정상 판정 정보(102)와 마찬가지로, 반도체 메모리(2)의 기억 영역에 다른 종류의 소프트웨어가 기록되어 있는지의 여부를 판정하기 위한 정보를 포함하고 있다.
ID 체크섬 정보(157)는 4바이트의 데이터로 구성되고, 상술한, 격납 프로그램 정상 판정 정보(151) 내지 대상 마이크로컴퓨터 판정 정보(156)를 포함하고, 반도체 메모리(2)의 기억 영역의 소프트웨어에 관한 각 정보가 어떠한 원인으로 파괴되어 있는지의 여부를 확인하기 위한 정보를 포함하고 있다.
또한, 소프트웨어 바이너리 데이터(158)는 반도체 메모리(2)의 기억 영역에 격납되어 있는 화상 표시 장치(1)에 기록되는(인스톨되는) 프로그램이나 데이터이다. 다음에 이상과 같이 구성되는 화상 표시 장치(1)에 있어서의 프로그램이나 데이터의 기록(인스톨) 방법에 관해 설명한다.
도 5는 도 2에 도시된 제 1 플래시 ROM(12)의 기억 영역에 격납되어 있는 프로그램의 관계의 예를 도시한 도면이다.
도 5에 있어서, 기동 프로그램(201)은 도 2의 기동 프로그램 영역(71)에 격납되는 프로그램이고, 업그레이드 프로그램(202)은 도 2의 업그레이드 프로그램 영역(73)에 격납된 프로그램이고, 유저 프로그램(203)은 도 2의 유저 프로그램 영역(74)에 격납된 프로그램이다.
화상 표시 장치(1)가 전원이 투입되는 등으로, 하드웨어 리셋되면, 제 1 CPU(11)는 제 1 플래시 ROM(12)의 기동 프로그램 영역(71)에 격납되어 있는 기동 프로그램(201)을 실행한다.
기동 프로그램(201)을 실행한 제 1 CPU(11)는 후술하는 바와 같이 기동 처리를 행하고, 도 3에 도시된 ID 정보 영역(72)의 실행 프로그램 선택 판정 정보(101)의 내용에 의거하여 업그레이드 프로그램(202) 또는 유저 프로그램(203)의 어느 한쪽을 선택하고, SDRAM(13)에 카피한 후 실행한다(소프트웨어 리셋을 행한다).
업그레이드 프로그램(202)을 실행한 제 1 CPU(11)는 후술하는 바와 같이 업그레이드 처리를 행하고, 반도체 메모리(2)에 기록되어 있는 소프트웨어를 소정의 위치에 기록한다(인스톨한다). 그리고, 처리가 종료되면, 제 1 CPU(11)는 하드웨어 리셋을 행하고, 기동 프로그램(201)이 실행되도록 한다. 그 때, 제 1 CPU(11)는 ID 정보 영역(72)의 실행 프로그램 선택 판정 정보(101)를 갱신하고, 유저 프로그램(203)이 선택되도록 한다.
유저 프로그램(203)을 실행한 제 1 CPU(11)는 프로그램에 대응하는 화상 처리를 행하면서, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 기록하는 프로그램이 기록된 반도체 메모리(2)가 장착되었는지의 여부를 감시하고, 장착되었다고 판정한 경우, 하드웨어 리셋을 행하고, 기동 프로그램(201)이 실행되도록 한다. 그 때, 제 1 CPU(11)는 ID 정보 영역(72)의 실행 프로그램 선택 판정 정보(101)를 갱신하고, 업그레이드 프로그램(202)이 선택되도록 한다.
이상과 같이, 제 1 CPU(11)는 기동 프로그램(201), 업그레이드 프로그램(202) 및 유저 프로그램(203)을 실행하여 반도체 메모리(2)에 기록되어 있는 프로그램이나 데이터를 기록한다.
다음에 도 5의 기동 프로그램(201)을 실행한 제 1 CPU(11)에 의한 기동 처리에 관해 도 6의 플로우 차트를 참조하여 설명한다.
최초로, 스텝 S1에서 제 1 CPU(11)는 SDRAM(13)에 대해 내부 레지스터를 설정하고, SDRAM(13)을 제어하여 데이터를 기록시킬 수 있도록, 초기화 처리를 행한다.
그리고, 스텝 S2에서 제 1 CPU(11)는 제 1 CPU(11)에 접속되어 있는 제 1 플래시 ROM(12), 제 1 EEPROM(14), 메모리 카드 인터페이스(22) 및 그래픽 컨트롤러(23) 등의 주변 디바이스에 대해서도 마찬가지로, 내부 레지스터를 설정하고, 초기화한다.
주변 디바이스를 초기화한 제 1 CPU(11)는 스텝 S3에서 제 1 플래시 ROM(12)의 ID 정보 영역(72)에 격납되어 있는 ID 정보를 확인하는 ID 정보 확인 처리를 실행한다. ID 정보 확인 처리의 상세에 관해서는 도 7의 플로우 차트를 참조하여 후술한다.
ID 정보 확인 처리에 의해 제 1 플래시 ROM(12)의 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램, 또는 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램의 어느것을 선택하고, 실행하는지를 확인하고, 그 프로그램을 SDRAM(13)에 카피한 제 1 CPU(11)는 스텝 S4에서 소프트웨어 리셋을 행하고, 선택한 프로그램을 실행하고, 기동 처리를 종료한다.
이상과 같이 하여 하드웨어 리셋된 제 1 CPU(11)는 업그레이드 프로그램 또는 유저 프로그램을 SDRAM(13)에 카피하고, 그 카피된 프로그램을 실행하기 위해 소프트웨어 리셋을 행한다.
다음에 도 7의 플로우 차트를 참조하여 도 6의 스텝 S3에서 실행되는 ID 정보 확인 처리의 상세에 관해 설명한다.
최초에 스텝 S21에서 제 1 CPU(11)는 제 1 플래시 ROM(12)의 ID 정보 기억 영역(72)을 참조한다.
그리고, 스텝 S22에서 제 1 CPU(11)는 ID 정보 영역(72)의 실행 프로그램 선택 판정 정보(101)가 정상인지의 여부를 판정한다. 실행 프로그램 선택 판정 정보(101)가 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램이거나, 또는 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램을 지정하고 있고, 정상이라고 판정한 경우 제 1 CPU(11)는 스텝 S23으로 처리를 진행하고, 실행 프로그램 선택 판정 정보(101)에 의거하여 실행하는 프로그램으로서, 업그레이드 프로그램이 선택되었는지의 여부를 판정한다.
실행 프로그램 선택 판정 정보(101)에 의해 업그레이드 프로그램이 지정되고, 실행한 프로그램으로서 업그레이드 프로그램이 선택되었다고 판정한 경우, 제 1 CPU(11)는 스텝 S24로 처리를 진행하고, ID 정보 영역(72)의 격납 프로그램 정상 판정 정보(102)에 의거하여 선택된 업그레이드 프로그램이 올바른 종류의 프로그램인지의 여부를 판정한다.
선택된 업그레이드 프로그램이 올바른 프로그램이라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S25로 진행하고, ID 체크섬 정보(108)에 의거하여 ID 정보 영역(72)의 격납 프로그램 정상 판정 정보(102) 내지 대상 마이크로컴퓨터 판정 정보(107)에 의해 구성되는 선택된 업그레이드 프로그램에 대응하는 ID 정보가 정상인지의 여부를 판정한다.
그리고, 선택된 업그레이드 프로그램에 대응하는 ID 정보가 정상이라고 판정한 경우, 제 1 CPU(11)는 스텝 S26에서 제 1 플래시 ROM(12)의 업그레이드 프로그램 영역(73)에 격납되어 있는 업그레이드 프로그램을 SDRAM(13)에 카피한다.
제 1 CPU(11)는 업그레이드 프로그램을 SDRAM(13)에 카피하면, 스텝 S27에서 ID 정보 기억 영역(72)의 체크섬 정보(104)에 의거하여 카피한 업그레이드 프로그램이 정상인지의 여부를 판정한다.
카피한 업그레이드 프로그램이 어떠한 원인에 의해 파괴되어 있고, 정상이 아니라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S24로 되돌리고, 그 이후의 처리를 반복한다.
또한, 카피한 업그레이드 프로그램이 정상이라고 판정한 경우, 제 1 CPU(11)는 ID 정보 확인 처리를 종료하고, 처리를 도 6의 스텝 S4로 진행한다.
그런데, 스텝 S23에서 실행 프로그램 선택 판정 정보(101)에 의해 유저 프로그램이 선택되고, 업그레이드 프로그램이 선택되지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S28로 진행한다.
스텝 S28에서 제 1 CPU(11)는 격납 프로그램 정상 판정 정보(112)에 의거하여 선택된 유저 프로그램이 올바른 종류의 프로그램인지의 여부를 판정한다.
선택된 유저 프로그램이 올바른 프로그램이라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S29로 진행하고, ID 체크섬 정보(118)에 의거하여 ID 정보 영역(72)의 격납 프로그램 정상 판정 정보(112) 내지 대상 마이크로컴퓨터 판정 정보(117)에 의해 구성되는 선택된 유저 프로그램에 대응하는 ID 정보가 정상인지의 여부를 판정한다.
그리고, 선택된 유저 프로그램에 대응하는 ID 정보가 정상이라고 판정한 경우, 제 1 CPU(11)는 스텝 S30에서 제 1 플래시 ROM(12)의 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램을 SDRAM(13)에 카피한다.
제 1 CPU(11)는 유저 프로그램을 SDRAM(13)에 카피하면, 스텝 S31에서 ID 정보 기억 영역(72)의 체크섬 정보(114)에 의거하여 카피한 유저 프로그램이 정상인지의 여부를 판정한다.
카피한 유저 프로그램이 어떠한 원인에 의해 파괴되어 있고, 정상이 아니라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S24로 되돌리고, 그 이후의 처리를 반복한다.
즉, 유저 프로그램의 카피에 실패한 제 1 CPU(11)는 다음에 업그레이드 프로그램의 SDRAM(13)에의 카피를 시도한다.
또한, 카피한 유저 프로그램이 정상이라고 판정한 경우, 제 1 CPU(11)는 ID 정보 확인 처리를 종료하고, 처리를 도 6의 스텝 S4로 진행한다.
그런데, 스텝 S22에서 실행 프로그램 선택 판정 정보(101)가 어떠한 원인에 의해 파괴되어 있고, 정상이 아니라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S32로 진행하고, 에러 처리를 행한 후, ID 정보 확인 처리를 종료한다. 이 경우, 제 1 CPU(11)는 도 6의 스텝 S4의 처리는 생략하고, 기동 처리를 종료시킨다.
또한, 스텝 S24에서 선택된 업그레이드 프로그램이 올바른 종류의 프로그램이 아니라고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S32로 진행하고, 에러 처리를 행한 후, ID 정보 확인 처리를 종료한다. 이 경우도, 제 1 CPU(11)는 도 6의 스텝 S4의 처리는 생략하고, 기동 처리를 종료시킨다.
또한, 스텝 S25에서 선택된 업그레이드 프로그램에 대응하는 ID 정보가 정상이 아니라고 판정한 경우도, 제 1 CPU(11)는 처리를 스텝 S32로 진행하고, 에러 처리를 행한 후, ID 정보 확인 처리를 종료한다. 이 경우도, 제 1 CPU(11)는 도 6의 스텝 S4의 처리는 생략하고, 기동 처리를 종료시킨다.
즉, 제 1 CPU(11)는 업그레이드 프로그램 및 유저 프로그램을 실행할 수 없는 경우 에러 처리를 행하고, 기동 처리를 종료시킨다.
그런데, 스텝 S28에서 선택된 유저 프로그램이 올바른 종류의 프로그램이 아니라고 판정한 경우, 제 1 CPU(11)는 스텝 S31에서 카피한 유저 프로그램이 정상이 아니라고 판정한 경우와 마찬가지로, 처리를 스텝 S24로 되돌리고, 그 이후의 처리를 반복한다.
또한, 스텝 S29에서 선택된 유저 프로그램에 대응하는 ID 정보가 정상이 아니라고 판정한 경우도, 제 1 CPU(11)는 처리를 스텝 S24로 되돌리고, 그 이후의 처리를 반복한다.
즉, 유저 프로그램의 카피에 실패한 제 1 CPU(11)는 다음에 업그레이드 프로그램의 SDRAM(13)에의 카피를 시도한다.
이상과 같이, 제 1 CPU(11)는 ID 정보 확인 처리를 행하고, 제 1 플래시 ROM(12)의 ID 정보 영역(72)의 내용을 확인하면서, 업그레이드 프로그램 또는 유저 프로그램을 SDRAM(13)에 카피한다.
SDRAM(13)에 카피된 프로그램은 상술한 바와 같이 도 6의 스텝 S4에서 소프트웨어 리셋이 행하여지고, 제 1 CPU(11)에 의해 실행된다.
이상과 같이 하여 예를 들면, 업그레이드 프로그램이 실행된 경우, 제 1 CPU(11)는 업그레이드 처리를 행한다. 도 8 및 도 9의 플로우 차트를 참조하여 제 1 CPU(11)에 의한 업그레이드 처리에 관해 설명한다. 또한, 필요에 따라 도 10 내지 도 13을 참조한다.
최초에 스텝 S51에서 제 1 CPU(11)는 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)의 상태를 감시하고, 메모리 카드 슬롯(21) 상태의 변화를 검출하였는지의 여부를 판정한다.
예를 들면, 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되는 등으로, 메모리 카드 슬롯(21) 상태의 변화를 검출하면, 메모리 카드 인터페이스(22)는 그 정보를 제 1 CPU(11)에 공급한다. 제 1 CPU(11)는 메모리 카드 인터페이스(22)로부터 공급된 정보에 의거하여 메모리 카드 슬롯(21)의 상태가 변화하였는지의 여부를 판정한다.
메모리 카드 인터페이스(22)가 메모리 카드 슬롯(21) 상태의 변화를 검출하였다고 판정한 경우, 제 1 CPU(11)는 스텝 S52로 처리를 진행하고, 그 정보에 의거하여 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되어 있는지의 여부를 판정한다.
메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되어 있다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S53으로 진행하고, 장착시용(裝着時用) GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 표시하는 화면을 장착시용 GUI 화면으로 전환한다. 장착시용 GUI를 취득한 표시부(26)는 표시 디바이스 컨트롤러(25)에 제어되어, 디스플레이에 예를 들면, 도 10에 도시한 바와 같은 장착시용 GUI 화면을 표시한다.
도 10의 장착시용 GUI 화면(211)에서는 「Write」라고 표시되는 버튼(211A)이 조작 가능한 상태(액티브)로 되어 있고, 유저는 입력부(33)를 조작함에 의해 버튼(211A)을 조작하고, 기록 시작(업그레이드 시작)을 지시할 수 있다.
도 8로 되돌아와, 표시 화면을 장착시용 GUI로 전환한 제 1 CPU(11)는 처리를 스텝 S58로 진행한다.
또한, 스텝 S52에서 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S54로 진행하고, 미(未)장착시용(未裝着時用) GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 표시하는 화면을 미장착시용 GUI 화면으로 전환한다. 미장착시용 GUI를 취득한 표시부(26)는 표시 디바이스 컨트롤러(25)에 제어되고, 디스플레이에 예를 들면, 도 11에 도시한 바와 같은 미장착시용 GUI 화면을 표시한다.
도 11의 미장착시용 GUI 화면(221)에서는 「Home」이라고 표시되는 버튼(221A)이 조작 가능한 상태(액티브)로 되어 있고, 유저는 입력부(33)를 조작함에 의해 버튼(221A)을 조작하고, 기록에 관한 처리의 중지를 지시하고, 디스플레이에 소정의 기본적인 메뉴를 표시하는 GUI 화면인 「Home」 화면을 표시시키고, 그 밖의 처리를 선택할 수 있도록 할 수 있다.
도 8로 되돌아와, 표시 화면을 미장착시용 GUI로 전환한 제 1 CPU(11)는 처리를 스텝 S58로 진행한다.
그런데, 스텝 S51에서 메모리 카드 인터페이스(22)로부터 메모리 카드 슬롯(21)의 상태에 관한 정보를 취득하지 않고, 메모리 카드 인터페이스(22)가 메모리 카드 슬롯(21) 상태의 변화를 검출하지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S55로 진행한다.
스텝 S55에서 제 1 CPU(11)는 표시부(26)에 에러시용(時用) GUI 또는 완료시용(完了時用) GUI를 표시하고 있는지의 여부를 판정한다. 기록(업그레이드)이 정상적으로 행하여진 경우, 제 1 CPU(11)는 완료시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급한다. 완료시용 GUI를 취득한 표시부(26)는 표시 디바이스 컨트롤러(25)에 제어되고, 디스플레이에 예를 들면, 도 12에 도시한 바와 같은 완료시용 GUI 화면을 표시한다.
도 12의 완료시용 GUI 화면(231)에서는 「0K」라고 표시되는 버튼(231A)이 조작 가능한 상태(액티브)로 되어 있고, 유저는 입력부(33)를 조작함에 의해 버튼(231A)을 조작하고, 기록의 완료를 확인할 수 있다.
또한, 기록(업그레이드) 처리에서 에러가 발생한 경우, 제 1 CPU(11)는 에러시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급한다. 에러시용 GUI를 취득한 표시부(26)는 표시 디바이스 컨트롤러(25)에 제어되고, 디스플레이에 예를 들면, 도 13에 도시한 바와 같은 에러시용 GUI 화면을 표시한다.
도 13의 에러시용 GUI 화면(241)에서는 「0K」라고 표시되는 버튼(241A)이 조작 가능한 상태(액티브)로 되어 있고, 유저는 입력부(33)를 조작함에 의해 버튼(241A)을 조작하고, 기록에서 에러가 발생한 것을 확인할 수 있다.
도 8로 되돌아와, 제 1 CPU(11)는 스텝 S55에서 이상과 같은 에러시용 GUI 또는 완료시용 GUI를 표시부(26)에 표시하고 있는지의 여부를 판정하고, 표시하지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S58로 진행한다.
또한, 이상과 같은 에러시용 GUI 또는 완료시용 GUI를 표시부(26)에 표시하고 있다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S56으로 진행한다.
스텝 S56에서 제 1 CPU(11)는 제 2 CPU(31)를 제어하여 입력부(33)를 감시하고, 유저의 조작을 검출하였는지의 여부를 판정한다. 제 1 CPU(11)는 통신 버스(15)를 통하여 제 2 CPU(31)에 입력부(33)를 감시하는 처리를 실행시킨다. 제 2 CPU(31)는 입력부(33)를 감시하고, 유저가 입력부(33)를 조작하였는지의 여부를 검출하고, 통신 버스(15)를 통하여 제 1 CPU(11)에 그 것을 통지한다. 제 1 CPU(11)는 그 정보에 의거하여 유저의 조작을 검출하였는지의 여부를 판정한다.
유저가 입력부(33)를 조작하지 않고, 유저의 조작을 검출하지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S51로 되돌리고, 그 이후의 처리를 반복한다.
유저의 조작을 검출하였다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S57로 진행하고, 표시부(26)에 표시되어 있는 에러시용 GUI 또는 완료시용 GUI를 소거하고, GUI를 초기화한다. GUI를 초기화한 제 1 CPU(11)는 처리를 스텝 S51로 되돌리고, 그 이후의 처리를 반복한다.
즉, 제 1 CPU(11)는 표시부(26)에 완료시용 GUI 화면(231) 또는 에러시용 GUI 화면(241)이 표시되어 있는 경우, 유저가 입력부(33)를 조작하여 버튼(231A) 또는 버튼(241A)을 조작할 때까지, 스텝 S51, 스텝 S55 및 스텝 S56의 처리를 반복하고, 대기한다.
그리고, 유저가 입력부(33)를 조작하고, 버튼(231A) 또는 버튼(241A)을 조작하면, 제 1 CPU(11)는 표시부(26)에 표시되어 있는 완료시용 GUI 화면(231) 또는 에러시용 GUI 화면(241)을 소거한다.
상술한 바와 같이 스텝 S53에서 표시부(26)의 표시 화면을 장착시용 GUI 화면(211)으로 전환한 경우, 스텝 S54에서 표시부(26)의 표시 화면을 미장착시용 GUI 화면(221)으로 전환한 경우, 또는 스텝 S55에서 표시부(26)에 완료시용 GUI 화면(231) 또는 에러시용 GUI 화면(241)이 표시되지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S58로 진행한다.
스텝 S58에서 스텝 S56의 경우와 마찬가지로, 제 2 CPU(31)를 제어하여 입력부(33)를 감시하고, 제 1 CPU(11)는 유저의 조작을 검출하였는지의 여부를 판정한다.
유저가 입력부(33)를 조작하지 않고, 유저의 조작을 검출하지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S51로 되돌리고, 그 이후의 처리를 반복한다.
또한, 유저가 입력부(33)를 조작하고, 유저의 조작을 검출하였다고 판정한 경우, 제 1 CPU(11)는 도 9의 스텝 S61로 처리를 진행하고, 스텝 S52의 처리의 경우와 마찬가지로, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되어 있는지의 여부를 판정한다.
반도체 메모리(2)가 장착되어 있다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S62로 진행하고, 장착된 반도체 메모리(2)의 기억 영역에 화상 표시 장치(1)에 기록하는 대상 파일이 존재하는지의 여부를 판정한다.
반도체 메모리(2)의 기억 영역에 도 4에 도시한 바와 같이 소프트웨어 바이너리 데이터나 ID 정보가 기록되어 있고, 대상 파일이 존재한다고 판정한 경우, 제 1 CPU(11)는 스텝 S63에서 재기록 처리를 실행한다. 재기록 처리의 상세는 도 14와 도 15의 플로우 차트를 참조하여 후술한다.
그리고, 재기록 처리를 종료한 제 1 CPU(11)는 처리를 도 8의 스텝 S51로 되돌리고, 그 이후의 처리를 반복한다.
또한, 스텝 S62에서 반도체 메모리(2)의 기억 영역에 소프트웨어 바이너리 데이터나 ID 정보가 기록되어 있지 않고, 대상 파일이 존재하지 않는다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S64로 진행하고, 표시부(26)에 에러시용 GUI를 표시시킨다.
그리고, 에러시용 GUI를 표시부(26)에 표시시킨 제 1 CPU(11)는 처리를 도 8의 스텝 S51로 되돌리고, 그 이후의 처리를 반복한다.
그런데, 스텝 S61에서 반도체 메모리(2)가 메모리 카드 슬롯(21)에 장착되지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S65로 진행하고, 제 1 플래시 ROM(12)의 ID 정보 영역(72)에 격납되어 있는 실행 프로그램 선택 판정 정보(101)의 내용을 재기록하고, 유저 프로그램이 선택되어 실행되도록 한다.
그리고, 제 1 CPU(11)는 스텝 S66에서 하드웨어 리셋을 행하고, 업그레이드 처리를 종료한다.
도 5의 업그레이드 프로그램(202)을 실행한 제 1 CPU(11)는 이상과 같이 하여 업그레이드 처리를 행하고, 반도체 메모리(2)의 기억 영역에 격납되어 있는 소프트웨어를 화상 표시 장치(1)에 기록한다(인스톨한다).
다음에 도 9의 스텝 S63에서 실행되는 재기록 처리의 상세에 관해 도 14 및 도 15의 플로우 차트를 참조하여 설명한다.
최초에 제 1 CPU(11)는 스텝 S81에서 대상 파일을 제 1 플래시 ROM(12)의 기억 영역에 인스톨하는지의 여부를 판정한다.
반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터는 화상 표시 장치(1)의 제 1 플래시 ROM(12), 제 1 EEPROM(14), 제 2 플래시 ROM(32), 또는 제 2 EEPROM(34)의 어느 하나에 기록된다(인스톨된다). 그 기록(인스톨)처는 도 4에 도시된, 반도체 메모리(2)의 기억 영역에 격납되어 있는 대상 기종 판정 정보(155)에 의해 지정되어 있다.
제 1 CPU(11)는 스텝 S81에서 대상 기종 판정 정보(155)에 의거하여 우선, 반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터를 제 1 플래시 ROM(12)에 인스톨하는지의 여부를 판정한다.
그리고, 반도체 메모리(2)의 기억 영역에 기억되어 있는 대상 파일이 프로그램이고, 제 1 플래시 ROM(12)에 인스톨한다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S82로 진행하고, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 장착된 반도체 메모리(2)로부터 대상 파일을 판독하고, SDRAM(13)에 공급하고, 보존시킨다. 또한, 이 때, 제 1 CPU(11)는 대상 파일을 격납하는 영역으로서, SDRAM(13)의 카피된 업그레이드 프로그램이 격납되어 있는 영역과는 다른 영역을 지정한다.
그리고, 제 1 CPU(11)는 스텝 S83에서 SDRAM(13)에 보존되어 있는 대상 파일을 확인하고, 판독이 정상적으로 행하여졌는지의 여부를 판정한다.
SDRAM(13)에 카피된 대상 파일이 정상이고, 판독이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S84로 진행하고, 제 1 플래시 ROM(12)의 기억 영역의 대상 파일의 격납처로서 지정된 영역에 격납되어 있는 데이터를 소거한다.
그리고, 스텝 S85에서 제 1 CPU(11)는 도 4의 대상 마이크로컴퓨터 판정 정보(156) 등에 의거하여 SDRAM(13)에 보존되어 있는 대상 파일을 제 1 플래시 ROM(12)의 소정의 영역에 기록한다(인스톨한다).
대상 파일을 기록한 제 1 CPU(11)는 스텝 S86으로 처리를 진행하고, 도 4의 체크섬 정보(153)에 의거하여 기록(인스톨)이 정상적으로 행하여졌는지의 여부를 판정한다.
기록(인스톨)이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S87로 진행하고, 완료시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 12에 도시한 완료시용 GUI 화면(231)을 표시시킨다.
완료시용 GUI 화면(231)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고 도 8의 스텝 S51로 처리를 되돌린다.
또한, 스텝 S83에서 SDRAM(13)에 카피된 대상 파일이 어떠한 원인에 의해 파괴되어 있고, 판독이 정상적으로 행하여지지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S88로 진행한다.
또한, 스텝 S86에서 대상 파일의 제 1 플래시 ROM(12)에의 기록이 정상적으로 행하여지지 않았다고 판정한 경우도, 제 1 CPU(11)는 처리를 스텝 S88로 진행한다.
제 1 CPU(11)는 스텝 S88에서 에러시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 13에 도시한 에러시용 GUI 화면(241)을 표시시킨다.
에러시용 GUI 화면(241)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
그런데, 스텝 S81에서 반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터를 제 1 플래시 ROM(12)에 인스톨하지 않는다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S89로 진행하고, 마찬가지로, 대상 기종 판정 정보(155)에의거하여 반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터를 제 1 EEPROM(14)에 인스톨하는지의 여부를 판정한다.
그리고, 반도체 메모리(2)의 기억 영역에 기억되어 있는 소프트웨어가 데이터이고, 제 1 EEPROM(14)에 인스톨한다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S90으로 진행하고, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 장착된 반도체 메모리(2)로부터 대상 파일을 판독하고, SDRAM(13)에 공급하고, 보존시킨다. 또한, 이 때, 제 1 CPU(11)는 대상 파일을 격납하는 영역으로서, SDRAM(13)의 카피된 업그레이드 프로그램이 격납되어 있는 영역과는 다른 영역을 지정한다.
그리고, 제 1 CPU(11)는 스텝 S91에서 SDRAM(13)에 보존되어 있는 대상 파일을 확인하고, 판독이 정상적으로 행하여졌는지의 여부를 판정한다.
SDRAM(13)에 카피된 대상 파일이 정상이고, 판독이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S92로 진행하고, 제 1 EEPROM(14)의 기억 영역의 대상 파일의 격납처로서 지정되는 영역에 격납되어 있는 데이터를 소거한다.
그리고, 스텝 S93에서 제 1 CPU(11)는 도 4의 대상 마이크로컴퓨터 판정 정보(156) 등에 의거하여 SDRAM(13)에 보존되어 있는 대상 파일을 제 1 EEPROM(14)의 소정의 영역에 기록한다(인스톨한다).
대상 파일을 기록한 제 1 CPU(11)는 스텝 S94로 처리를 진행하고, 도 4의 체크섬 정보(153)에 의거하여 기록(인스톨)이 정상적으로 행하여졌는지의 여부를 판정한다.
기록(인스톨)이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S95로 진행하고, 완료시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 12에 도시한 완료시용 GUI 화면(231)을 표시시킨다.
완료시용 GUI 화면(231)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
또한, 스텝 S91에서 SDRAM(13)에 카피된 대상 파일이 어떠한 원인에 의해 파괴되어 있고, 판독이 정상적으로 행하여지지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S96으로 진행한다.
또한, 스텝 S94에서 대상 파일의 제 1 플래시 ROM(12)에의 기록이 정상적으로 행하여지지 않았다고 판정한 경우도, 제 1 CPU(11)는 처리를 스텝 S96으로 진행한다.
제 1 CPU(11)는 스텝 S96에서 에러시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 13에 도시한 에러시용 GUI 화면(241)을 표시시킨다.
에러시용 GUI 화면(241)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
그런데, 스텝 S89에서 반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터를 제 1 EEPROM(14)에 인스톨하지 않는다고 판정한 경우, 제 1CPU(11)는 처리를 도 15의 스텝 SS101로 진행한다.
도 15의 스텝 S101에서 제 1 CPU(11)는 도 14의 스텝 S81 및 스텝 S89의 경우와 마찬가지로, 대상 기종 판정 정보(155)에 의거하여 반도체 메모리(2)의 기억 영역에 기억되어 있는 프로그램이나 데이터를 제 2 플래시 ROM(32)에 인스톨하는지의 여부를 판정한다.
그리고, 반도체 메모리(2)의 기억 영역에 기억되어 있는 소프트웨어가 프로그램이고, 제 2 플래시 ROM(32)에 인스톨한다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S102로 진행하고, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 장착된 반도체 메모리(2)로부터 대상 파일을 판독하여 SDRAM(13)에 공급하고, 보존시킨다. 또한, 이 때, 제 1 CPU(11)는 대상 파일을 격납하는 영역으로서, SDRAM(13)의 카피된 업그레이드 프로그램이 격납되어 있는 영역과는 다른 영역을 지정한다.
그리고, 제 1 CPU(11)는 스텝 S103에서 SDRAM(13)에 보존되어 있는 대상 파일을 확인하고, 판독이 정상적으로 행하여졌는지의 여부를 판정한다.
SDRAM(13)에 카피된 대상 파일이 정상이고, 판독이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S104로 진행하고, 제 2 CPU(31)를 제어하고, 제 2 CPU(31)에 내장하는 ROM(도시 생략)에 격납되어 있는 기동 전용 프로그램을 실행시킨다.
제 1 CPU(11)는 제어 버스(16)를 통하여 제 2 CPU(31)를 제어하고, 제 2 CPU(31)에 기동 전용 프로그램을 실행시키고, 프로그램을 제 2 플래시 ROM(32)에인스톨하도록 설정하여 소프트웨어 리셋을 행한다.
소프트웨어 리셋된 제 2 CPU(31)는 기동 전용 프로그램을 실행하고, 제 2 플래시 ROM(32)에 대해 기록 처리의 준비를 시작한다. 그리고, 준비가 완료되면 제 2 CPU(31)는 통신 버스(15)를 통하여 제 1 CPU(11)에 대상 파일을 요구한다.
제 1 CPU(11)는 스텝 S105에서 그 대상 파일의 요구를 취득하였는지의 여부를 판정하고, 취득하였다고 판정할 때까지 대기한다.
대상 파일의 요구를 제 2 CPU(31)로부터 취득하였다고 판정한 경우, 제 1 CPU(11)는 스텝 S106으로 처리를 진행하고, 요구된 대상 파일을 통신 버스(15)를 통하여 제 2 CPU(31)에 공급한다.
대상 파일이 공급된 제 2 CPU(31)는 취득한 대상 파일을 제 2플래시 ROM(32)의 소정의 어드레스 위치에 기록한다(인스톨한다). 그리고, 제 2 CPU(31)는 제 2 플래시 ROM(32)에 기록된 대상 파일을 참조하여 정상적으로 인스톨 되었는지의 여부를 판정하고, 그 판정 결과를 통신 버스(15)를 통하여 제 1 CPU(11)에 공급한다.
그 판정 결과를 취득한 제 1 CPU(11)는 스텝 S107에서 취득한 판정 결과에 의거하여 대상 파일의 인스톨이 정상적으로 행하여졌는지의 여부를 판정한다.
제 2 플래시 ROM(32)에의 인스톨이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S108로 진행하고, 완료시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 12에 도시한 완료시용 GUI 화면(231)을 표시시킨다.
완료시용 GUI 화면(231)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
또한, 스텝 S107에서 대상 파일의 제 2 플래시 ROM(32)에의 인스톨이 정상적으로 행하여지지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S109로 진행하고, 에러시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 13에 도시한 에러시용 GUI 화면(241)을 표시시킨다.
에러시용 GUI 화면(241)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
그런데, 스텝 S101에서 반도체 메모리(2)의 기억 영역에 기억되어 있는 대상 파일이 데이터이고, 제 2 EEPROM(34)에 인스톨하고, 제 2 플래시 ROM(32)에 인스톨하지 않는다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S110으로 진행한다.
스텝 S110에서 제 1 CPU(11)는 제 2 EEPROM(34)에 대상 파일을 인스톨하기 위해, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)에 장착된 반도체 메모리(2)로부터 대상 파일을 판독하고, SDRAM(13)에 공급하고, 보존시킨다. 또한, 이 때, 제 1 CPU(11)는 대상 파일을 격납하는 영역으로서, SDRAM(13)의 카피된 업그레이드 프로그램이 격납되어 있는 영역과는 다른 영역을 지정한다.
그리고, 제 1 CPU(11)는 스텝 S111에서 SDRAM(13)에 보존되어 있는 대상 파일을 확인하고, 판독이 정상적으로 행하여졌는지의 여부를 판정한다.
SDRAM(13)에 카피된 대상 파일이 정상이고, 판독이 정상적으로 행하여졌다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S112로 진행하고, 제 2 CPU(31)를 제어하고, 제 2 CPU(31)에 내장하는 ROM(도시 생략)에 격납되어 있는 기동 전용 프로그램을 실행시킨다.
제 1 CPU(11)는 제어 버스(16)를 통하여 제 2 CPU(31)를 제어하고, 제 2 CPU(31)에 기동 전용 프로그램을 실행시키고, 프로그램을 제 2 EEPROM(34)에 인스톨하도록 설정하고, 소프트웨어 리셋을 행한다.
소프트웨어 리셋된 제 2 CPU(31)는 기동 전용 프로그램을 실행하고, 제 2 EEPROM(34)에 대해 기록 처리의 준비를 시작한다. 그리고, 준비가 완료되면, 제 2 CPU(31)는 통신 버스(15)를 통하여 제 1 CPU(11)에 대상 파일을 요구한다.
제 1 CPU(11)는 스텝 S113에서 그 대상 파일의 요구를 취득하였는지의 여부를 판정하고, 취득하였다고 판정할 때까지 대기한다.
대상 파일의 요구를 제 2 CPU(31)로부터 취득하였다고 판정한 경우, 제 1 CPU(11)는 스텝 S114로 처리를 진행하고, 요구된 대상 파일을 통신 버스(15)를 통하여 제 2 CPU(31)에 공급한다.
대상 파일을 공급된 제 2 CPU(31)는 취득한 대상 파일을 제 2 EEPROM(34)의 소정의 어드레스 위치에 기록한다(인스톨한다). 그리고, 제 2 CPU(31)는 제 2 EEPROM(34)에 기록된 대상 파일을 참조하여 정상적으로 인스톨되었는지의 여부를 판정하고, 그 판정 결과를 통신 버스(15)를 통하여 제 1 CPU(11)에 공급한다.
그 판정 결과를 취득한 제 1 CPU(11)는 스텝 S115에서 취득한 판정 결과에 의거하여 대상 파일의 인스톨이 정상적으로 행하여졌는지의 여부를 판정한다.
제 2 플래시 ROM(32)에의 인스톨이 정상적으로 행하여졌다고 판정한 경우,제 1 CPU(11)는 처리를 스텝 S116으로 진행하고, 완료시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 12에 도시한 완료시용 GUI 화면(231)을 표시시킨다.
완료시용 GUI 화면(231)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
또한, 스텝 S111에서 판독이 정상적으로 행하여지지 않았다고 판정한 경우 및 스텝 S115에서 대상 파일의 제 2 CPU(31)에의 공급이 정상적으로 행하여지지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S117로 진행하고, 에러시용 GUI를 생성하고, 그래픽 컨트롤러(23), 스케일링 디바이스(24) 및 표시 디바이스 컨트롤러(25)를 통하여 표시부(26)에 공급하고, 도 13에 도시한 에러시용 GUI 화면(241)을 표시시킨다.
에러시용 GUI 화면(241)을 표시시킨 제 1 CPU(11)는 재기록 처리를 종료하고, 도 8의 스텝 S51로 처리를 되돌린다.
이상과 같이 하여 제 1 CPU(11)는 지정된 인스톨처에 맞추어 처리를 행하고, 대상 파일을 인스톨한다. 상술한 바와 같이 제 2 CPU(31)에 대응하는 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)에 대상 파일을 인스톨하는 경우, 제 1 CPU(11)는 제어 버스(16)를 통하여 제 2 CPU(31)를 제어하여 처리를 행한다.
이로써, 화상 표시 장치(1)는 공급된 프로그램을 용이하게, 서로 다른 CPU에 제어되는 복수의 기억부에 인스톨할 수 있다.
또한, 제 1 CPU(11)는 제 1 플래시 ROM(12)에 기억되어 있는 업그레이드 프로그램을 SDRAM(13)에 카피하고 나서 실행하기 때문에 대상 파일이 그 업그레이드 파일 자신인 경우에도, 제 1 플래시 ROM(12)에 인스톨할 수 있다. 이 때, 제 1 CPU(11)는 SDRAM(13)에 카피된 오래된 업그레이드 프로그램을 실행하고, 소프트웨어 리셋을 행함으로써, 인스톨된 새로운 업그레이드 프로그램을 실행할 수 있다.
상술한 바와 같이 제 1 CPU(11)에 의한 재기록 처리에 있어서, 도 4의 대상 마이크로컴퓨터 판정 정보(156)에 의해 대상 파일의 인스톨처가 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)으로 지정되어 있는 경우, 제 1 CPU(11)는 제어 버스(16)를 통하여 제 2 CPU(31)를 제어하고, 제 2 CPU(31)에 기동 전용 프로그램을 실행시키고, 프로그램을 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)에 인스톨하도록 설정하여 소프트웨어 리셋을 행한다.
소프트웨어 리셋된 제 2 CPU(31)는 기동 전용 프로그램을 실행하고, 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)에 대해 기록 처리를 시작한다. 제 2 CPU(31)에 의한 기록 처리에 관해 도 16의 플로우 차트를 참조하여 설명한다.
최초에 스텝 S131에서 제 2 CPU(31)는 제 2 CPU(31)에 접속되어 있는 제 2플래시 ROM(32), 입력부(33), 제 2 EEPROM(34) 및 스케일링 디바이스(24) 등의 주변 디바이스에 대해 내부 레지스터를 설정하고, 초기화한다.
그리고, 스텝 S132에서 제 2 CPU(31)는 대상 파일의 기록처 디바이스를 제 1 CPU(11)에 의해 지시된 디바이스, 즉, 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)의 어느 하나로 설정한다.
기록처 디바이스를 설정한 제 2 CPU(31)는 스텝 S133에서 인스톨하는 대상파일을 통신 버스(15)를 통하여 제 1 CPU(11)에 요구한다. 대상 파일이 요구된 제 1 CPU(11)는 도 15의 스텝 S105 또는 스텝 S113의 처리에서 그 요구를 검지하고, 스텝 S106 또는 스텝 S114의 처리에 의해 요구된 대상 파일을 통신 버스(15)를 통하여 제 2 CPU(31)에 공급한다.
제 2 CPU(31)는 스텝 S134에서 제 1 CPU(11)로부터 요구한 대상 파일을 취득하였는지의 여부를 판정하고, 취득하였다고 판정할 때까지 대기한다.
그리고, 대상 파일을 취득하였다고 판정한 경우, 제 2 CPU(31)는 처리를 스텝 S135로 진행하고, 취득한 대상 파일을 스텝 S132에서 설정한 기록처 디바이스, 즉, 제 2 플래시 ROM(32) 또는 제 2 EEPROM(34)의 어느 하나에 기록한다(인스톨한다).
대상 파일을 기록하면, 제 2 CPU(31)는 스텝 S136에서 기록된 대상 파일이 정상인지의 여부를 확인하고, 스텝 S137에서 그 확인 결과를 통신 버스(15)를 통하여 제 1 CPU(11)에 공급하고, 기록 처리를 종료한다.
이상과 같이 하여 제 2 CPU(31)는 제 1 CPU(11)에 소프트웨어 리셋되어, 기록 처리를 실행한다.
이로써, 화상 표시 장치(1)는 공급된 프로그램을 용이하게, 서로 다른 CPU에 제어되는 복수의 기억부에 인스톨할 수 있다.
이상과 같이 하여 제 1 CPU(11)에 의해 업그레이드 프로그램(202)이 실행되고, 도 9의 스텝 S66에서 하드웨어 리셋이 행하여지면, 제 1 CPU(11)는 도 5에 도시된 바와 같이 기동 프로그램(201)을 실행한다.
그리고, 도 9의 스텝 S65에서 제 1 CPU(11)에 의해 제 1 플래시 ROM(12)의 ID 정보 영역(72)에 격납되는 실행 프로그램 선택 판정 정보(101)가 유저 프로그램을 선택하도록 설정되어 있기 때문에 기동 프로그램(201)을 실행한 제 1 CPU(11)는 도 7의 스텝 S30에서 제 1 플래시 ROM(12)의 유저 프로그램 영역(74)에 격납되어 있는 유저 프로그램(203)을 SDRAM(13)에 카피하고, 도 6의 스텝 S4에서 소프트웨어 리셋을 행하고, SDRAM(13)에 카피된 유저 프로그램(203)을 실행한다.
유저 프로그램을 실행하는 제 1 CPU(11)는 화상 처리에 관한 소정의 처리를 행하면서, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)의 상태 변화를 감시한다.
제 1 CPU(11)에 의한 유저 프로그램 실행 처리에 관해 도 17의 플로우 차트를 참조하여 설명한다.
제 1 CPU(11)는 최초에 스텝 S151에서 도 8의 스텝 S51의 경우와 마찬가지로, 메모리 카드 인터페이스(22)를 제어하여 메모리 카드 슬롯(21)의 상태를 감시하고, 메모리 카드 슬롯(21) 상태의 변화를 검출하였는지의 여부를 판정한다.
메모리 카드 인터페이스(22)가 메모리 카드 슬롯(21) 상태의 변화를 검출하였다고 판정한 경우, 제 1 CPU(11)는 스텝 S152로 처리를 진행하고, 스텝 S52의 경우와 마찬가지로, 그 정보에 의거하여 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되어 있는지의 여부를 판정한다.
메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되어 있다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S153으로 진행하고, 도 9의 스텝 S62의 경우와 마찬가지로, 장착된 반도체 메모리(2)의 기억 영역에 화상 표시 장치(1)에 기록하는 대상 파일이 존재하는지의 여부를 판정한다.
그리고 대상 파일이 존재한다고 판정한 경우, 제 1 CPU(11)는 스텝 S154에서 제 1 플래시 ROM(12)의 ID 정보 영역(72)에 격납되어 있는 실행 프로그램 선택 판정 정보(101)의 내용을 재기록하고, 업그레이드 프로그램(202)이 선택되어 실행되도록 한다.
그리고, 제 1 CPU(11)는 스텝 S155에서 하드웨어 리셋을 행하여 유저 프로그램 실행 처리를 종료한다.
그런데, 스텝 S151에서 메모리 카드 슬롯(21) 상태의 변화를 검출하지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S156으로 진행한다.
또한, 스텝 S152에서 메모리 카드 슬롯(21)에 반도체 메모리(2)가 장착되지 않았다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S156으로 진행한다.
또한, 스텝 S153에서 메모리 카드 슬롯(21)에 장착된 반도체 메모리(2)의 기억 영역에 대상 파일이 존재하지 않는다고 판정한 경우, 제 1 CPU(11)는 처리를 스텝 S156으로 진행한다.
스텝 S156에서 제 1 CPU(11)는 각 부분을 제어하여 유저 프로그램(203)에 정의된 소정의 화상 처리에 관한 처리를 행한다.
예를 들면, 제 1 CPU(11)는 스텝 S156에서 메모리 카드 인터페이스(22)나 그래픽 컨트롤러(23) 등을 제어하거나, 제 2 CPU(31)에 정보를 공급하거나 하여 GUI 데이터를 표시부(26)에 공급한다.
도 18은 스텝 S156의 처리에 의한 표시부(26)에 표시된 화면의 예를 도시한 도면이다.
도 18에서 GUI 화면(251)은 화상 표시 장치(1)에 입력된 JPEG 화상 데이터에 대응하는 섬네일 화상의 일람을 표시하는 화면이다. 표시부(26)는 표시 디바이스 컨트롤러(25)에 제어되고, 도 18에 도시된 바와 같은 GUI 화면(251)을 디스플레이에 표시한다.
또한, 스텝 S156에서 실행된 처리는 상술한 바와 같은 처리 이외의 처리라도 좋고, 유저 프로그램(203)에 정의된 처리라면 어느 것이라도 좋다.
스텝 S156의 처리가 종료된 제 1 CPU(11)는 처리를 스텝 S151로 되돌리고, 그 이후의 처리를 반복한다.
즉, 유저 프로그램(203)을 실행하는 제 1 CPU(11)는 스텝 S156에서 소정의 처리를 행하면서, 스텝 S151 내지 스텝 S153에서 인스톨하는 대상 파일이 준비되었는지의 여부를 판정하고, 준비된 경우는 스텝 S154 및 스텝 S155의 처리에 의해 기동 프로그램(201)이 업그레이드 프로그램을 선택하도록 설정하고 나서 하드웨어 리셋하고, 기동 프로그램(201)을 실행한다.
또한, 인스톨하는 대상 파일이 준비되어 있지 않은 경우(스텝 S151에서 메모리 카드 슬롯(21)의 상태 변화가 검출되지 않았다고 판정된 경우, 스텝 S152에서 반도체 메모리(2)가 삽입되지 않았다고 판정된 경우 및 스텝 S153에서 대상 파일이 존재하지 않는다고 판정된 경우)는 제 1 CPU(11)는 스텝 S156의 처리를 반복한다.
이상과 같이 하여 제 1 CPU(11)는 인스톨하는 대상 파일이 준비되었는지의여부를 조사하면서, 유저 프로그램을 실행시킨다. 이로써, 화상 표시 장치(1)의 유저는 용이하게 인스톨 처리를 할 수 있다.
이상과 같이, 제 1 CPU(11)는 하드웨어 리셋 및 소프트웨어 리셋을 행함에 의해 기동 프로그램(201)을 통하여 업그레이드 프로그램(202) 및 유저 프로그램(203)을 연속하여 실행할 수 있고, 또한, 업그레이드 처리에서는 설정된 인스톨처에 따라, 다른 CPU를 제어할 수 있기 때문에 용이하게, 복수의 프로그램을 연속하여 기록할 수 있다.
이상에서는 인스톨되는 대상 파일은 반도체 메모리(2)에 기록된 상태로, 화상 표시 장치(1)에 공급되도록 설명하였지만, 이에 한하지 않고, 예를 들면, 네트워크 등의 통신 매체를 통하여 공급되도록 하여도 좋다.
또한, 도 1에서 제 1 CPU(11)에는 제 1 플래시 ROM(12) 및 제 1 EEPROM(14)이 하나씩 접속되고, 제 2 CPU(31)에는 제 2 플래시 ROM(32) 및 제 2 EEPROM(34)이 하나씩 접속되도록 설명하였지만, 이에 한하지 않고, 예를 들면, 제 1 CPU(11)에 복수의 플래시 ROM이 접속되도록 하여도 좋고, 복수의 EEPROM이 접속되도록 하여도 좋다. 또한, 제 2 CPU(31)에 대해서도 마찬가지이다.
또한, 도 1에서는 제 1 플래시 ROM(12), 제 1 EEPROM(14), 제 2 플래시 ROM(32) 및 제 2 EEPROM(34)은 각각 별체에 구성되도록 설명하였지만, 이에 한하지 않고, 이들의 전부 또는 일부가 일체화되어 구성되어 있어도 좋다. 또한, 이들이, 제 1 CPU(11)나 제 2 CPU(31) 등, 그 밖의 부분과 일체화되어 구성되도록 하여도 좋다.
또한, 도 1에 도시된 화상 표시 장치(1)에서는 제 1 플래시 ROM(12)에는 제 1 CPU(11)에서 실행되는 프로그램이 격납되고, 제 1 EEPROM(14)에는 제 1 CPU(11)에 이용되는 데이터가 격납되도록 설명하였지만, 이에 한하지 않고, 제 1 플래시 ROM(12) 및 제 1 EEPROM(14)에는 어떤 데이터를 격납하도록 하여도 좋고, 예를 들면, 제 1 플래시 ROM(12)에 프로그램뿐만 아니라 데이터도 격납하도록 하여도 좋다. 또한, 제 2 플래시 ROM(32) 및 제 2 EEPROM(34)에 관해서도 마찬가지이고, 이들에 어떤 데이터를 격납하도록 하여도 좋다.
또한, 도 1에서는 각 부분을 제어하는 CPU가 제 1 CPU(11) 및 제 2 CPU(31)의 2개에 의해 구성되도록 설명하였지만, 이에 한하지 않고, CPU는 복수라면 몇개라도 좋다.
이상에서는 본 발명을 복수의 CPU에 의해 제어되는 화상 표시 장치에 적용한 경우에 관해 설명하였지만, 본 발명은 복수의 CPU에 의해 제어되는 정보 처리 장치라면 어떤 장치라도 적용하는 것이 가능하고, 예를 들면, 복수의 CPU를 갖는 퍼스널 컴퓨터에도 적용할 수 있다.
도 19는 본 발명을 적용한 퍼스널 컴퓨터의 예를 도시한 도면이다.
도 19에 있어서, 퍼스널 컴퓨터(300)의 제 1 CPU(301)는 제 1 ROM(302) 또는 제 1 플래시 ROM(304)에 기억되어 있는 프로그램, 또는 기억부(343)로부터 제 1 RAM(303)에 로드된 프로그램에 따라 각종의 처리를 실행한다. 제 1 RAM(303) 및 제 1 플래시 ROM(304)에는 또한, 제 1 CPU(301)가 각종의 처리를 실행하는데 필요한 데이터 등도 적절히 기억된다.
또한, 제 1 플래시 ROM(304)의 기억 영역은 도 2에 도시된 경우와 같은 구성으로 되어 있고, 기동 프로그램(201)을 격납하는 기동 프로그램 영역(71), 프로그램이나 데이터에 관한 정보를 격납하는 ID 정보 영역(72), 업그레이드 프로그램(202)을 격납하는 업그레이드 프로그램 영역(73), 유저 프로그램을 격납하는 유저 프로그램 영역(74)에 의해 구성된다.
제 1 CPU(301), 제 1 ROM(302), 제 1 RAM(303) 및 제 1 플래시 ROM(304)은 버스(310)를 통하여 서로 접속되어 있다.
또한, 퍼스널 컴퓨터(300)의 제 2 CPU(321)는 제 1 CPU(301)와 마찬가지로, 제 2 ROM(322) 또는 제 2 플래시 ROM(324)에 기억되어 있는 프로그램, 또는 기억부(343)로부터 제 2 RAM(323)에 로드된 프로그램에 따라 각종의 처리를 실행한다. 제 2 RAM(323) 및 제 2 플래시 ROM(324)에는 또한, 제 1 RAM(303) 및 제 1 플래시 ROM(304)과 마찬가지로, 제 2 CPU(321)가 각종의 처리를 실행하는데 필요한 데이터 등도 적절히 기억된다.
또한, 제 2 플래시 ROM(324)은 제 1 플래시 ROM(304)과 마찬가지로, 도 2에 도시된 바와 같은 구성으로 되어 있고, 기동 프로그램(201)을 격납하는 기동 프로그램 영역(71), 프로그램이나 데이터에 관한 정보를 격납하는 ID 정보 영역(72), 업그레이드 프로그램(202)을 격납하는 업그레이드 프로그램 영역(73), 유저 프로그램을 격납하는 유저 프로그램 영역(74)에 의해 구성된다.
제 2 CPU(321), 제 2 ROM(322), 제 2 RAM(323) 및 제 2 플래시 ROM(324)은 버스(330)를 통하여 서로 접속되어 있다.
또한, 버스(310) 및 버스(330)에는 또한, 입출력 인터페이스(340)도 접속되어 있다.
입출력 인터페이스(340)에는 키보드, 마우스 등으로 이루어지는 입력부(341), CRT (Cathode Ray Tube), LCD(Liquid Crystal Display) 등으로 이루어지는 디스플레이 및 스피커 등으로 이루어지는 출력부(342), 하드 디스크 등에 의해 구성되는 기억부(343), 모뎀, 터미널 어댑터, 또는 LAN 어댑터 등에 의해 구성되는 통신부(344)가 접속되어 있다.
기억부(343)에는 각종의 처리를 실행하기 위한 데이터나 프로그램 등이 기억되어 있고, 필요에 따라 제 1 CPU(301) 또는 제 2 CPU(321)에 제어되고, 제 1 RAM(303) 또는 제 2 RAM(323)에 데이터나 프로그램을 공급한다.
입출력 인터페이스(340)에는 또한, 필요에 따라 드라이브(350)가 접속되고, 자기 디스크(351), 광디스크(352), 광자기 디스크(353), 또는 반도체 메모리(354) 등이 적절히 장착되고, 그들로부터 판독된 컴퓨터 프로그램이, 필요에 따라 기억부(343), 제 1 플래시 ROM(304), 또는 제 2 플래시 ROM(324)에 인스톨된다.
즉, 드라이브(350)는 도 1의 메모리 카드 슬롯(21)에 대응하고 있고, 인스톨하는 프로그램이나 데이터 등이 격납되어 있는 자기 디스크(351), 광디스크(352), 광자기 디스크(353), 또는 반도체 메모리(354) 등의 기록 매체가 장착된다.
입출력 인터페이스(340)는 도 1의 메모리 카드 인터페이스(22)에 대응하고 있고, 제 1 CPU(301) 또는 제 2 CPU(321)에 제어되어, 드라이브(350)의 상태를 감시하고, 드라이브(350)에 상술한 기록 매체가 장착되었는지의 여부를 판정하고, 그정보를 제 1 CPU(301) 또는 제 2 CPU(321)에 공급한다.
도 1에 도시된 화상 표시 장치(1)의 제 1 CPU(11) 및 제 2 CPU(31)의 경우, 실행하는 처리가 미리 분담되어 있고, 서로 다른 처리를 실행하고, 다른 각 부분을 제어하도록 구성되어 있지만, 도 19의 퍼스널 컴퓨터(300)의 제 1 CPU(301) 및 제 2 CPU(321)는 서로 같은 구성이고, 실행하는 처리는 미리 분담되어 있지 않다.
따라서 제 1 CPU(301) 및 제 2 CPU(321)는 어느것을 도 1의 제 1 CPU(11)에 대응시켜도 좋다. 즉, 도 6에 도시된 기동 처리나 도 8 및 도 9에 도시된 업그레이드 처리를 제 1 CPU(301) 및 제 2 CPU(321)중, 어느 CPU로 실행하도록 하여도 좋고, 또한, 양쪽에서 실행하도록 하여도 좋다.
예를 들면, 제 1 CPU(301)를 도 1의 제 1 CPU(11)에 대응시키는 경우, 제 1 CPU(301)는 도 5에 도시된 바와 같이 기동 프로그램(201), 업그레이드 프로그램(202) 및 유저 프로그램(203)을 실행한다.
즉, 제 1 CPU(301)는 제 1 CPU(11)와 마찬가지로, 도 6의 플로우 차트를 참조하여 설명한 기동 처리, 도 7의 플로우 차트를 참조하여 설명한 ID 정보 확인 처리, 도 8 및 도 9의 플로우 차트를 참조하여 설명한 업그레이드 처리, 도 14 및 도 15의 플로우 차트를 참조하여 설명한 재기록 처리 및 도 17의 플로우 차트를 참조하여 설명한 유저 프로그램 실행 처리와 같은 처리를 행하고, 공급된 프로그램이나 데이터를 제 1 플래시 ROM(304)에 인스톨한다.
또한, 제 1 CPU(301)는 제 2 CPU(321)를 제어하고, 제 2 CPU(321)에 제 2 ROM(322) 등에 미리 기억되어 있는 기동 전용 프로그램을 실행시키고, 도 16의 플로우 차트를 참조하여 설명한 기록 처리와 같은 처리를 실행시킨다. 이로써, 제 2 CPU(321)는 공급된 프로그램이나 데이터를 제 2 플래시 ROM(324)에 인스톨할 수 있다.
이상과 같이, 제 1 CPU(301)는 하드웨어 리셋 및 소프트웨어 리셋을 행함에 의해 기동 프로그램(201)을 통하여 업그레이드 프로그램(202) 및 유저 프로그램(203)을 연속하여 실행할 수 있고, 또한, 업그레이드 처리에서는 설정된 인스톨처에 따라, 다른 CPU를 제어할 수 있기 때문에 용이하게, 복수의 프로그램을 연속하여 기록할 수 있다.
또한, 상술한 바와 같이 제 2 CPU(321)를 도 1의 제 1 CPU(11)에 대응시켜 상술한 처리를 실행하는 것도 가능한다.
이상에서는 자기 디스크(351), 광디스크(352), 광자기 디스크(353) 및 반도체 메모리(354) 등의 기록 매체에 격납되어 있는 프로그램이나 데이터를 제 1 플래시 ROM(304) 또는 제 2 플래시 ROM(324)에 인스톨하도록 설명하였지만, 이에 한하지 않고, 기억부(343)에 인스톨하도록 하여도 좋다.
또한, 인스톨하는 프로그램이나 데이터가 기록 매체로부터가 아니라 통신부(344)를 통하여 공급되도록 하여도 좋다.
또한, 도 19에서는 각 부분을 제어하는 CPU가 제 1 CPU(301) 및 제 2 CPU(321)의 2개에 의해 구성되도록 설명하였지만, 이에 한하지 않고, CPU는 복수라면 몇개라도 좋다.
또한, 도 19에 도시된 퍼스널 컴퓨터(300)의 내부 구성의 일부가, 다른 퍼스널 컴퓨터로서 구성되도록 하여도 좋고, 예를 들면, 도 20에 도시한 바와 같다, 복수의 퍼스널 컴퓨터가 서로 통신 가능하게 접속된 정보 처리 시스템으로서 구성되도록 하여도 좋다.
도 20에 있어서, 퍼스널 컴퓨터(401)는 인터넷이나 LAN(Local Area Network) 등으로 대표되는 네트워크(402)를 통하여 퍼스널 컴퓨터(403)에 접속되어 있다. 퍼스널 컴퓨터(401)는 네트워크(402)를 통하여 퍼스널 컴퓨터(403)와 통신을 할 수 있다.
예를 들면, 도 20의 퍼스널 컴퓨터(401)의 CPU(도시 생략)를 도 19의 제 1 CPU(301)에 대응시키고, 도 20의 퍼스널 컴퓨터(403)의 CPU (도시 생략)를 도 19의 제 2 CPU(321)에 대응시켜 퍼스널 컴퓨터(401)의 CPU가, 기동 프로그램(201), 업그레이드 프로그램(202) 및 유저 프로그램(203)을 실행하도록 한다.
즉, 퍼스널 컴퓨터(401)의 CPU(도시 생략)가, 도 6의 플로우 차트를 참조하여 설명한 기동 처리, 도 7의 플로우 차트를 참조하여 설명한 ID 정보 확인 처리, 도 8 및 도 9의 플로우 차트를 참조하여 설명한 업그레이드 처리, 도 14 및 도 15의 플로우 차트를 참조하여 설명한 재기록 처리 및 도 17의 플로우 차트를 참조하여 설명한 유저 프로그램 실행 처리와 같은 처리를 행하도록 한다.
퍼스널 컴퓨터(401)의 CPU(도시 생략)는 드라이브(도시 생략)에 장착된 기록 매체(도시 생략)에 격납되어 있는 프로그램이나 데이터를 기억부(도시 생략)에 인스톨함과 함께, 네트워크(402)를 통하여 퍼스널 컴퓨터(403)의 CPU(도시 생략)를 제어하고, 기동 전용 프로그램을 실행시킴으로서, 도 16의 플로우 차트를 참조하여설명한 기록 처리와 같은 처리를 실행시키고, 또한, 네트워크(402)를 통하여 프로그램이나 데이터를 공급하고, 그들을 기억부(도시 생략)에 인스톨시킨다.
이상과 같이 하여 퍼스널 컴퓨터(401)의 CPU(도시 생략)는 기동 프로그램(201)을 통하여 업그레이드 프로그램(202) 및 유저 프로그램(203)을 연속하여 실행할 수 있고, 또한, 네트워크(402)를 통하여 다른 퍼스널 컴퓨터(403)의 CPU를 제어할 수 있기 때문에 용이하게, 복수의 프로그램이나 데이터를 연속하여 기록할 수 있다.
또한, 도 20에 있어서, 상술한 정보 처리 시스템은 네트워크(402)에 접속된 2대의 퍼스널 컴퓨터(401 및 403)에 의해 구성되도록 설명하였지만, 이에 한하지 않고, 정보 처리 시스템을 구성하는 퍼스널 컴퓨터는 몇대라도 좋다.
이상의 처리는 하드웨어에 의해 실행할 수 있지만, 소프트웨어에 의해 실행시킬 수도 있다. 일련의 처리를 소프트웨어에 의해 실행시키는 경우에는 그 소프트웨어를 구성하는 프로그램이, 전용의 하드웨어에 조립되어 있는 컴퓨터, 또는 각종의 프로그램을 인스톨함으로써, 각종의 기능을 실행하는 것이 가능한, 예를 들면 범용의 퍼스널 컴퓨터 등에 네트워크나 기록 매체로부터 인스톨된다.
이 기록 매체는 도 1 또는 도 19에 도시한 바와 같이 장치 본체와는 별도로, 유저에게 프로그램을 제공하기 위해 배포되는 프로그램이 기록되어 있는 자기 디스크(351)(플로피 디스크를 포함한다), 광디스크(352)(CD-ROM(Compact Disk-Read Only Memory), DVD(Digital Versatile Disk)를 포함한다), 광자기 디스크(353)(MD(Mini-Disk)를 포함한다), 또는 반도체 메모리(2 및 354) 등으로 이루어지는 패키지 미디어에 의해 구성될 뿐만 아니라, 장치 본체에 미리 조립된 상태로 유저에게 제공되는 프로그램이 기록되어 있는 제 1 CPU(11), 제 2 CPU(31), 제 1 CPU(301) 및 제 2 CPU(321)에 내장되어 있는 ROM(도시 생략) 등으로 구성된다.
또한, 본 명세서에 있어서, 기록 매체에 기록되는 프로그램을 기술하는 스텝은 기재된 순서에 따라 시계열적으로 행하여지는 처리는 물론, 반드시 시계열적으로 처리되지 않더라도, 병렬적 또는 개별적으로 실행되는 처리도 포함하는 것이다.
또한, 이상에 있어서, 시스템이란, 복수의 장치에 의해 구성되는 장치 전체를 나타내는 것이다.
이상과 같이, 본 발명의 정보 처리 장치 및 방법, 기록 매체 및 프로그램에 의하면 프로그램을 재기록할 수 있다. 특히, 복수의 CPU 및 기억부를 갖는 정보 처리 장치에 있어서, 서로 다른 CPU에 제어되는 복수의 기억부에 프로그램을 용이하게, 연속하여 기록할 수 있다.

Claims (11)

  1. 복수의 제어부 및 복수의 기억부를 가지며, 복수의 상기 제어부의 하나인 주제어부가 다른 제어부를 제어하고, 기억 매체에 기억되어 있는 소프트웨어를 복수의 기억부에 기억시키는 정보 처리 장치로서,
    상기 주제어부로부터 공급되는 상기 소프트웨어의 기억에 관한 지시를 취득하는 제 1의 취득 수단과,
    상기 주제어부에 상기 소프트웨어를 요구하는 요구 수단과,
    상기 요구 수단에 의한 요구에 따라 공급된 상기 소프트웨어를 취득하는 제 2의 취득 수단과,
    상기 기억부를 제어하고, 상기 제 2의 취득 수단에 의해 취득된 상기 소프트웨어를 기억시키는 기억 제어 수단을 구비하는 것을 특징으로 하는 정보 처리 장치.
  2. 제 1항에 있어서,
    상기 지시는 상기 소프트웨어에 관한 정보 및 상기 소프트웨어를 기억시키는 기억부에 관한 정보를 포함하는 것을 특징으로 하는 정보 처리 장치.
  3. 제 2항에 있어서,
    상기 제 1의 취득 수단에 의해 취득된 상기 지시에 의해 지정된 기억부를 복수의 상기 기억부 중에서 선택하고, 상기 취득 수단에 의해 취득된 상기 소프트웨어를 기억시키는 기억부로서 설정하는 기억부 설정 수단을 또한 구비하고,
    상기 기억 제어 수단은 상기 기억부 설정 수단에 의해 설정된 상기 기억부에 상기 소프트웨어를 기억시키는 것을 특징으로 하는 정보 처리 장치.
  4. 제 1항에 있어서,
    상기 기억 제어 수단의 제어에 의해 상기 기억부에 기억된 상기 소프트웨어가 정상인지의 여부를 확인하는 확인 수단과,
    상기 확인 수단에 의한 확인 결과를 상기 주제어부에 공급하는 공급 수단을 또한 구비하는 것을 특징으로 하는 정보 처리 장치.
  5. 제 4항에 있어서,
    상기 주제어부는 상기 공급 수단에 의해 공급된 상기 확인 결과에 의거하여 상기 소프트웨어의 상기 기억부에의 기억 처리가 정상적으로 완료하였다고 판정한 경우, 표시부를 제어하고, 상기 기억 처리가 정상적으로 완료한 것을 나타내는 정보를 상기 표시부에 표시시키는 것을 특징으로 하는 정보 처리 장치.
  6. 제 4항에 있어서,
    상기 주제어부는 상기 공급 수단에 의해 공급된 상기 확인 결과에 의거하여 상기 소프트웨어의 상기 기억부에의 기억 처리가 정상적으로 완료하지 않았다고 판정한 경우, 표시부를 제어하고, 상기 기억 처리에 있어서 에러가 발생한 것을 나타내는 정보를 상기 표시부에 표시시키는 것을 특징으로 하는 정보 처리 장치.
  7. 제 1항에 있어서,
    상기 소프트웨어가 기억되어 있는 상기 기억 매체는 리무버블한 메모리 카드이고, 상기 주제어부는 상기 메모리 카드로부터 취득한 프로그램 또는 데이터를 이용하여 복수의 상기 기억부에 기억되어 있는 프로그램 또는 데이터를 갱신하는 것을 특징으로 하는 정보 처리 장치.
  8. 제 1항에 있어서,
    상기 기억 제어 수단은 상기 제 2의 취득 수단에 의해 취득된 상기 소프트웨어의 버전 정보와 상기 기억부에 기억되어 있는 소프트웨어의 버전 정보를 비교하고, 버전이 서로 다른 경우, 상기 기억부를 제어하고, 상기 제 2의 취득 수단에 의해 취득된 상기 소프트웨어를 기억시키는 것을 특징으로 하는 정보 처리 장치.
  9. 복수의 제어부 및 복수의 기억부를 가지며, 복수의 상기 제어부의 하나인 주제어부가 다른 제어부를 제어하고, 기억 매체에 기억되어 있는 소프트웨어를 복수의 기억부에 기억시키는 정보 처리 장치의 정보 처리 방법으로서,
    상기 주제어부에 상기 소프트웨어를 요구하는 요구 스텝과,
    상기 요구 스텝의 처리에 의한 요구에 따라 공급된 상기 소프트웨어의 취득을 제어하는 취득 제어 스텝과,
    상기 주제어부로부터 공급되는 지시에 의거하여 상기 기억부를 제어하고, 상기 취득 제어 스텝의 처리에 의해 취득이 제어된 상기 소프트웨어를 기억시키는 기억 제어 스텝을 포함하는 것을 특징으로 하는 정보 처리 방법.
  10. 복수의 제어부 및 복수의 기억부를 가지며, 복수의 상기 제어부의 하나인 주제어부가 다른 제어부를 제어하고, 기억 매체에 기억되어 있는 소프트웨어를 복수의 기억부에 기억시키는 정보 처리 장치용의 프로그램으로서,
    상기 주제어부에 상기 소프트웨어를 요구하는 요구 스텝과,
    상기 요구 스텝의 처리에 의한 요구에 따라 공급된 상기 소프트웨어의 취득을 제어하는 취득 제어 스텝과,
    상기 주제어부로부터 공급되는 지시에 의거하여 상기 기억부를 제어하고, 상기 취득 제어 스텝의 처리에 의해 취득이 제어된 상기 소프트웨어를 기억시키는 기억 제어 스텝을 포함하는 것을 특징으로 하는 컴퓨터가 판독 가능한 프로그램이 기록되어 있는 기록 매체.
  11. 복수의 제어부 및 복수의 기억부를 가지며, 복수의 상기 제어부의 하나인 주제어부가 다른 제어부를 제어하고, 기억 매체에 기억되어 있는 소프트웨어를 복수의 기억부에 기억시키는 정보 처리 장치를 제어하는 컴퓨터가 실행 가능한 프로그램으로서,
    상기 주제어부에 상기 소프트웨어를 요구하는 요구 스텝과,
    상기 요구 스텝의 처리에 의한 요구에 따라 공급된 상기 소프트웨어의 취득을 제어하는 취득 제어 스텝과,
    상기 주제어부로부터 공급되는 지시에 의거하여 상기 기억부를 제어하고, 상기 취득 제어 스텝의 처리에 의해 취득이 제어된 상기 소프트웨어를 기억시키는 기억 제어 스텝을 포함하는 것을 특징으로 하는 프로그램.
KR1020047020384A 2002-06-28 2003-06-27 정보 처리 장치 및 방법, 및 기록 매체 KR100945994B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002190001A JP2004030539A (ja) 2002-06-28 2002-06-28 情報処理装置および方法、記録媒体、並びにプログラム
JPJP-P-2002-00190001 2002-06-28
PCT/JP2003/008186 WO2004003742A1 (ja) 2002-06-28 2003-06-27 情報処理装置および方法、記録媒体、並びにプログラム

Publications (2)

Publication Number Publication Date
KR20050013577A true KR20050013577A (ko) 2005-02-04
KR100945994B1 KR100945994B1 (ko) 2010-03-09

Family

ID=29996867

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020047020384A KR100945994B1 (ko) 2002-06-28 2003-06-27 정보 처리 장치 및 방법, 및 기록 매체

Country Status (6)

Country Link
US (1) US20060190421A1 (ko)
EP (1) EP1519270A4 (ko)
JP (1) JP2004030539A (ko)
KR (1) KR100945994B1 (ko)
CN (1) CN100409192C (ko)
WO (1) WO2004003742A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7228377B2 (en) * 2003-06-06 2007-06-05 Renesas, Technology Corp. Semiconductor integrated circuit device, IC card, and mobile terminal
JP2007026318A (ja) * 2005-07-20 2007-02-01 Nec Corp 携帯電話機、プログラム作成方式、プログラム更新方式、プログラム作成方法及びプログラム更新方法
JP2007058499A (ja) * 2005-08-24 2007-03-08 Matsushita Electric Ind Co Ltd 情報処理装置およびデータ書き込み方法
JP2008139360A (ja) * 2006-11-30 2008-06-19 Teac Corp オーディオ再生装置
JP5166955B2 (ja) * 2008-04-24 2013-03-21 キヤノン株式会社 情報処理装置、情報処理方法、及び、情報処理プログラム
JP6468168B2 (ja) * 2015-11-05 2019-02-13 株式会社デンソー 電子制御装置
CN108597470B (zh) * 2018-05-08 2021-01-01 Tcl华星光电技术有限公司 显示装置驱动系统及方法和显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE59310118D1 (de) * 1993-03-31 2000-11-23 Siemens Ag Verfahren und Anordnung zum Neu- bzw. Nachladen von Prozessorsteuerprogrammen
JP3598690B2 (ja) 1996-11-26 2004-12-08 村田機械株式会社 情報処理装置
JPH10260845A (ja) * 1997-03-19 1998-09-29 Fujitsu Ltd ファームウェアの更新処理機能を有するマルチcpuシステム
JP2000311087A (ja) * 1999-04-28 2000-11-07 Matsushita Electric Ind Co Ltd データ伝送装置
JP2001125789A (ja) * 1999-10-27 2001-05-11 Tamura Electric Works Ltd プログラムダウンロード方法
JP2001202238A (ja) * 2000-01-18 2001-07-27 Nec Corp プロセッサおよびプロセッサマイクロコードアップデート方法
JP2001319267A (ja) * 2000-05-09 2001-11-16 Sanden Corp 自動販売機の制御システム

Also Published As

Publication number Publication date
EP1519270A4 (en) 2008-03-19
EP1519270A1 (en) 2005-03-30
JP2004030539A (ja) 2004-01-29
CN1666181A (zh) 2005-09-07
CN100409192C (zh) 2008-08-06
KR100945994B1 (ko) 2010-03-09
WO2004003742A1 (ja) 2004-01-08
US20060190421A1 (en) 2006-08-24

Similar Documents

Publication Publication Date Title
JP4942870B2 (ja) カメラ・ファームウェアの自動更新
JP3372964B2 (ja) コンピュータシステム
US20070094489A1 (en) Embedded system that boots from USB flash drive
US9389878B1 (en) Pre-boot management of drivers and programs
US9407972B2 (en) Data processor, program updating method and storage medium
US8243294B2 (en) Simplified walk-up print driver installation
US7421573B2 (en) Apparatus and method for updating firmware
US7039799B2 (en) Methods and structure for BIOS reconfiguration
EP1691281A2 (en) Memory dump program boot method
JP2014126989A (ja) 制御装置、制御方法、及び、プログラム
WO2004099972A1 (ja) ソフトウェア構成復元方法及び装置並びにコンピュータ読取可能な記憶媒体
JP2003345730A (ja) インタフェース装置、インタフェース装置におけるファームウェアの更新方法、及びそのプログラム
KR100945994B1 (ko) 정보 처리 장치 및 방법, 및 기록 매체
US20040006766A1 (en) Method and apparatus for installing device driver
JP2000245681A (ja) 電子内視鏡装置用ファームウェアのバージョンアップ方法及び電子内視鏡装置
JP2003058378A (ja) 情報処理装置およびプログラムインストール方法および記憶媒体およびプログラム
JPH1021060A (ja) プログラム自動更新処理機能を有する通信システムおよびプログラム更新処理を実行するプログラムを備えた記録媒体
KR20060034460A (ko) 디스플레이 기기의 인스톨 장치 및 방법
JP2000187588A (ja) プログラム書き換え装置
JP3515922B2 (ja) 電子内視鏡装置
JP2023068538A (ja) 情報処理装置及びその制御方法、並びにプログラム
JP3308920B2 (ja) 情報処理装置
JPH1074072A (ja) 表示装置及びその制御方法
CN117806924B (zh) 一种指示装置的控制方法、装置、服务器及介质
JP4265731B2 (ja) 画像形成装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee