KR20030032201A - 플라즈마 디스플레이 패널의 구동 회로 및 그 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 회로 및 그 방법 Download PDF

Info

Publication number
KR20030032201A
KR20030032201A KR1020010063804A KR20010063804A KR20030032201A KR 20030032201 A KR20030032201 A KR 20030032201A KR 1020010063804 A KR1020010063804 A KR 1020010063804A KR 20010063804 A KR20010063804 A KR 20010063804A KR 20030032201 A KR20030032201 A KR 20030032201A
Authority
KR
South Korea
Prior art keywords
address
electrodes
transistors
transistor
driving
Prior art date
Application number
KR1020010063804A
Other languages
English (en)
Other versions
KR100445432B1 (ko
Inventor
강경호
이주열
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2001-0063804A priority Critical patent/KR100445432B1/ko
Publication of KR20030032201A publication Critical patent/KR20030032201A/ko
Application granted granted Critical
Publication of KR100445432B1 publication Critical patent/KR100445432B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 본 발명은 플라즈마 디스플레이 구동 회로 및 그 방법에 관한 것이다. 이를 위하여 본 발명은, 방전 셀을 선택하기 위한 어드레스 신호를 상기 다수의 어드레스 전극에 인가하는 어드레스 구동부; 상기 주사전극과 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전 셀을 유지 방전시키는 유지 구동 회로부 및 주사 구동 회로부를 포함하며, 상기 어드레스 구동부는 각각 직렬로 제1 및 제2 트랜지스터를 포함하는 다수의 어드레스 구동집적 회로와, 상기 다수의 어드레스 구동집적회로의 상기 제1 트랜지스터와 공급전원 사이에 연결되는 스위치를 포함한다
따라서, 본 발명은 데이터가 갱신되는 시점에 어드레스 구동 집적회로의 전체를 일시적으로 단락하여 데이터 전극의 전하를 균일화한 다음 새로운 데이터를 인가해줌으로써 특정한 집적회로의 부하가 많아지는 것을 억제시키고, 또한 어드레스 구동 집적회로의 발열을 균등화함으로써 1개의 집적회로의 발열이 전체로 분산되므로 집적회로의 고온시 신뢰성을 향상시킬 수 있고 전자기 방해 방사를 감소시킬 수 있는 효과를 제공하여 준다.

Description

플라즈마 디스플레이 패널의 구동 회로 및 그 방법{ Circuit for driving of plasma display panel and method thereof }
본 발명은 플라즈마 디스플레이 구동 회로 및 그 방법에 관한 것으로, 보다상세하게는 집적회로의 발열이 플라즈마 디스플레이 패널 전체로 분산되도록 하는 플라즈마 디스플레이 구동 회로 및 그 방법에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 차세대 평판 디스플레이 장치로서, 플라즈마 디스플레이 패널은 크기에 따라 수십에서 수백만 개 이상의 픽셀이 매트릭스 형태로 배열되어 있다.
그리고, 플라즈마 디스플레이 패널은 인가되는 구동전압 파형의 형태와 방전셀의 구조에 따라 직류(DC)형과 교류(AC)형으로 구분된다.
직류형의 플라즈마 디스플레이 패널에 따르면, 전극이 방전공간에 그대로 노출되어 있어 전압이 인가되는 동안 방전 공간에 그대로 흐르게 된다. 그러므로, 전류제한을 위한 저항을 외부적으로 만들어주어야 하는 단점이 있다.
반면에 교류형의 경우 전극을 유전체층이 덮고 있어 자연스러운 용량성 형성으로 전류가 제한되며, 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다.
교류 플라즈마 디스플레이 패널의 중요한 특성 중의 하나인 메모리 특성도 전극을 덮고 있는 유전체층에 의한 용량성으로부터 기인한다.
도 1은 종래 기술에 따른 플라즈마 디스플레이 패널의 어드레스 구동 집적회로의 일부 구성이 도시된 도면이고, 도 2는 어드레스 구동 집적회로가 여러 개 연결된 상태가 도시된 도면이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 다수의 어드레스 구동 집적 회로(Integrated Circuit, IC)를 사용하는데, 각 IC의 내부 구성은 전계 효과 트랜지스터(Q1, Q2, Q3, Q4)들이 2개씩 쌍을 이루고 있고, 각 전계 효과 트랜지스터(Q1, Q2, Q3, Q4)는 기생 다이오드(D1, D2, D3, D4)를 포함하고 있다.
또한, 각 IC의 채널(CH1, CH2)은 어드레스 전극 쪽에 연결되어 있다. 플라즈마 디스플레이 패널의 전극은 회로적으로 커패시턴스로 표시된다. 그리고, IC1과 IC2의 하이 출력 전압(Vout_H)과 로우 출력 전압(Vout_L)은 도 2에 나타나 있듯이 병렬로 연결된다.
도 3은 어드레스 구동 집적회로에서 어드레스 전극에 인가하는 어드레스 펄스의 파형이 도시된 도면이다.
도 3에 나타나 있듯이, 어드레스 기간 중에 플라즈마 디스플레이 패널 내부의 모든 데이터 라인에 A1, A2와 같이 순차적으로 고전압 펄스를 인가한다. 이때, 어드레스 전극은 별도의 전력 회수 회로(Energy Recovery Circuit)를 가지지 않기 때문에 어드레스 전극에 커패시턴스로 충전된 에너지는 전부 한 채널의 어드레스 구동 IC의 로우 출력 전압을 통해 접지로 빠져나간다.
어드레스 전극에 커패시턴스로 충전된 에너지는 어드레스 구동 IC 내부에서 열로 소모되고, 이러한 조건이 지속적으로 한 채널의 출력에 가해지면 온도 상승에 의해서 어드레스 구동 IC 가 오동작 하게 되는 문제점이 있다.
본 발명은 위의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 플라즈마디스플레이 패널의 어드레스 구동 집적회로의 발열을 감소시키고 전자기 방해(Electro-Magnetic Interference) 방사를 저감시키기 위한 플라즈마 디스플레이 패널의 구동 회로 및 그 방법을 제공하는 것이다.
도 1은 종래 기술에 따른 플라즈마 디스플레이 패널의 어드레스 구동 집적회로의 일부 구성이 도시된 도면이다.
도 2는 어드레스 구동 집적회로가 여러 개 연결된 상태가 도시된 도면이다.
도 3은 어드레스 구동 집적회로에서 어드레스 전극에 인가하는 어드레스 펄스의 파형이 도시된 도면이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 구성이 도시된 도면이다.
도 5a∼도 5c는 본 발명에 따른 실시예의 플라즈마 디스플레이 패널의 구동 방법을 동작별로 구분하여 도시한 도면이다.
도 6은 본 발명에 따른 실시예에 의해 어드레스 전극에 인가되는 어드레스 펄스의 파형이 도시된 도면이다.
상기한 바와 같은 목적을 실현하기 위한 본 발명에 따른 플라즈마 디스플레이 패널의 구동 회로의 특징은, 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 방전 셀을 선택하기 위한 어드레스 신호를 상기 다수의 어드레스 전극에 인가하는 어드레스 구동부; 상기 주사전극과 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전 셀을 유지 방전시키는 유지 구동 회로부 및 주사 구동 회로부를 포함하며,
상기 어드레스 구동부는 각각 직렬로 제1 및 제2 트랜지스터를 포함하는 다수의 어드레스 구동집적 회로와, 상기 다수의 어드레스 구동집적회로의 상기 제1 트랜지스터와 공급전원 사이에 연결되는 스위치를 포함한다.
상기 다수의 제1 트랜지스터 중 하나 이상의 제1 트랜지스터를 온시켜 어드레싱 동작을 수행한 후 다음 어드레싱 동작을 수행하기 전인 제1 구간 동안, 이전의 어드레싱 동작에 의해 형성된 전하가 상기 다수의 제1 트랜지스터를 통해 전체 어드레스 전극에 분산되도록 한다.
상기 어드레스 구동 집적회로의 상기 제2 트랜지스터는 접지 전압에 연결된다. 이때, 상기 제1 및 제2 트랜지스터는 각각 소스와 드레인이 기생 다이오드로연결되는 전계 효과 트랜지스터이다.
상기 제1 구간동안 상기 스위치가 오프되고 상기 다수의 어드레스 구동 집적회로의 제1 트랜지스터들이 온되어, 이전 어드레싱 동작에 의해 형성된 전하가 전체 어드레스 전극에 분산되도록 한다.
한편, 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법의 특징은, 각각 직렬로 제1 및 제2 트랜지스터를 가지는 다수의 어드레스 구동 집접회로를 포함하며 방전 셀을 선택하기 위한 어드레스 신호를 다수의 어드레스 전극에 인가하는 어드레스 구동부와, 쌍을 이루며 서로 지그재그로 배열되는 주사전극과 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전 셀을 유지 방전시키는 유지 구동 회로부 및 주사 구동 회로부를 포함하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 공급전원을 상기 다수의 제1 트랜지스터 중 온 상태인 하나 이상의 제1 트랜지스터에 공급하여 어드레싱을 수행하는 단계; 및 상기 공급전원으로부터 상기 제1 트랜지스터로의 전원 공급을 차단하고, 상기 다수의 어드레스 구동 집적회로의 제1 트랜지스터들을 온시켜 이전 어드레싱 동작에 의해 형성된 전하를 전체 어드레스 전극에 분산시키는 단계를 포함한다.
여기서, 상기 어드레스 구동부는 상기 다수의 어드레스 구동집적회로의 상기 제1 트랜지스터와 공급전원 사이에 연결되는 스위치를 포함한다.
이하 첨부된 도면을 참조하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 일 실시예를 상세히 설명하면 다음과 같다.
일반적으로 플라즈마 디스플레이 패널의 구동 회로는 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사 전극 및 유지전극을 포함하고 있으며, 또한 방전셀을 선택하기 위한 어드레스 신호를 다수의 어드레스 전극에 인가하는 어드레스 구동부, 주사전극 및 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전셀을 유지 방전시키는 유지구동 회로부 및 주사구동 회로부를 포함하고 있다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 구성을 도시한 것이다.
도 4에 도시된 바와 같이, 본 발명에 따른 실시예의 회로는 어드레스 구동부가 제1 및 제2 트랜지스터로 구성되는 어드레스 구동 집적회로들(IC1, IC2)이 다수개 연결되어 있고, 어드레스 구동 집적회로의 제1 트랜지스터와 공급전원(Va) 사이에는 어드레스 구동 집적회로의 전원을 일시적으로 차단하는 스위치(SW)가 직렬로 연결되어 있다.
어드레스 구동 집적회로의 제2 트랜지스터는 접지 전압에 연결되어 있다. 그리고, 상기 제1 및 제2 트랜지스터는 각각 소스와 드레인이 기생 다이오드로 연결되는 전계 효과 트랜지스터이다.
상기와 같이 구성되는 본 발명에 따른 실시예의 플라즈마 디스플레이 패널의 구동 회로에 대한 동작을 살펴보면 다음과 같다.
어드레스 구동 집적회로에서 다수의 제1 트랜지스터 중 하나 이상의 제1 트랜지스터를 온시켜 어드레싱 동작을 수행한 후 다음 어드레싱 동작을 수행하기 전인 제1 구간 동안, 이전의 어드레싱 동작에 의해 형성된 전하가 다수의 제1 트랜지스터를 통해 전체 어드레스 전극에 분산된다.
이때, 제1 구간 동안 상기 스위치가 오프되고 다수의 어드레스 구동 집적회로의 제1 트랜지스터들이 온되어, 이전 어드레싱 동작에 의해 형성된 전하가 전체 어드레스 전극에 분산된다.
위에 기술된 내용을 도면을 참조하여 더욱 상세히 살펴보면 다음과 같다.
도 5a∼도 5c는 본 발명에 따른 실시예의 플라즈마 디스플레이 패널의 구동 방법을 동작별로 구분하여 도시한 것이다.
먼저, 어드레스 구동 집적회로는 도 5a에 도시된 바와 같이 초기 어드레스 전극에 어드레스 펄스를 인가하는 동작을 수행한다. 이때, 어드레스 구동 집적회로의 입력단에 설치되어 있는 스위치(SW)가 온 동작되면서 공급전원(Va)으로부터 출력하고자 하는 CH1 채널에 어드레스 펄스를 인가한다.
다음, 초기 어드레스 펄스의 인가 동작을 수행한 후 다음 어드레싱 동작을 수행하기 전에, 도 5b에 나타나 있듯이 스위치(SW)가 오프되고 어드레스 구동 집적회로(IC1)의 하이 출력 전압(Vout_H)측은 전체 온(ON)되어 이전의 동작에 의해 형성된 전하가 전체 어드레스 전극 라인으로 분산된다.
위의 동작을 통해 기존에 1개의 어드레스 구동 집적회로의 채널을 사용하여 부하가 걸리는 것이 전체 어드레스 전극으로 분산될 수 있다.
이렇게, 분산된 전하는 도 5c에 도시된 바와 같이 스위치(SW)가 온되면서 다음 데이터가 있는 어드레스 전극 라인에서는 상승, 다음 데이터가 없는 라인에서는 접지 전압(GND)으로 하강하는 동작을 수행한다.
도 5c에서, IC1의 CH1 채널은 다시 상승하는 어드레스 전극 라인을 나타내고, IC2의 CH1 채널은 하강하는 어드레스 전극 라인을 나타낸다.
도 6은 본 발명에 따른 실시예에 의해 어드레스 전극에 인가되는 어드레스 펄스의 파형이 도시된 도면이다.
도 6에 나타나 있듯이, A1, A2와 같은 어드레스 펄스가 어드레스 전극 라인에 인가된다. 이때, 공급전원(Va)이 데이터가 갱신되는 동안에 차단되면서 기존에 채널의 로우 출력 전압(Vout_L) 측을 통해서 소모되는 전력을 전체 어드레스 전극 라인으로 균등화한다.
그 후, 다음에 어드레스 펄스의 인가가 필요한 어드레스 전극 라인에서는 이미 전체 어드레스 전극 라인에 전력이 균등화되어 있으므로 해당 어드레스 전극 라인에 인가되는 전압은 이미 균등화되어 있는 전력을 제외한 차등분 만큼의 전압이 채널에 인가된다.
이때, 전압이 인가되지 않은 채널은 이미 균등화되어 있는 전력을 해당 채널의 로우 출력 전압(Vout_L) 측으로 소모함으로써 전체 어드레스 구동 집적회로의 열 배치를 평준화 할 수 있고, 고온시 발생하는 어드레스 구동 집적회로의 오동작을 방지할 수도 있다.
플라즈마 디스플레이 패널은 NTSC 방송용을 기준으로 RGB 각 색별로 800여개의 데이터 전극을 가지고 있다. 구동 집적회로는 많은 수의 데이터 전극에 빠른 스위칭 속도로서 데이터 펄스를 인가하여 지속적으로 데이터를 갱신해주어야 한다.
본 발명은 위에서 데이터가 갱신되는 시점에 어드레스 구동 집적회로 전체를 일시적으로 단락시켜 데이터 전극의 차지를 균일화한 다음 새로운 데이터를 가해줌으로써 특정한 집적회로의 부하가 많아지는 것을 억제시킬 수 있다.
상기 도면과 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 의한 플라즈마 디스플레이 패널의 구동 회로 및 그 방법은 데이터가 갱신되는 시점에 어드레스 구동 집적회로의 전체를 일시적으로 단락하여 데이터 전극의 전하를 균일화한 다음 새로운 데이터를 인가해줌으로써 특정한 집적회로의 부하가 많아지는 것을 억제시키는 효과가 있다.
또한, 본 발명은 어드레스 구동 집적회로의 발열을 균등화함으로써 1개의 집적회로의 발열이 전체로 분산되므로 집적회로의 고온시 신뢰성을 향상시킬 수 있고 전자기 방해 방사를 감소시킬 수 있는 효과가 있다.

Claims (7)

  1. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    방전 셀을 선택하기 위한 어드레스 신호를 상기 다수의 어드레스 전극에 인가하는 어드레스 구동부;
    상기 주사전극과 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전 셀을 유지 방전시키는 유지 구동 회로부 및 주사 구동 회로부를 포함하며,
    상기 어드레스 구동부는
    각각 직렬로 제1 및 제2 트랜지스터를 포함하는 다수의 어드레스 구동집적 회로와,
    상기 다수의 어드레스 구동집적회로의 상기 제1 트랜지스터와 공급전원 사이에 연결되는 스위치를 포함하는 플라즈마 디스플레이 패널의 구동장치.
  2. 제 1 항에 있어서,
    상기 다수의 제1 트랜지스터 중 하나 이상의 제1 트랜지스터를 온시켜 어드레싱 동작을 수행한 후 다음 어드레싱 동작을 수행하기 전인 제1 구간 동안, 이전의 어드레싱 동작에 의해 형성된 전하가 상기 다수의 제1 트랜지스터를 통해 전체 어드레스 전극에 분산되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 어드레스 구동 집적회로의 상기 제2 트랜지스터는 접지 전압에 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  4. 제 3 항에 있어서,
    상기 제1 및 제2 트랜지스터는 각각 소스와 드레인이 기생 다이오드로 연결되는 전계 효과 트랜지스터인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제 2 항에 있어서,
    상기 제1 구간동안 상기 스위치가 오프되고 상기 다수의 어드레스 구동 집적회로의 제1 트랜지스터들이 온되어, 이전 어드레싱 동작에 의해 형성된 전하가 전체 어드레스 전극에 분산되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 각각 직렬로 제1 및 제2 트랜지스터를 가지는 다수의 어드레스 구동 집접회로를 포함하며 방전 셀을 선택하기 위한 어드레스 신호를 다수의 어드레스 전극에 인가하는 어드레스 구동부와, 쌍을 이루며 서로 지그재그로 배열되는 주사전극과 유지전극에 각각 유지 방전 전압을 교대로 인가하여 선택된 방전 셀을 유지 방전시키는 유지 구동 회로부 및 주사 구동 회로부를 포함하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    공급전원을 상기 다수의 제1 트랜지스터 중 온 상태인 하나 이상의 제1 트랜지스터에 공급하여 어드레싱을 수행하는 단계; 및
    상기 공급전원으로부터 상기 제1 트랜지스터로의 전원 공급을 차단하고, 상기 다수의 어드레스 구동 집적회로의 제1 트랜지스터들을 온시켜 이전 어드레싱 동작에 의해 형성된 전하를 전체 어드레스 전극에 분산시키는 단계를 포함하는 플라즈마 디스플레이 패널의 구동 방법
  7. 제 6 항에 있어서,
    상기 어드레스 구동부는
    상기 다수의 어드레스 구동집적회로의 상기 제1 트랜지스터와 공급전원 사이에 연결되는 스위치를 포함하는 플라즈마 디스플레이 패널의 구동방법.
KR10-2001-0063804A 2001-10-16 2001-10-16 플라즈마 디스플레이 패널의 구동 회로 및 그 방법 KR100445432B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0063804A KR100445432B1 (ko) 2001-10-16 2001-10-16 플라즈마 디스플레이 패널의 구동 회로 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0063804A KR100445432B1 (ko) 2001-10-16 2001-10-16 플라즈마 디스플레이 패널의 구동 회로 및 그 방법

Publications (2)

Publication Number Publication Date
KR20030032201A true KR20030032201A (ko) 2003-04-26
KR100445432B1 KR100445432B1 (ko) 2004-08-21

Family

ID=29564916

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0063804A KR100445432B1 (ko) 2001-10-16 2001-10-16 플라즈마 디스플레이 패널의 구동 회로 및 그 방법

Country Status (1)

Country Link
KR (1) KR100445432B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030065286A (ko) * 2002-01-31 2003-08-06 후지츠 히다찌 플라즈마 디스플레이 리미티드 디스플레이 패널 구동 회로 및 플라즈마 디스플레이
KR100775835B1 (ko) * 2006-01-13 2007-11-13 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100784525B1 (ko) * 2006-03-21 2007-12-11 엘지전자 주식회사 플라즈마 디스플레이 장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3596197B2 (ja) * 1996-11-18 2004-12-02 三菱電機株式会社 プラズマディスプレイ装置
JP2000098976A (ja) * 1998-09-18 2000-04-07 Sony Corp 信号線駆動回路およびそれを用いた液晶駆動回路
KR20000051478A (ko) * 1999-01-22 2000-08-16 구자홍 플라즈마 디스플레이 패널의 구동ic
JP2001056668A (ja) * 1999-08-20 2001-02-27 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路
KR20010077740A (ko) * 2000-02-08 2001-08-20 박종섭 디스플레이 패널의 전력 절감회로
KR100623664B1 (ko) * 2001-06-16 2006-09-12 충화 픽처 튜브스, 엘티디. 플라즈마 표시판의 어드레스 전극 드라이브 칩에 관한열소산 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030065286A (ko) * 2002-01-31 2003-08-06 후지츠 히다찌 플라즈마 디스플레이 리미티드 디스플레이 패널 구동 회로 및 플라즈마 디스플레이
KR100775835B1 (ko) * 2006-01-13 2007-11-13 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100784525B1 (ko) * 2006-03-21 2007-12-11 엘지전자 주식회사 플라즈마 디스플레이 장치

Also Published As

Publication number Publication date
KR100445432B1 (ko) 2004-08-21

Similar Documents

Publication Publication Date Title
CN108039148B (zh) 一种显示面板和电子设备
US9305484B2 (en) Capacitive-load driving circuit and plasma display apparatus using the same
KR100218842B1 (ko) 플라즈마 디스플레이 패널의 구동회로
US6563272B1 (en) Combined scan/sustain driver for plasma display panel using dynamic gate drivers in SOI technology
KR100578802B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 및구동 장치
KR100445432B1 (ko) 플라즈마 디스플레이 패널의 구동 회로 및 그 방법
KR20230104985A (ko) 화소 회로, 표시 패널
KR100462778B1 (ko) 플라즈마 표시 패널의 구동 회로
KR100670177B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR101071304B1 (ko) 플라즈마 디스플레이 패널을 구동하기 위한 디바이스
KR100536223B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100884531B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 및구동 장치
KR100450218B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100521485B1 (ko) 플라즈마 표시 장치 및 그의 전원 제어 방법
KR100658639B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR20070103964A (ko) 플라즈마 디스플레이 패널의 에너지회수 및 방전유지를위한 파워모듈
KR100536236B1 (ko) 플라즈마 표시 장치
KR100670179B1 (ko) 플라즈마 표시 장치
CN118553200A (zh) 子像素的驱动方法、显示面板和显示模组
KR20050082627A (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100649536B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR20080099770A (ko) 플라즈마 디스플레이 장치
KR20070005370A (ko) 플라즈마 표시 장치 및 그 구동 장치
KR20060119413A (ko) 플라즈마 표시 장치
KR20050111937A (ko) 플라즈마 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080728

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee