KR100450218B1 - 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100450218B1
KR100450218B1 KR10-2002-0008405A KR20020008405A KR100450218B1 KR 100450218 B1 KR100450218 B1 KR 100450218B1 KR 20020008405 A KR20020008405 A KR 20020008405A KR 100450218 B1 KR100450218 B1 KR 100450218B1
Authority
KR
South Korea
Prior art keywords
switch
inductor
panel capacitor
switches
diode
Prior art date
Application number
KR10-2002-0008405A
Other languages
English (en)
Other versions
KR20030032797A (ko
Inventor
이준영
박정필
안병남
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to US10/270,668 priority Critical patent/US6680581B2/en
Priority to CNB021542074A priority patent/CN100369082C/zh
Publication of KR20030032797A publication Critical patent/KR20030032797A/ko
Application granted granted Critical
Publication of KR100450218B1 publication Critical patent/KR100450218B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법에 관한 것이다. 본 발명의 하나의 특징에 따른 플라즈마 디스플레이 패널의 구동 장치는 전원 소스와 접지단 사이에서 패널 커패시터의 양쪽 단에 각각 연결되는 제1 내지 제4 스위치를 포함하고 패널 커패시터 단자 전압을 제1 유지 방전 전압 또는 제2 유지 방전 전압으로 유지하는 방전 유지부; 제1 인덕터를 포함하며 패널 커패시터를 제1 유지 방전 전압으로 상승시키고 제1 인덕터에 의해 발생하는 공진 전류의 반으로 제1 스위치를 영전압 상태에서 스위칭 하도록 하는 제1 충방전부; 및 제2 인덕터를 포함하며 패널 커패시터를 제2 유지 방전 전압으로 하강시키고 제2 인덕터에 의해 발생하는 공진 전류의 반으로 제3 스위치를 영전압 상태에서 스위칭 하도록 하는 제2 충방전부를 포함한다.
본 발명은 유지 방전 회로가 하나의 스위치로 동작이 가능하고, 유지 방전 회로를 구성하는 동작 스위치의 영전압 스위칭이 가능하며, 발광 개시 직후 별도의 보호 외부 회로 없이도 돌입 전류를 방지할 수 있는 플라즈마 디스플레이 패널의 유지 방전 회로를 제공한다.

Description

플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법{A DRIVING APPARATUS OF PLASMA DISPLAY PANEL AND THE METHOD THEREOF}
본 발명은 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법에 관한 것으로서, 특히 플라즈마 디스플레이 패널의 구동에 있어서 유지 방전을 수행하는 회로 내의 구동 스위치 개수를 줄이고, 모든 스위치 소자의 영전압 스위칭이 가능하며, 돌입 전류를 차단할 수 있는 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel : PDP)은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평판 디스플레이 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 픽셀(pixel)이 매트릭스(matrix)형태로 배열되어 있다. 그리고, 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형(DC형)과 교류형(AC형)으로 구분된다.
직류형과 교류형에 있어서 구조적으로 가장 큰 차이는 직류형의 경우 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 된다는 점이다. 그러므로, 직류형의 경우에는 전류제한을 위한 저항을 외부적으로 만들어 주어야 하는 단점을 가진다. 반면, 교류형의 경우 전극을 유전체층이 덮고 있어 자연스러운 용량성 형성으로 전류가 제한되며, 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다. 교류 플라즈마 디스플레이 패널의 중요한 특성중의 하나인 메모리 특성도 전극을 덮고 있는 유전체층에 의한 용량성으로부터 기인한다.
교류 플라즈마 디스플레이 패널의 발광원리를 보면, 공통 전극(또는 X 전극)과 스캔 전극(또는 Y 전극)에 펄스 형태의 전위차가 형성되어 방전이 일어나고, 이때 방전과정에서 생성된 진공 자외선이 적(R), 녹(G), 청(B)의 형광체에 각각 여기되면서 각각의 형광체는 광조합에 의한 발광을 하게 된다.
교류 플라즈마 디스플레이 패널은 그 유지 방전을 위한 X, Y 전극이 용량성 부하로 작용하기 때문에 상기 X, Y 전극에 대한 커패시턴스가 존재하며, 유지 방전을 위한 파형을 인가하기 위해서는 방전을 위한 전력 이외에 무효 전력이 필요하다. 이런 무효 전력을 회수하여 재 사용하는 회로를 유지 방전 회로(또는 전력 회수 회로)라고 한다.
상기한 X 전극 및 Y 전극 구동회로에 의한 패널 구동방법에서는 하나의 프레임(frame)이 n개의 서브필드(subfield)로 구성되며, 하나의 서브필드는 리셋 기간, 스캔 기간, 유지 기간 및 소거 기간으로 구성된다.
리셋 기간에 있어서, 그 전반에는 모든 어드레스 전극(A1~Am)및 모든 유지 전극(또는 X 전극)을 0 V로 유지하고, 모든 스캔 전극(또는 Y 전극)에는 유지 전극에 대해 방전 개시전압 이하인 전압으로부터 방전개시 전압을 넘는 전압을 인가하고, 리셋 기간의 후반에 모든 스캔 전극에 유지 전극에 대해 방전 개시전압 이하의 전압을 인가한다. 스캔 기간에는 모든 스캔 전극을 스캔 전압으로 유지하고, 어드레싱 전극 중 1행째에 표시할 방전 셀에 대응하는 어드레스 전극에 양의 스캔 펄스 전압을, 1행째의 스캔 전극에 스캔 펄스 전압(0 V)을 동시에 인가하여 벽전하(wall charge)가 축적되도록 한다. 유지 기간에는 모든 스캔 전극 및 유지 전극에 소정의유지 펄스를 인가하여 방전 셀에 표현하고자 하는 계조로 유지 방전이 일어나도록 한다. 소거 기간에는 모든 유지 전극에 소정의 소거 펄스를 인가하여 유지 방전이 정지 되도록 한다.
이하에서는 종래의 교류 플라즈마 디스플레이 패널의 유지 방전 회로 구동을 설명한다.
도1a 및 도1b는 종래의 유지 방전 회로와 동작 파형을 나타내는 도면이다.
첨부한 도1a에서와 같이, L.F. Weber에 의해 제안된 유지 방전 회로(미국 특허 번호 4,866,349 및 5,081,400)는 교류형 플라즈마 디스플레이 패널의 유지 방전 회로(또는 전력 회수 회로)로서, 교류형 플라즈마 디스플레이 패널의 구동회로는 X 전극의 유지 방전 회로(10)와 Y 전극의 유지 방전 회로(11)(도시하지 않음)가 각각 동일하게 구성되게 된다. 이하에서는 편의상 하나의 전극에 대한 유지 방전 회로에 대해 설명한다.
종래의 유지 방전 회로(10)는 두 개의 스위치(S1, S2)와 다이오드(D1, D2) 및 전력회수용 커패시터(Cc)로 구성되는 전력 회수부, 직렬로 연결된 두 개의 스위치(S3, S4)로 구성되는 유지 방전부, 전력 회수부의 다이오드(D1, D2)와 유지 방전부의 두 개의 스위치(S3, S4)간에 인덕터(Lc)로 연결되고, 유지 방전부에는 플라즈마 디스플레이 패널의 커패시터(Cp)를 가지는 부하가 연결된다. 이때, 기생 소자의 표시는 생략한다.
이와 같이 구성된 종래의 유지 방전 회로는 첨부한 도2에서와 같이, 스위치(S1 ~ S4)의 스위칭 시퀀스(switching sequence)동작에 따라 4가지 모드로동작하게 되고, 스위칭 시퀀스 동작에 따라 출력전압(Vp)과 인덕터(Lc)에 흐르는 전류(IL)의 파형이 각각 나타나게 된다.
초기 상태에서는 스위치(S1)가 도통 되기 직전에 스위치(S4)가 도통되어 있어서 패널의 양단 전압(Vp)은 0 V를 유지하게 된다. 이때, 전력회수용 커패시터(Cc)는 외부 인가전압(Vs)의 1/2만큼의 전압(Vs/2)으로 미리 충전되어 유지 방전 개시시 돌입 전류가 발생하지 않도록 한다.
이렇게 패널의 양단 전압(Vp)을 0 V로 유지한 상태에서, t0 시점이 되면, 스위치(S1)가 온(On)되고 스위치(S2, S3, S4)가 오프(Off)되는 모드 1의 동작이 시작된다.
모드 1의 동작구간(t0 ~ t1)에서는 전력회수용 커패시터(Cc), 스위치(S1), 다이오드(D1), 인덕터(Lc) 및 플라즈마 패널 커패시터(Cp)의 경로로 인해 LC 공진회로가 형성되어, 인덕터(Lc)에 전류(IL)가 흐르고 패널의 출력 전압(Vp)은 증가한다.
이때, 도1b에 도시된 바와 같이, 인덕터(Lc)에 흐르는 전류(IL)는 도시하지 않은 기생 저항 등에 의해 서서히 감소하여 t1 시점에서 0가 되고, 패널의 출력 전압(Vp)은 외부 인가전압(Vs)이 된다.
모드 1이 완료되면, 스위치(S1, S3)가 온 되고 스위치(S2, S4)가 오프되는 모드 2가 시작된다. 모드 2의 동작구간(t1 ~ t2)에서는 외부 인가전압(Vs)이 스위치(S3)를 통해 그대로 패널 커패시터(Cp)로 흐르게 되어 패널의 출력 전압(Vp)을유지하게 된다.
패널의 출력 전압(Vp)의 방전을 유지한 상태에서 모드 2가 완료되면, 스위치(S2)가 온 되고 스위치(S1, S3, S4)가 오프되는 모드 3이 시작된다.
모드 3의 동작구간(t2 ~ t3)에서는, 모드 1에서와 반대의 경로 즉, 플라즈마 패널 커패시터(Cp), 인덕터(Lc), 다이오드(D1), 스위치(S2) 및 전력회수용 커패시터(Cc)의 경로로 인해 LC 공진회로가 형성되어, 도2에서와 같이 인덕터(Lc)에 전류(IL)가 흐르고 패널의 출력 전압(Vp)은 감소하여 t3 시점에서 인덕터(Lc)의 전류(IL) 및 패널 출력 전압(Vp)은 0이 된다.
모드 4의 동작구간(t3 ~ t4)에서는 스위치(S2, S4)가 온 되고, 스위치(S1, S3)가 오프되어 패널 출력 전압(Vp)은 0 V을 그대로 유지한다. 이 상태에서 스위치(S1)가 다시 도통되면 모드 1의 동작으로 사이클(cycle)이 반복된다.
그런데, 이러한 종래의 유지 방전 회로는 전체의 유지 방전 회로(X 전극, Y 전극 구동회로 포함)의 전력 회수부의 스위치가 4개이므로 구동 드라이버의 구성이 복잡해지고, 고비용의 스위치 소자를 이용하기 때문에 저가의 유지 방전 구동 회로를 구현하기 힘든 문제점이 있다.
또한, 구동 회로의 기생 성분(인덕터의 기생 저항, 커패시터 및 패널의 기생 저항, 스위치의 도통 저항 등)을 고려할 때, 회로를 구성하는 모든 스위치의 이상적인 영전압 스위칭이 불가능하여, 스위치의 턴 온(On)시의 스위칭 손실이 매우 커지는 문제점이 있다.
뿐만 아니라, 발광 개시 직후 전력 회수용 커패시터(Cc)가 전압(Vs/2)을 충전하고 있지 않은 상황에서는 유지(또는 서스테인,sustain) 펄스 개시시 매우 큰 돌입 전류가 발생하는 문제점이 있다.
이와 같은 문제점을 해결하기 위해, 본 발명이 이루고자 하는 기술적인 과제는 유지 방전 회로가 하나의 스위치로 동작이 가능하고, 유지 방전 회로를 구성하는 동작 스위치의 영전압 스위칭이 가능하며, 발광 개시 직후 별도의 보호 외부 회로 없이도 돌입 전류를 방지할 수 있는 플라즈마 디스플레이 패널의 유지 방전 회로를 제공하고자 하는 데 그 목적이 있다.
도1a 및 도1b는 종래의 유지 방전 회로와 동작 파형을 나타내는 도면이다.
도2는 본 발명의 제1 실시 예에 따른 유지 방전 회로를 나타내는 회로도이다.
도3은 본 발명의 제1 실시 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
도4는 본 발명의 제2 실시 예에 따른 유지 방전 회로를 나타내는 회로도이다.
도5는 본 발명의 제2 실시 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
도6은 본 발명의 제2 실시 예의 다른 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
도7은 본 발명의 제2 실시 예의 또 다른 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
이와 같은 목적을 달성하기 위한 본 발명의 하나의 특징에 따른 플라즈마 디스플레이 패널의 구동 장치는,
다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터를 포함하는 플라즈마 디스플레이 패널의 구동 장치로서,
방전 유지전압이 인가되는 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 한쪽 단에 연결되는 제1 및 제2 스위치와, 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 다른쪽 단에 연결되는 제3 및 제4 스위치를 포함하며, 상기 패널 커패시터 단자 전압을 제1 유지 방전 전압 또는 제2 유지 방전 전압으로 유지하는 방전 유지부;
상기 패널 커패시터의 한쪽 단에 연결되는 제1 인덕터를 포함하며, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키고 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하도록 하는 제1 충방전부; 및
상기 패널 커패시터의 다른쪽 단에 연결되는 제2 인덕터를 포함하며, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키고 상기 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제3 스위치를 영전압 상태에서 스위칭 하도록 하는 제2 충방전부를 포함한다.
본 발명의 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은,
다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서,
상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치의 구동에 의해 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
상기 제1, 제4 스위치의 구동에 의해, 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
상기 제3 스위치와 상기 제2 인덕터에 연결된 제6 스위치의 구동에 의해 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
상기 제2, 제3 스위치의 구동에 의해, 상기 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제2 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
를 포함한다.
본 발명의 또 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은,
다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서,
상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치의 구동에 의해, 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
상기 제1, 제4 스위치의 구동에 의해, 상기 제1, 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1, 제4 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
상기 제3 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제3 스위치와 상기 제1 인덕터에 연결된 제8 스위치의 구동에 의해, 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
상기 제2, 제3 스위치의 구동에 의해, 상기 제1, 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제2, 제3 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
를 포함한다.
본 발명의 또 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은,
다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서,
상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치를 구동시키고, 상기 제2, 제3 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 공진 전류가 생성되도록 하는 단계;
상기 제2, 제3 스위치 및 상기 제5, 제6 스위치가 차단되는 시간동안 상기 제1, 제2 인덕터에 생성된 공진 전류의 감소에 의해 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
상기 제1, 제4 스위치를 구동시켜 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
상개 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제2 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제3 스위치와 상기 제1 인덕터에 연결된 제8 스위치를 구동시키고, 상기 제1, 제4 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 공진 전류가 생성되도록 하는 단계;
상기 제1, 제4 스위치 및 상기 제7, 제8 스위치가 차단되는 시간동안 상기 제1, 제2 인덕터에 생성된 공진 전류의 감소에 의해 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
상기 제2, 제3 스위치를 구동시켜 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
를 포함한다.
본 발명의 또 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은,
다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서,
상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치를 구동시키고, 상기 제2, 제3 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 제1 기울기의 공진 전류가 생성되도록 하는 단계;
상기 제2, 제3 스위치를 차단시키고 상기 제5, 제6 스위치를 구동시켜, 상기 제1, 제2 인덕터에 제2 기울기의 공진 전류를 생성시키며, 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
상기 제5, 제6 스위치를 차단시키고 상기 제1, 제4 스위치를 구동시켜, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
상기 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제3 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제2 스위치와 상기 제1 인덕터에 연결된 제8 스위치를 구동시키고, 상기 제1, 제4 스위치를 구동시켜서 전류의 경로에 의한 음의 제1 기울기의 공진 전류가 상기 제1, 제2 인덕터에 생성되도록 하는 단계;
상기 제1, 제4 스위치를 차단시키고 상기 제7, 제8 스위치를 구동시켜, 음의 제2 기울기의 공진 전류를 상기 제1, 제2 인덕터에 생성시키며, 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계;
상기 제7, 제8 스위치를 차단시키고 상기 제2, 제3 스위치를 구동시켜, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
를 포함한다.
이하에서는 본 발명의 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 가장 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다.
도2는 본 발명의 제1 실시 예에 따른 유지 방전 회로를 나타내는 회로도이다.
첨부한 도2에서와 같이, 본 발명의 제1 실시 예에 따른 유지 방전 회로는, 스위치(Sa)의 제어 펄스 동작으로 Y 전극을 유지 방전하는 Y 전극 구동부(100); 스위치(Sb)의 제어 펄스 동작으로 인해 X 전극을 유지 방전하는 X 전극 구동부(200); 및 X, Y 전극 구동부(200,100)의 구동 신호에 따라 각각의 전극에 쌓인 벽전하의 유지 방전이 이루어져 원하는 계조가 표시되는 패널(300)을 포함한다.
Y 전극 구동부(100)는 3개의 스위치(Sa,S1,S3)와 다이오드(Da, D1,D3)와 인덕터(L1)를 포함한다. 각 스위치는 모스펫(MOSFET)으로서, 모스펫 특성에 따른 바디 다이오드(body diode)및 내부 커패시터를 더 포함한다.
X 전극 구동부(200)는 패널(300)을 기준으로 Y 전극 구동부(100)와 대칭을 이루며, 3개의 스위치(Sb,S2,S4)와 다이오드(Db,D2,D4)와 인덕터(L2)를 포함한다.
이하에서는 본 발명의 실시 예에 따른 유지 방전 회로의 작용을 첨부한 도면을 참조하여 상세히 설명한다.
도3은 본 발명의 제1 실시 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
첨부한 도3에서와 같이, 본 발명의 제1 실시 예에 따른 유지 방전 회로의 동작은, 패널(300)의 커패시터(Cp)를 충전하는 모드 1 구간(t0~t1); 유지 방전을 위해 커패시터(Cp)를 하이 레벨의 전압(+Vs)으로 유지하는 모드 2 구간(t1~t2); 패널(300)의 커패시터(Cp)를 방전하는 모드 3 구간(t2~t3); 유지 방전을 위해 커패시터(Cp)를 로우 레벨의 전압(-Vs)으로 유지하는 모드 4 구간(t3~t4)으로 구분된다. 초기 상태의 상황을 설명하기 위해 최초의 모드 1 구간(t0~t1)에서 인덕터의 전류(IL)는 0이고, 패널의 양단 전압은 전압(-Vs)이라고 가정한다.
모드 1 구간에서 스위치(Sa)와 스위치(S2)가 도통되면, 스위치(Sa) - 인덕터(L1) - 다이오드(Da) - 패널 커패시터(Cp) - 다이오드(D4) - 스위치(S2) 사이에 공진 경로가 형성된다. 이때, 외부 인가전압(Vs)으로부터 인덕터(L1)를 통해 흐르는 전류(IL1)는 인덕터(L1)와 패널 커패시터(Cp)에 의한 공진 전류이며, 패널의 양단 전압(Vp)이 전압(+Vs)까지 상승하게 된다. 시간(t1)에서 패널의 양단 전압(Vp)은 전압(+Vs)이 되고, 인덕터 전류(IL1)는 전류(Ipk)까지 상승하게 된다.
모드 2 구간(t1~t2)에서, 시간(t1)에 스위치(S1)가 도통되면, 패널의 전압(Vp)은 외부에서 인가되는 전압(+Vs)으로 유지되고, 스위치(S1)의 바디 다이오드와 다이오드(D1)가 도통하게 된다. 이때, 모드 1 구간동안 전류(Ipk)까지 상승한 인덕터 전류(IL1)는 스위치(Sa)의 차단에 의해 다이오드(D1) - 다이오드(Da) - 스위치(S1)의 바디 다이오드의 전류 경로만 존재하게 되며, 이 경로를 통하여 전원(Vs)쪽으로 전류가 흐르게 되어 전원(Vs)쪽으로 에너지 회수가 된다.
이로 인해 인덕터 전류(IL1)는 선형적으로 감소하여 0이 되고, 시간(t2)에서스위치(S1)와 스위치(S2)가 차단되면 모드 2 구간이 종료된다. 한편, 스위치(S1)가 도통되는 시점에서, 스위치(S1)의 드레인-소스(drain-source)양단 전압(Vds)이 영전압인 상태에서 도통하게 되므로 턴 온 스위칭 손실이 발생하지 않는다.
모드 3 구간(t2~t3)에서, 시간(t2)에 스위치(Sb)와 스위치(S3)이 도통되면, 다시 스위치(Sb) - 인덕터(L2) - 다이오드(Db) - 패널 커패시터(Cp) - 다이오드(D3) - 스위치(S3)에 공진 경로가 형성되어 인덕터(L2)에는 인덕터(L2)와 패널 커패시터(Cp)에 의한 공진 전류(IL2)가 흐르며, 패널의 양단 전압이 전압(-Vs)까지 감소하게 된다. 시간(t3)에서 패널의 양단 전압(Vp)은 전압(-Vs)이 되고, 인덕터 전류(IL2)는 전류(-Ipk)까지 감소한다. 이때, 시간(t3)에 스위치(Sb)가 차단되면 모드 3 구간이 종료된다.
모드 4 구간(t3~t4)에서, 시간(t3)에 스위치(S4)가 도통되면 패널 양단 전압(Vp)이 전압(-Vs)으로 유지되고, 스위치(S4)의 바디 다이오드와 다이오드(D2)가 도통하게 된다. 이때, 모드 3 구간동안 전류(-Ipk)까지 감소한 인덕터 전류(IL2)는 스위치(Sb)의 차단에 의해 다이오드(D2) - 다이오드(Db) - 스위치(S4)의 바디 다이오드의 전류 경로만 존재하게 되며, 이 경로를 통하여 전원(Vs)쪽으로 전류가 흐르게 되어 전원(Vs)쪽으로 에너지 회수가 된다.
이때, 인덕터(L2)에 흐르는 전류(IL2)는 스위치(S4)의 바디 다이오드, 다이오드(Db) 및 다이오드(D2)를 통해 전원으로 흐르며, 인덕터 전류(IL2)는(전류의 흐름을 왼쪽에서 오른쪽 방향으로 기준을 잡았을 때) 전류(-Ipk)까지 감소되었다가 선형적으로 0까지 증가하며 영전압 상태로 도통하게 된다. 시간(t4)에 스위치(S3)와 스위치(S4)가 차단되면, 모드 4 구간이 종료되며 다시 모드 1 구간으로 동작 사이클(cycle)이 반복된다. 한편, 스위치(S4)가 도통되는 시점에서는 스위치(S4)양단 간의 전압에 전압(Vs)이 인가되어 스위치(S4)양단 간의 전압차가 0이 되므로 영전압 스위칭이 가능하게 된다.
이와 같이, 본 발명의 제1 실시 예에 따른 유지 방전 회로는 스위치(S1,S4)가 영전압 상태로 스위칭 하므로, 턴 온 스위칭 손실 없이 스위칭을 수행하지만, 에너지를 회수하는 동안 X, Y 전극 구동부의 동작 전위가 그라운드 레벨 전위(GND) 이하로 떨어지는 단점이 있다. 예를 들어, 패널의 전압 Vp가 +Vs로 충전되어 있다고 가정하면, 스위치(S3)의 드레인은 그라운드(GND) 대비 전압(+Vs)이고 스위치(S2)의 드레인은 그라운드 레벨이다. 다음 사이클(cycle)에 전압(-Vs)으로 극성을 반전하기 위해 스위치(Sb)와 스위치(S3)가 도통되면, 스위치(S3)의 드레인은 스위치(S3)가 도통되는 순간 전압(+Vs)에서 그라운드 레벨 떨어지고, 패널 양단 전압(Vp)은 에너지가 회수되기 전에는 전압(+Vs)으로 유지할 것이므로 스위치(S2)의 드레인 전압인 전압(-Vs)으로 떨어지게 된다.
본 발명의 제1 실시 예에서의 X, Y 전극 구동부의 동작 전위가 상기한 바와 같이 그라운드 레벨 이하로 떨어지는 단점을 보안하기 위해, 이하에서 본 발명의 제2 실시 예에 따른 유지 방전 회로를 제안한다.
도4는 본 발명의 제2 실시 예에 따른 유지 방전 회로를 나타내는 회로도이고, 도5는 본 발명의 제2 실시 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
본 발명의 제2 실시 예에 따른 유지 방전 회로는 본 발명의 제1 실시 예의 유지 방전 회로의 구성과 동일하며, 이하에서 본 발명의 제1 실시 예와 중복되는 부분의 설명은 생략한다.
본 발명의 제2 실시 예에 따른 유지 방전 회로는 제1 실시 예에 따른 유지 방전 회로에 도4와 같이, 스위치(Sa,Sb)의 제어 펄스 동작으로 Y 전극을 유지 방전하는 Y 전극 구동부(110); 스위치(Sa1,Sb1)의 제어 펄스 동작으로 인해 X 전극을 유지 방전하는 X 전극 구동부(210); 및 X, Y 전극 구동부(210,110)의 구동 신호에 따라 각각의 전극에 쌓인 벽전하의 유지 방전이 이루어져 원하는 계조가 표시되는 패널(300)을 포함한다.
Y 전극 구동부(110)는 4개의 스위치(Sa,Sb,S1,S3)와 다이오드(Da,Db,D1,D3)와 인덕터(L1)를 포함한다. X 전극 구동부(210)는 4개의 스위치(Sa1,Sb1,S2,S4)와 다이오드(Da1,Db1,D2,D4)와 인덕터(L2)를 포함한다.
이하에서는 본 발명의 제2 실시 예에 따른 유지 방전 회로의 작용을 첨부한 도면을 참조하여 상세히 설명한다.
먼저, 인덕터 전류(IL1,IL2)는 0이고 패널의 양단 전압(Vp)은 전압(-Vs)이라 가정한 상태에서, 모드 1 구간에서 스위치(Sa)와 스위치(Sa1)가 도통되면,스위치(Sa) - 다이오드(Da) - 인덕터(L1) - 패널 커패시터(Cp) - 인덕터(L2) - 다이오드(Da1) - 스위치(Sa1)의 공진 경로가 형성된다.
인덕터 전류(IL1,IL2)는 인덕터(L1)와 인덕터(L2)의 직렬연결에 의한 공진 전류가 흐르며, 패널의 양단 전압이 전압(+Vs)까지 상승하게 된다. 시간(t1)에서 패널의 양단 전압(Vp)은 전압(+Vs)이 되고, 인덕터 전류(IL1,IL2)는 전류(Ipk)까지 상승하게 된다.
모드 2 구간(t1~t2)에서, 시간(t1)에 스위치(S1)와 스위치(S2)가 도통되면, 패널 양단 전압(Vp)은 전압(+Vs)으로 유지되고, 스위치(S1) 및 스위치(S2)의 바디 다이오드와 다이오드(D3, D4)가 도통하게 된다. 모드 1 구간동안 전류(Ipk)까지 상승한 인덕터 전류(IL1)는 스위치(S1)의 바디 다이오드와 다이오드(D3)를 통해 전원으로 흐르며, 선형적으로 감소하여 0이 된다. 한편, 스위치(S1)가 도통될 때, 스위치(S1)는 드레인-소스 양단 전압(Vds)이 영전압인 상태에서 도통하게 되므로 턴 온 스위칭 손실이 발생하지 않는다.
또한, 인덕터(L2)에 흐르는 전류(IL2)는 스위치(S2)의 바디 다이오드와 다이오드(D4)를 통해 전원으로 흐르며 선형적으로 감소하여 0이 된다. 이때, 스위치(S2)가 도통되는 시점에서, 스위치(S1)의 도통 때와 마찬가지로 스위치(S2)의 드레인-소스 양단 전압(Vds)이 영전압인 상태에서 도통하게 된다. 시간(t2)에서 스위치(S1)와 스위치(S2)가 차단되면 모드 2 구간이 종료된다.
모드 3 구간(t2~t3)에서, 시간(t2)에 스위치(Sb)와 스위치(Sb1)이 도통되면, 다시 스위치(Sb1) - 다이오드(Db1) - 인덕터(L2) - 패널 커패시터(Cp) - 다이오드(Db) - 스위치(Sb)에 공진 경로가 형성되어 인덕터 전류(IL1,IL2)는 인덕터(L1,L2)와 패널 커패시터(Cp)에 의한 공진 전류가 되며, 패널의 양단 전압이 전압(-Vs)까지 감소하게 된다. 시간(t3)에서 패널의 양단 전압(Vp)은 전압(-Vs)이 되고, 인덕터 전류(IL1,IL2)는 전류(-Ipk)까지 감소한다. 스위치(Sb)와 스위치(Sb1)가 차단되면 모드 3 구간이 종료된다.
모드 4 구간(t3~t4)에서, 시간(t3)에 스위치(S3)와 스위치(S4)가 도통되면 패널 양단 전압(Vp)이 전압(-Vs)으로 유지되고, 스위치(S3)와 스위치(S4)의 바디 다이오드와 다이오드(D1,D2)가 도통하게 된다. 모드 3 구간동안 전류(-Ipk)까지 감소된 인덕터(L1)의 전류(IL1)는 스위치(S3)의 바디 다이오드와 다이오드(D1)를 통해 전원으로 흐르며, 선형적으로 0까지 증가한다. 이때, 스위치(S3)의 도통 시점에서, 스위치(S3)의 드레인-소스 전압(Vds)이 영전압 상태에서 도통하게 되므로 턴 온 스위칭 손실이 발생하지 않는다. 또한, 인덕터(L2)에 흐르는 전류(IL2)는 스위치(S2)의 바디 다이오드와 다이오드(D2)를 통하여 전원으로 흐르며, 선형적으로 0까지 증가하게 된다. 이때, 스위치(S4)의 도통 시점에서는 스위치(S3)의 도통 때와 마찬가지로 영전압 상태로 도통하게 된다. 시간(t4)에 스위치(S3)와 스위치(S4)가 차단되면, 모드 4 구간이 종료되며, 다시 모드 1 구간이 시작된다.
도6은 본 발명의 제2 실시 예의 다른 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
첨부한 도6에서와 같이, 제2 실시 예의 다른 예에 따른 유지 방전 회로의 동작 파형은 스위치(Sa,Sa1,Sb,Sb1)의 동작 주기를 변화시킨 파형이다. 즉, 제2 실시 예의 일례에서 스위치(Sa,Sa1)의 동작 주기는 패널의 양단 전압(Vp)을 전압(-Vs)에서 전압(+Vs)까지 상승시키기 위한 동작 주기이고, 제2 실시 예의 다른 예에서는 스위치(Sa,Sa1)가 패널의 양단 전압(Vp)을 전압(-Vs)에서 전압(+Vs)까지 상승시키기 이전에 동작하여 인덕터 전류(IL1,IL2)를 전류(+Ipk)까지 상승시키는 동작 주기를 가진다. 또한, 제2 실시 예의 일례에서 스위치(Sb,Sb1)의 동작 주기는 패널의 양단 전압(Vp)을 전압(+Vs)에서 전압(-Vs)까지 하강시키기 위한 동작 주기이고, 제2 실시 예의 다른 예에서는 스위치가 패널의 양단 전압(Vp)을 전압(+Vs)에서 전압(-Vs)까지 하강시키기 이전에 동작하여 인덕터 전류(IL1,IL2)를 전류(-Ipk)까지 감소시키는 동작 주기를 가진다.
모드 1 구간(t0~t1)에서, 스위치(S1,S2)가 도통되어 패널 양단 전압(Vp)은 전압(+Vs)으로 유지된다. 시간(t1)에서, 스위치(Sb,Sb1)가 도통되면 모드 2가 시작된다.
모드 2 구간(t1~t2)에서는, 시간(t1)에 스위치(Sb,Sb1)가 도통되면 스위치(Sb1) - 다이오드(Db1) - 인덕터(L2) - 스위치(S2)로 경로가 형성되어 인덕터(L2)에 흐르는 전류(IL2)는 전류(-Ipk)까지 선형적으로 감소한다. 스위치(Sb)와 스위치(Sb1)가 차단되면 모드 2가 종료되고 모드 3으로 전환된다.
모드 3 구간(t2~t3)에서는, 스위치(Sb,Sb1)의 차단으로 인해 시간(t2)에서 다이오드(D2) - 인덕터(L2) - 패널 커패시터(Cp) - 인덕터(L1) - 다이오드(D1)로 공진 경로가 형성되어 인덕터 전류(IL1,IL2)는 인덕터(L1+L2)와 패널 커패시터(Cp)에 의한 공진 전류가 흐르며, 패널 양단 전압(Vp)이 전압(-Vs)까지 하강하게 된다. 이때, 인덕터 전류(IL1,IL2)는 0까지 증가한다.
모드 4 구간(t3~t4)에서, 시간(t3)에 스위치(S3,S4)가 도통되면 패널 양단 전압(Vp)은 전압(-Vs)을 유지한다.
모드 5 구간(t4~t5)에서는, 시간(t4)에 스위치(Sa,Sa1)가 도통되면 스위치(Sa) - 다이오드(Da) - 인덕터(L1) - 스위치(S3)로 경로가 형성되어 인덕터(L1)에 흐르는 전류(IL1)는 전류(+Ipk)까지 선형적으로 증가한다. 또한, 스위치(S4) - 인덕터(L2) - 다이오드(Da1) - 스위치(Sa1)로 경로가 형성되어 인덕터(L2)에 흐르는 전류(IL2)도 전류(+Ipk)까지 선형적으로 증가한다. 스위치(Sa,Sa1)가 차단되면 모드 5가 종료되고 모드 6이 시작된다.
모드 6 구간(t5~t6)에서는, 시간(t5)에 다이오드(D3)-인덕터(L1)-패널 커패시터(Cp)-인덕터(L2)-다이오드(D4)로 공진 경로가 형성되어 인덕터 전류(IL1,IL2)는 인덕터(L1+L2)와 패널 커패시터(Cp)에 의한 공진 전류가 흐르며, 패널 양단 전압(Vp)이 전압(+Vs)까지 상승하게 되고, 인덕터 전류(IL1,IL2)는 0까지 감소한다.다시 스위치(S1,S2)가 도통되면 모드 1 구간부터 반복하게 된다.
도7은 본 발명의 제2 실시 예의 또 다른 예에 따른 유지 방전 회로의 동작 파형을 나타내는 도면이다.
첨부한 도7에서와 같이, 제2 실시 예에 또 다른 예에 따른 유지 방전 회로의 동작 파형은 스위치 동작 상태를 변화시키며, 스위치의 동작 상태 변화에 따른 유지 방전 펄스 파형이 변화된다. 즉, 제2 실시 예의 또 다른 예에서는 스위치(Sa,Sa1)가 패널의 양단 전압(Vp)을 전압(-Vs)에서 전압(+Vs)까지 상승시키기 이전부터 동작하여 인덕터 전류(IL1,IL2)를 전류(+Ipk)까지 상승시키는 동작 주기를 가진다. 또한, 스위치(Sb,Sb1)가 패널의 양단 전압(Vp)을 전압(+Vs)에서 전압(-Vs)까지 하강시키기 이전에 동작하여 인덕터 전류(IL1,IL2)를 전류(-Ipk)까지 감소시키는 동작 주기를 가진다.
이전 모드에서 스위치(S3,S4)가 도통되고 있고, 패널 양단 전압(Vp)은 전압(-Vs)라고 가정한다. 모드 1 구간(t0~t1)에서, 스위치(Sa,Sa1)가 도통되면 스위치(Sa) - 다이오드(Da) - 인덕터(L1) - 스위치(S3)의 경로와, 스위치(S4) - 인덕터(L2) - 다이오드(Da1) - 스위치(Sa1)의 경로가 각각 형성되어 인덕터 전류(IL1,IL2)는 전류(+IO)까지 선형적으로 증가한다. 시간(t1)에서, 스위치(S3,S4)가 오프되면 모드 2가 시작된다.
모드 2 구간(t1~t2)에서는, 시간(t1)에 스위치(S3,S4)가 차단되면, 스위치(Sa) - 다이오드(Da) - 인덕터(L1) - 패널 커패시터(Cp) - 인덕터(L2) - 다이오드(Da1) - 스위치(Sa1)의 공진 경로가 형성되어 패널 양단 전압(Vp)이 전압(-Vs)에서 전압(+Vs)으로 증가하며, 인덕터 전류(IL1,IL2)는 모드 1의 전류(+IO)에서 전류(+Ipk)까지 증가한다. 스위치(Sa,Sa1)가 차단되면 모드 2가 종료되고 모드 3으로 전환된다.
모드 3 구간(t2~t3)에서는, 시간(t2)에 스위치(S1,S2)가 도통되면서 스위치(S1)의 바디 다이오드 - 인덕터(L1) - 다이오드(D3)의 경로와, 스위치(S2)의 바디 다이오드 - 다이오드(D4) - 인덕터(L2)의 경로가 형성되어 인덕터 전류(IL1,IL2)는 선형적으로 0까지 감소한다. 이때, 스위치(S1,S2)의 도통 시에는, 각각의 스위치(S1,S2)의 드레인-소스 양단 전압(Vds)이 영전압인 상태에서 도통되므로, 턴 온 스위칭 손실을 저감할 수 있다.
모드 4 구간(t3~t4)에서, 시간(t3)에 스위치(Sb,Sb1)가 도통되면 스위치(S1) - 인덕터(L1) - 다이오드(Db) - 스위치(Sb)의 경로와, 스위치(Sb1) - 다이오드(Db1) - 인덕터(L2) - 스위치(S2)의 경로가 형성되어 인덕터 전류(IL1,IL2)는 전류(-IO)까지 선형적으로 감소한다. 시간(t4)에서 스위치(S1,S2)가 차단되면 모드 4가 종료된다.
모드 5 구간(t4~t5)에서는, 시간(t4)에 스위치(S1,S2)가 차단되어 스위치(Sb1) - 다이오드(Db1) - 인덕터(L2) - 패널 커패시터(Cp) - 인덕터(L1) - 다이오드(Db) - 스위치(Sb)로 공진 경로가 형성되어, 패널 양단 전압(Vp)이전압(+Vp)에서 전압(-Vp)으로 감소하며, 인덕터 전류(IL1,IL2)는 전류(-IO)에서 전류(-Ipk)까지 감소한다. 스위치(Sb,Sb1)가 차단되면 모드 5가 종료되고 모드 6이 시작된다.
모드 6 구간(t5~t6)에서는, 시간(t5)에 스위치(S3)의 바디 다이오드 - 인덕터(L1) - 다이오드(D1)의 경로와, 스위치(S4)의 바디 다이오드 - 인덕터(L2) - 다이오드(D2)의 경로가 형성되어 인덕터 전류(IL1,IL2)는 선형적으로 0까지 증가한다. 이때, 스위치(S3,S4)는 각각의 스위치 드레인-소스 양단 전압(Vds)이 영전압 상태에서 도통되므로, 턴 온 스위칭 손실을 저감시킬 수 있다. 다시 스위치(Sa,s1)가 도통되면 모드 1부터 반복하게 된다.
상기한 본 발명의 제2 실시 예의 제2, 제3 예에 따라, 인덕터의 전류를 미리 부스팅(Boosting)시킴으로써, 보조 스위치의 전류 스트레스의 변동없이 유지 방전 전압 파형의 기울기를 증가시킬 수 있으며, 이로 인해 유지 방전 전압의 상승 및 하강 시에 패널이 다른 이유 없이 방전되는 것을 피할 수 있다.
본 발명의 실시 예는 본 발명의 요지를 벗어나지 않는 범위 내에서 구동 회로의 구성요소에 많은 변형 및 변경이 가능함은 물론이며, 본 발명이 실시 예에만 한정되는 것은 아니다.
이상에서와 같이, 본 발명의 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법은 유지 방전 회로를 하나의 스위치로 동작이 가능하도록 하므로, 구동회로의 구조를 단순화 할 수 있고, 반공진 전류 대신 1/4 공진 전류 파형을 적용하여 유지 방전 회로를 구성하는 동작 스위치의 영전압 스위칭 동작을 수행함으로써 스위칭 손실을 줄일 수 있다.
또한, 본 발명은 발광 개시 직후 별도의 보호 외부 회로 없이도 돌입 전류를 방지할 수 있는 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법을 제공한다.
또한, 종래의 유지 방전에서 나타나는 순환 전류에 의한 스위치 도통 손실을 줄여 전반적인 전력 효율을 향상시킬 수 있다.
또한, 인덕터의 전류를 미리 부스팅(boosting)시킴으로써, 보조 스위치의 전류 스트레스의 변동 없이 유지 방전 전압 파형의 기울기를 증가시킬 수 있으며, 이로 인해 유지 방전 전압의 상승 및 하강 시에 패널이 다른 이유 없이 방전되는 것을 피할 수 있을 뿐만 아니라, 유지 방전 시작 시에 에너지 회수용 커패시터를 충전하기 위한 돌입 전류의 발생을 막을 수 있어서 제품의 신뢰성 및 품질을 향상시킬 수 있다.

Claims (27)

  1. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터를 포함하는 플라즈마 디스플레이 패널의 구동 장치에서,
    방전 유지전압이 인가되는 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 한쪽 단에 연결되는 제1 및 제2 스위치와, 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 다른쪽 단에 연결되는 제3 및 제4 스위치를 포함하며, 상기 패널 커패시터 단자 전압을 제1 유지 방전 전압 또는 제2 유지 방전 전압으로 유지하는 방전 유지부;
    상기 패널 커패시터의 한쪽 단에 연결되는 제1 인덕터를 포함하며, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키고 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하도록 하는 제1 충방전부; 및
    상기 패널 커패시터의 다른쪽 단에 연결되는 제2 인덕터를 포함하며, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키고 상기 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제3 스위치를 영전압 상태에서 스위칭 하도록 하는 제2 충방전부
    를 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  2. 제1항에서, 상기 제1 충방전부가
    한쪽 단이 전원 소스와 연결되고 다른 쪽 단이 상기 제1 인덕터의 한쪽 단과 연결되어, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키는 제5 스위치;
    상기 제1 인덕터의 다른 쪽단과 애노드가 연결되고 상기 패널 커패시터의 한쪽 단과 캐소드가 연결되어, 상기 패널 커패시터로부터 유입되는 전류의 흐름을 방지하는 제1 다이오드;
    상기 제1 다이오드의 캐소드와 애노드가 연결되고 상기 제4 스위치와 캐소드가 연결되어, 공진 경로를 형성하는 제2 다이오드; 및
    상기 제1 인덕터의 한쪽 단과 캐소드가 연결되고 접지단과 애노드가 연결되어, 상기 제1 스위치가 영전압 상태를 유지하도록 하는 제3 다이오드
    를 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  3. 제1항에서, 상기 제2 충방전부가
    한쪽 단이 상기 전원 소스와 연결되고 다른 쪽 단이 상기 제2 인덕터의 한쪽 단과 연결되어, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키는 제6 스위치;
    상기 제2 인덕터의 다른 쪽단과 애노드가 연결되고 상기 패널 커패시터의 다른 쪽 단과 캐소드가 연결되어, 상기 패널 커패시터로부터 유입되는 전류의 흐름을 방지하는 제4 다이오드;
    상기 제4 다이오드의 캐소드와 애노드가 연결되고 상기 제2 스위치와 캐소드가 연결되어, 공진 경로를 형성하는 제5 다이오드; 및
    상기 제2 인덕터의 한쪽 단과 캐소드가 연결되고 접지단과 애노드가 연결되어, 상기 제2 스위치가 영전압 상태를 유지하도록 하는 제6 다이오드
    를 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  4. 제1항에서,
    상기 제5 스위치의 차단에 의해, 상기 제1 스위치의 바디 다이오드-상기 제1 다이오드-상기 제1 인덕터-상기 제3 다이오드의 전류 경로가 형성되어 상기 전원 소스로 에너지가 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.
  5. 제1항에서,
    상기 제6 스위치의 차단에 의해, 상기 제3 스위치의 바디 다이오드-상기 제4 다이오드-상기 제2 인덕터-상기 제6 다이오드의 전류 경로가 형성되어 상기 전원 소스로 에너지가 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.
  6. 제1항 또는 제2항의 어느 한 항에서, 상기 제1 충방전부가
    전류 흐름의 경로를 생성하여 상기 제1, 제2 인덕터가 공진 전류를 발생할수 있도록 스위칭 하는 제7 스위치;
    상기 제7 스위치와 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제8 스위치;
    상기 제7 스위치와 연결되어, 상기 제1 인덕터와 상기 패널 커패시터로의 전류 흐름 경로를 제공하는 제7 다이오드;
    상기 제8 스위치와 연결되어, 상기 패널 커패시터로부터 상기 제8 스위치로의 전류 흐름 경로를 제공하는 제8 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  7. 제1항 또는 제3항의 어느 한 항에서, 상기 제2 충방전부가
    전류 흐름의 경로를 생성하여 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제9 스위치;
    상기 제9 스위치와 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제10 스위치;
    상기 제9 스위치와 연결되어, 상기 제1 인덕터와 상기 패널 커패시터로의 전류 흐름 경로를 제공하는 제9 다이오드;
    상기 제8 스위치와 연결되어, 상기 패널 커패시터로부터 상기 제8 스위치로의 전류 흐름 경로를 제공하는 제10 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  8. 제6항에서, 상기 제1 충방전부가
    상기 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제1 인덕터에 의해 생성된 에너지를 상기 제1 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제11 다이오드;
    상기 패널 커패시터가 상기 제2 유지 방전 전압으로 유지되는 동안, 상기 제1 인덕터에 의해 생성된 에너지를 상기 제4 스위치의 바디 다이오드와 상기 제1 인덕터를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제12 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  9. 제7항에서, 상기 제2 충방전부가
    상기 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제2 인덕터에 의해 생성된 에너지를 상기 제3 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제13 다이오드;
    상기 패널 커패시터가 상기 제2 유지 방전 전압으로 유지되는 동안, 상기 제2 인덕터에 의해 생성된 에너지를 상기 제2 스위치의 바디 다이오드와 상기 제2 인덕터를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제14 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  10. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터를 포함하는 플라즈마 디스플레이 패널의 구동 장치에서,
    방전 유지전압이 인가되는 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 한쪽 단에 연결되는 제1 및 제2 스위치;
    전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 다른쪽 단에 연결되는 제3 및 제4 스위치;
    상기 패널 커패시터의 한쪽 단에 연결되는 제1 인덕터;
    한쪽 단이 전원 소스와 연결되고 다른 쪽 단이 상기 제1 인덕터의 한쪽 단과 연결되어, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키는 제5 스위치;
    상기 제1 인덕터의 다른 쪽단과 애노드가 연결되고 상기 패널 커패시터의 한쪽 단과 캐소드가 연결되어, 상기 패널 커패시터로부터 유입되는 전류의 흐름을 방지하는 제1 다이오드;
    상기 패널 커패시터의 다른 쪽 단과 애노드가 연결되고 상기 제4 스위치와 캐소드가 연결되어 공진 경로를 형성하는 제2 다이오드; 및
    상기 제1 인덕터의 한쪽 단과 캐소드가 연결되고 접지단과 애노드가 연결되어, 상기 제1 스위치가 영전압 상태를 유지하도록 하는 제3 다이오드를 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  11. 제10항에서,
    상기 패널 커패시터의 다른 쪽 단에 연결되는 제2 인덕터;
    한쪽 단이 상기 전원 소스와 연결되고 다른 쪽 단이 상기 제2 인덕터의 한쪽 단과 연결되어, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키는 제6 스위치;
    상기 제2 인덕터의 다른 쪽단과 애노드가 연결되고 상기 패널 커패시터의 다른 쪽 단과 캐소드가 연결되어, 상기 패널 커패시터로부터 유입되는 전류의 흐름을 방지하는 제4 다이오드;
    상기 패널 커패시터의 한쪽 단과 애노드가 연결되고 상기 제2 스위치와 캐소드가 연결되어 공진 경로를 형성하는 제5 다이오드; 및
    상기 제2 인덕터의 한쪽 단과 캐소드가 연결되고 접지단과 애노드가 연결되어, 상기 제2 스위치가 영전압 상태를 유지하도록 하는 제6 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  12. 제10항 또는 제11항의 어느 한 항에서, 상기 구동 장치가
    상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키며, 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하도록 하거나, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키며, 상기 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제3 스위치를 영전압 상태에서 스위칭 하도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.
  13. 제10항 또는 제11항의 어느 한 항에서, 상기 구동 장치가
    상기 제5 스위치의 차단에 의해, 상기 제3 다이오드-상기 제1 인덕터-상기 제1 다이오드-상기 제1 스위치의 바디 다이오드의 전류 경로가 형성되어 상기 전원 소스로 에너지가 회수되도록 하고,
    상기 제6 스위치의 차단에 의해, 상기 제6 다이오드-상기 제2 인덕터-상기 제4 다이오드-상기 제3 스위치의 바디 다이오드의 전류 경로가 형성되어 상기 전원 소스로 에너지가 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.
  14. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터를 포함하는 플라즈마 디스플레이 패널의 구동 장치에서,
    방전 유지전압이 인가되는 전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 한쪽 단에 연결되는 제1 및 제2 스위치;
    전원 소스와 접지단 사이에 직렬로 연결되며 접점이 상기 패널 커패시터의 다른쪽 단에 연결되는 제3 및 제4 스위치;
    상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터;
    한쪽 단이 전원단과 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제5 스위치;
    상기 제5 스위치의 다른 쪽단과 애노드가 연결되고 상기 제1 인덕터의 한쪽 단과 캐소드가 공통점으로 연결되어, 상기 제1 인덕터와 상기 패널 커패시터로의 전류 흐름 경로를 제공하는 제1 다이오드;
    한쪽 단이 접지단에 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제6 스위치;
    상기 제6 스위치의 다른 쪽단과 캐소드가 연결되고 상기 제2 인덕터의 한쪽 단과 애노드가 연결되어, 상기 패널 커패시터로부터 상기 제6 스위치로의 전류 흐름 경로를 제공하는 제2 다이오드;
    접지단과 애노드가 연결되고 상기 공통점에 캐소드가 연결되어, 상기 제1 인덕터에 의해 생성된 에너지를 상기 제1 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제3 다이오드;
    전원단과 캐소드가 연결되고 상기 제2 인덕터의 한쪽 단과 애노드가 연결되어, 상기 제2 인덕터에 의해 생성된 에너지를 상기 제4 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제4 다이오드
    를 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  15. 제14항에서,
    한쪽 단이 전원단과 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제7 스위치;
    상기 제7 스위치의 다른 쪽단과 애노드가 연결되고 상기 제2 인덕터의 한쪽 단과 캐소드가 연결되어, 상기 제2 인덕터와 상기 패널 커패시터로의 전류 흐름 경로를 제공하는 제5 다이오드;
    한쪽 단이 접지단에 연결되어, 상기 제1, 제2 인덕터가 공진 전류를 발생할 수 있도록 스위칭 하는 제8 스위치;
    상기 제8 스위치의 다른 쪽단과 캐소드가 연결되고 상기 공통점과 애노드가 연결되어, 상기 패널 커패시터로부터 상기 제8 스위치로의 전류 흐름 경로를 제공하는 제6 다이오드
    접지단과 애노드가 연결되고 상기 제2 인덕터의 한쪽 단과 캐소드가 연결되어, 상기 제2 인덕터에 의해 생성된 에너지를 상기 제3 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제7 다이오드;
    전원단과 캐소드가 연결되고 상기 공통점에 애노드가 연결되어, 상기 제1 인덕터에 의해 생성된 에너지를 상기 제2 스위치의 바디 다이오드를 통해 전원단으로 회수할 수 있도록 전류 경로를 제공하는 제8 다이오드
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  16. 제14항 또는 제15항의 어느 한 항에서, 상기 구동 장치가
    상기 패널 커패시터를 상기 제1 유지 방전 전압으로 상승시키며, 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하도록 하거나,
    상기 패널 커패시터를 상기 제2 유지 방전 전압으로 하강시키며, 상기 제2인덕터에 의해 발생하는 공진 전류의 반으로 상기 제3 스위치를 영전압 상태에서 스위칭 하도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 장치.
  17. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법에서,
    상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치의 구동에 의해 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
    상기 제1, 제4 스위치의 구동에 의해, 상기 제1 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
    상기 제3 스위치와 상기 제2 인덕터에 연결된 제6 스위치의 구동에 의해 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
    상기 제2, 제3 스위치의 구동에 의해, 상기 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제2 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  18. 제17항에서, 상기 제1 유지 방전 전압 상승 단계가
    상기 제5 스위치가 동작하는 동안 상기 제4 스위치를 동시에 동작시켜, 상기 패널 커패시터가 유지 방전을 수행하도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  19. 제17항에서, 상기 제1 유지 방전 전압 유지 단계가
    상기 제5 스위치의 차단에 의해, 상기 제1 인덕터로부터 상기 제1 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로, 상기 제1 인덕터에 생성된 에너지를 유지 방전 전압을 제공하는 전원단으로 회수하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  20. 제17항에서, 상기 제2 유지 방전 전압 유지 단계가
    상기 제6 스위치의 차단에 의해, 상기 제2 인덕터로부터 상기 제2 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로, 상기 제2 인덕터에 생성된 에너지를 유지 방전 전압을 제공하는 전원 단으로 회수하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  21. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법에서,
    상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치의 구동에 의해, 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
    상기 제1, 제4 스위치의 구동에 의해, 상기 제1, 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제1, 제4 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
    상기 제3 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제3 스위치와 상기 제1 인덕터에 연결된 제8 스위치의 구동에 의해, 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
    상기 제2, 제3 스위치의 구동에 의해, 상기 제1, 제2 인덕터에 의해 발생하는 공진 전류의 반으로 상기 제2, 제3 스위치를 영전압 상태에서 스위칭 하여 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  22. 제21항에서, 상기 제1 유지 방전 전압 유지 단계가
    상기 제5, 제6 스위치의 차단과 상기 제1, 제4 스위치의 동작에 의해, 상기제1 인덕터로부터 상기 제1 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로 상기 제1 인덕터에 생성된 에너지가 전원단으로 회수되고, 상기 제4 스위치의 바디 다이오드로부터 상기 제2 인덕터를 거쳐 형성된 전류 경로로 상기 제2 인덕터에 생성된 에너지가 전원단으로 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  23. 제21항에서, 상기 제2 유지 방전 전압 유지 단계가
    상기 제7, 제8 스위치의 차단과 상기 제2, 제3 스위치의 동작에 의해, 상기 제2 인덕터로부터 상기 제3 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로 상기 제2 인덕터에 생성된 에너지가 전원단으로 회수되고, 상기 제2 스위치의 바디 다이오드로부터 상기 제1 인덕터를 거쳐 형성된 전류 경로로 상기 제1 인덕터에 생성된 에너지가 전원단으로 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  24. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법에서,
    상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치를 구동시키고, 상기 제2, 제3 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 공진 전류가 생성되도록 하는 단계;
    상기 제2, 제3 스위치 및 상기 제5, 제6 스위치가 차단되는 시간동안 상기 제1, 제2 인덕터에 생성된 공진 전류의 감소에 의해 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
    상기 제1, 제4 스위치를 구동시켜 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
    상개 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제2 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제3 스위치와 상기 제1 인덕터에 연결된 제8 스위치를 구동시키고, 상기 제1, 제4 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 공진 전류가 생성되도록 하는 단계;
    상기 제1, 제4 스위치 및 상기 제7, 제8 스위치가 차단되는 시간동안 상기 제1, 제2 인덕터에 생성된 공진 전류의 감소에 의해 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계; 및
    상기 제2, 제3 스위치를 구동시켜 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  25. 다수의 어드레스 전극과, 서로 쌍을 이루며 지그재그로 배열된 다수의 주사전극과 유지전극과, 상기 주사 전극 및 유지 전극에 의해 형성되는 패널 커패시터와, 상기 패널 커패시터의 한쪽 단에 공통점으로 연결된 제1, 제2 스위치와, 상기 패널 커패시터의 다른 쪽 단에 공통점으로 연결된 제3 및 제4 스위치와, 상기 패널 커패시터의 한쪽 단과 다른 쪽 단에 각각 연결되는 제1 및 제2 인덕터를 포함하는 플라즈마 디스플레이 패널의 구동 방법에서,
    상기 제1 스위치와 상기 제1 인덕터에 연결된 제5 스위치와, 상기 제4 스위치와 상기 제2 인덕터에 연결된 제6 스위치를 구동시키고, 상기 제2, 제3 스위치를 구동시켜, 상기 제1, 제2 인덕터에 전류의 경로에 의한 제1 기울기의 공진 전류가 생성되도록 하는 단계;
    상기 제2, 제3 스위치를 차단시키고 상기 제5, 제6 스위치를 구동시켜, 상기 제1, 제2 인덕터에 제2 기울기의 공진 전류를 생성시키며, 상기 패널 커패시터를 제1 유지 방전 전압으로 상승시키는 단계;
    상기 제5, 제6 스위치를 차단시키고 상기 제1, 제4 스위치를 구동시켜, 상기 패널 커패시터를 상기 제1 유지 방전 전압으로 유지시키는 단계;
    상기 패널 커패시터가 상기 제1 유지 방전 전압으로 유지되는 동안, 상기 제3 스위치와 상기 제2 인덕터에 연결된 제7 스위치와, 상기 제2 스위치와 상기 제1 인덕터에 연결된 제8 스위치를 구동시키고, 상기 제1, 제4 스위치를 구동시켜서 전류의 경로에 의한 음의 제1 기울기의 공진 전류가 상기 제1, 제2 인덕터에 생성되도록 하는 단계;
    상기 제1, 제4 스위치를 차단시키고 상기 제7, 제8 스위치를 구동시켜, 음의 제2 기울기의 공진 전류를 상기 제1, 제2 인덕터에 생성시키며, 상기 패널 커패시터를 제2 유지 방전 전압으로 하강시키는 단계;
    상기 제7, 제8 스위치를 차단시키고 상기 제2, 제3 스위치를 구동시켜, 상기 패널 커패시터를 상기 제2 유지 방전 전압으로 유지시키는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  26. 제25항에서, 상기 제1 유지 방전 전압 유지 단계가
    상기 제5, 제6 스위치의 차단과 상기 제1, 제4 스위치의 동작에 의해, 상기 제1 인덕터로부터 상기 제1 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로 상기 제1 인덕터에 생성된 에너지가 전원단으로 회수되고, 상기 제4 스위치의 바디 다이오드로부터 상기 제2 인덕터를 거쳐 형성된 전류 경로로 상기 제2 인덕터에 생성된 에너지가 전원단으로 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  27. 제25항에서, 상기 제2 유지 방전 전압 유지 단계가
    상기 제7, 제8 스위치의 차단과 상기 제2, 제3 스위치의 동작에 의해, 상기 제2 인덕터로부터 상기 제3 스위치의 바디 다이오드를 거쳐 형성된 전류 경로로 상기 제2 인덕터에 생성된 에너지가 전원단으로 회수되고, 상기 제2 스위치의 바디 다이오드로부터 상기 제1 인덕터를 거쳐 형성된 전류 경로로 상기 제1 인덕터에 생성된 에너지가 전원단으로 회수되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
KR10-2002-0008405A 2001-10-16 2002-02-18 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법 KR100450218B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US10/270,668 US6680581B2 (en) 2001-10-16 2002-10-16 Apparatus and method for driving plasma display panel
CNB021542074A CN100369082C (zh) 2001-10-16 2002-10-16 驱动等离子显示屏的设备及其方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020010063803 2001-10-16
KR20010063803 2001-10-16

Publications (2)

Publication Number Publication Date
KR20030032797A KR20030032797A (ko) 2003-04-26
KR100450218B1 true KR100450218B1 (ko) 2004-09-24

Family

ID=29564915

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0008405A KR100450218B1 (ko) 2001-10-16 2002-02-18 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100450218B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100450203B1 (ko) * 2002-03-05 2004-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그 구동 장치 및 그 구동 방법
KR100649724B1 (ko) * 2005-03-03 2006-11-27 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07210112A (ja) * 1994-01-13 1995-08-11 Fujitsu General Ltd 残留電荷放電回路
KR960011822A (ko) * 1994-09-09 1996-04-20 플라즈마 구동회로
KR960025299A (ko) * 1994-12-02 1996-07-20 이데이 노부유키 플라즈마표시채널에의 돌입전류의 억제가 가능한 플라즈마구동회로
JPH1185099A (ja) * 1997-07-16 1999-03-30 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR20000009666A (ko) * 1998-07-27 2000-02-15 구자홍 멀티스텝형 에너지 회수장치 및 회수방법
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07210112A (ja) * 1994-01-13 1995-08-11 Fujitsu General Ltd 残留電荷放電回路
KR960011822A (ko) * 1994-09-09 1996-04-20 플라즈마 구동회로
KR960025299A (ko) * 1994-12-02 1996-07-20 이데이 노부유키 플라즈마표시채널에의 돌입전류의 억제가 가능한 플라즈마구동회로
JPH1185099A (ja) * 1997-07-16 1999-03-30 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR20000009666A (ko) * 1998-07-27 2000-02-15 구자홍 멀티스텝형 에너지 회수장치 및 회수방법
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit

Also Published As

Publication number Publication date
KR20030032797A (ko) 2003-04-26

Similar Documents

Publication Publication Date Title
KR100365693B1 (ko) 교류 플라즈마 디스플레이 패널의 유지방전 회로
US6680581B2 (en) Apparatus and method for driving plasma display panel
KR100477985B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100463185B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
US7915832B2 (en) Plasma display panel drive circuit and plasma display apparatus
KR100467448B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 구동 방법
KR20030081936A (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100450203B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 그 구동 방법
US7307601B2 (en) Driving method and device of plasma display panel and plasma display device
KR20030088633A (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100590112B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100428624B1 (ko) 교류 플라즈마 디스플레이 패널의 유지 방전 회로
KR100450218B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100462778B1 (ko) 플라즈마 표시 패널의 구동 회로
KR100343379B1 (ko) 교류 플라즈마 디스플레이 패널의 유지방전 회로
KR100458585B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100676756B1 (ko) 플라즈마 디스플레이 패널의 집적된 어드레스 구동 회로모듈, 구동 장치 및 구동방법
KR100502906B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100490615B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100823475B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100490636B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100552625B1 (ko) 에너지 회수 회로를 포함하는 플라즈마 표시 패널의 구동장치
KR100502934B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100764662B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법
KR20070005370A (ko) 플라즈마 표시 장치 및 그 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080826

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee