KR20030026211A - Emi 감소 pll - Google Patents
Emi 감소 pll Download PDFInfo
- Publication number
- KR20030026211A KR20030026211A KR1020020043695A KR20020043695A KR20030026211A KR 20030026211 A KR20030026211 A KR 20030026211A KR 1020020043695 A KR1020020043695 A KR 1020020043695A KR 20020043695 A KR20020043695 A KR 20020043695A KR 20030026211 A KR20030026211 A KR 20030026211A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- modulation
- frequency
- oscillation
- outputting
- Prior art date
Links
- 208000032365 Electromagnetic interference Diseases 0.000 title abstract description 27
- 230000010355 oscillation Effects 0.000 claims abstract description 115
- 230000004044 response Effects 0.000 claims abstract description 38
- 230000009467 reduction Effects 0.000 claims abstract description 22
- 238000000034 method Methods 0.000 claims description 39
- 230000003247 decreasing effect Effects 0.000 claims description 14
- 230000003111 delayed effect Effects 0.000 claims description 11
- 230000008569 process Effects 0.000 claims description 10
- 238000001914 filtration Methods 0.000 claims description 9
- 238000001514 detection method Methods 0.000 claims description 8
- 239000000872 buffer Substances 0.000 claims description 5
- 230000003139 buffering effect Effects 0.000 claims 2
- 238000005086 pumping Methods 0.000 claims 1
- 230000007423 decrease Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 24
- 230000007480 spreading Effects 0.000 description 17
- 238000001228 spectrum Methods 0.000 description 10
- 230000008859 change Effects 0.000 description 6
- 230000001934 delay Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/0916—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
- H03C3/0925—Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
Claims (13)
- 입력신호를 분주하여 소정의 값으로 분주 시킨 기준주파수신호를 출력하는 프리 디바이더(pre-divider);상기 기준주파수신호 및 소정의 피드백신호를 수신하고, 상기 기준주파수신호 및 상기 피드백신호 사이의 위상 차이에 대응되는 신호를 발생시키며, 상기 대응되는 신호를 소정의 과정으로 처리한 제어전압을 출력하는 위상검출기;상기 제어전압 및 소정의 복수 개의 스위칭제어신호를 수신하고, 한편으로는 상기 제어전압에 따라 소정의 주파수를 가지는 제1오실레이션(oscillation) 신호를 출력하며, 다른 한편으로는 상기 복수 개의 스위칭제어신호에 따라 상기 제1오실레이션 신호에 대하여 기본지연시간의 정수배가 되는 제2오실레이션 신호를 출력하는 VCO;상기 제2오실레이션 신호를 수신하여 상기 제1오실레이션 신호의 주파수가 증가 또는 감소되는 것을 지시하는 상기 피드백신호를 출력하는 메인 디바이더(main divider);변조주파수(modulation frequency) 데이터, 변조율(modulation rate) 데이터, 상기 피드백신호 및 상기 제2오실레이션 신호를 수신하여 상기 복수 개의 스위칭제어신호를 출력하는 변조제어블록; 및상기 제1오실레이션 신호를 수신하여 소정의 값으로 분주 시킨 신호를 출력하는 포스트 디바이더(post divider)를 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 제1항에 있어서, 상기 기본지연시간은,상기 제1오실레이션 신호의 한 주기를 상기 복수 개의 제어신호의 수로 나눈 시간인 것을 특징으로 하는 EMI 감소 PLL.
- 제1항에 있어서, 상기 위상검출기에서의 소정의 과정은,상기 대응되는 신호에 대한 전하 펌핑(charge pumping) 및 루프 필터링(loop filtering) 과정인 것을 특징으로 하는 EMI 감소 PLL.
- 제1항에 있어서, 상기 변조제어블록은,상기 피드백신호, 상기 변조주파수 데이터 및 소정의 선택신호에 응답하여 제1변조신호를 출력하는 변조주파수 제어블록;상기 피드백신호, 상기 변조율 데이터 및 상기 변조주파수신호에 응답하여 상기 선택신호 및 제2변조신호를 출력하는 변조율 제어블록; 및상기 피드백신호, 상기 제2오실레이션 신호 및 상기 제2변조신호에 응답하여 상기 스위칭제어신호를 복수 개 출력하는 결정블록을 구비하는 것을 특징으로 하는EMI 감소 PLL.
- 제1항에 있어서, 상기 VCO(405)는,상기 제어전압에 따라 상기 제1오실레이션 신호 및 상기 제1오실레이션 신호의 한 주기를 상기 복수 개의 스위칭제어신호의 수로 나눈 시간만큼 지연되거나 앞서는 복수 개의 변조 오실레이션신호를 출력하는 링 오실레이터;상기 복수 개의 변조 오실레이션신호를 각각 저장하는 복수 개의 레지스터를 구비하는 레지스터블록;상기 복수 개의 스위칭제어신호에 따라 상기 레지스터블록에 저장된 복수 개의 변조 오실레이션신호들 중에서 하나를 선택하여 스위칭하는 복수 개의 스위치들; 및상기 복수 개의 스위치들 중에서 선택된 하나의 스위치를 통하여 출력되는 신호를 버퍼링하여 출력하는 출력버퍼를 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 입력신호를 수신하여 기준주파수신호를 생성시키며, 상기 기준주파수신호 및 내부에서 발생되는 소정의 피드백신호의 위상 차이에 해당하는 제어전압을 발생시키고, 상기 제어전압에 따라 제 1 오실레이터 신호를 발생시키고, 소정의 스위칭제어신호에 따라 상기 제 1 오실레이션 신호에 대하여 기본지연시간의 정수배가 되는 제 2 오실레이션 신호를 발생시키는 클록 제너레이터 블록(clock generatorblock); 및변조주파수(modulation frequency) 데이터, 변조율(modulation rate) 데이터, 상기 피드백신호 및 상기 제 2 오실레이션 신호를 수신하여 상기 복수 개의 스위칭제어신호를 출력하는 변조제어블록을 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 제6항에 있어서, 상기 기본지연시간은,상기 제 1 오실레이션 신호의 한 주기를 상기 복수 개의 제어신호의 수로 나눈 시간인 것을 특징으로 하는 EMI 감소 PLL.
- 제6항에 있어서, 상기 변조제어블록은,상기 피드백신호, 상기 변조주파수 데이터 및 소정의 선택신호에 응답하여 제1변조신호를 출력하는 변조주파수 제어블록;상기 피드백신호, 상기 변조 율 데이터 및 상기 변조주파수신호에 응답하여 상기 선택신호 및 제2변조신호를 출력하는 변조 율 제어블록; 및상기 피드백신호, 상기 제 2 오실레이션 신호 및 상기 제 2 변조신호에 응답하여 상기 스위칭제어신호를 복수 개 출력하는 결정블록을 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 제6항에 있어서, 상기 클록 제너레이터 블록은,상기 제어전압에 따라 상기 제1오실레이션 신호 및 상기 제1오실레이션 신호의 한 주기를 상기 복수 개의 스위칭제어신호의 수로 나눈 시간만큼 지연되거나 앞서는 복수 개의 변조 오실레이션신호를 출력하는 링 오실레이터;상기 복수 개의 변조 오실레이션신호를 각각 저장하는 복수 개의 레지스터를 구비하는 레지스터블록;상기 복수 개의 스위칭제어신호에 따라 상기 레지스터블록에 저장된 복수 개의 변조 오실레이션신호들 중에서 하나를 선택하여 스위칭하는 복수 개의 스위치들; 및상기 복수 개의 스위치들 중에서 선택된 하나의 스위치를 통하여 출력되는 신호를 버퍼링하여 출력하는 출력버퍼를 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 소정의 기준 주파수 신호의 위상과 소정의 피드백 신호의 위상을 비교하고, 상기 위상 차이에 응답하여 그 값이 변동하는 제어 전압을 발생하는 위상 검출 및 필터링부 ;상기 제어 전압에 응답하여 주파수가 변동되는 제 1 오실레이션(oscillation) 신호 및 상기 제어 전압에 응답하여 주파수가 변동되는 제 1 내지 제 M 클럭 신호를 발생하는 전압 제어 발진부 ;상기 제 1 내지 제 M 클럭 신호를 수신하고 소정의 제 1 내지 제 N 스위칭 제어 신호에 응답하여 상기 제 1 내지 제 M 클럭 신호 중 연속하는 2개의 클럭 신호의 위상 차를 세분화하며, 소정의 기본 지연 시간의 정수배의 주파수를 가지는 제 2 오실레이션 신호를 발생하는 위상 인터폴레이터(phase interpolator) ;변조주파수(modulation frequency) 데이터, 변조율(modulation rate) 데이터, 변조 스텝 데이터, 상기 피드백 신호 및 상기 제 2 오실레이션 신호를 수신하여 상기 제 1 내지 제 N 스위칭 제어 신호를 출력하는 변조 제어 블록; 및상기 제 2 오실레이션 신호를 수신하여 상기 제 1 오실레이션 신호의 주파수가 증가 또는 감소되는 것을 지시하는 상기 피드백 신호를 출력하는 메인 디바이더(main divider)를 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 제 10항에 있어서, 상기 기본 지연 시간은,상기 제 1 오실레이션 신호의 한 주기를 {2 }^{N } -1(N은 상기 스위칭 제어 신호의 개수 )으로 나눈 시간인 것을 특징으로 하는 EMI 감소 PLL.
- 제 10항에 있어서, 상기 PLL은,입력 신호를 소정의 값으로 분주 시킨 상기 기준 주파수 신호를 출력하는 프리 디바이더(pre-divider) ; 및상기 제 1 오실레이션 신호를 수신하여 소정의 값으로 분주 시킨 신호를 출력하는 포스트 디바이더(post divider)를 더 구비하는 것을 특징으로 하는 EMI 감소 PLL.
- 제 10항에 있어서, 상기 변조 제어 블록은,상기 피드백 신호 및 상기 변조 주파수 데이터에 응답하여 변조율이 증가되는 지 감소되는 지를 선택하는 선택 신호를 출력하는 변조주파수 제어블록; 및상기 피드백신호, 상기 변조율 데이터, 상기 제 2 오실레이션 신호, 상기 변조 스텝 데이터 및 상기 선택 신호에 응답하여 상기 제 1 내지 제 N 스위칭 제어 신호를 출력하는 변조율 제어블록을 구비하는 것을 특징으로 하는 EMI 감소 PLL.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW91120699A TW566004B (en) | 2002-07-24 | 2002-09-11 | Phase locked loop for reducing electromagnetic interference |
JP2002273147A JP4074166B2 (ja) | 2001-09-25 | 2002-09-19 | Emi低減pll |
US10/253,072 US6703902B2 (en) | 2001-09-25 | 2002-09-24 | Phase locked loop for reducing electromagnetic interference |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20010059337 | 2001-09-25 | ||
KR1020010059337 | 2001-09-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030026211A true KR20030026211A (ko) | 2003-03-31 |
KR100493024B1 KR100493024B1 (ko) | 2005-06-07 |
Family
ID=27725385
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0043695A KR100493024B1 (ko) | 2001-09-25 | 2002-07-24 | Emi 감소 pll |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100493024B1 (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7558311B2 (en) | 2004-11-08 | 2009-07-07 | Samsung Electronics Co., Ltd. | Spread spectrum clock generator and method for generating a spread spectrum clock signal |
KR100937940B1 (ko) * | 2008-04-11 | 2010-01-21 | 주식회사 하이닉스반도체 | 스프레드 스펙트럼 클럭 발생회로와 생성 방법 |
KR100949275B1 (ko) * | 2008-04-11 | 2010-03-25 | 주식회사 하이닉스반도체 | 스프레드 스펙트럼 클럭 발생회로와 생성 방법 |
EP3416272A1 (en) | 2017-06-12 | 2018-12-19 | LG Electronics Inc. | Power converting apparatus and home appliance including the same |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5631920A (en) * | 1993-11-29 | 1997-05-20 | Lexmark International, Inc. | Spread spectrum clock generator |
US6175259B1 (en) * | 1999-02-09 | 2001-01-16 | Cypress Semiconductor Corp. | Clock generator with programmable two-tone modulation for EMI reduction |
JP3613787B2 (ja) * | 1999-10-18 | 2005-01-26 | 日本プレシジョン・サーキッツ株式会社 | 自己変調型クロック発生回路 |
KR20010087021A (ko) * | 2000-03-06 | 2001-09-15 | 윤종용 | 전자파를 감소시키기 위한 위상동기루프회로 |
-
2002
- 2002-07-24 KR KR10-2002-0043695A patent/KR100493024B1/ko active IP Right Grant
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7558311B2 (en) | 2004-11-08 | 2009-07-07 | Samsung Electronics Co., Ltd. | Spread spectrum clock generator and method for generating a spread spectrum clock signal |
KR100937940B1 (ko) * | 2008-04-11 | 2010-01-21 | 주식회사 하이닉스반도체 | 스프레드 스펙트럼 클럭 발생회로와 생성 방법 |
KR100949275B1 (ko) * | 2008-04-11 | 2010-03-25 | 주식회사 하이닉스반도체 | 스프레드 스펙트럼 클럭 발생회로와 생성 방법 |
EP3416272A1 (en) | 2017-06-12 | 2018-12-19 | LG Electronics Inc. | Power converting apparatus and home appliance including the same |
US10727736B2 (en) | 2017-06-12 | 2020-07-28 | Lg Electronics Inc. | Power converting apparatus and home appliance including the same |
Also Published As
Publication number | Publication date |
---|---|
KR100493024B1 (ko) | 2005-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4074166B2 (ja) | Emi低減pll | |
US7406144B2 (en) | Clock generator circuit using phase modulation technology and method thereof | |
KR100629285B1 (ko) | 고정밀도의 주파수 변조가 가능한 스펙트럼 확산 방식을이용한 클럭 발생 회로 | |
US8024598B2 (en) | Apparatus and method for clock generation with piecewise linear modulation | |
US8667038B1 (en) | Methods and apparatus to increase the resolution of a clock synthesis circuit that uses feedback interpolation | |
CN1945974B (zh) | 半导体装置、扩频时钟发生器及其方法 | |
US6181213B1 (en) | Phase-locked loop having a multi-phase voltage controlled oscillator | |
KR100224577B1 (ko) | 위상동기루프의 록 검출장치 | |
KR100374648B1 (ko) | 전자파를 감소시키기 위한 위상동기루프회로 및 그의제어방법 | |
KR20010111155A (ko) | 고속 동기를 갖는 위상동기루프 | |
KR20120047379A (ko) | 확산 스펙트럼 클럭 발생 회로 | |
KR100965764B1 (ko) | 위상고정루프 및 그 제어방법 | |
KR100937305B1 (ko) | 분수분주형 pll에서 과도 응답을 감소시키는 시스템 및방법 | |
JP5190028B2 (ja) | スペクトラム拡散クロック生成器 | |
KR100493024B1 (ko) | Emi 감소 pll | |
EP1262016B1 (en) | Fractional-n phase locked loop | |
KR20020074980A (ko) | 전자기적 간섭이 감소된 확산 스펙트럼 주파수 변조 클럭펄스 발생장치 | |
KR100949275B1 (ko) | 스프레드 스펙트럼 클럭 발생회로와 생성 방법 | |
US7123065B1 (en) | Method of improving lock acquisition times in systems with a narrow frequency range | |
CN102377413B (zh) | 展频时钟系统及其展频时钟产生器 | |
RU56747U1 (ru) | Цифровой синтезатор частот с частотной модуляцией | |
TW566004B (en) | Phase locked loop for reducing electromagnetic interference | |
KR970002435Y1 (ko) | 피엘엘 회로 | |
CN116938233A (zh) | 锁相环的时钟中心扩频方法和装置 | |
KR960000053Y1 (ko) | 대역가변 dpll회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130430 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20140430 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20150430 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20160429 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20170427 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20180430 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20190429 Year of fee payment: 15 |