KR20020062142A - 평면 표시 장치의 구동 회로 - Google Patents

평면 표시 장치의 구동 회로 Download PDF

Info

Publication number
KR20020062142A
KR20020062142A KR1020010074881A KR20010074881A KR20020062142A KR 20020062142 A KR20020062142 A KR 20020062142A KR 1020010074881 A KR1020010074881 A KR 1020010074881A KR 20010074881 A KR20010074881 A KR 20010074881A KR 20020062142 A KR20020062142 A KR 20020062142A
Authority
KR
South Korea
Prior art keywords
circuit
voltage
switch
electrode
waveform
Prior art date
Application number
KR1020010074881A
Other languages
English (en)
Inventor
도미오시게또시
기시도모까쯔
사까모또데쯔야
Original Assignee
후지츠 히다찌 플라즈마 디스플레이 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지츠 히다찌 플라즈마 디스플레이 리미티드 filed Critical 후지츠 히다찌 플라즈마 디스플레이 리미티드
Publication of KR20020062142A publication Critical patent/KR20020062142A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 회로 구성을 간소화하면서도, 안정된 경사 파형을 출력할 수 있도록 한다.
표시 수단이 되는 용량성 부하에 인가하는 소정의 전압을 생성하는 전원 회로에 의해 생성된 전압의 고전위측을 공급하는 신호선과 접지와의 사이에 상기 용량성 부하에 인가하는 경사 파형을 발생하는 경사 파형 발생 회로를 접속하도록 하여, 상기 경사 파형 발생 회로의 기준 전위를 접지 전위로 함으로써, 복수의 전원 회로나 상기 경사 파형 발생 회로의 제어 신호의 기준 전위를 변환하는 신호 전달 회로를 설치하지 않고, 간단한 회로 구성으로 안정된 경사 파형을 출력할 수 있도록 한다.

Description

평면 표시 장치의 구동 회로{CIRCUIT FOR DRIVING FLAT DISPLAY DEVICE}
본 발명은 평면 표시 장치의 구동 회로에 관한 것으로, 특히, 교류 구동형 플라즈마 디스플레이의 구동 회로에 이용하기에 적합한 것이다.
종래부터 평면 표시 장치의 하나인 교류 구동형 플라즈마 디스플레이 패널(Plasma Display Panel: PDP)에는, 2개의 전극을 이용하여 선택 방전(어드레스 방전) 및 유지 방전을 행하는 2 전극형과, 제3 전극을 이용하여 어드레스 방전을 행하는 3 전극형이 있었다. 또한, 상기 3 전극형에서는, 유지 방전을 행하는 제1 전극과 제2 전극이 배치되어 있는 기판에 제3 전극을 형성하는 경우와, 대향하는 다른 하나의 기판에 해당 제3 전극을 형성하는 경우가 있었다.
상기한 각 타입의 PDP 장치는, 어느 것이나 동작 원리는 동일하기 때문에, 이하에서는, 유지 방전을 행하는 제1 및 제2 전극을 제1 기판에 설치함과 함께, 이것과는 별도로, 제1 기판과 대향하는 제2 기판에 제3 전극을 설치한 PDP 장치에 대하여 그 구성 예를 설명한다.
도 13은 교류 구동형 PDP 장치의 전체 구성을 나타내는 도면이다. 도 13에서, 교류 구동형 PDP 장치(1)는 각 셀이 표시 화상의 1 화소인 매트릭스형으로 배치된 복수의 셀을 포함하고 있고, 도 13에서는 m행 n열의 매트릭스에 배치된 셀로 이루어지는 교류 구동형 PDP 장치를 나타내고 있다. 또한, 교류 구동형 PDP(1)에는, 제1 기판에 상호 평행한 주사 전극 Y1∼Yn 및 공통 전극 X가 설치됨과 함께 상기 제1 기판에 대향하는 제2 기판에 이들 전극 Y1∼Yn, X와 직교하는 방향으로 어드레스 전극 A1∼Am이 설치되어 있다. 공통 전극 X는 각 주사 전극 Y1∼Yn에 대응하여 이것에 접근하여 설치되고, 일단이 상호 공통으로 접속되어 있다.
상기 공통 전극 X의 공통단은 X측 회로(2)의 출력단에 접속되고, 각 주사 전극 Y1∼Yn은 Y측 회로(3)의 출력단에 접속되어 있다. 또한, 어드레스 전극 A1∼Am은 어드레스측 회로(4)의 출력단에 접속되어 있다. X측 회로(2)는 방전을 반복하는 회로로 이루어지며, Y측 회로(3)는 선순차 주사하는 회로와 방전을 반복하는 회로로 이루어진다. 또한, 어드레스측 회로(4)는, 표시하여야 할 열을 선택하는 회로로 이루어진다. 이들 X측 회로(2), Y측 회로(3) 및 어드레스측 회로(4)는, 제어 회로(5)로부터 공급되는 제어 신호에 의해 제어된다. 즉, 어드레스측 회로(4)와 Y측 회로(3) 내의 선순차 주사하는 회로에 의해 어느 셀을 점등시킬지를 결정하고, X측 회로(2) 및 Y측 회로(3)의 방전을 반복함으로써 PDP의 표시 동작을 행한다.
제어 회로(5)는, 외부로부터의 표시 데이터 D, 표시 데이터 D의 판독 타이밍을 나타내는 클럭 CLK, 수평 동기 신호 HS 및 수직 동기 신호 VS에 기초하여 상기 제어 신호를 생성하고, X측 회로(2), Y측 회로(3) 및 어드레스측 회로(4)에 공급한다.
도 14의 (a)는, 1 화소인 제 i행 제 j열의 셀 Cij의 단면 구성을 나타내는 도면이다. 도 14의 (a)에서, 공통 전극 X 및 주사 전극 Yi는 전면 유리 기판(11) 상에 형성되어 있다. 그 위에는, 방전 공간(17)에 대하여 절연하기 위한 유전체층(12)이 피착됨과 함께 또한 그 위에 MgO(산화마그네슘) 보호막(13)이 피착되어 있다.
한편, 어드레스 전극 Aj는 전면 유리 기판(11)과 대향하여 배치된 배면 유리 기판(14) 상에 형성되고, 그 위에는 유전체층(15)이 피착되며, 또한 그 위에 형광체(18)가 피착되어 있다. MgO 보호막(13)과 유전체층(15)과의 사이의 방전 공간(17)에는 Ne+Xe 페닝 가스 등이 봉입되어 있다.
도 14의 (b)는, 교류 구동형 PDP의 용량 Cp에 대하여 설명하기 위한 도면이다. 도 14의 (b)에 도시한 바와 같이, 교류 구동형 PDP에는 방전 공간(17), 공통 전극 X와 주사 전극 Y와의 사이, 및 전면 유리 기판(11)에 각각 용량 성분 Ca, Cb, Cc가 존재하며, 이들 합계에 의해 셀 하나당 용량 Cp cell이 결정된다 (Cpcell=Ca+Cb+Cc). 모든 셀의 용량 Cpcell의 합계가 패널 용량 Cp이다.
또한, 도 14의 (c)는 교류 구동형 PDP의 발광에 대하여 설명하기 위한 도면이다. 도 14의 (c)에 도시한 바와 같이, 리브(16)의 내면에는, 적, 청, 녹색의 형광체(18)가 스트라이프형으로 각 색마다 배열, 도포되어 있으며, 공통 전극 X 및 주사 전극 Y 사이의 방전에 의해 형광체(18)를 여기하여 발광하도록 되어 있다.
도 15는 종래의 교류 구동형 PDP의 구동 방법의 일례를 나타내는 타임차트이고, 1 프레임을 구성하는 복수의 서브 필드 중의 1 서브 필드분을 나타내고 있다. 하나의 서브 필드는, 전면 기입 기간 및 전면 소거 기간으로 이루어지는 리세트 기간과, 어드레스 기간과, 유지 방전 기간으로 구분된다.
리세트 기간에서는, 우선 모든 주사 전극 Y1∼Yn이 접지 레벨(0V)로 되고, 이와 동시에 공통 전극 X에 전압 Vs+Vw(약 400V)로 이루어지는 전면 기입 펄스가 인가된다. 이 때의 어드레스 전극 A1∼Am의 전위는, 모두 Vaw(약 100V)이다. 이결과, 이전의 표시 상태에 상관없이, 모든 표시 라인의 모든 셀에서 방전이 행해져, 벽 전하가 형성된다.
다음에, 공통 전극 X와 어드레스 전극 A1∼Am의 전위가 0V가 됨으로써, 모든 셀에서 벽 전하 자신의 전압이 방전 개시 전압을 초과해 방전이 개시된다. 이 방전에서는, 전극간의 전위차가 없기 때문에, 벽 전하는 형성되지 않고, 공간 전하는 소위 자기 소거 방전을 행하여 자기 중화하고 방전이 종식된다. 이에 따라, 패널 내의 모든 셀의 상태가 벽 전하가 없는 균일한 상태가 된다. 이 리세트 기간은, 이전 서브 필드에서의 각 셀의 점등 상태에 상관없이 모든 셀을 동일한 상태로 하는 작용이 있고, 이것에 의해 다음의 어드레스(기입) 방전을 안정적으로 행할 수 있게 된다.
다음에, 어드레스 기간에서, 표시 데이터에 따라 각 셀의 ON/OFF를 행하기 위해, 선순차로 어드레스 방전이 행해진다. 즉, 우선 제1 표시 라인에 상당하는 주사 전극 Y1에 -Vy 레벨(약 -150V), 그 외의 표시 라인에 상당하는 주사 전극 Y2∼Yn에 -Vsc 레벨(약 -50V)의 전압이 인가됨과 함께, 각 어드레스 전극 A1∼Am 중의 유지 방전을 일으키는 셀, 즉 점등시키는 셀에 대응하는 어드레스 전극 Aj(j는 임의. 단, 1≤j≤m)에, 전압 Va(약 50V)의 어드레스 펄스가 선택적으로 인가된다.
이 결과, 점등시키는 셀의 어드레스 전극 Aj와 주사 전극 Y1 사이에서 방전이 일어나고, 이것을 프라이밍(pilot flame)으로 하여, 전압 Vx(약 50V)의 공통 전극 X와 주사 전극 Y1의 방전으로 즉시 이행한다. 이에 따라, 선택 셀의 공통 전극 X 및 주사 전극 Y1 상의 MgO 보호막(13) 면에, 다음의 유지 방전이 가능한 양의 벽전하가 축적된다. 이하, 그 외의 표시 라인에 상당하는 주사 전극 Y2∼Yn에 대해서도 마찬가지로, 선택 셀의 주사 전극에는 -Vy 레벨의 전압이 순차적으로 인가되고, 비선택 셀의 남은 주사 전극에는 -Vsc 레벨의 전압이 인가됨으로써, 모든 표시 라인에서 새로운 표시 데이터의 기입이 행해진다.
그 후, 유지 방전 기간이 되면, 주사 전극 Y1∼Yn과 공통 전극 X에 전압 Vs (약 200V)로 이루어지는 유지 펄스가 교대로 인가되어 유지 방전이 행해지고, 1 서브 필드의 영상 표시가 행해진다. 또, 이 유지 방전 기간의 장단, 즉 유지 펄스의 횟수 혹은 주파수에 의해 영상의 휘도가 결정된다.
또, 교류 구동형 PDP에서, 공통 전극 X, 주사 전극 Y 사이의 면에서 가스 방전을 개시하는 전압 Vf는, 일반적으로 220V∼260V이다. 여기서, 상기 주사 전극 Y는, 상술한 주사 전극 Y1∼Yn의 임의의 하나의 주사 전극이다. 어드레스 기간에, 예를 들면 표시시키고 싶은 셀에서 어드레스 전극 A와 주사 전극 Y 사이에 전압을 인가하여 가스 방전시키고, 이것을 트리거로 하여 공통 전극 X와 주사 전극 Y와의 사이에서 방전시켜, 그 셀 내의 공통 전극 X와 주사 전극 Y 상에 벽 전하를 남긴다.
다음에, 유지 방전 기간에 있어서, 어드레스 기간에서 생성된 벽 전하 Vwall와 공통 전극 X 및 주사 전극 Y와의 사이에 인가하는 유지 펄스 전압 Vs에 의해, |Vs+Vwall|을 Vf 이상으로 함으로써, 가스 방전을 행할 수 있다. 전압 Vs의 값은 방전 개시 전압 Vf를 넘지 않도록 하고, |Vs|<|Vf|<|Vs+Vwall|이 되는 전압값을 Vs로 한다.
또, 공통 전극 X와 주사 전극 Y와의 사이에서 가스 방전이 행해지면, 그 셀 내의 공통 전극 X와 주사 전극 Y 상의 벽 전하는, 그때까지와는 역인 극성의 벽 전하로 되어, 가스 방전을 수속시킨다. 다음에, 공통 전극 X와 주사 전극 Y와의 사이에 그때까지와는 역극성의 유지 펄스 전압 Vs를 인가함으로써, 공통 전극 X와 주사 전극 Y 상에 형성된 벽 전하를 이용하여 가스 방전이 다시 행해진다. 이상의 동작을 반복하여 행함으로써 가스 방전을 반복하여 행할 수 있다.
그러나, 상술한 구동 방법에 의해 교류 구동형 PDP를 구동하는 경우에는, 상기 도 15에 도시한 타임차트에 따른 구동 전압을 각 전극에 인가하지 않으면 안되고, 교류 구동형 PDP의 구동 회로를 구성하는 각 소자에는, 큰 내압을 포함하는 소자를 이용하지 않으면 안되었다. 특히, 상기 도 15에 도시한 전면 기입 펄스 전압 Vs+Vw(약400 V)을 X 전극에 인가하는 회로에서는, 상기 전면 기입 펄스 전압분의 매우 큰 내압을 포함하는 소자를, 이러한 회로를 구성하는 소자에 이용하지 않으면 안되었다. 그 때문에, 충분한 내압을 확보하기 위해 고가이며 큰 FET 등의 스위치 소자를 사용할 필요가 있어, 회로 구성이 복잡하게 됨과 함께 제조 비용이 매우 비싸게 된다고 하는 문제가 있었다.
상기 문제를 해결하는 방법의 하나로서, 교류 구동형 PDP의 전극간에서 방전을 행할 때, 한쪽 전극에는 양의 전압을 인가하고, 그 외의 전극에는 음의 전압을 인가함으로써, 전극간의 전위차를 이용하여 전극간의 방전을 행하는 교류 구동형 PDP의 구동 방법이 제안되어 있다.
도 16은 전극간에서 방전을 행할 때, 전극간의 전위차를 이용하여 전극간에서 방전을 행하는 교류 구동형 PDP의 구동 방법을 실현하기 위한 구동 회로의 회로 구성예를 나타내는 도면이다. 도 16에서, 부하(20)는 하나의 공통 전극 X와 하나의 주사 전극 Y와의 사이에 형성되어 있는 셀의 합계의 용량이다. 또한, 부하(20)에는 공통 전극 X 및 주사 전극 Y가 형성되어 있다.
공통 전극 X측의 회로의 스위치 SW1, SW2는 도시하지 않은 전원 회로로부터 공급되는 전압 (Vs/2)의 전원 라인과 접지(GND)와의 사이에 직렬로 접속된다. 상기 2개의 스위치 SW1, SW2의 중간으로부터는 컨덴서 C1의 한쪽의 단자가 접속되며, 이 컨덴서 C1의 다른 한쪽의 단자와 GND와의 사이에는, 스위치 SW3이 접속된다.
또한, 스위치 SW4, SW5는 상기 컨덴서 C1의 양단에 직렬로 접속된다. 그리고, 이들 2개의 스위치 SW4, SW5의 중간에서 부하(20)의 공통 전극 X가 접속되어 있다. 스위치 SW6은, 공통 전극 X에 전압 Vx'(=Vs/2+Vx)를 인가하기 위한 스위치이고, 도시하지 않은 전원 회로로부터 공급되는 전압 Vx'의 전원 라인과 제2 신호 라인 OUTB과의 사이에 직렬로 접속된다.
다이오드 D4는, 주사 전극 Y에 인가되어 있는 양의 전압 (+Vs/2)을 접지 레벨로 되돌리는 타이밍에서 GND로부터 공통 전극 X를 통해 부하(20)로 전류를 흘리기 위한 것이다. 또한, 다이오드 D5는 주사 전극 Y에 양의 전압 (+Vs/2)을 인가하는 타이밍에서 부하(20)로부터 공통 전극 X를 통해 GND로 전류를 흘리기 위한 것이다.
한편, 주사 전극 Y측의 회로의 스위치 SW1', SW2'는, 도시하지 않은 전원 회로로부터 공급되는 전압 (Vs/2)의 전원 라인과 GND와의 사이에 직렬로 접속된다. 이들 2개의 스위치 SW1', SW2'의 중간에서는 컨덴서 C2의 한쪽의 단자가 접속되며, 이 컨덴서 C2의 다른 한쪽의 단자와 GND와의 사이에는 스위치 SW3'가 접속된다.
또한, 컨덴서 C2의 한쪽의 단자에 접속된 스위치 SW4'는, 다이오드 D7의 캐소드와 접속되며, 다이오드 D7의 애노드와 컨덴서 C2의 다른 한쪽의 단자가 접속된다. 컨덴서 C2의 다른 한쪽의 단자에 접속된 스위치 SW5'는, 다이오드 D6의 애노드와 접속되며, 다이오드 D6의 캐소드와 컨덴서 C2의 한쪽의 단자가 접속된다.
그리고, 다이오드 D7의 캐소드와 접속되는 스위치 SW4', 다이오드 D6의 애노드와 접속되는 스위치 SW5'의 각각의 일단으로부터 스캔 드라이버(21)를 통해 부하(20)가 접속되어 있다. 스캔 드라이버(21)는, 직렬 접속된 2개의 트랜지스터를 포함하고 있으며, 상기 2개의 트랜지스터 사이에서 부하(20)의 주사 전극 Y에 접속되어 있다. 또, 이 스캔 드라이버(21)는, PDP가 포함하는 복수의 표시 라인에 대하여 각각 포함되어 있다.
스위치 SW7은, PDP의 모든 셀에 기입 동작을 행하기 위한 전압 Vw'(=Vs/2+Vw)를 주사 전극 Y에 인가하기 위한 스위치이고, 도시하지 않은 전원 회로로부터 공급되는 전압 Vw'의 전원 라인과 제4 신호 라인 OUTB' 과의 사이에 직렬로 접속된다. 이 스위치 SW7은 저항 R1을 포함하고 있으며, 이 저항 R1의 작용에 의해 시간 경과와 함께 연속적으로 인가 전압을 변화시켜 주사 전극 Y에 전압 Vw'를 인가한다.
스위치 SW8, SW9는 어드레스 기간 중에 스캔 드라이버(21)의 양단에 (Vs/2)의 전위차를 제공하기 위한 것이다. 즉, 어드레스 기간 중에는 스위치 SW2' 및 스위치 SW8을 ON 상태로 함으로써 스캔 드라이버(21)의 상측의 전압을 접지 레벨로 한다. 또한, 스위치 SW9를 ON 상태로 함으로써, 접속되어 있는 전원 회로로부터 공급되는 음의 전압 -Vy를 제4 신호 라인 OUTB'를 통해 스캔 드라이버(21)의 하측으로 인가한다. 이와 같이 하여, 선순차로 선택된 표시 라인에 상당하는 주사 전극 Y에 스캔 펄스를 출력할 때는, 스캔 드라이버(21)에 의해 이 주사 전극 Y에 음의 전압 -Vy를 인가한다.
참조 번호(22)는 램프 파 발생 회로이며, 리세트 기간에서 주사 전극 Y에 전압 Vw'을 인가한 후, PDP의 모든 셀의 소거 동작을 행하기 위해 주사 전극 Y에 전압 -Vy를 인가하기 위한 회로이다. 램프 파 발생 회로(22)는, 도시하지 않은 전원 회로로부터 공급되는 전압 -Vy의 전원 라인과 스캔 드라이버(21)의 상측과의 사이에 직렬로 접속되는 스위치 SW11을 포함하고 있으며, 또한, 스위치 SW11은 저항 R2를 포함하고 있다. 이 저항 R2의 작용에 의해, 상기 전압 Vw'로부터 전압 -Vy로 시간 경과와 함께 연속적으로 인가 전압을 변화시킨다.
도 17은, 상기 램프 파 발생 회로(22)의 상세한 회로 구성을 나타내는 도면이다. 또, 이 도 17에서, 도 16에 도시한 구동 회로와 마찬가지의 기능을 갖는 부분에는 동일한 부호를 붙여, 중복된 설명은 생략한다.
도 17에서, 참조 번호(23)는 포토 커플러이고, 도시하지 않은 구동 신호 발생 회로로부터 공급되는 스위치 SW11에 대한 제어 신호의 기준 레벨을, 접지 레벨로부터 스위치 SW11의 기준 레벨인 -Vy 전위 레벨로 레벨 변환한다. 참조번호(24)는 스위치 SW11 구동용의 MOS 드라이버이고, 상기 포토 커플러(23)에 의해 레벨 변환된 스위치 SW11에 대한 제어 신호를 스위치 SW11의 게이트 구동 레벨로 레벨 시프트하여, 스위치 SW11로 공급한다. 이 MOS 드라이버(24)는, 2개의 트랜지스터 Tr11, Tr12를 포함하고 있으며, 상기 포토 커플러(23)에 의해 레벨 변환된 스위치 SW11에 대한 제어 신호에 따라 트랜지스터 Tr11, Tr12의 ON/OFF 제어를 행함으로써, 스위치 SW11에 대한 구동 전압을 스위치 SW11에 공급한다.
참조 번호(26)는, 램프 파 발생 회로(22)을 구성하는 각 소자의 기준 전위가 되는 전압 -Vy를 발생하는 전원 회로이다. 참조 번호(25)는, 상기 전원 회로(26)에 의해 발생되는 -Vy 전위를 기준 레벨로 한 전압 Ve를 발생하여 공급하는 부유 전원이고, 포토 커플러(23)의 출력부(수광 소자) 및 MOS 드라이버(24)에 -Vy 전위를 기준 레벨로 한 전압 Ve를 공급한다. 즉, 부유 전원(25)은 스위치 SW11의 게이트 전압을 공급하기 위한 것이다.
도 18은, 상기 도 16 및 도 17에 도시한 구동 회로를 이용한 교류 구동형 PDP의 구동 방법의 일례를 나타내는 타임차트이다. 도 18에서는, 상술한 도 15와 마찬가지로, 1 프레임을 구성하는 복수의 서브 필드 중의 1 서브 필드분을 나타내고 있다. 또, 이 도 18은, 직전의 서브 필드의 처리에서, 공통 전극 X측의 컨덴서 C1, 주사 전극 Y측의 컨덴서 C2에 전압 (Vs/2)분의 전하가 축적되어 있는 것으로서 설명하고 있다.
리세트 기간에서는, 우선, 공통 전극 X측의 스위치 SW2, SW5가 ON 상태로 되고, 스위치 SW1, SW3, SW4, SW6이 OFF 상태로 된다. 이에 따라, 제2 신호 라인OUTB의 전압이, 컨덴서 C1에 축적되어 있는 전하에 따라 (-Vs/2)으로 강하된다. 그리고, 스위치 SW5를 통해 출력 라인 OUTC로 출력되고, 공통 전극 X에 음의 전압 (-Vs/2)이 인가된다.
또한, 이와 동시에, 주사 전극 Y측에서는, 스위치 SW7이 ON 상태로 되고, 스위치 SW1'∼SW5', SW8, SW9 및 SW11이 OFF 상태로 된다. 이에 따라, 모든 주사 전극 Y에 양의 전압 Vw'(=Vs/2+Vw)를 인가한다. 이에 따라, 공통 전극 X와 주사 전극 Y와의 사이가, 도 15에 도시한 전면 기입 펄스의 전압 (Vs+Vw)에 상당하는 전위차가 된다. 또한, 이 주사 전극 Y에 인가하는 양의 전압 (Vs/2+Vw)은, 인가 전압이 시간 경과와 함께 연속적으로 변화하도록 인가한다. 또, 이하의 설명에서는, 유지 방전 기간에 전극에 인가하는 펄스와 같이 단시간에 전압이 변화하는 파형에 대하여, 충분히 긴 시간에 걸쳐 전압이 시간 경과와 함께 연속적으로 변화하는 경사 파형을「램프 파(ramp wave)」라 한다.
이와 같은 램프 파를 인가하면, 램프 파의 상승 중의 Y 전극의 전압과 공통 전극 X의 전압과의 전위차가 방전 개시 전압에 도달한 셀로부터 순차적으로 방전이 행해지기 때문에, 각 셀은 최적의 전압 (방전 개시 전압과 거의 같은 전압)으로 방전을 행하게 된다.
다음에, 공통 전극 X측의 스위치 SW5를 OFF로 하여, 스위치 SW4를 ON 상태로 하여, 공통 전극 X의 전압을 접지 레벨(0V)한다. 그 후, 공통 전극 X측의 스위치 SW2를 OFF로 하고, 스위치 SW5, SW6을 ON 상태로 함으로써 공통 전극 X에 양의 전압 Vx'(Vs/2+Vx)를 인가한다.
한편, 주사 전극 Y측에서는, 스위치 SW7을 OFF 상태로 하고, 스위치 SW11을 ON 상태로 함으로써, 전압이 서서히 강하하여 최종적으로 음의 전압 (-Vy)에 도달하는 램프 파를 주사 전극 Y에 인가한다. 여기서, 음의 전압 (-Vy)는 약 (-Vs/2)이다. 이에 따라, 모든 셀에서 벽 전하 자신의 전압이 방전 개시 전압을 넘어 방전이 개시된다. 이 때, 램프 파의 인가에 의해 공통 전극 X와 주사 전극 Y와의 사이에서 미약 방전이 행해져서, 축적되어 있던 벽 전하가 일부를 제외하고 소거된다.
또한, 어드레스 기간에서는, 표시 데이터에 따라 각 셀의 ON/OFF를 행하기 위해, 선순차로 어드레스 방전이 행해진다. 이 때, 공통 전극 X측의 스위치 SW2를 OFF로 하고, 스위치 SW5, SW6을 ON 상태로 함으로써 공통 전극 X에 전압 Vx'를 인가한다. 또한, 주사 전극 Y에 대해서는, 선순차로 선택된 임의의 표시 라인에 상당하는 주사 전극 Y에는, 스위치 SW2', SW8, SW9를 ON 상태로 함으로써 (-Vs/2) 레벨의 전압을 인가하고, 비선택의 주사 전극 Y에는 스위치 SW2', SW8을 ON 상태로 함으로써 접지 레벨의 전압을 인가한다.
이 때, 각 어드레스 전극 A1∼Am 중의 유지 방전을 일으키는 셀, 즉 점등시키는 셀에 대응하는 어드레스 전극 Aj에는, 전압 Va의 어드레스 펄스가 선택적으로 인가된다. 이 결과, 점등시키는 셀의 어드레스 전극 Aj와 선순차로 선택된 주사 전극 Y와의 사이에서 방전이 일어나고, 이것을 프라이밍으로 하여 공통 전극 X와 주사 전극 Y의 방전으로 즉시 이행한다. 이에 따라, 선택 셀의 공통 전극 X 및 주사 전극 Y 상의 MgO 보호막면에, 다음의 유지 방전이 가능한 양의 벽 전하가 축적된다.
여기서, 상기 리세트 기간 중의 전면 소거 기간에서 상술한 바와 같이 램프 파를 인가하여 미약 방전을 행함으로써, 어드레스 전극 Aj와 주사 전극 Y 사이에서의 방전은, 그 전극간의 전위차 (Va+Vs/2)에 의해 개시된다. 이것은, 상기 리세트 기간에서 주사 전극 Y 상의 벽 전하를 완전하게는 소거하지 않고, 벽 전하를 어느 정도 남겨 놓음으로써, 잔류벽 전하분과 실제의 인가 전압에 의해서 방전 개시 전압에 도달하여, 방전이 개시되기 때문이다.
또한, 유지 방전 기간에서는, 스위치 SW6∼SW9, SW11을 OFF 상태로 하고, 공통 전극 X측의 스위치 SW1∼SW5 및 주사 전극 Y측의 스위치 SW1'∼SW5'를 적당한 타이밍에서 ON/OFF 제어함으로써, 공통 전극 X와 각 표시 라인의 주사 전극 Y에 전압이 Vs/2→0V→-Vs/2→0V→Vs/2→…로 변화하고, 상호 위상이 다른 전압이 인가된다. 이에 따라, 공통 전극 X와 각 표시 라인의 주사 전극 Y와의 전위차가 도 15에 도시한 유지 펄스 전압과 같은 전위차로 되어, 유지 방전이 행해지고, 1 서브 필드의 영상 표시가 행해진다. 이 유지 방전 기간 중에서, 어드레스 전극 A1∼Am의 전위는 공통 전극 X와 주사 전극 Y의 중간 전위인 접지 레벨로 유지된다.
이상과 같이, 상기 도 16 및 도 17에 도시한 구동 회로를 이용하여 한쪽의 전극에는 양의 전압을 인가하고, 그 외의 전극에는 음의 전압을 인가함으로써, 상기 도 15에 도시한 각 펄스에 상당하는 전위차를 전극간에 발생시킬 수 있어, 상기도 15에 도시한 바와 같은 타임차트에 따라 교류 구동형 PDP의 구동하는 경우와 비교하여 구동 회로를 구성하는 각 소자의 내압을 작게 할 수 있다.
또한, 상기 리세트 기간 중의 전면 소거 기간에서 램프 파를 인가함으로써,주사 전극 Y 상의 벽 전하를 완전하게는 소거하지 않고, 벽 전하를 어느 정도 남기도록 미약 방전을 행함으로써, 어드레스 기간 중의 어드레스 전극 Aj와 주사 전극 Y 사이에서의 방전은, 종래의 전위차 (Va+Vy)보다도 낮은 전위차 (Va+Vs/2)에 의해서 개시할 수가 있어, 유지 방전 기간에서 점등시키는 셀을 적확하게 선택할 수 있다.
그러나, 제안되어 있는 PDP의 구동 회로에서는, 도 17에 도시한 바와 같이 외부로부터 전압 -Vy와 전압 -Vey를 공급하는 전원 회로를 각각 설치하지 않으면 안되었다. 또한, 램프 파 발생 회로(22)에 공급되는 제어 신호와 스위치 SW11을 구동하는 신호와의 신호의 기준 레벨이 다르기 때문에, GND 기준으로 입력된 신호를 -Ve 기준의 신호로 변환하여 전달하기 위한 포토 커플러 등의 신호 전달 수단을 설치하지 않으면 안되어, 회로 구성이 매우 복잡하게 된다고 하는 문제가 있었다.
본 발명은, 이러한 문제를 해결하기 위해 이루어진 것으로, 복수의 전원 회로나 제어 신호의 기준 전위를 변환하는 신호 전달 회로를 설치하지 않고 회로 구성을 간소화하면서도, 안정된 경사 파형을 출력할 수 있도록 하는 것을 목적으로 한다.
도 1은 제1 실시예에 따른 교류 구동형 PDP의 구동 회로의 구성예를 나타내는 도면.
도 2는 제1 실시예에 따른 구동 회로의 구체적인 회로 구성예를 나타내는 도면.
도 3은 제1 실시예의 구동 회로에서의 램프 파(ramp wave) 발생 회로의 구성을 설명하기 위한 블록도.
도 4는 레벨 시프트 회로 및 스위치 SW10의 구체적인 회로 구성의 일례를 나타내는 도면.
도 5는 제1 실시예에 따른 구동 회로의 구동 파형을 나타내는 타임차트.
도 6은 제1 실시예에 따른 구동 회로와 비교하기 위한 구동 회로의 회로 구성예를 나타내는 도면.
도 7은 램프 파 발생 회로의 상세한 회로 구성을 나타내는 도면.
도 8은 도 6에 도시한 구동 회로를 이용한 구동 파형의 타임차트.
도 9는 스위치 SW10의 다른 회로 구성예를 나타내는 도면.
도 10은 제1 실시예에 따른 구동 회로의 구동 파형의 타임차트.
도 11은 제2 실시예에 따른 교류 구동형 PDP의 구동 회로의 회로 구성예를나타내는 도면.
도 12는 제2 실시예에 따른 구동 회로의 구동 파형의 타임차트.
도 13은 교류 구동형 PDP 장치의 전체 구성을 나타내는 도면.
도 14는 1화소인 제 i행 제 j열의 셀 Cij의 단면 구성을 나타내는 도면.
도 15는 종래의 교류 구동형 PDP의 구동 방법의 일례를 나타내는 타임차트.
도 16은 교류형 PDP의 구동 회로의 회로 구성예를 나타내는 도면.
도 17은 램프 파 발생 회로의 상세한 회로 구성을 나타내는 도면.
도 18은 교류 구동형 PDP의 구동 방법의 일례를 나타내는 타임차트.
〈도면의 주요 부분에 대한 부호의 설명〉
1 : 교류 구동형 PDP
20 : 부하
31, 31' : 전원 회로
32, 32' : 드라이버 회로
33 : 램프 파 발생 회로
34 : 스캔 드라이버
OUTA : 제1 신호 라인
OUTB : 제2 신호 라인
OUTA' : 제3 신호 라인
OUTB' : 제4 신호 라인
본 발명의 평면 표시 장치의 구동 회로는, 외부로부터 공급되는 전원을 이용하여, 표시 수단이 되는 용량성 부하에 인가하는 제1 전압 및 제2 전압을 생성하는 전원 회로와, 상기 전원 회로에 의해 생성된 제1 전압을 공급하는 제1 신호선과 제2 전압을 공급하는 제2 신호선과의 사이에 접속되며, 상기 용량성 부하에 인가하는 경사 파형을 발생하는 경사 파형 발생 회로를 포함하는 것을 특징으로 한다.
상기한 바와 같이 구성한 본 발명에 따르면, 상기 경사 파형 발생 회로가 전원 회로에 의해 생성된 전압을 공급하는 제1 신호선과 제2 신호선과의 사이에 접속되고, 상기 경사 파형 발생 회로의 기준 전위를 접지 전위로서 동작시킬 수 있어, 복수의 전원 회로나 상기 경사 파형 발생 회로의 제어 신호의 기준 전위를 변환하는 신호 전달 회로를 설치하지 않더라도, 안정된 경사 파형을 출력할 수 있게 된다.
이하에, 본 발명의 일 실시예를 도면에 기초하여 설명한다.
<제1 실시예>
도 1은, 제1 실시예에 따른 구동 회로의 구성예를 나타내는 도면이다. 상기 도 1에 도시한 구동 회로는, 상술한 도 13 및 도 14에 도시한 바와 같은 교류 구동형 PDP에서, 한쪽 전극에는 양의 전압을 인가하고, 그 외의 전극에는 음의 전압을 인가함으로써, 전극간의 전위차를 이용하여 전극간의 방전을 행하는 구동 방법을 실현하는 교류 구동형 PDP의 구동 회로이다.
도 1에서, 부하(20)는 하나의 공통 전극 X와 하나의 주사 전극 Y와의 사이에 형성되어 있는 셀의 합계의 용량이다. 또한, 부하(20)에는 공통 전극 X 및 주사 전극 Y가 형성되어 있다.
참조 번호(31)는 전원 회로이고, 도시하지 않은 전원으로부터 공급되는 전압 (Vs/2)를 이용하여 양과 음의 전압 (+Vs/2, -Vs/2)를 전환하여 출력한다. 또한, 참조 번호(32)는 드라이버 회로이며, 상기 전원 회로(31)로부터 공급되는 전원 전압 (±Vs/2)를 부하(20)에 인가한다. 상기 전원 회로(31) 및 드라이버 회로(32) 와의 사이는, 제1 신호 라인 OUTA와 제2 신호 라인 OUTB에 의해 접속되어 있다. 이들 전원 회로(31) 및 드라이버 회로(32)는, 부하(20)의 공통 전극 X측에 접속되는 것이다.
상기 전원 회로(31)는 컨덴서 C1과, 3개의 스위치 SW1, SW2, SW3을 포함하고 있으며, 상기 2개의 스위치 SW1, SW2는 도시하지 않은 전원으로부터 공급되는 전압 (Vs/2)의 전원 라인과 접지(GND)와의 사이에 직렬로 접속된다. 또한, 상기 2개의 스위치 SW1, SW2의 상호 접속점에 컨덴서 C1의 한쪽의 단자가 접속되며, 이 컨덴서 C1의 다른 쪽의 단자와 GND와의 사이에는, 나머지 스위치 SW3이 접속된다.
상기 드라이버 회로(32)는, 2개의 스위치 SW4, SW5를 포함하고 있으며, 상기 2개의 스위치 SW4, SW5는 상기 전원 회로(31) 내의 컨덴서 C1의 양단에 직렬로 접속된다. 그리고, 부하(20)의 전극 X는 출력 라인 OUTC를 통해 상기 스위치 SW4 및 SW5의 상호 접속점에 접속된다.
SW6은, 공통 전극 X에 전압 Vx'(=Vs/2+Vx)를 인가하기 위한 스위치이고, 도시하지 않은 전원으로부터 공급되는 전압 Vx'의 전원 라인과 제2 신호 라인 OUTB 와의 사이에 직렬로 접속된다. 또한, D4, D5는 다이오드이며, 스위치 SW5, SW4에 대하여 각각 병렬로 접속되어 있다. 다이오드 D4는, 주사 전극 Y에 인가되어 있는 양의 전압 (+Vs/2)를 접지 레벨로 되돌리는 타이밍에서 GND로부터 공통 전극 X를 통해 부하(20)로 전류를 흘리기 위한 것이다. 또한, 다이오드 D5는 주사 전극 Y에 양의 전압 (+Vs/2)를 인가하는 타이밍에서 부하(20)로부터 공통 전극 X를 통해 GND로 전류를 흘리기 위한 것이다.
또한, 참조 번호(31')는 전원 회로, 참조 번호(32')는 드라이버 회로이고, 상기 전원 회로(31) 및 드라이버 회로(32)와 동일한 구성을 포함한다. 상기 전원 회로(31') 및 드라이버 회로(32')와의 사이는, 제3 신호 라인 OUTA'과 제4 신호 라인 OUTB'에 의해 접속되어 있다. 이들 전원 회로(31') 및 드라이버 회로(32')는 부하(20)의 주사 전극 Y측에 접속되는 것이다.
상기 전원 회로(31') 내의 2개의 스위치 SW1', SW2'는, 상기 SW1, SW2와 마찬가지로 도시하지 않은 전원으로부터 공급되는 전압 (Vs/2)의 전원 라인과 GND와의 사이에 직렬로 접속되어 있다. 또한, 상기 2개의 스위치 SW1', SW2'의 상호 접속점에는 컨덴서 C2의 한쪽의 단자가 접속되며, 이 컨덴서 C2의 다른 쪽의 단자와 GND와의 사이에는, 나머지 스위치 SW3'가 접속된다.
상기 드라이버 회로(32') 내의 스위치 SW4'는, 컨덴서 C2의 상기 한쪽의 단자와 다이오드 D7의 캐소드와의 사이에 접속된다. 또한, 다이오드 D7의 애노드에는 컨덴서 C2의 상기 다른 쪽의 단자가 접속된다. 한편, 상기 드라이버 회로(32') 내의 스위치 SW5'는, 컨덴서 C2의 상기 다른 쪽의 단자와 다이오드 D6의 애노드와의 사이에 접속된다. 또한, 다이오드 D6의 캐소드와 컨덴서 C2의 상기 한쪽의 단자가 서로 접속된다.
그리고, 상기 드라이버 회로(32')를 구성하는 다이오드 D7의 캐소드와 접속되는 스위치 SW4', 다이오드 D6의 노드와 접속되는 스위치 SW5'의 각각의 일단에는 스캔 드라이버(34)를 통해 부하(20)가 접속되어 있다. 스캔 드라이버(34)는,직렬 접속된 2개의 트랜지스터를 포함하고 있으며, 상기 2개의 트랜지스터의 상호 접속점은, 출력 라인 OUTC'를 통해 부하(20)의 주사 전극 Y에 접속되어 있다. 또, 이 스캔 드라이버(34)는, PDP가 포함하는 복수의 표시 라인에 대하여 각각 포함되어 있다.
또한, 참조 번호(33)는 램프 파 발생 회로이고, 리세트 기간 중의 전면 소거 기간에서 주사 전극 Y에 음의 전압을 인가할 때에 램프 파를 발생하는 회로이다. 상기 램프 파 발생 회로(33)는, 컨덴서 C2의 제3 신호 라인 OUTA'측, 즉 컨덴서 C2에서 고전위가 되는 전극측과 GND와의 사이에 직렬로 접속된 저항 R3을 갖는 스위치 SW10을 포함하고 있으며, 상기 저항 R3의 작용에 의해 전압이 시간 경과와 함께 연속적으로 변화하는 램프 파를 발생한다.
SW7은, 리세트 기간에서 셀에 기입을 행하기 위한 전압 Vw'를 주사 전극 Y에 인가하기 위한 스위치이고, 도시하지 않은 전원으로부터 공급되는 전압 Vw'의 전원 라인과 제4 신호 라인 OUTB'과의 사이에 직렬로 접속된다. 스위치 SW7은 내부에 저항을 포함하고 있으며, 상기 저항의 작용에 의해 시간 경과와 함께 연속적으로 인가 전압을 변화시켜 주사 전극 Y에 전압 Vw'를 인가한다.
스위치 SW8, SW9는, 어드레스 기간 중에 스캔 드라이버(34)의 양단에 (Vs/2)의 전위차를 제공하기 위한 것이다. 즉, 어드레스 기간 중에는, 선순차로 선택된 표시 라인에 상당하는 주사 전극 Y에 스캔 펄스를 출력할 때는, 스위치 SW2', SW8, SW9를 적당하게 제어함으로써, 스캔 드라이버(34)의 상측의 전압을 접지 레벨로 하고, 스캔 드라이버(34)의 하측의 전압을 음의 전압 -Vy로 한다.
도 2는, 상기 도 1에 도시한 제1 실시예에 따른 구동 회로의 구체적인 회로 구성예를 나타내는 도면이다. 또, 이 도 2에서, 도 1에 도시한 구동 회로와 마찬가지의 기능을 갖는 부분에는 동일한 부호를 붙이고 있다.
도 2에 도시한 바와 같이, 스위치 SW1∼SW5, SW1'∼SW5' 및 SW6∼SW9는, 트랜지스터(MOS 전계 효과 트랜지스터(FET))와 필요에 따라 MOSFET에 접속된 다이오드에 의해 구성된다. 또한, 도시하지는 않지만 램프 파 발생 회로(33) 내의 스위치 SW10도 마찬가지의 구성이다. 또, 램프 파 발생 회로(33)의 상세에 대해서는 후술한다.
또한, 스위치 SW7은, 상술한 바와 같이 MOSFET와 저항 R1이 전압 Vw'의 전원 라인과 제4 신호 라인 OUTB'과의 사이에 직렬로 접속되어 있다. 그리고, 스위치 SW7을 ON 상태로 하고, 제4 신호 라인 OUTB'에 전압 Vw'를 공급할 때는, 저항 R1의 작용에 의해 시간 경과와 함께 연속적으로 변화하도록 하여 공급한다.
다음에, 상기 도 1 및 도 2에 도시한 램프 파 발생 회로(33)에 대하여 상세히 설명한다.
도 3은 램프 파 발생 회로(33)의 구성을 설명하기 위한 블록도이다.
도 3에서, 참조 번호(41)는 제어 신호 발생 회로이고, 램프 파 발생 회로(33) 내의 스위치 SW10에 대한 제어 신호를 생성하거나, 상기 도 1 및 도 2에 도시한 구동 회로의 그 외의 스위치에 대한 제어 신호를 생성하거나 하여, 각 스위치를 제어하여 각 전극에 소정의 전압을 인가하기 위한 회로이다.
참조 번호(33)는 램프 파 발생 회로이고, 레벨 시프트 회로(42) 및 스위치SW10을 포함하여 구성된다. 레벨 시프트 회로(42)는, 상기 제어 신호 발생 회로(41)로부터 공급되는 스위치 SW10의 제어 신호를, 스위치 SW10의 구동 레벨로레벨 시프트한다. 또한, 스위치 SW10은 제3 신호 라인 OUTA'의 노드 A에서의 전위를 변화시키는 회로이고, 상기 레벨 시프트 회로(42)에 의해 레벨 시프트된 제어 신호에 따라, 내부에 포함하는 트랜지스터의 ON/OFF를 전환함으로써 노드 A에서의 전위를 변화시킨다.
도 4는, 상기 도 3에 도시한 레벨 시프트 회로(42) 및 스위치 SW10의 구체적인 회로 구성의 일례를 나타내는 도면이다.
도 4에 있어서, 레벨 시프트 회로(42)는 GND 레벨을 기준 레벨로 하는 전원 Ve가 공급되고, 공급되는 전원 Ve와 GND와의 사이에 직렬로 접속된 2개의 트랜지스터 Tr1, Tr2를 포함하는 MOS 드라이버에 의해 구성한다. 또한, 상기 직렬로 접속된 2개의 트랜지스터 Tr1, Tr2의 상호 접속점에는 스위치 SW10이 레벨 시프트 회로(42)의 출력 단자를 통해 접속되어 있으며, 입력된 스위치 SW10에 대한 제어 신호를 트랜지스터 Tr1, Tr2에 의해 증폭하여, 스위치 SW10에 구동 전압을 공급한다.
즉, 레벨 시프트 회로(42)는, 도시하지 않은 제어 신호 발생 회로(41)로부터 입력 단자 In을 통해 공급되는 스위치 SW10의 제어 신호에 따라서, 상기 2개의 트랜지스터 Tr1, Tr2를 ON/OFF 상태로 제어함으로써 스위치 SW10에 구동 전압을 공급한다.
스위치 SW10은 트랜지스터 Tr3과 저항 R3, R5를 포함하여 구성된다. 상기트랜지스터 Tr3의 게이트는, 저항 R5를 통해 상기 레벨 시프트 회로(MOS 드라이버: 42)의 출력 단자, 즉 상기 2개의 트랜지스터 Tr1, Tr2의 상호 접속점에 접속되어 있다. 또한, 상기 트랜지스터 Tr3의 드레인은, 다이오드를 통해 제3 신호 라인 OUTA' 상의 노드 A에 접속되고, 소스는 저항 R3의 일단에 접속되어 있다. 그리고, 저항 R3의 타단은 GND에 접속되어 있다. 즉, 스위치 SW10 내의 트랜지스터 Tr3과 저항 R3은, 제3 신호 라인 OUTA'과 GND와의 사이에 직렬로 접속되어 있다.
이와 같이 트랜지스터 Tr3 및 저항 R3을 접속함으로써 트랜지스터 Tr3이 OFF 상태로부터 ON 상태로 되면, 노드 A의 전위를 GND(0V)로 한다. 이 때, 트랜지스터 Tr3에 직렬로 접속되어 있는 저항 R3의 작용에 의해 노드 A의 전위는 시간 경과와 함께 연속적으로 변화하여 GND가 된다.
또한, 스위치 SW10에서는, 게이트 차지 루프 내에 설치되어 있는, 즉 트랜지스터 Tr3의 게이트에 접속되어 있는 저항 R5 및 트랜지스터 Tr3의 소스에 접속되어 있는 저항 R3 중 적어도 한쪽의 저항치를 바꿈으로써, 트랜지스터 Tr3이 OFF 상태로부터 ON 상태가 된 후, 노드 A의 전위가 GND가 되기까지의 시간에 대한 전위의 변화율을 바꿀 수 있다.
도 5는, 제1 실시예에 따른 구동 회로의 구동 파형을 나타내는 타임차트이다. 또, 도 5에서는, 1 프레임을 구성하는 복수의 서브 필드 중의 1 서브 필드분을 나타내고 있다. 또, 이 도 5는, 직전의 서브 필드 처리에서, 공통 전극 X측의 컨덴서 C1, 주사 전극 Y측의 컨덴서 C2에 전압 (Vs/2)분의 전하가 축적되어 있는 것으로서 설명하고 있다.
또, 이하의 설명에서는, 공통 전극 X측의 스위치 SW1∼SW6의 제어는, 상술한 도 18과 동일하므로, 공통 전극 X측의 스위치 SW1∼SW6의 제어에 대해서는 설명을 생략하고, 주사 전극 Y측의 스위치 SW1'∼SW5', SW7∼SW10의 제어에 대하여 설명한다.
리세트 기간에서는, 우선, 공통 전극 X에 음의 전압 (-Vs/2)을 인가한다. 또한, 이와 함께, 주사 전극 Y측의 스위치 SW7를 ON 상태로 하고, 스위치 SW1'∼SW5' 및 SW8∼SW10을 OFF 상태로 하여, 모든 주사 전극 Y에 시간 경과와 함께 연속적으로 변화하고, 최종적으로 양의 전압 Vw'(=Vs/2+Vw)에 도달하는 램프 파를 인가한다.
이 램프 파를 인가하고 있을 때, 램프 파의 상승 중의 Y 전극의 전압과 공통 전극 X의 전압과의 전위차가 방전 개시 전압에 도달한 셀로부터 순차 방전이 행해지고, 각 셀이 최적의 전압 (방전 개시 전압과 거의 같은 전압)으로 방전을 행할 수 있다.
다음에, 주사 전극 Y의 인가 전압이 전압 Vw'가 되는, 즉 공통 전극 X와 주사 전극 Y와의 사이의 전위차가 전면 기입 펄스의 전압 (Vs+Vw)에 상당하는 전위차로 되면, 공통 전극 X의 전압을 접지 레벨(0V)로 한 후, 공통 전극 X에 양의 전압 (Vs/2)를 인가한다.
한편, 주사 전극 Y측에서는, 스위치 SW7을 OFF로 하고, 스위치 SW10을 ON 상태로 한다. 이에 따라, 램프 파 발생 회로(33)는 노드 A를 통해 제3 신호 라인 OUTA'의 전위를 GND로 강하한다. 또, 이 때 램프 파 발생 회로(33) 내의 저항 R3의 작용에 의해 제3 신호 라인의 전위는 서서히 강하하여 GND가 된다.
그리고, 제3 신호 라인 OUTA'의 전위가 GND가 됨으로써, 컨덴서 C2의 타단측에 접속된 제4 신호 라인 OUTB'의 전위가 (-Vs/2)으로 강하된다. 이에 따라, 주사 전극 Y의 전위를 최종적으로 음의 전압 (-Vs/2)으로 한다.
이와 같이 최종적으로 음의 전압 (-Vs/2)에 도달하는 램프 파를 주사 전극 Y에 인가함으로써, 모든 셀에서 벽 전하 자신의 전압이 방전 개시 전압을 넘어서 방전이 개시된다. 이 때, 공통 전극 X와 주사 전극 Y와의 사이에서는, 미약 방전이 행해지고, 축적되어 있던 벽 전하가 일부를 제외하고 소거된다.
또한, 어드레스 기간에서는, 표시 데이터에 따라 각 셀의 ON/OFF를 행하기 위해, 선순차로 어드레스 방전이 행해진다. 이때, 공통 전극 X에는 전압 (Vs/2+Vx)를 인가한다. 또한, 주사 전극 Y에 대해서는, 선순차로부터 선택된 임의의 표시 라인에 상당하는 주사 전극 Y에는 스위치 SW2', SW8, SW9를 ON 상태로 하여 전압 (-Vs/2)를 인가하고, 비선택의 주사 전극 Y는 스위치 SW2', SW8을 ON 상태로 하고, 스위치 SW9를 OFF로 함으로써 GND로 한다.
또한, 각 어드레스 전극 A1∼Am 중의 유지 방전을 일으키는 셀, 즉 유지 방전 기간에서 점등하는 셀에 대응하는 어드레스 전극 Aj에는, 전압 Va의 어드레스 펄스를 선택적으로 인가한다. 이 결과, 점등시키는 셀의 어드레스 전극 Aj와 선순차로 선택된 주사 전극 Y 사이에서 방전이 일어나고, 이것을 프라이밍으로 하여 공통 전극 X와 주사 전극 Y의 방전으로 즉시 이행하고, 선택 셀의 공통 전극 X 및 주사 전극 Y 상의 MgO 보호막면에, 다음의 유지 방전이 가능한 양의 벽 전하가 축적된다.
여기서, 상기 리세트 기간 중의 전면 소거 기간에서 서서히 인가 전압을 낮게 하는 램프 파를 인가하여 미약 방전을 행함으로써, 주사 전극 Y 상의 벽 전하를 완전하게는 소거하지 않고, 벽 전하를 어느 정도 남겨 놓을 수 있다. 그 때문에, 어드레스 전극 Aj와 주사 전극 Y와의 사이의 전위차가 (Va+Vs/2)으로 되면, 잔류벽 전하분과 실제의 인가 전압에 의해서 방전 개시 전압에 도달하고, 어드레스 전극 Aj와 주사 전극 Y 사이에서 방전이 개시된다.
또한, 유지 방전 기간에서는, 각 스위치 SW1∼SW5 및 SW1'∼SW5'를 도 5에 도시한 바와 같이 적당한 타이밍에서 제어함으로써, 공통 전극 X 및 각 표시 라인의 주사 전극 Y에 상호 위상이 반전하도록 전압 (±Vs/2)를 인가한다. 즉, 공통 전극 X에 양의 전압 (+Vs/2)를 인가하고 있을 때는, 주사 전극 Y에는 음의 전압 (-Vs/2)를 인가하도록 한다. 이와 같이 함으로써, 공통 전극 X와 주사 전극 Y 사이의 전위차를, 공통 전극 X와 주사 전극 Y에서의 방전이 가능한 전압으로 할 수 있어, 유지 방전이 행해지고, 1 서브 필드의 영상 표시가 행해진다. 이 유지 방전 기간 중에서, 어드레스 전극 A1∼Am의 전위는 공통 전극 X와 주사 전극 Y의 중간 전위인 GND로 유지된다.
이상, 상세히 설명한 바와 같이 본 실시예에 따르면, 컨덴서 C2의 양극측, 즉 제3 신호 라인 OUTA'와 GND와의 사이에 저항 R3을 포함하는 스위치 SW10을 포함한 램프 파 발생 회로(33)를 접속함으로써, 상기 램프 파 발생 회로(33)를 구성하는 각 소자의 기준 전위를 GND 전위로 할 수 있다. 따라서, 도 17에 도시한 바와같이 복수의 전원(25, 26)을 새롭게 설치하지 않고, 구동 회로의 그 외의 소자가 사용하는 전압 Vs/2를 공급하는 전원을 이용하여 램프 파 발생 회로(33)를 동작시킬 수 있다.
또한, 스위치 SW10을 구성하는 트랜지스터 Tr3의 기준 전위도 GND 전위이기 때문에, 도 17에 도시한 포토 커플러(23)와 같은 아이솔레이션 부품을 이용하여 외부로부터 공급되는 제어 신호의 기준 레벨을 레벨 변환하지 않더라도, 공급된 제어 신호를 그대로의 기준 레벨(GND 기준)로 상기 트랜지스터 Tr3에 공급하여 제어할 수 있다.
따라서, 복수의 전원이나 제어 신호의 기준 레벨을 변환하기 위한 회로(아이솔레이션 부품) 등을 이용하지 않고, 간단한 회로 구성으로 리세트 기간 중의 전면 소거 기간에서, 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 시간 경과와 함께 연속적으로 변화하는 경사 파형을 주사 전극 Y에 인가할 수 있다.
여기서, 리세트 기간 중의 전면 소거 기간에서, 주사 전극 Y에 인가하는 전압을 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 하는 구동 방법으로서는, 도 6에 도시한 바와 같은 구동 회로를 이용하여, 주사 전극 Y의 전위를 접지 레벨로 한 후, 음의 전압 (-Vs/2)이 되도록 램프 파를 인가하는 방법이 있다.
도 6은, 제1 실시예에 따른 구동 회로와 비교하기 위한 구동 회로의 회로 구성예이다. 또, 이 도 6에서, 도 2 및 도 16에 도시한 구동 회로와 마찬가지의 기능을 갖는 부분에는 동일한 부호를 붙여, 중복된 설명은 생략한다.
이 도 6에 도시한 구동 회로는, 도 16에서는 1개의 램프 파 발생 회로(22)에의해 주사 전극 Y에 인가하는 전압을 양의 전압 Vw'로부터 음의 전압 (-Vs/2)에 하는 램프 파를 발생한 데 대하여, 2개의 램프 파 발생 회로(22', 51)에 의해 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 하는 램프 파를 발생하도록 한 것이다.
도 6에서, 램프 파 발생 회로(22')는 주사 전극 Y에 인가하는 전압을 양의 전압 Vw'로부터 접지 레벨(0V)로 변화시키는 램프 파를 발생하는 회로이고, 스위치 SW11'를 포함하여 구성된다. 이 SW11'는 스캔 드라이버(34)의 전원 라인과 GND와의 사이에 직렬로 접속된다.
또한, 램프 파 발생 회로(51)는, 주사 전극 Y에 인가하는 전압을 접지 레벨 (0V)로부터 음의 전압 (-Vs/2)으로 변화시키는 램프 파를 발생하는 회로이고, 스위치 SW12를 포함하여 구성된다. 이 SW12는 스캔 드라이버(34)의 전원 라인과 제4 신호 라인 OUTB'과의 사이에 직렬로 접속된다.
즉, 도 6에 도시한 구동 회로에서는, 우선, 램프 파 발생 회로(22')에 의해 주사 전극 Y의 전압을 양의 전압 Vw'로부터 접지 레벨로 한 후, 램프 파 발생 회로(51)에 의해 주사 전극 Y의 전압을 접지 레벨로부터 음의 전압 (-Vs/2)으로 한다.
도 7은, 상기 도 6에 도시한 램프 파 발생 회로(22', 51)의 상세한 회로 구성을 나타내는 도면이다. 또, 도 7에서, 도 6에 도시한 구동 회로와 마찬가지의 기능을 갖는 부분에는 동일한 부호를 붙이고 있다.
도 7에서, 램프 파 발생 회로(51)는 포토 커플러(52), MOS 드라이버(53), 스위치(12)를 포함하여 구성된다. 포토 커플러(52)는, 도시하지 않은 구동 신호 발생 회로로부터 공급되는 스위치 SW12에 대한 제어 신호의 기준 레벨을, 접지 레벨로부터 제4 신호 라인 OUTB'의 전위 레벨로 레벨 변환하는 것이다. 이 레벨 변환은, 스위치 SW12를 구성하는 트랜지스터의 소스가 제4 신호 라인 OUTB'에 접속되어 있으며, 이러한 트랜지스터가 상기 제4 신호 라인 OUTB'의 전위를 기준 레벨로서 동작하기 위해 행한다.
MOS 드라이버(53)는, 상기 포토 커플러(52)에 의해 레벨 변환된 스위치 SW12에 대한 제어 신호를 스위치 SW12의 게이트 구동 레벨로 레벨 시프트하고, 스위치 SW12에 공급한다. 이 MOS 드라이버(53)는, 2개의 트랜지스터 Tr21, Tr22를 포함하고 있으며, 상기 포토 커플러(52)에 의해 레벨 변환된 스위치 SW12에 대한 제어 신호에 따라 트랜지스터 Tr21, Tr22의 ON/OFF 제어를 행함으로써, 스위치 SW12에 대한 제어 신호를 스위치 SW12에 공급한다.
스위치 SW12는, 스캔 드라이버의 전원 라인과 제4 신호 라인 OUTB'과의 사이에 직렬로 접속된 트랜지스터와 저항 R4를 포함하여 구성된다. 상기 트랜지스터의 드레인은 다이오드를 통해 스캔 드라이버의 전원 라인에 접속되어 있으며, 소스는 저항 R3을 통해 제4 신호 라인 OUTB'에 접속되어 있다. 또한, 상기 트랜지스터의 게이트는 상기 MOS 드라이버(53)의 출력 단자에 접속되며, 상기 MOS 드라이버에 의해 레벨 시프트된 SW12에 대한 구동 전압이 공급된다.
또한, 램프 파 발생 회로(22')는, 구동용의 MOS 드라이버(54)와 스위치 SW 11'를 포함하여 구성된다. 또, 램프 파 발생 회로(22')에서는, 스위치 SW11'를 구성하는 트랜지스터의 소스가 접지에 접속되어 있으며, 이러한 트랜지스터는 접지를기준 레벨로서 동작하기 때문에, 포토 커플러 등의 레벨 변환 회로는 불필요하다.
상기 MOS 드라이버(54)는, 도시하지 않은 구동 신호 발생 회로로부터 공급되는 접지 레벨을 기준으로 하는 스위치 SW11'에 대한 제어 신호를 스위치 SW11'의 게이트 구동 레벨로 레벨 시프트하고, 스위치 SW11'에 공급한다. 이 MOS 드라이버(54)는, 상기 MOS 드라이버와 마찬가지로 2개의 트랜지스터 Tr23, Tr24를 포함하고 있다.
또한, 스위치(11')는 스캔 드라이버의 전원 라인과 GND와의 사이에 직렬로 접속된 트랜지스터와 저항 R2'를 포함하여 구성된다. 상기 트랜지스터의 드레인은 다이오드를 통해 스캔 드라이버의 전원 라인에 접속되어 있으며, 소스는 저항 R2'를 통해 GND에 접속되어 있다. 또한, 상기 트랜지스터의 게이트는, 상기 MOS 드라이버(54)의 출력 단자에 접속되며, 상기 MOS 드라이버(54)에 의해 레벨 시프트된 스위치 SW11'에 대한 구동 전압이 공급된다.
도 8은, 상기 도 6 및 도 7에 도시한 구동 회로를 이용한 구동 파형의 타임차트이다. 도 8에서는, 1 프레임을 구성하는 복수의 서브 필드 중의 1 서브 필드분을 나타내고 있다. 또, 이 도 8은, 직전의 서브 필드의 처리에서, 공통 전극 X측의 컨덴서 C1, 주사 전극 Y측의 컨덴서 C2에 전압 (Vs/2)분의 전하가 축적되어 있는 것으로서 설명하고 있다.
또한, 이하의 설명에서는, 공통 전극 X측의 스위치 SW1∼SW6의 제어는, 상술한 도 18과 동일하기 때문에, 공통 전극 X측의 스위치 SW1∼SW6의 제어에 대해서는 설명을 생략한다.
리세트 기간에서는, 우선, 공통 전극 X에 음의 전압 (-Vs/2)을 인가한다. 또한, 이와 동시에, 주사 전극 Y측의 스위치 SW7을 ON 상태로 하고, 스위치 SW1'∼SW5', SW8, SW9, SW11', SW12를 OFF 상태로 한다. 이에 따라, 모든 주사 전극 Y에 양의 전압 Vw'(=Vs/2+Vw)을 인가한다. 이 주사 전극 Y에 인가하는 양의 전압 (Vs/2+Vw)은, 저항 R1의 작용에 의해 인가 전압이 시간 경과와 함께 연속적으로 변화하도록 인가된다.
다음에, 공통 전극 X의 전압을 접지 레벨(0V)로 한 후, 공통 전극 X에 양의 전압 (Vs/2)를 인가한다. 한편, 주사 전극 Y측에 대해서는, 전압이 서서히 강하하여 최종적으로 음의 전압 (-Vs/2)에 도달하는 램프 파를 주사 전극 Y에 인가한다. 이 때, 주사 전극 Y에 인가하는 램프 파는, 우선, 스위치 SW7을 OFF로 하고, 램프 파 발생 회로(22') 내의 스위치 SW11'를 ON 상태로 함으로써, 주사 전극 Y를 GND 레벨로 하는 램프 파를 인가한다. 그리고, 주사 전극 Y의 전압이 접지 레벨이 된 후, 스위치 SW11'를 OFF 상태로 하고, 스위치 SW2' 및 램프 파 발생 회로(51) 내의 스위치 SW12를 ON 상태로 함으로써, 주사 전극 Y에 인가하는 전압을 음의 전압 (-Vs/2)으로 하는 램프 파를 인가한다.
이에 따라, 모든 셀에서 벽 전하 자신의 전압이 방전 개시 전압을 넘어 방전이 개시된다. 이 때에도 램프 파의 인가에 의해 미약 방전이 행해지고, 축적되어 있던 벽 전하가 일부를 제외하고 소거된다.
이하, 어드레스 기간 및 유지 방전 기간에서는, 상술한 제1 실시예에 따른 구동 회로와 마찬가지의 제어를 행하고, 도 8에 도시한 전압을 각 전극에 인가한다.
이와 같이, 주사 전극 Y에 양의 전압 Vw'로부터 GND로 변화하는 램프 파를 인가하는 램프 파 발생 회로(22')와, GND로부터 음의 전압 (-Vs/2)으로 변화하는 램프 파를 인가하는 램프 파 발생 회로(51)를 설치함으로써, 새로운 전원을 설치하지 않고, 시간 경과와 함께 주사 전극 Y의 전위를 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 할 수 있다.
그러나, 도 8에 도시한 바와 같이, 주사 전극 Y의 전위를 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 하기 위해서는, 스위치 SW2', SW11' 및 SW12를 함께 제어하지 않으면 안되어, 스위치 제어가 복잡해진다. 즉, 우선적으로, 주사 전극 Y의 전위를 양의 전압 Vw'로부터 GND로 할 때는 램프 파 발생 회로(22') 내의 스위치 SW11을 ON 상태로 하고, 주사 전극 Y의 전위가 GND로 된 후, 상기 스위치 SW11을 OFF로 하여, 램프 파 발생 회로(51) 내의 스위치 SW12를 ON 상태로 함과 함께, 스위치 SW2'를 ON 상태로 하지 않으면 안된다.
이것에 대하여, 상술한 도 1∼도 3에 도시한 제1 실시예에 따른 구동 회로에 따르면, 도 5의 타임차트에 도시한 바와 같이 주사 전극 Y의 전위를 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 할 때, 램프 파 발생 회로(33) 내의 스위치 SW10만 ON 상태로 하는 것만으로, 용이하게 주사 전극 Y의 전위를 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 할 수 있다. 즉, 하나의 스위치를 ON 상태로 하는 것만으로, 주사 전극 Y의 전위를 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 하는 램프 파를 주사 전극 Y에 인가할 수 있다.
또, 상술한 제1 실시예에 있어서는, 도 4에 도시한 바와 같은 제3 신호 라인 OUTA' 상의 노드 A와 GND와의 사이에 다이오드, 트랜지스터 Tr3, 저항 R3이 이 순서로 직렬로 접속된 스위치 SW10을 이용하고 있었지만, 상기 도 4에 도시한 스위치 SW10에 한하지 않고, 여러 회로로부터 스위치 SW10을 구성할 수 있다.
도 9는 스위치 SW10의 다른 회로 구성예를 나타내는 도면이다.
도 9의 (a)에서, 스위치 SW10-1은, 도 4에서는 제1 신호 라인 상의 노드 A와 GND와의 사이에, 다이오드, 트랜지스터, 저항의 순으로 직렬로 접속되어 있던 스위치를, 다이오드, 저항, 트랜지스터의 순으로 직렬로 접속한 것이다. 이와 같이, 스위치 내에서 직렬로 접속되는 트랜지스터와 저항과의 접속을 바꾸더라도, 상술한 도 5에 도시한 인가하는 전압을 양의 전압 Vw'로부터 음의 전압 (-Vs/2)으로 변화시키는 램프 파를 주사 전극 Y에 공급할 수 있다.
또한, 상기 트랜지스터의 게이트에는 저항이 접속되어 있으며, 이 저항은 상술한 도 4의 저항 R5에 상당하는 것이다. 따라서, 상기 트랜지스터의 게이트에 접속되어 있는 저항의 저항치를 바꿈으로써, 트랜지스터가 OFF 상태로부터 ON 상태로 된 후, 노드 A의 전위가 GND가 되기까지의 시간에 대한 전위의 변화율을 바꿀 수 있다.
도 9 (b)에서, 스위치 SW10-2는, 제1 신호 라인 상의 노드 A와 GND와의 사이에, 다이오드, 트랜지스터, 저항의 순으로 직렬로 접속된 스위치 SW10에, 다시 다이오드와 트랜지스터와의 사이에 제너 다이오드 ZD를 직렬로 접속한 것이다. 이와 같이 다이오드와 트랜지스터와의 사이에 제너 다이오드 ZD를 접속함으로써, 도 10의 구동 파형의 타임차트에 도시한 바와 같이, 램프 파를 인가했을 때의 도달 전위를 (-Vs/2) 이상의 임의의 전위 (-Vs/2+Vz)로 설정할 수 있다. 즉, 리세트 기간 중의 전면 소거 기간에 인가하는 전압에 오프셋을 걸 수 있다. 이에 따라, 유지 방전 기간에 점등시키는 셀을 선택하는 어드레스 기간에서, 보다 안정된 셀의 선택(어드레싱)을 할 수 있다. 예를 들면, 플라즈마 디스플레이 패널의 제조 과정에서의 오차(제조 변동) 등에 따라, 전면 소거 기간에 인가하는 전압에 오프셋을 거는 것으로, 확실하게 점등시키는 셀을 선택할 수 있게 된다.
또한, 상기 트랜지스터의 게이트에는 저항이 접속되어 있으며, 이 저항은 상술한 도 4의 저항 R5에 상당하며, 또한 트랜지스터의 소스와 GND와의 사이에 접속되어 있는 저항은 상술한 도 4의 저항 R3에 상당하는 것이다. 따라서, 상기 트랜지스터의 게이트 및 소스에 접속되어 있는 각각의 저항 중 적어도 한쪽의 저항치를 바꿈으로써 트랜지스터가 OFF 상태로부터 ON 상태로 된 후, 노드 A의 전위가 GND가 되기까지의 시간에 대한 전위의 변화율을 바꿀 수 있다.
도 9의 (c)에서, 스위치 SW10-3은, 제1 신호 라인 상의 노드 A와 GND와의 사이에 다이오드, 트랜지스터, 저항의 순으로 직렬로 접속되어 있던 스위치 SW10의 트랜지스터(MOSFET)를 IGBT(Insulated Gate Bipolar Transistor) 소자로 치환한 것이다. 이 IGBT 소자는, 3단자의 바이폴라 MOS 복합 소자이며, MOSFET보다도 동작 저항이 작아, 전력 손실이 적다.
또한, 상기 IGBT의 게이트에는 저항이 접속되어 있으며, 이 저항은 상술한 도 4의 저항 R5에 상당하며, 또한 IGBT의 소스와 GND와의 사이에 접속되어 있는 저항은 상술한 도 4의 저항 R3에 상당하는 것이다. 따라서, 상기 IGBT의 게이트 및 소스에 접속되어 있는 각각의 저항 중 적어도 한쪽의 저항치를 바꿈으로써, IGBT가 OFF 상태로부터 ON 상태로 된 후, 노드 A의 전위가 GND가 되기까지의 시간에 대한 전위의 변화율을 바꿀 수 있다.
도 9의 (d)에서, 스위치 SW10-4는, 제1 신호 라인 상의 노드 A와 GND와의 사이에 다이오드, 트랜지스터, 저항의 순으로 직렬로 접속되어 있던 스위치 SW10의 트랜지스터(MOSFET)를 바이폴라 트랜지스터로 치환하고, 제1 신호 라인 상의 노드 A와 GND와의 사이에 다이오드, 저항, 바이폴라 트랜지스터의 순으로 직렬로 접속한 것이다.
또한, 상기 바이폴라 트랜지스터의 베이스에는 저항이 접속되어 있으며, 이 저항은 상술한 도 4의 저항 R5에 상당하는 것이다. 따라서, 상기 바이폴라 트랜지스터의 베이스에 접속되어 있는 저항의 저항치를 바꿈으로써, 바이폴라 트랜지스터가 OFF 상태로부터 ON 상태로 된 후, 노드 A의 전위가 GND가 되기까지의 시간에 대한 전위의 변화율을 바꿀 수 있다.
<제2 실시예>
다음에, 본 발명의 제2 실시예에 대하여 설명한다.
도 11은, 제2 실시예에 따른 구동 회로의 회로 구성예를 나타내는 도면이다. 또, 이 도 11에서, 도 2에 도시한 구동 회로와 동일한 기능을 갖는 부분에는, 동일한 부호를 붙여, 중복된 설명은 생략한다.
상기 도 11에 도시한 구동 회로는, 상기도 2에 나타낸 제1 실시예에 따른 구동 회로의 공통 전극 X측 및 주사 전극 Y측의 각각에 부하(20)에 공급한 전하를 회수하는 전력 회수 회로(61, 61')를 설치한 것이다. 또, 전력 회수 회로(61, 61')는 동일한 구성이기 때문에, 이하에서는 전원 회수 회로(61)에 대하여 설명한다.
전력 회수 회로(61)는 코일 L1, L2의 2계통으로 구성되어 있다. 또한, 코일 L1, L2와 부하(20)의 공통 전극 X(출력 라인 OUTC)와는, 복수의 다이오드 D2, D3에 의해 분리되어 있다. 컨덴서 C3은 회수한 전하를 축적하기 위한 컨덴서이다.
또한, 전력 회수 회로(61)는, 클램프용의 다이오드로서 4개의 다이오드 D10∼D13을 포함하고 있다. 다이오드 D10, D11은, 제1 신호 라인 OUTA와 제2 신호 라인 OUTB와의 사이에 직렬로 접속되며, 그 중간 노드가 다이오드 D8의 캐소드와 코일 L1과의 사이에 접속된다. 또한, 다이오드 D12, D13은, 제1 신호 라인 OUTA와 제2 신호 라인 OUTB와의 사이에 직렬로 접속되며, 그 중간 노드가 다이오드 D9의 애노드와 코일 L2와의 사이에 접속된다.
상기한 바와 같이 전력 회수 회로(61)를 구성함으로써, 상기 용량 부하(20)와, 2개의 다이오드 D2, D3을 통해 접속되는 2개의 코일 L1, L2에 의해 2계통의 직렬 공진 회로가 구성된다. 즉, 이 전력 회수 회로(61)는 2계통의 L-C 공진 회로를 갖는 것으로, 코일 L1과 용량 부하(20)의 공진에 의해 패널에 공급한 전하를, 코일 L2와 용량 부하(20)의 공진에 의해 회수하는 것이다.
도 12는, 상기 도 11에 도시한 구동 회로에 의한 구동 파형의 타임차트이다. 또, 이 도 12에 있어서, 리세트 기간 및 어드레스 기간에서, 공통 전극 X, 주사 전극 Y 및 어드레스 전극 A에 인가하는 구동 파형은, 도 5에 도시한 구동 파형과 동일하기 때문에, 중복된 설명은 생략한다.
도 12의 유지 방전 기간에서, 공통 전극 X 및 주사 전극 Y에 ±Vs/2의 전압을 인가할 때, 2개의 다이오드 D2, D3을 통해 접속되는 2개의 코일 L1, L2에 의해 구성된 2계통의 직렬 공진 회로를 이용하여 부하(20)에 공급한 전하의 회수 및 회수한 전하의 공급을 반복한다.
예를 들면, 주사 전극 Y에 전압 Vs/2를 인가하는 경우에는, 우선, 회수한 전하를 주사 전극 Y에 공급하고, 그 후 스위치를 제어함으로써 주사 전극 Y의 전위를 Vs/2에 도달시킨다. 또한, 주사 전극 Y의 전위를 Vs/2로부터 GND로 할 때는, 부하(20)에 공급한 전하를 회수함으로써 부하(20)에 형성되어 있는 주사 전극 Y의 전위를 GND 부근으로 내리고, 스위치를 제어함으로써 주사 전극 Y의 전위를 GND에 도달시킨다.
이와 같이 부하(20)에 공급한 전하의 회수 및 회수한 전하의 공급을 반복하여, 도 12에 도시한 바와 같이 공통 전극 X 및 주사 전극 Y에 ±Vs/2를 인가할 때의 소비 전력을 억제한다.
이상, 설명한 바와 같이 제2 실시예에 따르면, 제1 실시예의 효과 외에 공통 전극 X측 및 주사 전극 Y측에 전력 회수 회로(61, 61')를 각각 설치함으로써, 유지 방전 기간에서의 공통 전극 X와 주사 전극 Y의 방전을 행하기 위해 인가하는 전압을, 부하(20)로부터 전력 회수 회로(61, 61')에 의해 회수한 전하를 이용하여 공급할 수가 있어, 소비 전력을 억제하여 효율적으로 유지 방전을 행할 수 있다.
또, 상술한 제1 및 제2 실시예에서는, 램프 파 발생 회로(33)에 의해 발생하는 램프 파는, 시간 경과에 대하여 일정한 변화량으로 전압값이 시간 경과와 함께연속적으로 변화하는 램프 파를 나타내고 있지만, 본 발명은 이것에 한하지 않고, 시간 경과에 대하여 변화량이 변화하고, 전압값이 시간 경과와 함께 연속적으로 변화하는 램프 파여도 된다. 예를 들면, 전압값이 정현파와 같이 시간 경과와 함께 연속적으로 변화하는 램프 파여도 된다.
또, 상기 실시예는, 어느 것이나 본 발명을 실시하는데 있어서의 구체화된 일례를 나타낸 것에 지나지 않으며, 이들에 의해 본 발명의 기술적 범위가 한정적으로 해석되어서는 안되는 것이다. 즉, 본 발명은 그 기술 사상, 또는 그 주요한 특징으로부터 일탈하지 않고, 다양한 형태로 실시할 수 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 표시 수단이 되는 용량성 부하에 인가하는 소정의 전압을 생성하는 전원 회로에 의해 생성된 전압의 고전위측을 공급하는 신호선과 접지와의 사이에 상기 용량성 부하에 인가하는 경사 파형을 발생하는 경사 파형 발생 회로를 접속한다. 이에 따라, 상기 경사 파형 발생 회로의 기준 전위를 접지 전위로 하여 동작시킬 수 있어, 복수의 전원 회로나 상기 경사 파형 발생 회로의 제어 신호의 기준 전위를 변환하는 신호 전달 회로를 설치하지 않더라도, 간단한 회로 구성으로 안정된 경사 파형을 출력할 수 있다.

Claims (10)

  1. 표시 수단이 되는 용량성 부하의 제1 전극에 제1 전압을 인가하고, 상기 제1 전극에 상기 제1 전압과는 역상의 제2 전압을 인가함으로써 상기 표시 수단을 발광시키는 평면 표시 장치의 구동 회로에 있어서,
    외부로부터 공급되는 전원을 이용하여 상기 용량성 부하에 인가하는 제1 전압 및 제2 전압을 생성하는 전원 회로와,
    상기 전원 회로에 의해 생성된 제1 전압을 공급하는 제1 신호선과 제2 전압을 공급하는 제2 신호선과의 사이에 접속되며, 상기 용량성 부하에 인가하는 경사 파형(ramp waveform)을 발생하는 경사 파형 발생 회로
    를 포함하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  2. 제1항에 있어서,
    상기 경사 파형 발생 회로는, 접지에 대하여 각각 접속된 스위칭 회로와 저항을 포함하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  3. 제2항에 있어서,
    상기 경사 파형 발생 회로는, 공급되는 상기 스위칭 회로의 제어 신호를, 상기 스위칭 회로가 동작 가능한 구동 레벨로 변환하는 변환 회로를 더 포함하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  4. 제2항에 있어서,
    상기 경사 파형 발생 회로는, 출력하는 경사 파형의 도달 전위를 조정하는 전위 조정 회로를 포함하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  5. 제2항에 있어서,
    상기 경사 파형 발생 회로는, 출력하는 경사 파형의 경사(ramp)를 조정하는 경사 조정 회로를 포함하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  6. 제5항에 있어서,
    상기 경사 조정 회로는, 게이트 차지 루프 내에 삽입된 저항을 이용하는 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  7. 제1항에 있어서,
    상기 용량성 부하에 인가하는 경사 파형은 양(正)의 전위로부터 음(負)의 전위로 변화하는 경사 파형인 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  8. 제1항에 있어서,
    상기 경사 파형은 시간 경과에 대하여 일정한 변화량으로 시간 경과와 함께 전압값이 변화하는 파형인 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  9. 제1항에 있어서,
    상기 경사 파형은, 시간 경과에 대하여 변화량이 변화하고 시간 경과와 함께 전압값이 변화하는 파형인 것을 특징으로 하는 평면 표시 장치의 구동 회로.
  10. 제1항에 있어서,
    상기 제1 신호선과 상기 제2 신호선과의 사이에 접속된 컨덴서를 더 포함하고,
    상기 제1 신호선과 상기 컨덴서와의 상호 접속점에 상기 경사 파형 발생 회로를 접속한 것을 특징으로 하는 평면 표시 장치의 구동 회로.
KR1020010074881A 2001-01-19 2001-11-29 평면 표시 장치의 구동 회로 KR20020062142A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00012420 2001-01-19
JP2001012420A JP2002215089A (ja) 2001-01-19 2001-01-19 平面表示装置の駆動装置および駆動方法

Publications (1)

Publication Number Publication Date
KR20020062142A true KR20020062142A (ko) 2002-07-25

Family

ID=18879426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010074881A KR20020062142A (ko) 2001-01-19 2001-11-29 평면 표시 장치의 구동 회로

Country Status (6)

Country Link
US (1) US7242373B2 (ko)
EP (1) EP1227464A3 (ko)
JP (1) JP2002215089A (ko)
KR (1) KR20020062142A (ko)
CN (1) CN1321399C (ko)
TW (1) TW535130B (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493912B1 (ko) * 2001-11-24 2005-06-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100753834B1 (ko) * 2006-02-01 2007-08-31 엘지전자 주식회사 플라즈마 디스플레이 패널의 스캔 구동 장치 및 구동 방법
KR100772308B1 (ko) * 2005-09-09 2007-11-02 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치 및 그 구동 방법
KR100845650B1 (ko) * 2005-03-25 2008-07-10 히다찌 플라즈마 디스플레이 가부시키가이샤 플라즈마 디스플레이 장치
KR100863969B1 (ko) * 2007-08-02 2008-10-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100489445B1 (ko) * 2001-11-29 2005-05-17 엘지전자 주식회사 플라즈마 표시 패널의 구동방법
TWI261216B (en) * 2002-04-19 2006-09-01 Fujitsu Hitachi Plasma Display Predrive circuit, drive circuit and display device
JP4299497B2 (ja) * 2002-05-16 2009-07-22 日立プラズマディスプレイ株式会社 駆動回路
CN1689061A (zh) * 2002-10-02 2005-10-26 富士通日立等离子显示器股份有限公司 驱动电路和驱动方法
JP4480341B2 (ja) * 2003-04-10 2010-06-16 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
JP3722812B2 (ja) * 2003-07-08 2005-11-30 シャープ株式会社 容量性負荷の駆動回路および駆動方法
AU2003304336A1 (en) * 2003-07-15 2005-01-28 Hitachi, Ltd. Plasma display panel drive circuit using offset waveform
KR100515334B1 (ko) * 2003-08-25 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 플라즈마디스플레이 장치
KR100542235B1 (ko) * 2003-10-16 2006-01-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 이의 구동장치
KR100573118B1 (ko) * 2003-10-17 2006-04-24 삼성에스디아이 주식회사 디스플레이 패널의 어드레스 구동방법 및 그 구동회로
KR100612333B1 (ko) * 2003-10-31 2006-08-16 삼성에스디아이 주식회사 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 장치 및구동 방법
KR100560472B1 (ko) 2003-11-10 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널, 그의 구동 장치 및 구동 방법
JP4620954B2 (ja) * 2004-02-20 2011-01-26 日立プラズマディスプレイ株式会社 駆動回路
KR100551033B1 (ko) * 2004-04-12 2006-02-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 패널의 구동 장치 및 플라즈마 표시 장치
KR100560481B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100551008B1 (ko) 2004-05-20 2006-02-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 방법
JP4611677B2 (ja) * 2004-07-15 2011-01-12 日立プラズマディスプレイ株式会社 駆動回路
KR101026248B1 (ko) * 2004-09-21 2011-03-31 페어차일드코리아반도체 주식회사 역률 보상 회로
KR100590112B1 (ko) * 2004-11-16 2006-06-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
JP4287809B2 (ja) * 2004-11-29 2009-07-01 日立プラズマディスプレイ株式会社 表示装置及びその駆動方法
KR100623452B1 (ko) * 2005-02-23 2006-09-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치
US7733304B2 (en) * 2005-08-02 2010-06-08 Samsung Sdi Co., Ltd. Plasma display and plasma display driver and method of driving plasma display
KR100774915B1 (ko) 2005-12-12 2007-11-09 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100877818B1 (ko) 2006-08-10 2009-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100908719B1 (ko) * 2007-03-13 2009-07-22 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치
JP4946605B2 (ja) * 2007-04-26 2012-06-06 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5260002B2 (ja) * 2007-08-20 2013-08-14 株式会社日立製作所 プラズマディスプレイ装置
JP5168257B2 (ja) * 2009-10-09 2013-03-21 株式会社日立製作所 プラズマディスプレイ装置
JP5170147B2 (ja) * 2010-04-02 2013-03-27 株式会社日立製作所 プラズマディスプレイ装置
KR101125644B1 (ko) * 2010-08-09 2012-03-28 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치
US9135843B2 (en) 2012-05-31 2015-09-15 Qualcomm Mems Technologies, Inc. Charge pump for producing display driver output
US10103626B1 (en) * 2017-07-12 2018-10-16 Qualcomm Incorporated Digital power multiplexor

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07175438A (ja) * 1993-12-17 1995-07-14 Fujitsu Ltd 平面表示装置
JPH11133914A (ja) * 1997-10-29 1999-05-21 Matsushita Electric Ind Co Ltd 気体放電型表示装置の駆動回路
JP2000155557A (ja) * 1998-11-20 2000-06-06 Pioneer Electronic Corp Pdp駆動装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4707692A (en) 1984-11-30 1987-11-17 Hewlett-Packard Company Electroluminescent display drive system
JP2891280B2 (ja) 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP2755201B2 (ja) 1994-09-28 1998-05-20 日本電気株式会社 プラズマディスプレイパネルの駆動回路
US5745086A (en) * 1995-11-29 1998-04-28 Plasmaco Inc. Plasma panel exhibiting enhanced contrast
JP3630290B2 (ja) 1998-09-28 2005-03-16 パイオニアプラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ
US6567059B1 (en) * 1998-11-20 2003-05-20 Pioneer Corporation Plasma display panel driving apparatus
JP3455141B2 (ja) * 1999-06-29 2003-10-14 富士通株式会社 プラズマディスプレイパネルの駆動方法
JP3201603B1 (ja) * 1999-06-30 2001-08-27 富士通株式会社 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路
JP4326659B2 (ja) * 2000-02-28 2009-09-09 三菱電機株式会社 プラズマディスプレイパネルの駆動方法、及びプラズマディスプレイ装置
WO2001082282A1 (en) * 2000-04-20 2001-11-01 Rutherford James C Method for driving plasma display panel
JP4768134B2 (ja) * 2001-01-19 2011-09-07 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
JP4512971B2 (ja) * 2001-03-02 2010-07-28 株式会社日立プラズマパテントライセンシング 表示駆動装置
KR100428625B1 (ko) * 2001-08-06 2004-04-27 삼성에스디아이 주식회사 교류 플라즈마 디스플레이 패널의 스캔 전극 구동 장치 및그 구동 방법
TWI261216B (en) * 2002-04-19 2006-09-01 Fujitsu Hitachi Plasma Display Predrive circuit, drive circuit and display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07175438A (ja) * 1993-12-17 1995-07-14 Fujitsu Ltd 平面表示装置
JPH11133914A (ja) * 1997-10-29 1999-05-21 Matsushita Electric Ind Co Ltd 気体放電型表示装置の駆動回路
JP2000155557A (ja) * 1998-11-20 2000-06-06 Pioneer Electronic Corp Pdp駆動装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100493912B1 (ko) * 2001-11-24 2005-06-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100845650B1 (ko) * 2005-03-25 2008-07-10 히다찌 플라즈마 디스플레이 가부시키가이샤 플라즈마 디스플레이 장치
KR100772308B1 (ko) * 2005-09-09 2007-11-02 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 장치 및 그 구동 방법
KR100753834B1 (ko) * 2006-02-01 2007-08-31 엘지전자 주식회사 플라즈마 디스플레이 패널의 스캔 구동 장치 및 구동 방법
KR100863969B1 (ko) * 2007-08-02 2008-10-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
CN1366289A (zh) 2002-08-28
JP2002215089A (ja) 2002-07-31
US20020097237A1 (en) 2002-07-25
US7242373B2 (en) 2007-07-10
EP1227464A3 (en) 2007-04-04
EP1227464A2 (en) 2002-07-31
TW535130B (en) 2003-06-01
CN1321399C (zh) 2007-06-13

Similar Documents

Publication Publication Date Title
KR20020062142A (ko) 평면 표시 장치의 구동 회로
KR100681775B1 (ko) 구동 장치, 구동 방법, 플라즈마 디스플레이 장치 및플라즈마 디스플레이 패널의 전원 회로
US6867552B2 (en) Method of driving plasma display device and plasma display device
KR100886304B1 (ko) 플라즈마 디스플레이 장치
WO2002058041A1 (en) Plasma display panel and driving method thereof
EP1550995A2 (en) Drive circuits and plasma display devices
US7852292B2 (en) Plasma display apparatus and driving method thereof
US7642994B2 (en) Plasma display
EP1755101B1 (en) Plasma display apparatus
US7633497B2 (en) Drive circuit of plasma display device
KR100732083B1 (ko) 플라즈마 디스플레이 장치
EP1681666A2 (en) Plasma display apparatus and driving method thereof
US7307603B2 (en) Driving circuit, driving method, and plasma display device
KR100680705B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
JP2004029850A (ja) プラズマディスプレイ装置およびその制御方法
KR20040082779A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E601 Decision to refuse application