KR20020058428A - 반도체소자의 콘택홀 형성방법 - Google Patents
반도체소자의 콘택홀 형성방법 Download PDFInfo
- Publication number
- KR20020058428A KR20020058428A KR1020000086533A KR20000086533A KR20020058428A KR 20020058428 A KR20020058428 A KR 20020058428A KR 1020000086533 A KR1020000086533 A KR 1020000086533A KR 20000086533 A KR20000086533 A KR 20000086533A KR 20020058428 A KR20020058428 A KR 20020058428A
- Authority
- KR
- South Korea
- Prior art keywords
- contact hole
- layer
- film
- etching
- forming
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 239000004065 semiconductor Substances 0.000 title claims abstract description 12
- 238000005530 etching Methods 0.000 claims abstract description 21
- 150000004767 nitrides Chemical class 0.000 claims abstract description 15
- 238000000059 patterning Methods 0.000 claims abstract description 4
- 239000000758 substrate Substances 0.000 claims abstract description 4
- 229920002120 photoresistant polymer Polymers 0.000 claims description 23
- 239000007789 gas Substances 0.000 description 8
- 238000001312 dry etching Methods 0.000 description 4
- 229920000642 polymer Polymers 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000007888 film coating Substances 0.000 description 1
- 238000009501 film coating Methods 0.000 description 1
- 238000006386 neutralization reaction Methods 0.000 description 1
- 230000009257 reactivity Effects 0.000 description 1
- 230000007261 regionalization Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Drying Of Semiconductors (AREA)
Abstract
균일한 임계치수를 갖는 미세 콘택홀을 형성하기에 알맞은 반도체소자의 콘택홀 형성방법을 제공하기 위한 것으로, 이와 같은 목적을 달성하기 위한 반도체소자의 콘택홀 형성방법은 기판상에 형성된 배선층, 상기 배선상에 식각선택비가 다른 제 1, 제 2 절연막을 형성하는 공정, 상기 제 2 절연막상에 감광막을 도포하는 공정, 상기 감광막을 일정폭을 갖도록 패터닝하는 공정, 상기 패터닝된 감광막을 마스크로 C:H 비율이 대략 1:4인 식각가스로 상기 제 2 절연막을 식각하는 공정, 상기 C:H 비율이 1:4와 다른 식각가스를 이용하여 상기 제 1 절연막을 식각하여 상기 배선층에 콘택홀을 형성함을 특징으로 한다.
Description
본 발명은 반도체소자에 대한 것으로, 특히 플라즈마를 이용하여 건식각하는 반도체소자의 콘택홀 형성방법에 관한 것이다.
종래 반도체소자의 콘택홀 형성방법에 대하여 설명하면 다음과 같다.
디자인 룰(Design rule)의 축소에 의한 소자 구조의 미세화에 따라 리소그래피(Lithography)를 이용한 노광 공정 후 건식각에 의해 형성되는 최종 구현 구조의 크기는 계속적으로 작아지고 있다.
하부 배선을 통한 회로를 형성하고, 절연막의 증착 및 평탄화를 통한 절연막 형성후 하부 배선과의 연결을 위한 콘택홀 형성공정은 마스크 형성을 위한 리소그래피 공정의 능력에 따라 좌우되며, 0.1㎛이하의 패턴을 형성하는 방법은 복잡한 공정 프로세스를 거치게 된다.
이와 같은 공정 프로세스를 해결하기 위해서 종래에는 감광막의 유동특성을 이용한 방법과, 하드마스크를 이용하여 사이드월(sidewall)을 형성하여 홀 형성 개구부의 면적을 줄여왔다.
상기와 같은 종래 반도체소자의 콘택홀 형성방법은 다음과 같은 문제가 있다.
첫째, 감광막을 이용한 콘택홀 형성은 딥 유브이(Deep UV)의 경우 감광막이 휘는(bowing) 불량이 발생하여 균일한 임계치수(CD)를 갖도록 할 수 없다.
둘째, 하드마스크를 이용한 홀 형성은 다층막을 증착하고 식각하는 공정이 필요하므로 공정시간이 길어지는 문제가 있다.
본 발명은 상기와 같은 문제를 해결하기 위하여 안출한 것으로 특히, 균일한 임계치수를 갖는 미세 콘택홀을 형성하기에 알맞은 반도체소자의 콘택홀 형성방법을 제공하는데 그 목적이 있다.
도 1은 본 발명에 따라 형성된 미세 콘택홀의 단면사진
도 2는 본 발명에 따라 형성된 미세 콘택홀의 상부에서 바라본 사진
도 3은 본 발명에 따라 형성된 미세 콘택홀의 각 위치에서의 개구폭 길이를 나타낸 데이타도
상기와 같은 목적을 달성하기 위한 본 발명 반도체소자의 콘택홀 형성방법은 기판상에 형성된 배선층, 상기 배선상에 식각선택비가 다른 제 1, 제 2 절연막을 형성하는 공정, 상기 제 2 절연막상에 감광막을 도포하는 공정, 상기 감광막을 일정폭을 갖도록 패터닝하는 공정, 상기 패터닝된 감광막을 마스크로 C:H 비율이 대략 1:4인 식각가스로 상기 제 2 절연막을 식각하는 공정, 상기 C:H 비율이 1:4와 다른 식각가스를 이용하여 상기 제 1 절연막을 식각하여 상기 배선층에 콘택홀을 형성함을 특징으로 한다.
첨부 도면을 참조하여 본 발명 반도체소자의 콘택홀 형성방법에 대하여 설명하면 다음과 같다.
도 1은 본 발명에 따라 형성된 미세 콘택홀의 단면사진이고, 도 2는 본 발명에 따라 형성된 미세 콘택홀의 상부에서 바라본 사진이며, 도 3은 본 발명에 따라 형성된 미세 콘택홀의 각 위치에서의 개구폭 길이를 나타낸 데이타도 이다.
본 발명은 플라즈마 건식각에 의해서 형성하는 반도체소자의 콘택홀 형성방법에 대한 것으로, 특히 감광막(Photo Resist:PR)으로 구성된 마스크를 형성할 때 감광막 하부 필름의 막질에 따라 산과 염기의 반응성 차이로 인한 노광후의 임계치수(Critical Dimension:CD)차를 이용하는 것이다.
또한 상기 감광막을 형성한 후에 건식각에 사용하는 식각가스인 C:H의 비율을 이용하여 식각 폴리머를 형성하고, 이 폴리머를 식각에 이용하는 것이다.
특히, 도 1에 도시한 바와 같이 기판상에 하부배선(도면에는 도시되지 않았음)과 산화막과 질화막을 적층 형성하고, 질화막상에 감광막(PR)을 도포하였을 때 즉, 감광막(PR) 하부의 막이 질화막(Si3N4)일 경우, 현상과 PR의 중화반응을 방해하는 H:기를 형성시키므로써 감광막(PR) 패턴 형성부 하부에 PR 찌꺼기(Scum) 또는 기울기가 발생하게 한다.
이때 형성되는 홀의 하부 CD는 하지막이 일반적인 산화막(SiO2)일 때 DHK를비교하여서 동일한 조건으로 노광할 때 약 10~15% 정도 작게 형성된다.
상기에서 질화막은 플라즈마 인핸스먼트 화학기상증착(Plasma Enhanced Chemical Vapor Deposition:PECVD)법이나 저압 화학기상증착(Low Pressure CVD:LPCVD)법으로 형성할 수 있고, 증착 두께는 50~3000Å이 되도록 한다.
감광막을 마스크로 질화막과 산화막을 건식각할 때 주로 사용되는 가스는 CF4나, CHF3나, C2F6나, C3F8의 주된 식각가스와, Ar, O2, N2의 첨가가스가 있다.
이중 C:H의 비율이 높을수록 산화막 식각보다는 질화막 식각시 형성되는 폴리머의 양이 공정 조건에 민감하게 변화한다.
이와 같은 특성을 이용하기 위해서 초기에 질화막 식각시 C:H 구성 비율이 대략 1:4이거나 그 이하인 식각가스를 이용하고, RF 파워를 가하며 수m~2000m torr의 압력을 가하여 부분식각을 진행한다.
이때 폴리머의 발생정도에 따라 상부 질화막의 식각부는 기울기가 형성되어 초기 패턴 형성시에 구현된 CD보다 작은 개구부를 형성하게 된다.
이후에 질화막을 식각한 가스의 C:H 비율과 다른 C:H 비율을 갖는 가스를 이용해서 하부의 산화막을 식각한다.
상기와 같이 감광막을 마스크로 질화막과 산화막을 차례로 식각함에 의해서 상부가 도 2와 같이 서로 개구부의 폭이 다른 사진이 나타남을 알 수 있다.
또한 상기와 같이 질화막이 기울기를 갖고 식각됨에 따라서 나타난 각 개구부의 폭길이는 도 3에 나타난 바와 같다.
즉, 각 중앙(CEN) 부분에서 측정한 개구폭을 감광막 상부(PR Top)와, 감광막하부(PR Bot)와, 질화막 하부(Nit Bot)와, 감광막 하부에서 질화막 하부를 뺀값(PR B - Nit B)으로 각각 나타내면 0.276㎛, 0.238㎛, 0.176㎛, 0.062㎛이고, 각 하부(BOT)에서 측정한 개구폭의 길이는 각각 0.279㎛, 0.236㎛, 0.172㎛, 0.064㎛이다.
상기와 같은 방법을 사용함에 따라서 딥 유브이(Deep UV) 노광장치로 0.18㎛이하의 미세 콘택홀을 형성할 수 있고 최종 접촉홀의 개구부를 0.1㎛이하로 형성 가능하여 미세 배선용 회로 구현시 마진을 확보하기에 용이하다.
상기와 같은 본 발명 반도체소자의 콘택홀 형성방법은 다음과 같은 효과가 있다.
기존의 딥 유브이(Deep) 노광장치로 0.18㎛이하의 균일한 임계치수를 갖는 미세 콘택홀을 형성할 수 있고, 최종 접촉홀의 개구부를 0.1㎛이하로 형성 가능하여 미세 배선용 회로 구현시 마진을 확보하기에 용이하다.
종래 하드마스크를 이용한 홀 형성시 처럼 사이드월 형성을 위한 공정이 필요하지 않으므로 공정시간이 길어지는 문제를 해결할 수 있다.
Claims (4)
- 기판상에 형성된 배선층,상기 배선상에 식각선택비가 다른 제 1, 제 2 절연막을 형성하는 공정,상기 제 2 절연막상에 감광막을 도포하는 공정,상기 감광막을 일정폭을 갖도록 패터닝하는 공정,상기 패터닝된 감광막을 마스크로 C:H 비율이 대략 1:4인 식각가스로 상기 제 2 절연막을 식각하는 공정,상기 C:H 비율이 1:4와 다른 식각가스를 이용하여 상기 제 1 절연막을 식각하여 상기 배선층에 콘택홀을 형성함을 특징으로 하는 반도체소자의 콘택홀 형성방법.
- 제 1 항에 있어서, 상기 제 1 절연막은 산화막으로 형성하고 상기 제 2 절연막은 질화막으로 형성함을 특징으로 하는 반도체소자의 콘택홀 형성방법.
- 제 1 항에 있어서, 상기 제 2 절연막은 50~3000Å의 두께를 갖도록 형성함을 특징으로 하는 반도체소자의 콘택홀 형성방법.
- 제 1 항에 있어서, 상기 제 2 절연막을 식각하는 공정에 의해서 상부 제 2 절연막의 식각된 부분은 기울기가 형성되어 상기 감광막을 패터닝하여 구현된 임계치수(CD)보다 작은 개구부를 형성하게 됨을 특징으로 하는 반도체소자의 콘택홀 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0086533A KR100487415B1 (ko) | 2000-12-30 | 2000-12-30 | 반도체소자의 콘택홀 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0086533A KR100487415B1 (ko) | 2000-12-30 | 2000-12-30 | 반도체소자의 콘택홀 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020058428A true KR20020058428A (ko) | 2002-07-12 |
KR100487415B1 KR100487415B1 (ko) | 2005-05-03 |
Family
ID=27689526
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0086533A KR100487415B1 (ko) | 2000-12-30 | 2000-12-30 | 반도체소자의 콘택홀 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100487415B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101120180B1 (ko) | 2008-12-22 | 2012-02-27 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04167524A (ja) * | 1990-10-31 | 1992-06-15 | Nec Corp | 半導体装置のビアホール形成方法 |
KR100236089B1 (ko) * | 1996-12-20 | 1999-12-15 | 김영환 | 반도체 소자의 콘택홀 형성방법 |
KR19980076030A (ko) * | 1997-04-04 | 1998-11-16 | 문정환 | 반도체 소자의 콘택홀 형성방법 |
KR20000043225A (ko) * | 1998-12-28 | 2000-07-15 | 김영환 | 반도체소자의 질화막 식각방법 |
KR100338769B1 (ko) * | 1999-10-26 | 2002-05-30 | 윤종용 | 반도체 장치의 절연막 식각방법 |
-
2000
- 2000-12-30 KR KR10-2000-0086533A patent/KR100487415B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100487415B1 (ko) | 2005-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5986344A (en) | Anti-reflective coating layer for semiconductor device | |
US6720132B2 (en) | Bi-layer photoresist dry development and reactive ion etch method | |
US8293460B2 (en) | Double exposure patterning with carbonaceous hardmask | |
US7067235B2 (en) | Bi-layer photoresist dry development and reactive ion etch method | |
US7105442B2 (en) | Ashable layers for reducing critical dimensions of integrated circuit features | |
US8728945B2 (en) | Method for patterning sublithographic features | |
US4758305A (en) | Contact etch method | |
KR20120090801A (ko) | 마스크 패턴의 형성 방법 | |
US6875689B2 (en) | Method of patterning lines in semiconductor devices | |
US6787455B2 (en) | Bi-layer photoresist method for forming high resolution semiconductor features | |
US20030181054A1 (en) | Method for fabricating semiconductor device using photoresist pattern formed with argon fluoride laser | |
US7371695B2 (en) | Use of TEOS oxides in integrated circuit fabrication processes | |
KR100374955B1 (ko) | 반도체 장치의 제조 방법 | |
KR100487415B1 (ko) | 반도체소자의 콘택홀 형성방법 | |
KR100587039B1 (ko) | 반도체 장치의 콘택홀 형성방법 | |
JP2000173996A (ja) | 半導体装置およびその製造方法 | |
JPH08236506A (ja) | 半導体装置の製造方法 | |
JPH07226396A (ja) | パターン形成方法 | |
KR100256809B1 (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR100827488B1 (ko) | 반도체 소자의 금속 배선 패턴 형성 방법 | |
JPS63258020A (ja) | 素子分離パタ−ンの形成方法 | |
JPH05206085A (ja) | 微細パターンの形成方法 | |
KR19990065142A (ko) | 실리콘을 포함하는 물질층의 버티컬 프로파일 패턴 형성 방법 | |
KR19980084300A (ko) | 반사억제막을 이용한 소자분리막 형성방법 | |
KR100315029B1 (ko) | 반도체소자의트렌치형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110325 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |