KR20020053492A - 주파수 검출기 - Google Patents
주파수 검출기 Download PDFInfo
- Publication number
- KR20020053492A KR20020053492A KR1020000083139A KR20000083139A KR20020053492A KR 20020053492 A KR20020053492 A KR 20020053492A KR 1020000083139 A KR1020000083139 A KR 1020000083139A KR 20000083139 A KR20000083139 A KR 20000083139A KR 20020053492 A KR20020053492 A KR 20020053492A
- Authority
- KR
- South Korea
- Prior art keywords
- frequency
- signal
- external
- band
- detector
- Prior art date
Links
- 238000000034 method Methods 0.000 claims abstract description 7
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 abstract description 6
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 abstract description 6
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 abstract description 6
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 abstract description 6
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 abstract description 6
- 238000001514 detection method Methods 0.000 abstract 5
- 239000003990 capacitor Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D13/00—Circuits for comparing the phase or frequency of two mutually-independent oscillations
- H03D13/003—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0802—Details of the phase-locked loop the loop being adapted for reducing power consumption
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manipulation Of Pulses (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
본 발명은 주파수 검출기에 관한 것으로, 아날로그 회로를 사용하지 않고 칩 내부의 오실레이터의 클럭을 이용하여 외부 주파수를 비교하는 디지탈 회로를 구현함으로써, 공정변수를 줄이고 전류소비를 감소시킬 수 있다. 이를 위한 본 발명의 주파수 검출기는 외부에서 입력되는 주파수의 한 주기를 검출하는 외부주파수검출부와, 칩 내부의 오실레이터에서 발생된 내부 클럭을 입력하여 검출하고자 하는 주파수의 최소 주파수 대역을 한정하기 위한 최소대역카운터신호를 발생하는 로우사이클카운터부와, 상기 내부 클럭을 입력하여 검출하고자 하는 주파수의 최대 주파수 대역을 한정하기 위한 최대대역카운터신호를 발생하는 하이사이클카운터부와, 상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최소대역카운터신호를 비교 검출한 신호를 출력하는 하이 주파수 비교부와, 상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최대대역카운터신호를 비교 검출한 신호를 출력하는 로우 주파수 비교부와, 상기 하이 주파수 비교부의 출력 신호 및 상기 로우 주파수 비교부의 출력 신호를 입력하여 이 두개의 신호 모두가 주파수 대역에 일치하지 않았을 때 입력된 외부 주파수에 대해 동작하지 않도록 제어하는 신호를 출력하는 출력부로 구성된다.
Description
본 발명은 주파수 검출기에 관한 것으로, 특히 아날로그(Analog) 회로를 사용하지 않고 내부 오실레이터(Oscillator)의 클럭(Clock)을 이용하여 외부 주파수를 비교하는 디지탈(Digital) 회로를 구현함으로써, 공정변수를 줄이고 전류소비를 감소시킨 주파수 검출기에 관한 것이다.
일반적으로, 주파수 검출기는 외부 주파수를 감지하여 원하는 대역내에서만 칩(chip)이 동작하도록 하는 회로이다.
종래의 주파수 검출기는 캐패시터의 충반전 시간을 이용하여 캐패시터에 충방전된 값이 원하는 전압 레벨보다 크거나 작은 지를 비교 검출한 신호를 발생하였다. 이와 같이, 종래의 주파수 검출기는 캐패시터에 의해 아날로그 회로로 구성된다.
그러나, 이와 같이 아날로그 회로로 구성된 종래의 주파수 검출기는 공정 변수에 따라 캐패시턴스 값을 재조정해야 되기때문에 정확한 캐패시턴스 값을 구현하기 어렵고, 또한 공정 변수에 따라 트랜지스터의 크기도 재 검토해야하는 어려움이 있었다. 또한, 종래의 주파수 검출기는 아날로그 회로로 구성이 되어 있어서 전체적인 전력 소비가 많다는 단점이 있었다.
따라서, 본 발명은 상기 문제점을 해결하기 위하여 이루어진 것으로, 본 발명의 목적은 아날로그(Analog) 회로를 사용하지 않고 내부 오실레이터(Oscillator)의 클럭(Clock)을 이용하여 외부 주파수를 비교하는 디지탈(Digital) 회로를 구현함으로써, 공정변수를 줄이고 전류소비를 감소시킨 주파수 검출기를 제공하는데 있다.
도 1은 본 발명에 의한 주파수 검출기의 블록구성도
* 도면의 주요부분에 대한 부호의 설명 *
10 : 외부주파수 검출부22 : 로우사이클 카운터부
24 : 하이사이클 카운터부34 : 로우주파수 비교부
상기 목적을 달성하기 위한 본 발명의 주파수 검출기는,
외부에서 입력되는 주파수의 한 주기를 검출하는 외부주파수검출부와,
칩 내부의 오실레이터에서 발생된 내부 클럭을 입력하여 검출하고자 하는 주파수의 최소 주파수 대역을 한정하기 위한 최소대역카운터신호를 발생하는 로우사이클카운터부와,
상기 내부 클럭을 입력하여 검출하고자 하는 주파수의 최대 주파수 대역을 한정하기 위한 최대대역카운터신호를 발생하는 하이사이클카운터부와,
상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최소대역카운터신호를 비교 검출한 신호를 출력하는 하이 주파수 비교부와,
상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최대대역카운터신호를 비교 검출한 신호를 출력하는 로우 주파수 비교부와,
상기 하이 주파수 비교부의 출력 신호 및 상기 로우 주파수 비교부의 출력 신호를 입력하여 이 두개의 신호 모두가 주파수 대역에 일치하지 않았을 때 입력된 외부 주파수에 대해 동작하지 않도록 제어하는 신호를 출력하는 출력부로 구성된다.
여기서, 상기 출력부는 NOR 게이트로 구성된다.
이하, 본 발명의 실시예에 관하여 첨부도면을 참조하면서 상세히 설명한다.
또, 실시예를 설명하기 위한 모든 도면에서 동일한 기능을 갖는 것은 동일한 부호를 사용하고 그 반복적인 설명은 생략한다.
도 1은 본 발명에 의한 주파수 검출기의 블록구성도이다.
본 발명의 주파수 검출기는 외부주파수 검출부(10), 로우사이클 카운터부(22), 하이사이클 카운터부(24), 하이주파수 비교부(32), 로우주파수 비교부(30), NOR 게이트(NOR1)로 구성된다.
상기 외부주파수 검출부(10)는 외부에서 입력되는 주파수(External Frequency: EF)의 한 주기를 검출한 신호를 출력한다.
상기 로우사이클 카운터부(22)는 칩 내부의 오실레이터에서 발생된 내부 클럭(Clock)을 입력하여 검출하고자 하는 주파수의 최소 주파수 대역을 한정하기 위한 최소대역카운터신호를 발생한다.
상기 하이사이클 카운터부(20)는 상기 내부 클럭을 입력하여 검출하고자 하는 주파수의 최대 주파수 대역을 한정하기 위한 최대대역카운터신호를 발생한다.
상기 하이주파수 비교부(32)는 상기 외부주파수 검출부(10)에서 출력된 외부 주파수의 한 주기의 신호와 상기 최소대역카운터신호를 비교 검출한 신호를 출력한다.
상기 로우주파수 비교부(34)는 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최대대역카운터신호를 비교 검출한 신호를 출력한다.
상기 NOR 게이트(NOR1)는 상기 하이주파수 비교부(32)의 출력 신호 및 상기 로우주파수 비교부(34)의 출력 신호를 입력하여, 이 두개의 신호 모두가 주파수 대역에 일치하지 않았을 때 입력된 외부 주파수에 대해 동작하지 않도록 제어하는 신호를 발생하고, 두개의 신호중 한개의 신호가 주파수 대력에 일치하는 신호를 출력하면 입력된 외부 주파수에 대해 칩이 동작하도록 하는 인에이블 신호(EN)를 발생한다.
본 발명의 주파수 검출기의 전체적인 동작은 다음과 같다.
먼저, 입력으로 들어오는 외부 주파수(EF)에 대하여 상기 외부주파수 검출부(10)에 의해 한개의 클럭 주기를 검출한다.
그리고, 내부 오실레이터의 클럭을 이용하여 검출하고자 하는 주파수의 최소 주파수 대역을 한정하는 최소대역카운터신호를 로우사이클 카운터부(22)에서 발생한다.
그리고, 상기 내부 오실레이터의 클럭을 이용하여 검출하고자 하는 주파수의 최대 주파수 대역을 한정하는 최대대역카운터신호를 하이사이클 카운터부(24)에서 발생한다.
이때, 외부 주파수가 커서 주기가 작다면, 상기 로우주파수 비교부(34)에서 상기 외부주파수 검출부(10)의 출력 신호와 상기 최대대역카운터신호를 비교 검출한 신호를 출력한다. 이때, 상기 로우주파수 비교부(34)는 외부 클럭의 한 주기내에 최대대역카운터신호와 비교하여 일치할 경우에는 '로우' 신호를 출력하고, 일치하지 않을 경우에는 '하이' 신호를 출력한다.
만약, 외부 주파수가 작아서 주기가 크다면, 상기 하이주파수 비교부(32)에서 상기 외부주파수 검출부(10)의 출력 신호와 상기 최소대역카운터신호를 비교 검출한 신호를 출력한다. 이때, 상기 하이주파수 비교부(32)는 외부 클럭의 한 주기내에 최소대역카운터신호와 비교하여 일치할 경우에는 '로우' 신호를 출력하고, 일치하지 않을 경우에는 '하이' 신호를 출력한다.
상기 NOR 게이트(NOR1)는 상기 하이주파수 비교부(32)의 출력 신호 및 상기 로우주파수 비교부(34)의 출력 신호를 입력하여, 이 두개의 신호 모두가 주파수 대역에 일치하지 않았을 때 입력된 외부 주파수에 대해 동작하지 않도록 제어하는 신호를 발생하고, 두개의 신호중 한개의 신호가 주파수 대력에 일치하는 신호를 출력하면 입력된 외부 주파수에 대해 칩이 동작하도록 하는 인에이블 신호(EN)를 발생한다.
본 발명의 주파수 검출기는 스마트카드(SmartCard) IC에서 외부에서의 해킹을 방지하고, 칩(Chip)의 손상을 방지하는 회로로 활용될 수 있다.
이상에서 설명한 바와 같이, 본 발명의 주파수 검출기에 의하면, 아날로그 회로를 사용하지 않고 내부 오실레이터의 클럭(Clock)을 이용하여 외부 주파수를 비교하는 디지탈 회로를 구현하였다. 그러므로, 캐패시터의 사용을 제한하였으며, 2개의 카운터와 비교기를 사용함으로써 정확한 주파수를 검출할 수 있다.
또한, 디지탈 로직 구현으로 인하여, 기술(Technology)상에 전혀 영향을 미치지 않을 뿐 아니라 공정변수에 무관한 설계방식으로 안정적이고, 전력 소비도 감소시킬 수 있는 효과가 있다.
아울러 본 발명의 바람직한 실시예들은 예시의 목적을 위해 개시된 것이며, 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가등이 가능할 것이며, 이러한 수정 변경등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.
Claims (2)
- 주파수 검출기에 있어서,외부에서 입력되는 주파수의 한 주기를 검출하는 외부주파수검출부와,칩 내부의 오실레이터에서 발생된 내부 클럭을 입력하여 검출하고자 하는 주파수의 최소 주파수 대역을 한정하기 위한 최소대역카운터신호를 발생하는 로우사이클카운터부와,상기 내부 클럭을 입력하여 검출하고자 하는 주파수의 최대 주파수 대역을 한정하기 위한 최대대역카운터신호를 발생하는 하이사이클카운터부와,상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최소대역카운터신호를 비교 검출한 신호를 출력하는 하이 주파수 비교부와,상기 외부주파수검출부에서 출력된 외부 주파수의 한 주기의 신호와 상기 최대대역카운터신호를 비교 검출한 신호를 출력하는 로우 주파수 비교부와,상기 하이 주파수 비교부의 출력 신호 및 상기 로우 주파수 비교부의 출력 신호를 입력하여 이 두개의 신호 모두가 주파수 대역에 일치하지 않았을 때 입력된 외부 주파수에 대해 동작하지 않도록 제어하는 신호를 출력하는 출력부로 구성된 것을 특징으로 하는 주파수 검출기.
- 제 1 항에 있어서,상기 출력부는 NOR 게이트인 것을 특징으로 하는 주파수 검출기.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000083139A KR20020053492A (ko) | 2000-12-27 | 2000-12-27 | 주파수 검출기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000083139A KR20020053492A (ko) | 2000-12-27 | 2000-12-27 | 주파수 검출기 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020053492A true KR20020053492A (ko) | 2002-07-05 |
Family
ID=27686857
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000083139A KR20020053492A (ko) | 2000-12-27 | 2000-12-27 | 주파수 검출기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020053492A (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7274185B2 (en) | 2004-07-20 | 2007-09-25 | Samsung Electronics Co., Ltd. | Methods of generating internal clock signals from external clock signals and of measuring the frequency of external clock signals and related frequency measuring circuits and semiconductor memory devices |
KR100980893B1 (ko) * | 2009-02-16 | 2010-09-10 | 세원텔레텍 주식회사 | 주파수 검출장치 |
US9391615B2 (en) | 2014-08-26 | 2016-07-12 | Samsung Electronics Co., Ltd. | Clock monitor and system on chip including the same |
KR20200063921A (ko) | 2018-11-28 | 2020-06-05 | 주식회사 포스코 | 코크스 오븐 내 적열 코크스와 co2의 직접 반응을 통한 합성가스의 제조방법 |
-
2000
- 2000-12-27 KR KR1020000083139A patent/KR20020053492A/ko not_active Application Discontinuation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7274185B2 (en) | 2004-07-20 | 2007-09-25 | Samsung Electronics Co., Ltd. | Methods of generating internal clock signals from external clock signals and of measuring the frequency of external clock signals and related frequency measuring circuits and semiconductor memory devices |
KR100980893B1 (ko) * | 2009-02-16 | 2010-09-10 | 세원텔레텍 주식회사 | 주파수 검출장치 |
US9391615B2 (en) | 2014-08-26 | 2016-07-12 | Samsung Electronics Co., Ltd. | Clock monitor and system on chip including the same |
KR20200063921A (ko) | 2018-11-28 | 2020-06-05 | 주식회사 포스코 | 코크스 오븐 내 적열 코크스와 co2의 직접 반응을 통한 합성가스의 제조방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6118348A (en) | Oscillator circuit having switched gain amplifiers and a circuit for preventing switching noise | |
US7145375B2 (en) | Duty cycle detector with first, second, and third values | |
TW201338631A (zh) | 射頻系統 | |
CN112305413A (zh) | 一种参考时钟丢失检测电路与检测方法 | |
KR20080004072A (ko) | 높은 개시 이득과 함께 위상 노이즈/지터를 줄일 수 있는전압 제어 발진기 및 그 방법 | |
KR20020053492A (ko) | 주파수 검출기 | |
CN210490799U (zh) | 一种SoC内置振荡电路 | |
CN105356864B (zh) | 一种参考时钟检测电路及其方法 | |
US8305123B2 (en) | Duty detection circuit, duty correction circuit, and duty detection method | |
US9473130B2 (en) | Sawtooth oscillator and apparatuses | |
CN108599745B (zh) | 单电容占空比可控振荡器 | |
KR100842673B1 (ko) | 클럭듀티사이클 검출기능을 구비한 입력데이타 처리회로 | |
CN107196606B (zh) | 一种振荡器 | |
TWI424305B (zh) | 時脈產生器、時脈產生方法、與行動通訊裝置 | |
US9548748B1 (en) | Digital phase locked loop (PLL) system and method with phase tracing | |
KR20150070592A (ko) | 클락 신호 검출 장치 및 그를 이용한 클락 신호 검출 시스템 | |
TWI708953B (zh) | 眼圖觀測裝置 | |
JP3769718B2 (ja) | 電圧制御発振回路 | |
KR20020031843A (ko) | 파워업 회로 | |
CN215378886U (zh) | 能效张弛振荡器 | |
KR100557981B1 (ko) | 기판전압발생장치 | |
CN110830035B (zh) | 一种锁相环及其锁定检测方法和电路 | |
KR200248348Y1 (ko) | 주파수 검출 장치 | |
US20240192720A1 (en) | Phase shifted clock generator | |
US11082053B1 (en) | Phase locked loop-based power supply circuit and method, and chip |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
WITN | Withdrawal due to no request for examination |