KR20010088402A - 신호전송장치 및 신호전송방법 - Google Patents

신호전송장치 및 신호전송방법 Download PDF

Info

Publication number
KR20010088402A
KR20010088402A KR1020010011404A KR20010011404A KR20010088402A KR 20010088402 A KR20010088402 A KR 20010088402A KR 1020010011404 A KR1020010011404 A KR 1020010011404A KR 20010011404 A KR20010011404 A KR 20010011404A KR 20010088402 A KR20010088402 A KR 20010088402A
Authority
KR
South Korea
Prior art keywords
signal
transmission
transmission rate
serial bus
communication means
Prior art date
Application number
KR1020010011404A
Other languages
English (en)
Other versions
KR100684285B1 (ko
Inventor
코리테루히코
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR20010088402A publication Critical patent/KR20010088402A/ko
Application granted granted Critical
Publication of KR100684285B1 publication Critical patent/KR100684285B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/16Arrangements for providing special services to substations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/083Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical and the horizontal blanking interval, e.g. MAC data signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40117Interconnection of audio or video/imaging devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/14Multichannel or multilink protocols
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99941Database schema or data structure
    • Y10S707/99944Object-oriented database structure
    • Y10S707/99945Object-oriented database structure processing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99941Database schema or data structure
    • Y10S707/99948Application of database or data structure, e.g. distributed, multimedia, or image

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)
  • Television Systems (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

본 발명의 신호전송장치 및 신호전송방법은 복수의 고속시리얼버스를 통하여 신호를 전송하는 제 1통신수단과, 이 고속시리얼버스보다 전송속도가 느린 저속시리얼버스를 통하여 신호를 전송하는 제 2통신수단을 포함하며, 이 복수의 고속시리얼버스와 저속시리얼버스로 구성된 전송로의 단말부(terminal side)에 각 신호전송장치가 배치되고, 고속시리얼버스를 통한 신호전송동작은 저속시리얼버스를 통한 통신결과에 기초하여 제어된다.

Description

신호전송장치 및 신호전송방법{Signal transmission device and signal transmission method}
본 발명은 신호전송장치 및 신호전송방법에 관한 것이다. 특히, 복수의 고속시리얼버스와, 고속시리얼버스보다도 전송속도가 느린 저속시리얼버스를 이용하여 구성된 전송로를 거처서 신호의 전송을 행하는 경우에, 저속시리얼버스를 통한 통신결과에 기초하여 복수의 고속시리얼버스를 통한 신호전송동작을 제어하는 것에 관한 것이다.
일반적으로, 컴퓨터장치 등으로 디지털화상신호를 아날로그화상신호로 변환하여, 이 아날로그 화상신호를 아날로그전송에 의해 표시장치에 공급하는 것이 행해져 왔다. 하지만, 표시유닛이 디지털신호에 의해 구동되는 표시장치, 예를 들면 액정표시장치가 보급되면서, 화질이 나빠지는 것을 방지하거나, 비용을 절감할 목적으로 화상신호가 디지털신호로 전송되는 방법이 규격화되었다. 예를 들면 DDWG(gigital display working group)에 의해 DVI(digital visual interface, version 1.0) 규격이 책정되었다. DVI규격에서는, 미국 Silicon Image사가 개발한 TMDS(transition minimized differential signals) 링크를 이용하여 디지털화상신호를 전송한다. 적, 녹, 청의 채널마다의 데이터전송로와 1채널의 클럭전송로를 설치하고, 적, 녹, 청의 각 채널의 화상신호가 베이스밴드로 전송된다. 또한, 이 인터페이스는 TMDS의 고속시리얼버스보다 전송속도가 낮은 쌍방향시리얼전송로인 I2C버스를 가지고 있다. 이 I2C버스는 VESA(video electronics standards)에 의해 규정된 플러그엔드플레이(plug-and-play)용의 DDC(display data channel)규격용 전송로로 이용되고 있다.
한편, DVI규격의 접속방식에서는, 컴퓨터장치 등의 송신기기와, 표시장치 등의 수신기기가 포인트투포인트방식으로 접속된다. 따라서, 적, 녹, 청의 각 채널의 화상신호는 송신기기로부터 수신기기로 TMDS를 이용하여 한쪽방향(단방향)으로 베이스밴드에 의해 고속으로 디지털전송된다. 여기에서, 오디오신호 및 데이터신호등은 고속으로 전송될 수 없다. 또한, 플러그엔드플레이방식에 의해 TMDS의 6채널의 데이터전송로를 사용하여 화상신호의 전송을 행하는지, 혹은 3채널의 데이터전송로로 전송을 행하는지가 설정된다. 이때, 디지털화상신호의 전송이 3채널의 데이터전송로를 이용하도록 설정되면, 나머지 3채널의 데이터전송로는 미사용상태가 되고, 데이터전송로가 유효하게 사용되지 않는다. 또한, 적, 녹, 청의 각 화상신호는 VESA에 의해 규정된 GTF(generalized timing formula)에 따라 전송된다. 이때, GTF규격에서는 블랭킹기간(blanking period)이 확보되어 있기 때문에, 디지털신호의 전송에 있어서도 전송율이 충분이 높지 않다.
본 발명의 제 1목적은 복수의 고속시리얼버스와, 이 고속시리얼버스보다 전송속도가 느린 저속시리얼버스를 동일한 커넥터로 조합시킨 접속방식에서, 신호전송을 효율적으로 행할 수 있는 데이터전송장치 및 데이터전송방법을 제공하는 것이다.
본 발명의 제 2목적은 제 1전송속도의 복수의 시리얼버스와 제 2전송속도의 시리얼버스로 구성된 전송로를 통하여 신호를 전송하는 신호전송장치로서,
상기 제 1전송속도의 복수의 시리얼버스를 통하여 적어도 하나의 신호를 전송하는 제 1통신수단과;
상기 제 2전송속도의 시리얼버스를 통하여 신호를 전송하는 제 2통신수단을 포함하며,
상기 제 2통신수단이 상기 제 2통신속도의 상기 시리얼버스를 통한 통신결과에 기초하여 상기 제 1통신수단의 신호전송동작을 제어하는 신호전송장치를 제공하는 것이다.
본 발명의 제 3목적은 제 1전송속도의 복수의 시리얼버스를 통하여 적어도 하나의 신호를 전송하는 제 1통신수단과, 제 2전송속도의 시리얼버스를 통하여 신호를 전송하는 제 2통신수단을 각각 포함하는 적어도 2개의 신호전송장치를 준비하는 단계와;
상기 제 1전송속도의 복수의 시리얼버스와, 상기 제 2전송속도의 시리얼버스로 구성되어 있는 전송로의 각 단말부에 상기 신호전송장치를 배치하는 단계와;
상기 제 2전송속도의 시리얼버스를 통한 통신결과에 기초하여, 상기 제 1전송속도의 시리얼버스를 통하여 신호전송동작을 제어하는 신호전송방법을 제공하는 것이다.
본 발명에 의하면, 복수의 고속시리얼버스와 상기 고속시리얼버스보다 전송속도가 낮은 저속시리얼버스로 구성된 통신로를 통하여 신호가 전송될 경우, 저속시리얼버스를 통한 통신결과에 기초하여 고속시리얼버스의 신호전송방향이 독립적으로 설정되며, 화상신호와 음성신호가 다른 고속시리얼버스를 통하여 전송된다. 또는, 음성신호는 다중 방식(multiplexed fashion)으로 화상신호의 블랭킹기간 중에 전송된다. 또한, 복수의 전송로가 각 신호전송장치에 접속될 수 있다. 또한, 상대편의 신호전송장치가 신호기록기능을 갖고, 고속시리얼버스를 통하여 전송되는 콘텐츠가 저작권에 의해 보호되어 복제가 금지된 경우에 고속시리얼버스를 통한 통신동작이 저속시리얼버스를 통한 통신결과에 기초하여 금지된다.
도 1은 본 발명의 제 1실시예를 구성하는 신호전송시스템의 구성을 나타낸 블록도이다.
도 2는 본 발명의 제 2실시예를 구성하는 송수신부 부분을 나타낸 블록도이다.
도 3은 본 발명에 의한 TMDS링크의 밴드폭을 나타낸 도면이다.
도 4는 본 발명의 제 3실시예를 구성하는 신호전송시스템의 구성을 나타낸 블록도이다.
도 5는 본 발명의 제 4실시예를 구성하는 신호전송시스템의 구성을 나타낸 블록도이다.
도 6은 본 발명의 동작을 설명하기 위하여 다중신호(multiplexed signal)(DMa)의 포맷을 나타낸 도면이다.
도 7은 본 발명의 제 5실시예를 구성하는 네트워크를 나타낸 개략적인 정면도이다.
도 8은 본 발명의 제 6실시예를 구성하는 복수의 전송로를 이용한 포인트투포인트접속을 나타낸 개략적인 정면도이다.
*도면의 주요부분에 대한 부호설명
10,20,30,40,50,60. 신호전송장치 11,27. 화상송신처리부
13,23. 송수신부 15,25. 화상수신처리부
19,29,39,49. 제어부 30. 전송로
31. 음성송신처리부 46,66. 음성수신처리부
70. 셋탑박스 80. 모니터장치
90. 신호기록재생장치 100. 컴퓨터장치
131. 멀티플렉서 132,143. PLL회로
133. 엔코더 134,135. 송신기
141,142. 수신기 144. 디코더
145. 디멀티플렉서 301~307. 고속시리얼버스
310. 저속시리얼버스
이하, 본 발명의 실시형태에 대해서 도면을 참조하여 상세히 설명한다.
도 1은 본 발명의 제 1실시예에 따른 신호전송시스템의 구성을 나타낸 것이다. 제 1신호전송장치(10) 및 제 2신호전송장치(20)는 전송로(30)를 통하여 접속된다. 전송로(30)는 복수의 고속시리얼버스(301-307)와, 고속시리얼버스(301-307) 보다 전송속도가 느린 저속시리얼버스(310)로 구성된다.
신호전송장치(10)는 콘텐츠인 화상신호를 생성하는 화상송신처리부(11)를 포함한다. 구체적으로, 화상송신처리부(11)는 후술하는 제어부(19)로부터 제공된 화상제어신호(TGa)에 기초하여, 색의 수와 해상도를 조정함으로써 3원색의 시리얼화상신호(DGa)를 생성하고, 생성된 신호(DGa)를 송수신부(13)에 제공한다. 또한, 화상송신처리부(11)로부터, 3원색의 시리얼화상신호(DGa)의 클럭신호(CKa), 수평 및 수직동기신호(SYa), 유효표시기간과 블랭킹기간을 판별가능하게 하는 인에이블신호(ENa)도 송수신부(13)에 공급한다.
다음으로, 송수신부(13)의 구조에 대해 설명한다. 도 1에 나타낸 시스템에서, 전송로(30)의 고속시리얼버스(301-307)는 예를 들어 TMDS링크에서와 같은 6채널의 데이터전송에서 이용되기 위한 고속시리얼버스(301-306)와, 6채널의 고속시리얼버스(301-306)에 의해 전송된 신호에 대한 클럭신호를 전송하기 위한 클럭전송에서 이용되는 고속시리얼버스(307)로 이루어진다. 따라서, 본 발명의 제 2실시예에 따른 송수신부(13)의 구조를 나타낸 도 2에, 단지 1채널의 데이터전송 고속시리얼버스와, 클럭전송고속시리얼버스를 나타낸다. 다른 채널의 데이터전송고속시리얼버스가 도면에 나타낸 채널에 대한 것과 같기 때문에, 그 설명을 생략한다.
3원색 중 하나에 대응하는 전송될 시리얼화상신호, 예를 들어, 청색시리얼화상신호(DGa-B) 및 인에이블신호(ENa)는 PLL회로(132)로 제공된다. 또한, 동기신호(SYa)는 청색시리얼화상신호(DGa-B)가 공급되는 멀티플렉서(131)에 제공된다.
여기에서, 시리얼화상신호는 VESA에 의해 규정된 GTF 또는 MonitorTimingSpecification(모니터타이밍스페시피케이션)에 따라 전송된다. 따라서, 멀티플렉서(131)에서, 인에이블신호(ENa)에 기초하여 예를 들어 유효표시기간에서 청색시리얼화상신호(DGa-B)를 선택하고, 블랭킹기간에서 동기신호(SYa)를 시분할방식으로 선택하여 다중신호(multiplexed signal)(DMa)를 생성한다. 멀티플렉서(131)에 의해 생성된 다중신호(DMa)는 엔코더(133)에 공급된다. 또한, 멀티플렉서(131)에 의해 다중신호(DMa)가 생성되는지 가부는 제어부(19)로부터 제공된 동작제어신호(TMa)에 의해 제어된다.
PLL회로(132)는 클럭신호(CKa)에 의해 동기된 기준신호(CKam)를 생성하여, 생성된 신호를 엔코더(133)에 공급한다. 또한, 공급된 클럭신호(CKa)를 송신기(134,135)에 공급한다.
엔코더(133)는 멀티플렉서(131)로부터 공급된 다중신호(DMa)의 DC레벨을 평형화(balancing)나, 다중신호(DMa) 논리레벨의 반전회수의 최소화를 행한 후에 전송신호(DT)를 생성하고, 생성된 신호를 송신기(135)에 공급한다. 또한, 전송신호(DT)의 생성은 기준신호(CKam)에 기초한 타이밍에서 이루어진다.
송신기(134,135)의 출력측은 전송로(30)에 연결되어 있고, 제어부(19)로부터 송신기(134,135)에 송수신제어신호(TD)가 제공된다. 각 송신기(134,135)에서, PLL회로(312)로부터 공급된 클럭신호(CKa)와 엔코더(133)로부터 공급된 전송신호(DT)가 전송로(30)측으로 출력되는지 가부가 공급된 송수신제어신호(TD)에 의해 제어된다. 또한, 전송신호(DT)의 출력처리는 클럭신호(CKa)에 기초한 타이밍에서 이루어진다.
수신기(141)의 입력측은 송신기(134)의 출력측에 연결되며, 수신기의 입력측은 송신기(135)의 출력측에 연결된다. 송수신제어신호(TD)는 수신기(141,142)에도 공급된다. 따라서, 전송신호(DT)와 클럭신호(CKa)가 각 송신기(134,135)로부터 출력되고 있으면, 수신기(141,142)의 수신동작은 멈추고, 송신기(134,135)의 송신동작이 멈춘상태를 유지하면, 수신기(141,142)의 수신동작이 허용된다. 또한, 송신기(134,135)의 출력측과 수신기(141,142)의 입력측이 송수신제어신호(TD)에 의해 고임피던스상태를 유지하면, 송신동작과 수신동작 모두가 멈춘다.
수신기(141)는 전송로(30)를 통하여 공급된 클럭신호(CKd)를 수신하고, 수신된 신호를 PLL회로(143)에 공급한다. 또한, 수신기(142)는 전송로(30)를 통하여 공급된 전송신호(DR)를 수신하여 이 수신된 신호를 디코더(144)에 공급한다.
PLL회로(143)는 수신기(141)로부터 제공된 클럭신호(CKd)로 동기화된 기준신호(CKdm)를 생성하여 생성된 신호를 디코더(144)에 공급한다. 또한, 그것은 송수신부(13)로부터 공급된 클럭신호(CKd)를 출력한다.
디코더(144)는 수신기(142)에 의해 수신된 전송신호(DR)를 위한 디코딩처리를 수행한다. 이 디코딩처리에서, 직류레벨의 평형화나 논리레벨의 반전회수의 최소화가 행해진 전송신호를 원래의 신호로 되돌리는 처리를 수행한다. 디코딩처리에 의해 얻어진 다중신호(DMd)는 디멀티플렉서(145)에 공급된다. 또한, 디코더(144)는 다중신호(DMd)의 유효표시기간과 블랭킹기간 사이의 판별을 가능하게 하고, 디멀티플렉서(145)로 공급되고 송수신부(13)로부터 출력된 인에이블신호(ENd)를 생성한다. 또한, 디코더(144)에서의 인에이블신호(ENd)의 생성과 전송신호(DR)의 디코딩처리는 PLL회로(143)로부터 공급된 기준신호(CKdm)에 기초한 타이밍에서 이루어진다.
디멀티플렉서(145)는 다중신호(DMd)를 인에이블신호(ENd)에 기초하여 유효표시기간의 신호와 블랭킹기간의 신호로 분리하여, 분리된 신호를 송신부(13)로부터 출력한다. 여기에서, 유효표시기간신호는 시리얼화상신호(DGd)로서 출력되고, 블랭킹기간신호는 시리얼화상신호(DGd)가 청색시리얼화상신호(DGd-B)인 조건에서 동기신호(SYd)로 출력된다. 이러한 방식으로, 송수신부(13)는 시리얼화상신호(DG)와클럭신호(CK)를 전송로(130)를 통하여 쌍방향으로 전송할 수 있다.
송수신부(13)로부터 출력된 클럭신호(CKd)와, 동기신호(SYd)와, 시리얼화상신호(DGd)는 도 1에서처럼 화상수신처리부(15)로 공급된다. 화상수신처리부(15)는 제공된 3원색의 시리얼화상신호(DGd), 클럭신호(CKd), 동기신호(SYd) 등에 기초하여 콘텐츠의 화상표시 등을 행한다.
제어부(19)는 전송로(30)의 저속시리얼버스(310)를 통하여 신호전송장치(20)의 제어부(29)와 통신하여, 이 신호전송장치(20)의 종류를 결정하고, 이 결정결과에 따라 화상제어신호(TGa)를 생성한다. 화상제어신호(TGa)는 화상송신처리부(11)에 공급되어, 화상송신처리부(11)에 의해 생성되는 디지털시리얼화상신호(DG)의 색수와 해상도가 신호전송장치(20)에 적합하게 조정된다. 또한, 제어부(19)는 동작제어신호(TMa,TMd)를 생성하여 멀티플렉서(131)와 디멀티플렉서(145)의 동작을 각각 제어한다. 또한, 이것은 송수신제어신호(TD)를 생성하고, 생성된 신호를 송수신부(13)에 공급하여 고속시리얼버스(301-307)의 신호전송방향을 설정한다.
전송로(30)를 통하여 신호전송장치(10)와 연결된 신호전송장치(20)는 송수신부(13)와 유사한 구조를 갖는 송수신부(23)를 포함하고, 송수신부(23)를 통하여 전송로(30)와 연결된다.
송수신부(23)의 디코더로부터 출력된 3원색의 시리얼화상신호(DGb)나 동기신호(SYb) 등 및 PLL회로로부터 출력된 클럭신호(CKb)는 화상수신처리부(25)에 공급된다. 화상수신처리부(25)는 화상수신처리부(15)와 유사하게 콘텐츠의 화상표시 등을 행한다.
또한, 화상송신처리부(11)와 유사하게, 화상송신처리부(27)는 3원색의 시리얼화상신호(DGc)와, 동기신호(SYc)와 인에이블신호(ENc)를 생성하여, 생성된 신호를 송수신부(23)의 엔코더에 공급하여 전송신호를 생성한다. 또한, 화상송신처리부(27)는 클럭신호(CKc)를 생성하여 생성된 신호를 송수신부(23)의 PLL회로에 공급하여, 전송신호와 클럭신호(CKc)를 전송로(30)를 통하여 신호전송장치(10)에 전송한다.
이러한 방식으로, TDMS링크의 신호전송방향이 쌍방향으로 이루어진 바와 같이 구성된 신호전송장치(10,20)가 서로 연결되면, 신호전송장치(10)의 제어부(19)와 신호전송장치(20)의 제어부(19) 사이의 통신이 플러그앤드플레이방식에 의해 저속시리얼버스(310)를 통해 허용된다. 이 통신에 의해 상대방의 신호전송장치의 종류나 형식 등을 판별하고, 화상송신처리부(11) 및 화상송신처리부(27)에서 생성된 시리얼화상신호(DG)의 해상도나 색수를 상대방의 신호전송장치에 맞추어 조정한다. 또한, 시리얼화상신호(DG)에 따른 클럭신호(CK)나 동기신호(SY) 등의 생성도 행해진다.
여기에서, 신호전송장치(10)의 송수신부(13)와 신호전송장치(20)의 송수신부(23)는 상술한 바와 같이 고속시리얼버스(301-307)를 통하여 쌍방향통신이가능하다. 따라서, 각 고속시리얼버스의 신호전송방향이 제어부(19,29)로부터의 송수신제어신호(TD)에 의해 제어되면, 콘텐츠의 화상신호가 신호전송장치(10)에서 신호전송장치(20)로 공급될 수 있고, 동시에, 콘텐츠의 화상신호가 신호전송장치(20)로부터 신호전송장치(10)로 공급될 수 있다. 따라서, 종래의 DVI규격의 인터페이스와 같은 컴퓨터장치와 모니터장치 사이에서의 단방향의 전송뿐만 아니라, 비디오기록재생장치와 같이 화상신호의 입출력을 행할 수 있는 기기의 접속용으로서 전송로(30)를 적용하는 것이 가능하다.
상술한 실시형태에서는, 화상신호를 전송하는 경우에 대하여 설명하였다. 이 점에 있어서, 고속시리얼버스(301-307)가 TMDS링크에서처럼 6채널의 데이터를 전송하는데 이용되면, 전송될 화상신호가 적은 양의 데이터를 갖는다는 조건하에 하나의 링크(3채널)의 고속시리얼버스만을 이용하여 화상신호가 전송될 수 있다.
도 3은 TMDS링크의 밴드폭의 상부를 나타낸 것이다.
횡좌표축은 50[Mpic/sec] 마다 0~300[Mpic/sec]의 픽셀밴드폭을 나타내며, 종좌표축은 0.5[Gbs]마다 0~2[Gbs]의 싱글채널 밴드폭을 나타낸다.
또한, 도 3의 하부는 밴드폭의 그래프에 대응하여 수평축상의 SXGA(1280*1024) 및 UXGA(1600*1200) 픽셀의 경우를 나타낸다. 또한, LCD장치 및 CRT표시장치 상에서 픽셀을 표시하는 경우에 수직주파수 및 블랭킹기간이 수직축에 표시되어 있다.
전송되는 화상신호의 데이터의 양이 약 165[Mpic/sec]보다 크지 않은 구체적인 예를 가정하자. SXGA(1280픽셀*1024픽셀) 크기로 85[Hz]의 수직주파수와,GTF블랭킹의 조건하에서 화상표시를 하는 경우, 또는 UXGA(1600픽셀*1200픽셀)크기로 60[Hz]의 수직주파수와 GTF블랭킹의 조건하에서 화상표시를 하는 경우에, 하나의 링크(3채널)의 고속시리얼버스를 이용하여 화상신호를 전송할 수 있다. 하지만, UXGA(1600픽셀*1200픽셀)크기로 75[Hz]의 수직주파수와 GTF블랭킹의 조건하에서 또는 85[Hz]의 수직주파수와 GTF블랭킹의 조건하에 화상표시를 하는 경우에, 165[Mpic/sec]에 대응하여 수직 쇄선에 대하여 도 3의 오른쪽에 나타낸 것처럼 2링크(6채널)의 고속시리얼버스가 이용된다.
3채널의 고속시리얼버스를 이용하여 화상신호가 전송되는 상술한 경우에, 화상신호와 다른 신호, 예를 들어, 음성신호가 화상신호를 위해 이용되지 않는 나머지 고속시리얼버스를 이용하여 전송될 수도 있다.
도 4는 본 발명의 제 3실시예를 구성하는 것으로서, 신호전송장치(35)로부터 신호전송장치(40)로 화상신호 및 음성신호를 제공하는 경우의 구조를 나타낸 것이다. 그런데, 도 4에서는, 도 1에 해당하는 부분에 대해서 같은 기호를 부여한다. 또한, 같은 번호를 갖는 블록은 도 1에서와 유사하게 동작한다.
신호전송장치(35)는 화상송신처리부(11)를 포함하며, 또한 음성신호를 생성하는 음성송신처리부(31)를 포함한다. 화상송신처리부(11)는 시리얼화상신호(DGa), 동기신호(SYa) 및 인에이블신호(ENa)를 생성하여, 생성된 신호를 송수신부(13)에 제공한다. 한편, 음성송신처리부(31)는 후술하는 제어부(39)로부터 제공된 음성출력제어신호(TAa)에 기초하여 음성신호(DAa)를 생성하고, 생성된 신호(DAa)를 소정의 타이밍에서 송수신부(13)에 출력한다. 또한, 음성송신처리부(31)에 의한 음성신호(DAa)의 생성은 시리얼화상신호(DGa)와 동기하도록 화상송신처리부(11)로부터 음성송신처리부(31)에 공급한 클럭신호(CKa)에 기초한 타이밍에서 행해진다.
제어부(39)는 신호전송장치(40)의 제어부(49)와의 통신에 의해 신호전송장치(40)에 맞추어 신호전송장치(35)로부터 신호전송장치(40)에 전송되는 콘텐츠의 화상신호를 조정한다. 또한, 제어부(39)는 송수신제어신호(TD)를 송수신부(13)에 제공하고, 이에 따라, 클럭을 전송하기 위한 고속시리얼버스와 데이터를 전송하기 위한 4개의 고속시리얼버스의 신호전송방향이 신호전송장치(35)로부터 신호전송장치(40)로의 방향으로 설정된다.
송수신부(13)는 신호전송장치(35)로부터 신호전송장치(40)로 설정된 신호전송방향을 갖는 4개의 데이터전송 고속시리얼버스를 통하여, 상술한 것처럼 3원색의 시리얼화상신호(DGa)를 전송한다. 또한, 송수신부(13)는 음성신호(DAa)를 위한 엔코딩처리를 수행함으로써 음성의 시릴얼전송신호를 생성하고, 이 시리얼전송신호를 4개의 데이터전송 고속시리얼버스 중 하나를 통하여 전송한다.
신호전송장치(40)는 송수신부(13)와 유사한 구조를 갖는 송수신부(23)를 포함하고, 송수신부(23)를 통하여 전송로(30)와 연결된다.
송수신부(23)의 디코더로부터 출력된 시리얼화상신호(DGb) 및 동기신호(SYb)등과, PLL회로로부터 출력된 클럭신호(CKb)는 콘텐츠의 화상을 표시하는 화상수신처리부(25)에 제공된다. 또한, 클럭신호(CKb)는 음성수신처리부(46)에도 제공된다.
송수신부(23)의 디코더로부터 출력된 음성신호(DAb)는 음성수신처리부(46)에 제공된다. 음성수신처리부(46)는 제공된 클럭신호(CKb)와 음성신호(DAb)로부터 아날로그음성신호를 생성하고 아날로그음성신호에 기초한 음성출력등을 행한다.
이와 같이, 3개의 데이터전송 고속시리얼버스를 통하여 시리얼화상신호가 전송될 수 있고, 동시에, 어떠한 시리얼화상신호의 전송을 위해서도 이용되지 않는 미사용의 데이터전송 고속시리얼버스를 이용하여 음성신호가 전송된다. 따라서, 전송로(30)가 효과적으로 이용될 수 있다.
또는, 상술한 것처럼, VESA에 의해 규정된 GTF 등의 규격에서는 블랭킹기간이 확보되어 있으므로, 블랭킹기간을 이용하여 음성신호가 전송될 수도 있다.
도 5는 본 발명의 제 4실시예를 구성하는 것으로 블랭킹기간 동안 신호전송장치(50)로부터 신호전송장치(60)로 음성신호를 제공하는 경우의 구조를 나타낸 것이다. 여기에서, 도 5에서, 도 1 및 도 4에 해당하는 부분에는 같은 기호로 나타낸다. 또한, 같은 번호로 나타낸 블록은 도 1 및 도 4와 유사하게 동작한다.
신호전송장치(50)는 화상송신처리부(11)와 음성송신처리부(31)를 포함한다. 화상송신처리부(11)는 시리얼화상신호(DGa)와, 동기신호(SYa)와, 인에이블신호(ENa)와 클럭신호(CKa)를 생성하고, 생성된 신호들을 송수신부(13)에 제공한다. 클럭신호(CKa)와 인에이블신호(ENa)는 음성송신처리부(31)에도 제공된다. 음성송신처리부(31)는 클럭신호(CKa)에 기초한 타이밍에서 음성신호(DAa)를 생성하고, 이 음성신호(DAa)를 인에이블신호(ENa)에 의해 지정된 블랭킹기간동안 송수신부(13)에 제공한다.
여기에서, 청색시리얼화상신호(DGa-B)를 전송하기 위한 고속시리얼버스는 블랭킹기간동안 동기신호(SYa)를 전송한다. 따라서, 음성신호(DAa)는 적색시리얼화상신호(DGa-R) 또는 녹색시리얼화상신호(DGa-G)가 제공된 송수신부(13)의 멀티플렉서(131)에 제공된다.
멀티플렉서(131)는 인에이블신호(ENa)에 기초하여 시리얼화상신호(DGa-R또는 DGa-G) 중 하나를 선택하여, 도 6에 나타낸 것처럼 블랭킹기간 중에 음성신호(DAa), 유효표시기간 중에 시리얼화상신호(DBa-R또는 DGa-G)로 구성된 다중신호(DMa)를 생성한다. 시리얼화상신호(DGa-R또는 DGa-G)와 음성신호(DAa)로 구성된 다중신호(DMa)에 대해서 엔코드처리가 수행되고, 시리얼전송신호(DT)로서 전송된다.
신호전송장치(60)는 송수신부(13)와 유사한 구조의 송수신부(23)를 포함한다. 송수신부(23)에서, 그 디코더로부터 출력된 다중신호(DMb)는 그 디멀티플렉서로 제공되며, 이에 따라 시리얼화상신호(DGb-R또는 DGb-G) 및 음성신호(DAb)를 디멀티플렉스하고 출력한다. 송수신부(23)로부터 출력된 시리얼화상신호(DGb), 동기신호(SYb) 등은 화상수신처리부(25)로 제공되어 콘텐츠의 화상표시가 행해진다. 또한, 송수신부(23)로부터 출력된 음성신호(DAb)는 음성수신처리부(66)로 제공되어, 음성출력이 행해진다.
음성신호(DAa)가 이와 같이 블랭킹기간을 이용하여 전송되면, 데이터전송을 위한 3개의 고속시리얼버스를 이용하여 시리얼화상신호(DGa) 뿐만 아니라, 음성신호(DAa)가 전송될 수 있다.
한편, 상술한 실시형태에서는, 전송로(30)를 통하여 2개의 신호전송장치가 연결되고, 이 신호전송장치들 사이에 통신이 설정된다. 하지만, DVI규격과 달리 고속시리얼버스임에도 불구하고 전송로(30)가 쌍방향으로 신호를 전송할 수 있기 때문에, 그러한 전송로(30)를 통하여 복수의 신호전송장치를 연결함으로써 네트워크가 구축될 수 있다.
도 7은 본 발명의 제 5실시예를 구성하는 것으로, 셋탑박스(70)와, 모니터장치(80)와, 신호기록/재생장치(90)와, 컴퓨터장치(100)가 네트워크로 연결된 경우를 나타낸 것이다. 네트워크접속을 위하여, 각 장치는 2개의 전송로(30)가 접속될 수 있도록 2개의 커넥터를 가지고 있다.
모니터장치(80)의 하나의 커넥터는 전송로(30-1)를 통하여 셋탑박스(70)의 하나의 커넥터와 연결된다. 또한, 신호기록/재생장치(90)의 하나의 커넥터가 전송로(30-2)를 통하여 모니터장치(80)의 다른 하나의 커넥터에 연결된다. 또한, 컴퓨터장치(100)의 하나의 커넥터는 전송로(30-3)를 통하여 신호기록/재생장치(90)의 다른 하나의 커넥터와 연결된다. 이와 같이, 전송로(30)를 통하여 장치들에 대한 데이지체인(daisy chain)접속이 이루어짐으로써 네트워크가 구축된다.
그러한 네트워크구성의 경우에서, 콘텐츠의 화상이 셋탑박스(70)로부터 출력된 베이스밴드의 3원색 시리얼화상신호에 기초하여 모니터장치(80)의 화면에 표시될 수 있고, 동시에, 베이스밴드의 시리얼화상신호가 신호기록/재생장치(90)에 제공되어 기록매체 상에 콘텐츠의 화상을 기록할 수 있다. 또한, 베이스밴드를 갖는 3원색의 시리얼화상신호가 신호기록/재생장치(90)로부터 컴퓨터장치(100)로 제공되는 방식으로 콘텐츠의 화상이 컴퓨터장치(100)에 의해 쉽게 처리될 수 있다. 전송로(30)는 쌍방향 전송이 가능하기 때문에, 베이스밴드의 신호화상신호를 컴퓨터장치(100)로부터 신호기록/재생장치(90)로 제공함으로써 컴퓨터화면이 기록매체에 기록될 수 있거나, 그것을 신호기록/재생장치(90)를 통하여 모니터장치(80)에 제공함으로써 표시할 수 있다.
또한, 각 장치의 제어부 사이의 통신에 의해 고속시리얼버스를 통하여 한 쌍의 장치 사이에 신호가 전송되고, 다른 장치와 접속된 고속시리얼버스가 전기적으로 단절된 경우에, 네트워크접속에도 불구하고 포인트투포인투접속방식으로 한 쌍의 장치가 동작할 수 있다.
예를 들면, 셋탑박스(70)가 저작권에 의해 보호되는 콘텐츠의 화상신호를 수신하는 경우에, 셋탑박스(70)의 제어부와 모니터장치(80)의 제어부는 통신를 하여 셋탑박스(70)에 접속된 장치가 화상신호를 기록하는 기능을 갖지 않는 것으로 판별하고, 화상신호를 고속시리얼버스를 통하여 모니터장치(80)에 전송한다. 또한, 모니터장치(80)의 제어부가 모니터장치(80)에 접속된 신호기록/재생장치(90)의 제어부와 통신하면, 모니터장치(80)에 접속된 장치가 신호를 기록하는 기능을 갖는 것임을 판별할 수 있고, 따라서 고속시리얼버스가 전기적으로 접속되어, 전송로(30-2)에 접속된 송신기 및 수신기가 높은 임피던스상태로 된다. 이 경우, 저작권에 의해 보호되는 콘텐츠의 화상신호는 신호기록/재생장치(90)에 전송되지 않고, 셋탑박스(70)와 모니터장치(80) 사이의 포인트투포인트접속과 유사하게 네트워크가 동작할 수 있다.
다음으로, 본 발명의 제 6실시예에 대해 설명한다.
네트워크접속이 가능하도록 각 장치에는 두 개의 커넥터가 제공된다. 따라서, 도 8에 나타낸 것처럼, 각각 두 개의 커넥터를 가지고 있는 장치가 포인트투포인트방식으로 접속하면, 2개의 전송로가 그러한 커넥터를 이용하여 접속될 수 있다. 이 경우, 2개의 전송로를 통하여 시리얼화상신호가 전송될 수 있으며, 따라서, 항공관제시스템과 같이 모니터장치에 표시될 화상의 데이터양이 많은 경우에도 베이스밴드로 전송될 수 있다.
상술한 실시형태에서 화상신호 및 음성신호가 전송되지만, 전송되는 신호는 화상 및 음성신호에 한정되지 않고, 다양한 데이터신호가 전송될 수 있다. 또한, 고속시리얼버스는 TMDS링크의 신호전송방향이 쌍방향으로 변경된 경우의 구성에 한정되지 않고, 예를 들어 LVDS(low voltage differential signaling) 규격의전송로가 쌍방향으로 되어 있는 구성을 가질 수도 있다.
본 발명에 의하면, 복수의 고속시리얼버스와, 고속시리얼버스보다 전송속도가 느린 저속시리얼버스를 이용하여 구성된 전송로를 거처 신호의 전송을 행하는 경우에, 저속시리얼버스를 통한 통신결과에 기초하여 복수의 고속시리얼버스를 통한 신호전송동작이 제어된다. 그 때문에, 광대역의 디지털신호를 쌍방향으로 고속전송하는 것이 가능하게 된다.
또한, 저속시리얼버스에 의한 통신결과에 기초하여, 복수의 고속시리얼버스의 신호전송방향이 독립적으로 설정된다. 따라서, 예를 들면 화상신호의 전송시에 미사용인 고속시리얼버스를 통하여 음성신호등도 전송될 수 있다. 또한, 고속시리얼버스에서는, 복수 종류의 신호가 시분할방식으로 전송된다. 따라서, 미사용인 고속시리얼버스가 없는 경우에도, 화상신호의 블랭킹기간을 이용하여 음성신호등을 전송하는 것이 가능하게 되어, 효율적으로 신호전송을 행할 수 있다.
또한 복수의 전송로를 통하여 신호전송장치가 신호 또는 신호들을 전송할 수 있게 될 때, 네트워크접속이 가능하게 된다. 또한, 네트워크접속과 달리 신호전송장치가 포인트투포인트접속이 이루어진 경우에, 신호전송장치가 복수의 전송로를 이용하여 고속으로 신호 또는 신호들을 전송할 수 있다.
또한, 상대편의 신호전송장치가 신호기록기능을 갖고, 전송되는 콘텐츠가 저작권에 보호되며 복제가 금지된 경우에, 고속시리얼버스를 통한 전송이 금지된다. 따라서, 저작권이 보호될 수 있고, 네트워크접속도 포인트투포인트접소과 유사하게동작할 수 있다.

Claims (16)

  1. 제 1전송속도의 복수의 시리얼버스와 제 2전송속도의 시리얼버스로 구성된 전송로를 통하여 신호를 전송하는 신호전송장치로서,
    상기 제 1전송속도의 복수의 시리얼버스를 통하여 적어도 하나의 신호를 전송하는 제 1통신수단과;
    상기 제 2전송속도의 시리얼버스를 통하여 신호를 전송하는 제 2통신수단을 포함하며,
    상기 제 2통신수단이 상기 제 2통신속도의 상기 시리얼버스를 통한 통신결과에 기초하여 상기 제 1통신수단의 신호전송동작을 제어하는 신호전송장치.
  2. 제 1항에 있어서,
    상기 제 1전송속도의 상기 복수의 시리얼버스의 신호전송방향이 상기 제 2통신수단에 의한 통신의 결과에 기초하여 상기 제 1통신수단에 의해 독립적으로 설정되는 것을 특징으로 하는 신호전송장치.
  3. 제 1항에 있어서,
    상기 제 1통신수단이 전송되는 상기 신호의 종류에 따라 상기 제 1전송속도의 상기 복수의 시리얼버스를 독립적으로 이용하여 신호를 전송하는 것을 특징으로 하는 신호전송장치.
  4. 제 3항에 있어서,
    상기 제 1통신수단이 화상신호와, 상기 화상신호와 다른 신호를 다른 상기 제 1전송속도의 시리얼버스를 통하여 전송하는 것을 특징으로 하는 신호전송장치.
  5. 제 1항에 있어서,
    상기 제 1통신수단이 상기 제 1전송속도의 상기 시리얼버스를 이용하여 복수의 종류의 신호를 시분할방식으로 전송하는 것을 특징으로 하는 신호전송장치.
  6. 제 5항에 있어서,
    상기 제 1통신수단은 상기 제 1전송속도의 상기 시리얼버스를 통하여 화상신호를 전송하고, 또한 상기 화상신호의 블랭킹기간을 이용하여 음성신호를 전송하는 것을 특징으로 하는 신호전송장치.
  7. 제 1항에 있어서,
    상기 제 1통신수단과 상기 제 2통신수단이 복수 개 제공되며, 그에 대한 복수의 전송로를 통하여 신호를 전송할 수 있도록 한 것을 특징으로 하는 신호전송장치.
  8. 제 1항에 있어서,
    상기 제 2통신수단은 통신결과에 기초하여 상대편의 신호전송장치가 신호기록기능을 갖는 것을 판별하며, 또한, 전송하는 콘텐츠가 저작권보호에 의해 복제가 금지되어 있을 때, 상기 제 1통신수단에서의 통신동작을 금지하는 것을 특징으로 하는 신호전송장치.
  9. 제 1전송속도의 복수의 시리얼버스를 통하여 적어도 하나의 신호를 전송하는 제 1통신수단과, 제 2전송속도의 시리얼버스를 통하여 신호를 전송하는 제 2통신수단을 각각 포함하는 적어도 2개의 신호전송장치를 준비하는 단계와;
    상기 제 1전송속도의 복수의 시리얼버스와, 상기 제 2전송속도의 시리얼버스로 구성되어 있는 전송로의 각 단말부에 상기 신호전송장치를 배치하는 단계와;
    상기 제 2전송속도의 시리얼버스를 통한 통신결과에 기초하여, 상기 제 1전송속도의 시리얼버스를 통하여 신호전송동작을 제어하는 신호전송방법.
  10. 제 9항에 있어서,
    상기 제 2전송속도의 시리얼버스를 통한 통신결과에 기초하여, 상기 제 1전송속도의 복수의 시리얼버스를 통한 상기 신호전송동작에서의 신호전송방향이 상기 제 1전송속도의 각 시리얼버스를 위해서 독립적으로 설정되는 것을 특징으로 하는 신호전송방법.
  11. 제 9항에 있어서,
    상기 제 1전송속도의 복수의 시리얼버스가 전송되는 신호의 종류에 따라 독립적으로 이용되는 것을 특징으로 하는 신호전송방법.
  12. 제 11항에 있어서,
    화상신호와 상기 화상신호와 다른 신호가 상기 제 1전송속도의 복수의 시리얼버스를 통하여 전송되는 것을 특징으로 하는 신호전송방법.
  13. 제 9항에 있어서,
    복수의 종류의 신호가 상기 제 1전송속도의 복수의 시리얼버스를 이용하여 시분할방식으로 전송되는 것을 특징으로 하는 신호전송방법.
  14. 제 13항에 있어서,
    화상신호가 상기 제 1전송속도의 복수의 시리얼버스를 통하여 전송되고, 상기 화상신호의 블랭킹기간을 이용하여 음성신호가 전송되는 것을 특징으로 하는 신호전송방법.
  15. 제 9항에 있어서,
    상기 신호전송장치 각각에 상기 제 1통신수단이 복수 개 제공되고, 그러한 제 2통신수단이 배치되며, 그에 대한 복수의 전송로를 통하여 상기 신호가 전송되는 것을 특징으로 하는 신호전송방법.
  16. 제 9항에 있어서,
    상기 제 1전송속도의 시리얼버스를 통하여 전송되는 신호가 저작권에 의해 보호되는 콘텐츠 중 하나인 경우에, 상기 제 2전송속도의 시리얼버스를 통한 통신결과에 기초하여 상대편의 신호전송장치가 신호기록기능을 가질 때 상기 콘텐츠의 신호의 전송을 금지하는 것을 특징으로 하는 신호전송방법.
KR1020010011404A 2000-03-08 2001-03-06 신호전송장치 및 신호전송방법 KR100684285B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000064093A JP4639420B2 (ja) 2000-03-08 2000-03-08 信号伝送装置および信号伝送方法
JP2000-064093 2000-03-08

Publications (2)

Publication Number Publication Date
KR20010088402A true KR20010088402A (ko) 2001-09-26
KR100684285B1 KR100684285B1 (ko) 2007-02-16

Family

ID=18583851

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010011404A KR100684285B1 (ko) 2000-03-08 2001-03-06 신호전송장치 및 신호전송방법

Country Status (4)

Country Link
US (1) US6963968B2 (ko)
JP (1) JP4639420B2 (ko)
KR (1) KR100684285B1 (ko)
CN (1) CN1205776C (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040028401A (ko) * 2002-09-30 2004-04-03 주식회사 케이티 대역폭별 컨텐츠 제공 시스템 및 그 방법
US8355078B2 (en) 2005-07-08 2013-01-15 Samsung Electronics Co., Ltd. HDMI transmission systems for delivering image signals and packetized audio and auxiliary data and related HDMI transmission methods

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6765599B2 (en) 2000-05-30 2004-07-20 Sanyo Electric Co., Ltd. Image signal transmission apparatus
EP1303145B1 (en) * 2000-07-21 2014-12-17 Panasonic Corporation Signal transmitting device and signal receiving device
JP4552290B2 (ja) * 2000-08-21 2010-09-29 ソニー株式会社 データ伝送装置及び方法、データ処理装置及び方法
JP5140901B2 (ja) * 2000-09-25 2013-02-13 パナソニック株式会社 信号伝送システム、及び信号受信装置
MY136139A (en) 2000-09-25 2008-08-29 Matsushita Electric Ind Co Ltd Signal transmission system, signal transmission apparatus, and signal reception apparatus
JP4008688B2 (ja) 2000-10-12 2007-11-14 松下電器産業株式会社 信号送信装置及び信号受信装置
CN1227908C (zh) 2000-12-18 2005-11-16 松下电器产业株式会社 加密传输系统
JP3903721B2 (ja) 2001-03-12 2007-04-11 ソニー株式会社 情報送信装置および方法、情報受信装置および方法、情報送受信システムおよび方法、記録媒体およびプログラム
US7295578B1 (en) * 2001-09-12 2007-11-13 Lyle James D Method and apparatus for synchronizing auxiliary data and video data transmitted over a TMDS-like link
US7019791B2 (en) 2001-11-09 2006-03-28 Hitachi, Ltd. Video processing device
JP4636121B2 (ja) * 2001-12-26 2011-02-23 株式会社日立製作所 映像処理装置
JP3745279B2 (ja) * 2002-01-16 2006-02-15 日本航空電子工業株式会社 Dvi光延長ケーブル接続および外部電源入力確認システム
DE60323818D1 (de) 2002-03-15 2008-11-13 Gennum Corp System und verfahren zum kompensieren von leitungsverlusten über eine strecke für eine digitale visuelle schnittstelle (dvi)
JP2004023187A (ja) 2002-06-12 2004-01-22 Matsushita Electric Ind Co Ltd データ送信装置、データ受信装置
US7424558B2 (en) * 2003-05-01 2008-09-09 Genesis Microchip Inc. Method of adaptively connecting a video source and a video display
US7733915B2 (en) 2003-05-01 2010-06-08 Genesis Microchip Inc. Minimizing buffer requirements in a digital video system
US7567592B2 (en) * 2003-05-01 2009-07-28 Genesis Microchip Inc. Packet based video display interface enumeration method
US7405719B2 (en) * 2003-05-01 2008-07-29 Genesis Microchip Inc. Using packet transfer for driving LCD panel driver electronics
US8059673B2 (en) 2003-05-01 2011-11-15 Genesis Microchip Inc. Dynamic resource re-allocation in a packet based video display interface
US8204076B2 (en) 2003-05-01 2012-06-19 Genesis Microchip Inc. Compact packet based multimedia interface
US7839860B2 (en) 2003-05-01 2010-11-23 Genesis Microchip Inc. Packet based video display interface
SG135022A1 (en) * 2003-05-01 2007-09-28 Genesis Microchip Inc Method and apparatus for efficient transmission of multimedia data packets
US8068485B2 (en) 2003-05-01 2011-11-29 Genesis Microchip Inc. Multimedia interface
US7620062B2 (en) 2003-05-01 2009-11-17 Genesis Microchips Inc. Method of real time optimizing multimedia packet transmission rate
JP2005051558A (ja) * 2003-07-29 2005-02-24 Matsushita Electric Ind Co Ltd 送信装置、受信装置、及び送受信システム
US7487273B2 (en) * 2003-09-18 2009-02-03 Genesis Microchip Inc. Data packet based stream transport scheduler wherein transport data link does not include a clock line
US7800623B2 (en) 2003-09-18 2010-09-21 Genesis Microchip Inc. Bypassing pixel clock generation and CRTC circuits in a graphics controller chip
US7613300B2 (en) 2003-09-26 2009-11-03 Genesis Microchip Inc. Content-protected digital link over a single signal line
US7634090B2 (en) 2003-09-26 2009-12-15 Genesis Microchip Inc. Packet based high definition high-bandwidth digital content protection
JP3786120B2 (ja) 2004-03-09 2006-06-14 セイコーエプソン株式会社 データ転送制御装置及び電子機器
JP3786121B2 (ja) 2004-03-09 2006-06-14 セイコーエプソン株式会社 データ転送制御装置及び電子機器
JP4871494B2 (ja) * 2004-03-31 2012-02-08 パナソニック株式会社 映像信号処理装置
EP1650670B1 (en) * 2004-10-21 2010-03-24 Hewlett-Packard Development Company, L.P. Serial bus system
US20060106911A1 (en) * 2004-10-29 2006-05-18 Chapple James S Concurrent PCI express with sDVO
KR20060111202A (ko) * 2005-04-22 2006-10-26 삼성전자주식회사 디스플레이장치 및 그 제어방법과, 통신시스템
US7698482B2 (en) * 2005-07-08 2010-04-13 Altera Corporation Multiple data rates in integrated circuit device serial interface
US20070087318A1 (en) * 2005-10-14 2007-04-19 Hui-Min Chao Method and Apparatus for Retreiving Large Data and Smaller Data at a Nearly Simultaneous Rate for Subsequent Processing Thereof
DE102005057779B3 (de) * 2005-12-02 2007-03-29 Siemens Ag Anordnung zur Datenübertragung zwischen einer Bildquelle und einem Bild wiedergebenden System
CN101395841A (zh) * 2006-03-01 2009-03-25 松下电器产业株式会社 发送装置和收发装置
KR100869702B1 (ko) * 2007-01-11 2008-11-21 옵티시스 주식회사 디지털 영상 데이터를 전송하는 디지털 영상 시스템
JP2008193168A (ja) * 2007-01-31 2008-08-21 Toshiba Corp 映像通信装置、映像通信システム及び映像通信方法
US8856859B2 (en) * 2007-02-06 2014-10-07 Blackberry Limited System and method for setting application permissions
US20080281455A1 (en) * 2007-05-11 2008-11-13 Kenneth Swegman Materials, Operations and Tooling Interface and Methods for Managing a Remote Production Facility
KR100861769B1 (ko) * 2007-06-07 2008-10-06 옵티시스 주식회사 디지털 영상 데이터를 전송하는 디지털 영상 전송 시스템
FR2921535A1 (fr) * 2007-09-24 2009-03-27 Peugeot Citroen Automobiles Sa Procede de transfert de donnees entre une source et un recepteur a l'aide d'un protocole de transfert des donnees
JP5245464B2 (ja) * 2008-03-06 2013-07-24 パナソニック株式会社 モータ駆動用通信システム
KR101307101B1 (ko) * 2008-11-05 2013-09-11 쟈인 에레쿠토로닉스 가부시키가이샤 송신 장치, 수신 장치, 및 통신 시스템
US8429440B2 (en) 2009-05-13 2013-04-23 Stmicroelectronics, Inc. Flat panel display driver method and system
US8860888B2 (en) 2009-05-13 2014-10-14 Stmicroelectronics, Inc. Method and apparatus for power saving during video blanking periods
US8156238B2 (en) 2009-05-13 2012-04-10 Stmicroelectronics, Inc. Wireless multimedia transport method and apparatus
US8760461B2 (en) 2009-05-13 2014-06-24 Stmicroelectronics, Inc. Device, system, and method for wide gamut color space support
US8582452B2 (en) 2009-05-18 2013-11-12 Stmicroelectronics, Inc. Data link configuration by a receiver in the absence of link training data
US8370554B2 (en) 2009-05-18 2013-02-05 Stmicroelectronics, Inc. Operation of video source and sink with hot plug detection not asserted
US8291207B2 (en) 2009-05-18 2012-10-16 Stmicroelectronics, Inc. Frequency and symbol locking using signal generated clock frequency and symbol identification
US8468285B2 (en) 2009-05-18 2013-06-18 Stmicroelectronics, Inc. Operation of video source and sink with toggled hot plug detection
US8671234B2 (en) 2010-05-27 2014-03-11 Stmicroelectronics, Inc. Level shifting cable adaptor and chip system for use with dual-mode multi-media device
CN110082865B (zh) 2011-02-17 2022-03-01 科姆斯科普连通比利时公司 用于将连接器附接到光纤上的便携设备
KR101278270B1 (ko) * 2011-08-26 2013-06-24 에스케이하이닉스 주식회사 반도체 장치
US20130132623A1 (en) * 2011-11-17 2013-05-23 Velocio Networks, Inc. Method for Interconnecting Modules for High Speed Bidirectional Communications
JP5805725B2 (ja) 2013-10-04 2015-11-04 ザインエレクトロニクス株式会社 送信装置、受信装置、送受信システムおよび画像表示システム
CN104763413B (zh) * 2015-03-10 2017-09-22 中国海洋石油总公司 一种用于井下测井仪器的数据总线、系统及数据传输方法
JP5987955B2 (ja) * 2015-07-01 2016-09-07 ソニー株式会社 電子機器および電子機器の制御方法
JP6187651B2 (ja) * 2016-08-10 2017-08-30 ソニー株式会社 電子機器および電子機器の制御方法
KR102576159B1 (ko) * 2016-10-25 2023-09-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
WO2019005621A1 (en) * 2017-06-30 2019-01-03 Mitutoyo Corporation SELF-CONFIGURATION COMPONENT IDENTIFICATION AND SIGNAL PROCESSING SYSTEM FOR A COORDINATE MEASURING MACHINE
CN114513254B (zh) * 2021-12-31 2024-03-19 飞昂创新科技南通有限公司 一种可动态改变传输方向的高速光电传输系统及线缆

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2646576B1 (fr) * 1989-04-28 1991-07-05 France Etat Systeme d'emission-reception pour la transmission d'images couleur animees et du son a partir de canaux independants
JPH05130576A (ja) * 1991-11-01 1993-05-25 Matsushita Electric Ind Co Ltd 映像・音声データ多重化伝送装置
DE4207573C2 (de) * 1992-03-10 1996-08-01 Siemens Nixdorf Inf Syst Parallele Schnittstelle zum Verbinden von Datenverarbeitungsgeräten
JP3400532B2 (ja) * 1994-05-16 2003-04-28 オリンパス光学工業株式会社 光学顕微鏡システム
JP3370206B2 (ja) * 1995-04-20 2003-01-27 シャープ株式会社 デジタルカメラ装置
US5819051A (en) * 1995-12-29 1998-10-06 Compaq Computer Corporation Low speed serial bus protocol and circuitry
JP3566304B2 (ja) * 1997-02-07 2004-09-15 三菱電機株式会社 バス制御装置及びバス制御システム
US6314479B1 (en) * 1997-08-04 2001-11-06 Compaq Computer Corporation Universal multi-pin plug and display connector for standardizing signals transmitted between a computer and a display for a PC theatre interconnectivity system
US6253207B1 (en) * 1997-09-25 2001-06-26 Lucent Technologies Inc. Method and apparatus for transporting multimedia information over heterogeneous wide area networks
JP3990790B2 (ja) * 1997-12-26 2007-10-17 キヤノン株式会社 通信装置及び制御方法
JP4176866B2 (ja) * 1998-04-30 2008-11-05 松下電器産業株式会社 ディジタル映像信号送受信方法及びその装置
JP2000049830A (ja) * 1998-07-29 2000-02-18 Matsushita Electric Ind Co Ltd デジタル信号送信装置、デジタル信号送信システムおよびデジタル信号送信方法
US6487620B1 (en) * 1999-06-11 2002-11-26 Telefonaktiebolaget Lm Ericsson (Publ) Combined low speed and high speed data bus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040028401A (ko) * 2002-09-30 2004-04-03 주식회사 케이티 대역폭별 컨텐츠 제공 시스템 및 그 방법
US8355078B2 (en) 2005-07-08 2013-01-15 Samsung Electronics Co., Ltd. HDMI transmission systems for delivering image signals and packetized audio and auxiliary data and related HDMI transmission methods

Also Published As

Publication number Publication date
JP4639420B2 (ja) 2011-02-23
KR100684285B1 (ko) 2007-02-16
CN1314751A (zh) 2001-09-26
JP2001251385A (ja) 2001-09-14
US20010036193A1 (en) 2001-11-01
US6963968B2 (en) 2005-11-08
CN1205776C (zh) 2005-06-08

Similar Documents

Publication Publication Date Title
KR100684285B1 (ko) 신호전송장치 및 신호전송방법
US8582028B2 (en) Multi-monitor control
US7987515B2 (en) Electronic transmission device, and signal transmission method
TWI488172B (zh) 多螢幕顯示
JP5738963B2 (ja) デジタルデータストリームの映像帰線消去期間を用いた双方向データ伝送
US20020180725A1 (en) System and method for synchronization of video display outputs from multiple PC graphics subsystems
GB2415314A (en) Video switching
JP2933129B2 (ja) ロボット制御装置
US20050165994A1 (en) Signal transmission over a wire pair
US11936927B2 (en) Transmission control system of multi-media signal, transmitter control circuit and receiver control circuit
US6559859B1 (en) Method and apparatus for providing video signals
JP5088379B2 (ja) 信号伝送装置および信号伝送方法
JP3717810B2 (ja) 画像信号伝送システム
JP3157757B2 (ja) ディジタル信号切換装置
JP2007159122A (ja) 画像源と画像再生システムとの間のデータ伝送装置、画像再生システムおよび画像源
JPWO2019163007A1 (ja) 画像表示装置および画像表示方法
KR100488525B1 (ko) 컴퓨터
KR100484129B1 (ko) 컴퓨터시스템에서컴퓨터와디스플레이장치간의영상신호무선전송장치
JP2018129745A (ja) 表示装置、表示システム、および投影システム
JP4725033B2 (ja) 監視カメラシステム、カメラ及び監視カメラ制御方法
KR101787582B1 (ko) 표시장치 및 그의 구동방법
CN113470587A (zh) 显示设备控制电路、显示主机设备及显示系统
JP2004236071A (ja) 映像信号伝送表示システム及び表示装置
Steemers et al. 12.4: Developing a Digital Interface for the CRT Monitor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130201

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140203

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160211

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170203

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180202

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190201

Year of fee payment: 13