KR20010070416A - 컴퓨터 - Google Patents

컴퓨터 Download PDF

Info

Publication number
KR20010070416A
KR20010070416A KR1020010000520A KR20010000520A KR20010070416A KR 20010070416 A KR20010070416 A KR 20010070416A KR 1020010000520 A KR1020010000520 A KR 1020010000520A KR 20010000520 A KR20010000520 A KR 20010000520A KR 20010070416 A KR20010070416 A KR 20010070416A
Authority
KR
South Korea
Prior art keywords
boot
area
program
designation flag
user
Prior art date
Application number
KR1020010000520A
Other languages
English (en)
Other versions
KR100415371B1 (ko
Inventor
오바가오리
Original Assignee
가네꼬 히사시
닛본 덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본 덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR20010070416A publication Critical patent/KR20010070416A/ko
Application granted granted Critical
Publication of KR100415371B1 publication Critical patent/KR100415371B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4406Loading of operating system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Abstract

부팅 프로그램이 기억된 모든 영역을 셀프 모드에 있어서 적은 액션으로 안전하게 재기입되는 컴퓨터를 제공한다. 불휘발성 메모리(1)는 개별로 소거 가능한 복수의 분할 영역으로 분할되어 있고, 각각의 분할 영역은 사용자 영역[A(11), B(12)] 와 상기 사용자 영역이 부팅 영역으로서 지정되어 있는지의 여부를 나타내는 부팅 영역 지정 플래그[A(21), B(22)]를 갖는다. 영역 지정 플래그(4)는 복수의 사용자 영역 중 어느 쪽의 사용자 영역이 부팅 프로그램을 포함하는지를 지정한다. CPU(2)는 부팅 영역 지정 플래그의 값에 기초하여 영역 지정 플래그를 설정함과 함께, 시스템 상승시에는 영역 지정 플래그의 값에 기초하여 어느 쪽의 사용자 영역에 기입되어 있는 프로그램으로부터 CPU의 동작을 개시하는지를 결정한다.

Description

컴퓨터{COMPUTER}
본 발명은 컴퓨터에 관한 것으로, 특히, 컴퓨터의 프로그램을 기입한 소거 가능 불휘발성 메모리의 내용을 사용자의 사용 단계에서 재기입하는 방법에 관한 것이다.
자동차 등의 기기에 삽입된 기기 제어용의 종래의 컴퓨터는 도 4에 도시한 구성으로 되어 있다.
CPU(중앙 처리 장치 : 2)는 공장에 설치된 기록기(도시 생략)가 불휘발성 메모리(6)의 내용을 재기입하는 기록기 재기입 모드에 있어서, 부팅 메모리(7)에 기억된 프로그램으로부터 명령 실행을 개시한다.
한편, 사용자의 사용 단계인 사용자 모드에서는, CPU(2)는 개시 어드레스 선택 회로(8)의 지령에 의해서 불휘발성 메모리(6)의 사용자 영역 A(61)에 기억된 프로그램으로부터 명령 실행을 개시한다.
또한, 사용자의 사용 단계에서 불휘발성 메모리(6)의 내용을 재기입하는(재프로그래밍) 셀프 모드에 있어서는, RAM(5)에 부팅 프로그램이나 그 밖의 재기입에 필요한 명령을 불휘발성 메모리(6) 또는 컴퓨터의 외부로부터 전송하고, CPU(2)가이 RAM(5)으로부터 판독한 명령이나 부팅 프로그램을 실행함으로써 불휘발성 메모리(6)의 내용의 재기입을 행하고 있다.
그런데 상술의 방법에서는, 불휘발성 메모리(6) 상에 있어서 부팅 프로그램을 포함하는 프로그램(이하, 단순히 부팅 프로그램으로 칭한다)이 기억되어 있는 사용자 영역 A(61)를 소거 중에 전원의 순간 차단 등이 발생하면, 컴퓨터가 정상적으로 동작을 계속할 수 없게 되는 경우가 있다.
또한, 상기 소거가 정상적으로 완료된 경우라도 새로운 부팅 프로그램을 불휘발성 메모리(6)로 한창 기입하고 있는 중일 때에 전원의 순간 차단 등이 발생하면, 이 기입이 완전하게 행해지지 않는 경우도 있다.
이러한 때에, 시스템을 리세트하여 재기동을 행하여도 부팅 프로그램이 정상적으로 재기입되어 있지 않기 때문에, 재기동이 불가능하게 된다. 이와 같이, 상술한 바와 같은 종래의 컴퓨터에는, 셀프 모드에 있어서 부팅 프로그램이 기억되어 있는 사용자 영역 A(61)의 소거를 안전하게 행할 수 없다고 하는 문제가 있다.
이 문제의 대처 방법으로서, 특개평8-255084호 공보 또는 특개평10-149282호 공보에는 부팅 프로그램이 기억되어 있는 사용자 영역의 재기입을 안전하게 행하기 위한 기술이 개시되어 있다.
이들에 있어서는, 도 4에 도시한 사용자 영역 A(61)에 상당하는 부팅 영역 상의 부팅 프로그램을 재기입할 때, 구 부팅 프로그램(즉, 현재 사용되고 있는 부팅 프로그램)을 빈 사용자 영역에 복사하여 대피시키고, 상기 부팅 영역의 기억 내용을 소거하고 나서 이 부팅 영역에 신부팅 프로그램을 기입하고, 이 기입이 정상적으로 종료되고 있으면, 빈 사용자 영역으로 복사된 구 부팅 프로그램을 소거하는 방법을 채용하고 있다.
이 때문에, 전원의 순간 차단 등에 의해서 신부팅 프로그램의 기입이 완전하게 행해지지 않은 경우라도 구 부팅 프로그램에 의해서 시스템의 재기동이 가능하고, 앞서 진술한 바와 같이 시스템이 수복불능의 상태가 되지는 않는다.
그런데 상술의 방법에서는 구 부팅 프로그램의 빈 사용자 영역으로의 복사, 신부팅 프로그램의 기입이 종료되어 불필요하게 된 구 부팅 프로그램의 소거 등의 액션의 횟수가 많아 취급이 번잡하고, 재기입을 위한 시간이 걸린다고 하는 과제가 있다.
본 발명은 이러한 배경 하에서 이루어진 것으로, 부팅 영역을 지정하기 위한 플래그를 사용자 영역마다 설치함으로써, 불휘발성 메모리에 기억된 부팅 프로그램을 셀프 모드(즉, 사용자의 사용 단계에 있어서 불휘발성 메모리를 프린트 기판 상에 실장한 상태에서 재프로그래밍하는 모드)에 있어서, 적은 액션으로 안전하게 재기입되는 컴퓨터를 제공하는 것을 목적으로 한다.
본 발명에 의한 컴퓨터는 개별로 소거 가능한 복수의 분할 영역으로 분할되고, 각각의 분할 영역은 사용자 영역과, 각각의 사용자 영역이 부팅 영역으로서 지정되어 있는지의 여부를 나타내는 부팅 영역 지정 플래그를 갖는 불휘발성 메모리와, 복수의 사용자 영역 중 어느 쪽의 사용자 영역이 부팅 프로그램을 포함하는지를 지정하는 영역 지정 플래그 레지스터와, 복수의 부팅 영역 지정 플래그의 값에기초하여 영역 지정 플래그 레지스터를 설정하는 프로세서를 구비하고, 영역 지정 플래그 레지스터의 값에 기초하여 어느 쪽의 사용자 영역에 기입되어 있는 프로그램으로부터 프로세서의 동작을 개시시키는지를 결정한다.
이것에 의해서 본 발명은 부팅 영역 지정 플래그 및 영역 지정 플래그 레지스터를 설치함으로써, 시스템 상승을 행하는 부팅 프로그램을 포함하는 사용자 영역을 전환하는 것을 가능하게 하고, 항상 구 부팅 프로그램이 존재하는 상태에서 불휘발성 메모리의 부팅 프로그램 재기입을 행하고 있다. 이 때문에, 셀프 모드에서 재기입을 행할 때에 전원 순간 차단 등에 의해 재기입이 종료되지 않았을 때라도 재기입에 의한 시스템의 수복이 가능하고, 또한, 적은 액션 횟수로 단시간에 재기입을 행할 수 있다.
도 1은 사용자의 사용 단계에서 부팅 프로그램을 포함하는 프로그램의 재기입이 가능한 본 발명의 일실시예에 의한 컴퓨터의 구성을 나타내는 블록도.
도 2는 부팅 프로그램의 재기입 순서를 나타내는 플로우차트.
도 3의 (a) 내지 도 3의 (e)는 부팅 프로그램의 재기입 순서를 불휘발성 메모리 상의 사용자 영역마다 나타내는 설명도이고, 도 3의 (a)는 재기입을 행하기 전의 상태도이고, 도 3의 (b)는 사용자 영역 B(12) 상의 다른 프로그램을 소거한 후의 상태도이고, 도 3의 (c)는 사용자 영역 B(12)에 신부팅 프로그램의 기입을 행한 후의 상태도이고, 도 3의 (d)는 부팅 영역 지정 플래그 B(22)를 “부팅”으로 설정한 후의 상태도이고, 도 3의 (e)는 사용자 영역 A(11) 상의 부팅 프로그램을 소거한 후의 상태도.
도 4는 관련 기술에 의한 컴퓨터의 구성을 나타내는 블록도.
<도면의 주요 부분에 대한 부호의 설명>
1, 6 : 불휘발성 메모리
2 : CPU
3, 7 : 부팅 메모리
4 : 개시 어드레스 선택 회로
5 : RAM
11, 12, 61, 62 : 사용자 영역
21, 22 : 부팅 영역 지정 플래그
이하, 본 발명의 일실시예에 관해서 도면을 참조하면서 설명한다. 도 1은 본 발명의 일실시예에 의한 컴퓨터의 구성을 나타내는 블록도이다. 이 컴퓨터는 사용자의 사용 단계에 있어서의 셀프 모드에 있어서, 부팅 프로그램을 포함하는 프로그램의 재기입을 행할 수 있다.
도 1에 있어서, 참조 부호 1은 부팅 프로그램을 포함하는 프로그램이 기억된 불휘발성 메모리이고, 2개의 사용자 영역 A(11) 및 사용자 영역 B(12)와, 이들에 각각 대응하는 부팅 영역 지정 플래그 A(21) 및 부팅 영역 지정 플래그 B(22)를 갖고 있다. 부팅 영역 지정 플래그가 “0”이면, 대응하는 사용자 영역은 부팅 영역으로서 지정되어 있는 것을 나타낸다. 반대로, 부팅 영역 지정 플래그가 “1”이면, 대응하는 사용자 영역은 부팅 영역으로서 지정되어 있지 않은 것을 나타낸다.
CPU(2)는 주프로세서이고, 불휘발성 메모리(1)에 기억된 프로그램에 따라서 제어 및 연산을 행한다.
부팅 메모리(3)는 지정된 제어 모드에 따라서 시스템을 상승시키는 기능을 갖는 프로그램을 저장하고 있다. 시스템 상승 후에 있어서는 불휘발성 메모리(1)에 기억된 프로그램 중 부팅 프로그램이 최초로 실행된다.
컴퓨터를 단체로 공장에서 취급하고 있을 때에는 기록기 재기입 모드에서 부팅 프로그램의 재기입을 행한다. 한편, 사용자의 사용 단계에서는 CPU(2)가 셀프 모드에서 부팅 프로그램의 재기입을 행한다.
영역 지정 플래그(4)는 도시하지 않은 레지스터에 저장되어 있고, 시스템 상승시에 사용되는 부팅 프로그램이 기억된 사용자 영역을 지정한다.
RAM(5)은 CPU(2)로부터의 지령에 의해서 각종의 동작에 필요한 데이터의 일시 기억을 행한다.
이러한 구성에 의한 컴퓨터에 있어서, 사용자 영역 상에 기억된 부팅 프로그램을 포함하는 프로그램의 재기입을 셀프 모드로 행하는 순서를 도 2를 참조하여 설명한다. 이하에서는, 사용자 영역 A(11)가 부팅 영역으로서 지정되어 있는 경우(즉, 부팅 영역 지정 플래그 A(21)=“0”, 부팅 영역 지정 플래그 B(22)=“1”인 경우)에 관해서 설명한다.
또, 불휘발성 메모리(1)의 내용이 소거된 경우, 소거된 모든 비트에 “1”이 기억되도록 되어 있다.
우선, 스텝 S1에 있어서, CPU(2)는 불휘발성 메모리(1)에 지시를 내어 새롭게 부팅 프로그램이 기입되게 되는 사용자 영역 B(12) 및 부팅 영역 지정 플래그 B(22)의 기억 내용을 소거한다. 다음에, 스텝 S2에 있어서, CPU(2)는 사용자 영역 B(12)에 새로운 부팅 프로그램을 기입한다. 다음에, 스텝 S3에 있어서, CPU(2)는 사용자 영역 B(12)의 부팅 지정을 나타내는 데이터(즉, “0”)를 부팅 영역 지정 플래그 B(22)에 기입한다.
다음에, 스텝 S4에 있어서, CPU(2)는 각 스텝 S2 및 S3의 처리가 정상적으로 완료된 것의 확인을 행하고 나서, 사용자 영역 A(11) 및 부팅 영역 지정 플래그 A 21의 기억 내용을 소거한다. 이에 따라, 부팅 영역 지정 플래그 A(21)의 내용은 데이터 “1”로 되고, CPU(2)는 이후 부팅 영역 지정 플래그 A(21)의 기입은 행하지 않기 때문에, 그 내용은 데이터 “1” 그대로 된다. 다음에, CPU(2)는 소거된 사용자 영역 A(11)에 대하여, 필요에 따라서 부팅 프로그램이 아닌 다른 프로그램을 기입한다.
사용자 모드에서는 리세트에 의해서 시스템의 상승이 행해질 때, CPU(2)는 부팅 메모리(3)로부터 프로그램을 판독하여 실행한다. 이것에 의해서, CPU(2)는 부팅 영역 지정 플래그 A(21) 및 부팅 영역 지정 플래그 B(22)의 값을 판독하고, 사용자 영역 A(11) 또는 사용자 영역 B(12) 중 어느 쪽이 새로운 부팅 프로그램을 포함하는 영역인지를 판단한다. 이 판단 결과를 기초로 하여 CPU(2)는 해당하는 사용자 영역의 데이터를 영역 지정 플래그(4)로 설정하고, 다음번의 시스템 상승시에 있어서, 영역 지정 플래그(4)에서 지정된 사용자 영역 상의 새로운 부팅 프로그램으로 분기하여 그 기억 내용의 판독을 행한다.
또, 스텝 S3의 종료 후, 또한, 스텝 S4의 종료 전에 전원 순간 차단이 발생한 경우 등에는 복수의 사용자 영역이 부팅 영역으로서 지정되는 경우가 발생할 수 있다. 이러한 경우에, CPU(2)가 어느 쪽의 사용자 영역[예를 들면, 사용자 영역 A(11)]을 부팅 영역으로 할지는 미리 고정하여 놓는다.
여기서, 부팅 프로그램의 재기입 모습을 사용자 영역 및 부팅 영역 지정 플래그 별로 시계열적으로 표시하면 도 3의 (a) 내지 도 3의 (e)와 같아진다.
도 3의 (a)는 부팅 프로그램의 재기입을 행하기 전의 상태를 나타내고 있다. 즉, 사용자 영역 A(11)에는 부팅 프로그램이 기억되어 있고, 부팅 영역 지정 플래그 A(21)가 “부팅”의 상태로 되어 있다. 또한, 사용자 영역 B(12)에는 부팅 프로그램이 아닌 다른 프로그램이 기입되고 있고, 부팅 영역 지정 플래그 B(22)는 “비부팅”으로 되어 있다.
도 3의 (b)는 사용자 영역 B(12) 상에 기억된 다른 프로그램을 소거한 후의 상태를 나타내고 있다. 또한, 도 3의 (c)는 사용자 영역 B(12)에 신부팅 프로그램의 기입을 행한 후의 상태를 나타내고 있다. 또한 도 3의 (d)는 부팅 영역 지정 플래그 B(22)를 “부팅”으로 설정한 후의 상태를 나타내고 있다. 또한 도 3의 (e)는 사용자 영역 A(11)에 기억되어 있던 부팅 프로그램을 소거한 후의 상태를 나타내고 있다. 이 경우, 부팅 영역 지정 플래그 A(21)는 “비부팅”으로 설정된다. 이에 따라, 부팅 프로그램이 소거된 사용자 영역 A(11)에는 새롭게 프로그램을 기입할 수 있다.
상술한 일실시예에서는 간단하게 하기 위해 불휘발성 메모리(1)를 사용자 영역 A(11)와 사용자 영역 B(12)의 2개의 영역으로 분할하고 있다. 이 때문에, 부팅 영역 지정 플래그 A(21) 및 B(22)에는 “1” 또는 “0”의 1비트 데이터를 설정하면 좋다.
그러나 실제로는, 불휘발성 메모리(1)를 3이상보다 다수의 영역으로 분할하는 경우도 많고, 이 경우에는 사용자 영역마다 설치된 부팅 영역 지정 플래그의 비트수는 분할된 각 영역을 특정하는 데 필요한 복수의 비트로 된다. 예를 들면, 분할 영역의 수가 3 또는 4인 경우에는 부팅 영역 지정 플래그의 비트수를 2비트로 하고, 분할 영역의 수가 5∼8인 경우에는 부팅 영역 지정 플래그의 비트수를 3비트로 하면 좋다.
또한, 이 복수 비트로 이루어지는 부팅 영역 지정 플래그의 값을 대응하는 사용자 영역의 재기입의 횟수에 따른 값으로 함으로써, 사용자 영역의 재기입 이력을 기록할 수 있도록 하여도 좋다.
또한 상술하면, 재기입 이력을 기록할 수 있도록 하기 위해서는 예를 들면 다음과 같이 한다. 초기 상태에 있어서, CPU(2)는 부팅 영역 지정 플래그의 모든 비트를 “1”의 상태로 하여 부팅 가능한 사용자 영역이 없는 상태로 한다. 이 후, CPU(2)가 부팅 프로그램을 어떤 사용자 영역에 기입하였을 때, 이 사용자 영역의 부팅 영역 지정 플래그의 최하위 비트를 “0”으로 하여 상기 사용자 영역이 부팅 가능한 사용자 영역인 것을 나타내도록 한다. 또한, 다음번에 부팅 프로그램의 재기입을 행할 때에는 CPU(2)는 새롭게 기입을 행하는 사용자 영역에 대응한 부팅영역 지정 플래그의 최하위 비트 및 다음의 하위 비트를 “0”으로 한다.
그리고, 시스템의 상승시, CPU(2)는 “0”의 비트가 가장 많은 부팅 영역 지정 플래그에 대응한 사용자 영역으로부터 부팅 프로그램을 판독한다. 이와 같이, 부팅 영역 지정 플래그의 하위 비트측으로부터 순차 “0”을 늘리도록 세트함으로써, CPU(2)는 최신의 부팅 프로그램이 기억되어 있는 사용자 영역을 판별하고, 이 부팅 프로그램에 따라서 시스템을 상승시킬 수 있다.
또한, 모든 비트에 “0”이 세트된 부팅 영역 지정 플래그에 대응하는 부팅 프로그램의 재기입을 행한 후, 새롭게 부팅 영역 지정 플래그로 데이터를 세트할 때에는 CPU(2)는 최하위 비트에만 “0”이 세트되고, 그것 이외의 비트에 “1”이 세트된 데이터를 부팅 영역 지정 플래그로 설정한다. 이에 따라, 이 부팅 영역 지정 플래그에 대응하는 사용자 영역이 최신의 부팅 프로그램을 갖고 있다라고 판단할 수 있다.
이상, 본 발명의 일실시예의 동작을 도면을 참조하여 상술하였지만, 본 발명은 이 실시예에 한정되는 것이 아니라 본 발명의 요지를 일탈하지 않는 범위의 설계 변경 등이 있더라도 본 발명에 포함된다.
예를 들면, 컴퓨터는 CPU, 불휘발성 메모리, 부팅 메모리 및 영역 지정 플래그가 1칩에 수용된 원칩 마이크로 컴퓨터라도 좋고, 또한 복수의 칩에 의해서 구성된 시스템이라도 좋다.
또한, 상술한 일실시예에서는 부팅 프로그램의 재기입이 CPU(2)의 제어에 의해 구 부팅 프로그램을 사용하여 재기입을 행하고 있었지만, 재기입 순서를 기억한 시퀀서가 CPU(2) 대신에 재기입을 행하는 것이어도 좋다.

Claims (12)

  1. 개별로 소거 가능한 복수의 분할 영역으로 분할되고, 각각의 분할 영역은 사용자 영역[A(11), B(12)]과, 각각의 사용자 영역이 부팅 영역으로서 지정되어 있는지의 여부를 나타내는 부팅 영역 지정 플래그[A(21), B(22)]를 포함하는 불휘발성 메모리(1);
    복수의 상기 사용자 영역 중 어느 쪽의 사용자 영역이 부팅 프로그램을 포함하는지를 지정하는 영역 지정 플래그 레지스터(4);
    상기 복수의 부팅 영역 지정 플래그의 값에 기초하여 상기 영역 지정 플래그 레지스터를 설정하는 프로세서(2)
    를 포함하고, 상기 영역 지정 플래그 레지스터의 값에 기초하여, 어느 쪽의 사용자 영역에 기입되어 있는 프로그램으로부터 상기 프로세서의 동작을 개시시켜야 하는지를 결정하는 것을 특징으로 하는 컴퓨터.
  2. 제1항에 있어서,
    상기 프로세서에 의해서 실행되는 소정의 프로그램을 저장한 부팅 메모리(3)
    를 더 포함하고, 상기 프로세서는 사용자의 사용 단계인 사용자 모드에서의 기동시에 상기 소정의 프로그램을 실행함으로써, 상기 부팅 영역 지정 플래그의 값에 기초하여 어느 쪽의 사용자 영역이 부팅 프로그램을 포함하는지를 지정하기 위한 데이터를 상기 영역 지정 플래그 레지스터에 세트한 후, 상기 영역 지정 플래그레지스터에 의해서 지정되어 있는 사용자 영역 상의 부팅 프로그램을 실행하는 것을 특징으로 하는 컴퓨터.
  3. 제1항에 있어서, 상기 프로세서는 상기 부팅 프로그램을 포함하는 사용자 영역 상의 프로그램의 재기입을 행하는 것을 특징으로 하는 컴퓨터.
  4. 제3항에 있어서, 상기 프로세서는,
    부팅 프로그램을 포함하지 않는 사용자 영역에 대하여 새로운 부팅 프로그램을 기입한 후에, 상기 새로운 부팅 프로그램을 포함하는 사용자 영역에 대응하는 부팅 영역 지정 플래그를 부팅 지정하도록 설정하고,
    상기 새로운 부팅 프로그램을 포함하는 사용자 영역을 지정하도록 상기 영역 지정 플래그 레지스터의 내용을 전환한 후, 구 부팅 프로그램이 기입되어 있는 사용자 영역의 재기입을 행하는 것을 특징으로 하는 컴퓨터.
  5. 제1항에 있어서,
    상기 부팅 영역 지정 플래그는 복수 비트의 플래그로 구성되어 있고,
    상기 프로세서는 사용자 영역의 재기입 이력을 기록하기 위해 재기입의 횟수에 따른 데이터를 상기 부팅 영역 지정 플래그로 설정하는 것을 특징으로 하는 컴퓨터.
  6. 제5항에 있어서,
    상기 프로세서는 초기 상태에 있어서 상기 부팅 영역 지정 플래그에 기입되어야 하는 데이터의 모든 비트를 제1 소정치(“1”)로 설정하고, 상기 사용자 영역의 재기입을 행할 때마다, 상기 부팅 영역 지정 플래그에 기입되어야 하는 데이터에 포함되는 제2 소정치(“0”)의 비트수를 변화시키고, 상기 부팅 영역 지정 플래그에 포함되는 상기 제2 소정치의 갯수에 기초하여 최신의 부팅 프로그램이 기억된 사용자 영역을 판별하는 것을 특징으로 하는 컴퓨터.
  7. 제1항에 있어서, 상기 프로세서, 상기 불휘발성 메모리 및 상기 영역 지정 플래그 레지스터가 단일의 칩으로 수용된 원칩 마이크로 컴퓨터로 구성되어 있는 것을 특징으로 하는 컴퓨터.
  8. 제1항에 있어서, 상기 프로세서, 상기 불휘발성 메모리 및 상기 영역 지정 플래그 레지스터가 복수의 칩에 의해서 구성된 시스템인 것을 특징으로 하는 컴퓨터.
  9. 제1항에 있어서, 상기 프로세서는 구 부팅 프로그램이 포함된 사용자 영역 상의 프로그램을 실행함으로써, 상기 부팅 프로그램을 포함하는 프로그램의 재기입을 행하는 것을 특징으로 하는 컴퓨터.
  10. 제1항에 있어서, 상기 프로세서는 소정의 재기입 순서를 기억하고, 상기 재기입 순서에 따라서 상기 부팅 프로그램을 포함하는 상기 사용자 영역 상의 프로그램의 재기입을 행하는 시퀀서인 것을 특징으로 하는 컴퓨터.
  11. 제2항에 있어서, 상기 프로세서, 상기 불휘발성 메모리, 상기 부팅 메모리 및 상기 영역 지정 플래그 레지스터가 단일의 칩에 수용된 원칩 마이크로 컴퓨터로 구성되어 있는 것을 특징으로 컴퓨터.
  12. 제2항에 있어서, 상기 프로세서, 상기 불휘발성 메모리, 상기 부팅 메모리 및 상기 영역 지정 플래그 레지스터가 복수의 칩에 의해서 구성된 시스템인 것을 특징으로 하는 컴퓨터.
KR10-2001-0000520A 2000-01-06 2001-01-05 컴퓨터 KR100415371B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-001115 2000-01-06
JP2000001115A JP3838840B2 (ja) 2000-01-06 2000-01-06 コンピュータ

Publications (2)

Publication Number Publication Date
KR20010070416A true KR20010070416A (ko) 2001-07-25
KR100415371B1 KR100415371B1 (ko) 2004-01-16

Family

ID=18530374

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0000520A KR100415371B1 (ko) 2000-01-06 2001-01-05 컴퓨터

Country Status (5)

Country Link
US (1) US6745278B2 (ko)
EP (2) EP1115058A2 (ko)
JP (1) JP3838840B2 (ko)
KR (1) KR100415371B1 (ko)
HK (1) HK1049895A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7581070B2 (en) 2005-03-21 2009-08-25 Samsung Electronics Co., Ltd. Multi-chip package device having alternately-enabled memory chips
US8433886B2 (en) 2009-02-13 2013-04-30 Samsung Electronics Co., Ltd Nonvolatile memory device including a buffer RAM and boot code management method thereof

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002268905A (ja) * 2001-03-07 2002-09-20 Canon Inc プログラム動作装置、プログラム書込制御装置、プログラム書込制御方法及び記憶媒体
JP4840553B2 (ja) * 2001-07-31 2011-12-21 日本電気株式会社 無線通信機と、そのブートプログラム書き換え方法及びプログラム
JP2003084982A (ja) * 2001-09-11 2003-03-20 Konica Corp プログラムを画像処理装置にインストールする方法及びそのシステム、並びにプログラム書き換え機能を有する画像処理装置及び画像処理装置のプログラム書き換え方法
EP1372068A3 (en) 2002-06-11 2006-02-08 Seiko Epson Corporation System, method and program for rewriting a flash memory
JP3830867B2 (ja) 2002-07-10 2006-10-11 Necエレクトロニクス株式会社 シングルチップマイクロコンピュータおよびそのブート領域切り替え方法
US7143275B2 (en) * 2002-08-01 2006-11-28 Hewlett-Packard Development Company, L.P. System firmware back-up using a BIOS-accessible pre-boot partition
CN1260642C (zh) * 2002-11-18 2006-06-21 深圳市朗科科技有限公司 一种向移动存储装置发送命令和数据的方法
US20050010811A1 (en) * 2003-06-16 2005-01-13 Zimmer Vincent J. Method and system to support network port authentication from out-of-band firmware
JP4550479B2 (ja) * 2004-04-30 2010-09-22 ルネサスエレクトロニクス株式会社 電子制御装置及びデータ調整方法
JP4229896B2 (ja) * 2004-10-14 2009-02-25 シャープ株式会社 書き換え可能な不揮発性メモリ、電子機器、書き換え可能な不揮発性メモリの書き換え方法、及び書き換えプログラム
JP2006227830A (ja) * 2005-02-16 2006-08-31 Seiko Epson Corp 情報処理機器及び情報処理機器の制御方法
ATE381061T1 (de) * 2005-03-08 2007-12-15 Bosch Gmbh Robert Verfahren und vorrichtung zum wiederbeschreiben eines sektors mit bootloader-software in einem sektor-löschbaren nichtflüchtigen halbleiterspeicher
FR2903791B1 (fr) * 2006-07-13 2008-10-17 Airbus France Sas Procede de telechargement d'un module logiciel.
DE102008010556A1 (de) * 2008-02-22 2009-09-03 Robert Bosch Gmbh Verfahren und Vorrichtung zum Speichern von Informationsdaten
KR20100121215A (ko) * 2009-05-08 2010-11-17 삼성전자주식회사 반도체 장치, 및 상기 반도체 장치의 os 이미지 라이트 방법
CN102135891B (zh) * 2010-01-21 2013-06-26 杭州华三通信技术有限公司 可实现引导启动的系统及引导启动控制装置和方法
EP2551636A1 (de) 2011-07-25 2013-01-30 Leica Geosystems AG Berührungslos bedienbare Vermessungsvorrichtung und Steuerverfahren für eine solche
CN105122214B (zh) 2013-04-23 2019-03-01 惠普发展公司,有限责任合伙企业 对非易失性存储器中损坏的系统数据的修复
WO2014175861A1 (en) * 2013-04-23 2014-10-30 Hewlett-Packard Development Company, L.P. Recovering from compromised system boot code
CN105144185B (zh) 2013-04-23 2018-06-05 惠普发展公司,有限责任合伙企业 验证控制器代码和系统启动代码
JP5875558B2 (ja) * 2013-08-28 2016-03-02 京セラドキュメントソリューションズ株式会社 情報処理装置
CN104111851B (zh) * 2014-07-18 2017-09-22 广州市中海达测绘仪器有限公司 嵌入式系统切换启动装置
US10341361B2 (en) * 2017-06-05 2019-07-02 Hewlett Packard Enterprise Development Lp Transmitting secure information
US11418335B2 (en) 2019-02-01 2022-08-16 Hewlett-Packard Development Company, L.P. Security credential derivation
WO2020167283A1 (en) 2019-02-11 2020-08-20 Hewlett-Packard Development Company, L.P. Recovery from corruption

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5155837A (en) * 1989-03-02 1992-10-13 Bell Communications Research, Inc. Methods and apparatus for software retrofitting
JPH04346127A (ja) * 1991-05-23 1992-12-02 Sony Corp 電子装置
US5568641A (en) 1995-01-18 1996-10-22 Hewlett-Packard Company Powerfail durable flash EEPROM upgrade
TW429362B (en) * 1996-03-04 2001-04-11 Nippon Electric Co Partitioned hard disk drives and partitioning scheme for hard disk drives
JP2940480B2 (ja) * 1996-07-05 1999-08-25 日本電気株式会社 コンピュータシステム
US5819087A (en) 1996-07-19 1998-10-06 Compaq Computer Corporation Flash ROM sharing between processor and microcontroller during booting and handling warm-booting events
JPH10149282A (ja) 1996-11-20 1998-06-02 Denso Corp 電子装置のメモリ書換システム
JPH1139151A (ja) 1997-07-16 1999-02-12 Matsushita Electric Ind Co Ltd 情報処理装置
JP2914360B2 (ja) * 1997-09-30 1999-06-28 ソニー株式会社 外部記憶装置及びデータ処理方法
KR100228717B1 (ko) * 1997-11-06 1999-11-01 윤종용 레이저 프린터의 전원 오프 대처방법
JPH11175346A (ja) 1997-12-17 1999-07-02 Sony Corp 情報処理装置および情報処理方法、並びに提供媒体
US5987605A (en) * 1998-02-28 1999-11-16 Hewlett-Packard Co. Methods and apparatus for dual-boot memory selection, update, and recovery in a programmable device
DE19810814B4 (de) * 1998-03-12 2004-10-28 Telefonaktiebolaget Lm Ericsson (Publ) Rechnersystem und Zustandskopierverfahren zur skalierbaren Software-Aktualisierung
US6205548B1 (en) * 1998-07-31 2001-03-20 Intel Corporation Methods and apparatus for updating a nonvolatile memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7581070B2 (en) 2005-03-21 2009-08-25 Samsung Electronics Co., Ltd. Multi-chip package device having alternately-enabled memory chips
US8433886B2 (en) 2009-02-13 2013-04-30 Samsung Electronics Co., Ltd Nonvolatile memory device including a buffer RAM and boot code management method thereof

Also Published As

Publication number Publication date
US6745278B2 (en) 2004-06-01
US20010008011A1 (en) 2001-07-12
EP1265135A2 (en) 2002-12-11
JP3838840B2 (ja) 2006-10-25
EP1115058A2 (en) 2001-07-11
HK1049895A1 (zh) 2003-05-30
JP2001195241A (ja) 2001-07-19
KR100415371B1 (ko) 2004-01-16
EP1265135A3 (en) 2005-08-17

Similar Documents

Publication Publication Date Title
KR100415371B1 (ko) 컴퓨터
US6601132B2 (en) Nonvolatile memory and method of writing data thereto
CN110096300B (zh) 一种fpga程序文件备份管理系统、运行方法及升级方法
KR100507884B1 (ko) 플래시 메모리의 메모리 재기록 제어 시스템, 메모리 재기록 제어 방법, 메모리 재기록 제어 방법의 각 공정을 실행시키는 프로그램을 기록한 정보 기록 매체
JPH117393A (ja) Pcカードを用いてプログラムを更新できる携帯型情報端末機器及び該プログラム更新方法
KR19980042796A (ko) 플래쉬 eeprom 을 구비하는 마이크로컴퓨터및 플래쉬 eeprom 의 소거방법
JP3830867B2 (ja) シングルチップマイクロコンピュータおよびそのブート領域切り替え方法
US6925522B2 (en) Device and method capable of changing codes of micro-controller
KR100223844B1 (ko) 옵션 자동 설정 회로
JPH10214203A (ja) 情報処理装置
JP4826232B2 (ja) 情報処理装置およびブートプログラムの書き換え方法
KR100228717B1 (ko) 레이저 프린터의 전원 오프 대처방법
EP3584697B1 (en) Information processing device
JP2005321843A (ja) ファームウェアの書換え方法
JP2002175193A (ja) プログラム書き換え装置及びプログラム書き換え方法
JP2000293376A (ja) ブートプログラムの切替回路及び切替方法
JPH11282690A (ja) 制御プログラムの書込方法及び情報処理装置並びに情報処理システム
JP2001229014A (ja) 不揮発性メモリ書き替え装置
JP2001344156A (ja) フラッシュメモリを有する装置およびデータの書き換え方法
JP4910402B2 (ja) 不揮発性メモリの書き換え装置及び書き換え方法
JP2005128613A (ja) 画像形成装置
JP2004094628A (ja) フラッシュメモリのメモリ書き換え制御システム、メモリ書き換え制御方法及びメモリ書き換え制御方法の各工程を実行させるプログラム
JP4408504B2 (ja) ゲーム装置および割り当て方法
JP2008003668A (ja) 制御プログラム書換システム、書換プログラム及び制御プログラム書換方法、並びに情報処理装置、情報処理装置制御プログラム及び情報処理装置制御方法
JP2002259152A (ja) フラッシュメモリ書換方法

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee