KR20010028817A - 반도체소자 제조방법 - Google Patents

반도체소자 제조방법 Download PDF

Info

Publication number
KR20010028817A
KR20010028817A KR1019990041284A KR19990041284A KR20010028817A KR 20010028817 A KR20010028817 A KR 20010028817A KR 1019990041284 A KR1019990041284 A KR 1019990041284A KR 19990041284 A KR19990041284 A KR 19990041284A KR 20010028817 A KR20010028817 A KR 20010028817A
Authority
KR
South Korea
Prior art keywords
storage electrode
substrate
semiconductor device
capacitor
surface area
Prior art date
Application number
KR1019990041284A
Other languages
English (en)
Inventor
김남오
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990041284A priority Critical patent/KR20010028817A/ko
Publication of KR20010028817A publication Critical patent/KR20010028817A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/86Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions
    • H01L28/88Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions made by patterning layers, e.g. by etching conductive layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 반도체소자 제조방법을 개시한다. 이에 의하면, 스토리지전극을 상부면에서 바라볼 때 일부분이 식각된 임의의 패턴, 예를 들어 卍자 패턴으로 형성함으로써 스토리지전극이 차지하는 기판 상의 면적을 종래에 비하여 넓히지 않으면서도 스토리지전극의 표면적을 넓힌다.
따라서, 본 발명은 스토리지전극의 넓은 표면적에 따른 커패시터의 정전용량을 증가시켜 고집적 반도체 메모리의 신뢰성을 향상시킨다.

Description

반도체소자 제조방법{Semiconductor device and method for fabricating the same}
본 발명은 반도체소자 제조방법에 관한 것으로, 보다 상세하게는 스토리지 전극이 기판 상의 차지하는 면적을 넓히지 않고도 표면적을 넓혀 커패시터의 정전용량을 증가시키도록 한 반도체소자 제조방법에 관한 것이다.
최근, 반도체 소자의 고집적화가 진행됨에 따라 칩 사이즈를 축소함과 아울러 대용량 메모리를 구현하기 위하여 동일 점유면적 내에서 커패시터가 차지하는 면적을 줄이면서도 커패시턴스를 크게 확보하려는 노력이 경주되고 있다. 통상, 실렌(SiH4) 가스를 이용하여 커패시터의 스토리지전극을 위한 다결정실리콘층을 층간절연막 상에 적층하고 통상의 사진식각공정에 의해 스토리지전극을 위한 영역의 다결정실리콘층만을 남기고 나머지 영역의 다결정실리콘층을 식각하여 제거한다. 커패시터의 정전용량을 증가시키기 위해서는 스토리지전극의 표면적이 넓어야 하기 때문에 가능한 한 스토리지전극의 높이를 높이고, 스토리지전극의 표면에 반구형상의 입자(hemispherical grain: HSG)를 형성하여 왔다.
하지만, HSG 구조의 커패시터는 웨이퍼상의 면적을 많이 차지하기 때문에 메모리용량이 큰 제품일수록 불리해진다. 또한, 이웃한 커패시터들 사이의 간격도 전기적 단락을 방지하기 위해 일정 수준으로 유지하여야 하기 때문에 더 이상 표면적을 넓히기가 어렵다. 이러한 단점을 보완하기 위한 새로운 구조, 즉 OCS(one cylinder storage node) 구조의 커패시터가 개발되었는데 이는 표면적을 넓히지만 그러한 구조를 형성하기 위해 여러 가지 공정이 추가되어야 하는 단점이 있다.
따라서, 본 발명의 목적은 커패시터가 차지하는 웨이퍼상의 면적을 늘리지 않으면서도 스토리지전극의 표면적을 늘리도록 한 반도체소자 제조방법을 제공하는데 있다.
도 1은 종래 기술에 의한 스토리지전극을 나타낸 개략도.
도 2는 본 발명에 의한 반도체소자 제조방법에 적용된 스토리지전극을 나타낸 개략도.
이와 같은 목적을 달성하기 위한 본 발명에 의한 반도체소자 제조방법은
기판에 반도체소자를 위한 소오스/드레인영역과 게이트전극을 형성하는 단계;
상기 기판 상에 층간절연막을 적층하는 단계; 그리고
상기 층간절연막의 일부 영역을 거쳐 상기 소오스에 전기적으로 연결된 스토리지전극을 형성하되 커패시터의 웨이퍼 차지 면적을 늘리지 않고 표면적을 넓히기 위해 상부면의 일부가 원하는 깊이만큼 식각하여 임의의 패턴으로 형성하는 단계를 포함하는 것을 특징으로 한다.
따라서, 본 발명에 의하면, 스토리지전극의 표면적이 넓어지지만 웨이퍼 상의 차지하는 면적이 넓어지지 않아서 커패시터의 정전용량이 증가한다.
이하, 본 발명에 의한 반도체소자 제조방법을 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명에 의한 반도체소자 제조방법에 적용된 스토리지전극을 나타낸 개략도이다.
도 2에 도시된 바와 같이, 본 발명에 의한 스토리지전극(10)은 기판(1), 예를 들어 실리콘기판 상에 적층된 층간절연막(도시 안됨)의 스토리지전극을 위한 영역에 형성된다. 여기서, 스토리지전극(10)은 상부면에서 바라볼 때 상부면의 일부가 수직방향으로 식각되어 임의의 패턴, 예를 들어 卍자 패턴으로 형성된다. 설명의 편의상 이해를 돕기 위하여 도면에 도시되지 않았으나 기판(1)에 소오스/드레인영역이 형성되고, 또한 게이트전극이 형성됨은 자명한 사실이다. 또한, 스토리지전극(10)이 층간절연막의 일부영역에 형성된 비아홀(via hole)을 거쳐 소오스영역에 전기적으로 연결된다.
이와 같이 구성되는 스토리지전극은 종래의 단순한 사각 기둥의 형상에 비하여 전체 표면적이 넓은 구조를 갖는다. 따라서, 본 발명은 웨이퍼의 차지 면적을 넓히지 않고도 스토리지전극의 표면적을 넓힐 수 있고, 또한 이러한 구조의 스토리지전극을 제조공정상의 어려움 없이도 형성할 수 있다.
이와 같이 구성되는 스토리지전극의 형성방법을 간단히 설명하면, 먼저, 제1 도전형인 P형의 기판(1), 예를 들어 실리콘기판의 필드영역(도시 안됨)에 아이솔레이션층을 형성하여 기판(10)의 액티브영역을 한정한다. 그런 다음, 액티브영역의 기판(10)에 게이트절연막(도시 안됨), 예를 들어 산화막을 열산화공정에 의해 원하는 두께만큼 성장시킨다. 물론, 화학기상증착법에 의해 게이트절연막을 액티브영역 상에 적층하여도 무방하다. 이어서, 상기 게이트절연막을 포함한 기판(10)의 전면 상에 게이트전극을 위한 도전층, 예를 들어 다결정실리콘층을 적층한다. 다결정실리콘층에 도핑을 위해 이온주입공정이나 확산공정을 적용할 수 있다. 이후, 통상의 사진식각공정에 의해 게이트전극을 위한 부분의 다결정실리콘층을 남기고 그 외의 부분의 다결정실리콘층을 그 아래의 게이트절연막이 노출될 때까지 식각한다. 남은 게이트전극을 마스크로 이용하여 자기정합된 소오스/드레인영역에 제 2 도전형인 N형의 불순물을 저농도로 이온주입하고 나서 게이트전극을 포함한 기판(10)의 전면에 스페이서를 위한 절연막을 두껍게 적층하고 이를 이방성식각 특성을 갖는 에치백공정에 의해 게이트전극의 표면이 노출될 때까지 실시한다. 이후, 게이트전극과 스페이서를 마스크로 이용하여 자기정합된 소오스/드레인영역에 N형의 불순물을 고농도로 이온주입한다.
이후, 기판(1)의 전면에 평탄화를 위한 층간절연막을 두껍게 적층하고 나서 사진시각공정에 의해 소오스영역을 노출시키는 관통공을 형성하고 실렌가스를 이용하여 스토리지전극을 위한 도전층, 예를 들어 다결정실리콘층을 원하는 두께로 적층하면서 관통공에 완전히 채운다. 그 다음에 사진식각공정을 이용하여 스토리지전극(10)을 형성하되 상부면에서 바라볼 때 원하는 패턴, 예를 들어 도 2에 도시된 바와 같이, 임의의 패턴, 예를 들어 卍자 패턴으로 형성한다. 따라서, 본 발명은 도 1에 도시된 바와 같이, 단순한 사각기둥 형상의 스토리지전극(20)을 형성하는 종래와는 달리 卍자 패턴으로 스토리지전극(10)을 형성함으로써 기판 상의 차지하는 면적을 확대하지 않고도 표면적으로 넓힐 수 있다.
한편, 도면에서 설명의 편의상 이해를 돕기 위하여 스토리지전극(10)이 하나만 도시되어 있으나 실제로는 다수개의 스토리지전극이 형성됨은 자명한 사실이다. 마지막으로, 스토리지전극(10)을 포함한 기판(1)의 전면 상에 질화막을 적층하고 그 위에 산화막을 적층한 유전층을 형성하고 그 위에 플레이트전극을 위한 도전층, 예를 들어 다결정실리콘층을 적층하고 이를 사진식각공정에 의해 플레이트전극의 패턴으로 형성한다. 따라서, 본 발명의 커패시터 제조공정을 완료한다.
이상에서 살펴본 바와 같이 본 발명은 스토리지전극을 상부면에서 바라볼 때 일부분이 식각된 임의의 패턴, 예를 들어 卍자 패턴으로 형성함으로써 스토리지전극이 차지하는 기판 상의 면적을 종래에 비하여 넓히지 않으면서도 스토리지전극의 표면적을 넓힌다.
따라서, 본 발명은 스토리지전극의 넓은 표면적에 따른 커패시터의 정전용량을 증가시켜 고집적 반도체 메모리의 신뢰성을 향상시킨다.
한편, 본 발명은 도면에 도시된 바람직한 예를 기준으로 기술하고 있으나 이에 한정되지 않으며 발명의 사상을 벗어나지 않는 범위 내에서 본 발명이 속하는 분야에서 통상의 지식을 갖는 자에 의해 다양한 변형과 개량이 가능함은 당연하다.

Claims (2)

  1. 기판에 반도체소자를 위한 소오스/드레인영역과 게이트전극을 형성하는 단계;
    상기 기판 상에 층간절연막을 적층하는 단계; 그리고
    상기 층간절연막의 일부 영역을 거쳐 상기 소오스에 전기적으로 연결된 스토리지전극을 형성하되 커패시터의 웨이퍼 차지 면적을 늘리지 않고 표면적을 넓히기 위해 상부면의 일부가 원하는 깊이만큼 식각하여 임의의 패턴으로 형성하는 단계를 포함하는 반도체소자 제조방법.
  2. 제 1 항에 있어서, 상기 스토리지전극을 卍자 패턴으로 형성하는 것을 특징으로 하는 반도체소자 제조방법.
KR1019990041284A 1999-09-27 1999-09-27 반도체소자 제조방법 KR20010028817A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990041284A KR20010028817A (ko) 1999-09-27 1999-09-27 반도체소자 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990041284A KR20010028817A (ko) 1999-09-27 1999-09-27 반도체소자 제조방법

Publications (1)

Publication Number Publication Date
KR20010028817A true KR20010028817A (ko) 2001-04-06

Family

ID=19612868

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990041284A KR20010028817A (ko) 1999-09-27 1999-09-27 반도체소자 제조방법

Country Status (1)

Country Link
KR (1) KR20010028817A (ko)

Similar Documents

Publication Publication Date Title
US6365452B1 (en) DRAM cell having a vertical transistor and a capacitor formed on the sidewalls of a trench isolation
US5460999A (en) Method for making fin-shaped stack capacitors on DRAM chips
US5523542A (en) Method for making dynamic random access memory cell capacitor
US11417661B2 (en) Integrated assemblies comprising stud-type capacitors
KR100310824B1 (ko) 반도체장치의 캐패시터 및 그 제조방법
KR100425399B1 (ko) 커패시터를갖는반도체장치의제조방법
US5292679A (en) Process for producing a semiconductor memory device having memory cells including transistors and capacitors
US5457065A (en) method of manufacturing a new DRAM capacitor structure having increased capacitance
US5104821A (en) Method for fabricating stacked capacitors in a DRAM cell
KR100341654B1 (ko) 반도체 기억 장치 및 그 제조 방법
KR100291414B1 (ko) 반도체장치의캐패시터및그제조방법
KR20010059517A (ko) 고집적 반도체 메모리장치의 실린더형 하부전극 제조방법
KR20010028817A (ko) 반도체소자 제조방법
KR100398567B1 (ko) 반도체장치의 제조방법
KR100356814B1 (ko) 반도체장치의 캐패시터 제조방법
JPH0473964A (ja) 半導体メモリ装置の製造方法
KR100639193B1 (ko) 반도체장치의 캐패시터 제조방법
US20220285361A1 (en) Semiconductor structure and manufacturing method thereof
KR100940112B1 (ko) 반도체소자의 아날로그 커패시터 제조방법
KR930000718B1 (ko) 반도체장치의 제조방법
KR100365419B1 (ko) 반도체소자의캐패시터제조방법
JP2001135803A (ja) ダイナミックランダムアクセスメモリ及びその製造方法
KR100275599B1 (ko) 트렌치 캐패시터의 형성 방법
KR100447981B1 (ko) 반도체소자의캐패시터및그의제조방법
KR100275947B1 (ko) 반도체의커패시터제조방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid