KR20000053548A - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR20000053548A KR20000053548A KR1020000002663A KR20000002663A KR20000053548A KR 20000053548 A KR20000053548 A KR 20000053548A KR 1020000002663 A KR1020000002663 A KR 1020000002663A KR 20000002663 A KR20000002663 A KR 20000002663A KR 20000053548 A KR20000053548 A KR 20000053548A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- plasma display
- silver
- fpc
- electrodes
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J9/00—Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
- H01J9/02—Manufacture of electrodes or electrode systems
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Gas-Filled Discharge Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
FPC 전극이 은 (silver) 전극 (양극) (2) 을 덮으며, 상기 은 전극 (2) 의 폭보다 1.1 에서 3배의 폭을 갖도록 형성되어있다.
Description
본 발명은 절연에 있어 신뢰성있는 터미널 구조를 가진 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널 (이하에서는 간략히 "PDP" 라 기술한다) 은, 연구들이 실용적으로 응용할 수 있는 컬러 디스플레이에 목적을 두고 꾸준히 수행되는 동안, 그의 특징들때문에 크기 및 용량 둘 모두의 면에서 더욱더 대규모화 되어 왔다. 이러한 상황에서 패널 전극, 특히 미세한 피치 (pitch) 로 형성된 양극과 외부 회로와의 신뢰성있는 연결이 중요시되고 있다.
도 5 에서 도 7 까지에 도시된 구조는 양극과 외부 회로를 연결하기 위한 터미널로서 사용되어 왔다. 도 5 는 종래의 터미널의 평면도이고, 도 6 과 도 7 은 각기 라인 A-A' 와 B-B' 를 따라 절단한 단면도들이다. 이 터미널 구조에서는, 도 6 과 도 7 에 도시된 바와 같이, 후면 기판 (1) 은 전면 기판 (9) 에 대면하고 있고, 주변부는 밀봉재 (8) 로 밀봉되어 있다. 은 전극 (양극) (2) 은 이방성 전도막 (ACF) (3) 을 통하여 FPC (Flexible Print Circuit) (5) 상에 형성된 FPC 전극 (외부 전극) (4) 에 연결된다. 수분이 은 터미널에 들어가는 것을 방지하고 은 터미널내에서의 마이그레이션(migration)을 감소시키기 위하여, FPC (5) 위에 보호 유리판 (7) 이 형성되어있다. 터미널은 수지 (resin) (6) 로 덮여있다.
그러나 상기 터미널 구조에서, 인접한 전극들 사이의 절연이 은의 마이그레이션 때문에 양극과 외부회로 사이의 연결에서 신뢰성이 부족한 것이 문제되어 왔다. 이는 종래의 터미널의 확대도인 도 6 에 관련하여 기술될 것이다. DC 바이어스가 인가될때, 전극 재료는 (도 6 의 화살표와 같이) "+" 에서 "-" 로 마이그레이션한다. 전계는 가장 짧은 거리의 공간에 집중되기 때문에, 좌측 두 전극들 사이의 전계는 상기 FPC 전극으로부터 은 전극 (2) 으로 (도에서 ① 로 표시된 방향) 향하게 되고, 반면에 우측 두 전극들 사이의 전계는 은 전극 (2) 으로부터 상기 FPC 전극으로 (도에서 ② 로 표시된 방향) 향하게 된다. 상기 ② 로 도시된 전계 집중이 발생하면, 은의 마이그레이션이 발생하여 전기적인 브레이크다운을 일으킨다. 상기 구조에서, 보호 유리판 (7) 은 상기 은 터미널내에서의 마이그레이션을 최소화하기 위해 제공되나, 그것은 은의 마이그레이션을 방지하는데 실질적으로 효과적이지는 못하다.
상술한 문제들의 견지에서, 본 발명의 목적은, 패널 전극과 외부 회로 사이의 연결에서 인접한 패널 전극들 사이의 절연을 개선시킴으로써, 상기 절연에 있어 신뢰성있는 플라즈마 디스플레이 패널을 제공함에 있다.
상기 문제들을 해결하기 위해, 본 발명은 다수의 제 1 전극들을 포함하는 제 1 기판, 제 1 기판과 대면하고 다수의 제 2 전극들을 포함하는 제 2 기판, 및 밀봉재로 밀봉된 제 1 기판과 제 2 기판의 주변부를 포함하며, 외부 회로로부터 제 1 전극으로 전압을 인가하기 위한 외부 전극이 전도막을 통하여 제 1 전극에 연결되어 있고, 외부 전극은 제 1 전극보다 넓으며, 외부 전극은 제 1 전극을 덮고 있는 것을 특징으로 하는 플라즈마 디스플레이 장치를 제공한다.
제 1 전극들은 양극들일 수도 있고 제 2 전극들은 음극들일 수도 있다.
종래의 플라즈마 디스플레이 장치에서는, 제 1 전극 가까이에 전계 집중을 발생시키는 영역이 있어서, 전기적인 브레이크다운을 일으키는 전극 재료의 마이그레이션이 생기기 쉽다. 이와는 반대로, 본 발명의 플라즈마 디스플레이 장치에서는, 외부 전극이 제 1 전극보다 넓어서 제 1 전극을 덮을 수 있다.
따라서 제 1 전극 가까이의 전계 집중은 방지되고, 그에 의해 제 1 전극 재료의 마이그레이션의 문제는 해결되며, PDP 터미널의 절연 신뢰성을 향상시키는 결과를 낳는다.
도 1 은 본 발명에 따른 플라즈마 디스플레이 장치내의 터미널의 평면도이다.
도 2 는 본 발명에 따른 플라즈마 디스플레이 장치내의 PDP 터미널의 라인 A-A' 를 따라 절단한 단면도이다.
도 3 은 본 발명에 따른 플라즈마 디스플레이 장치내의 PDP 터미널의 라인 B-B' 를 따라 절단한 단면도이다.
도 4 는 본 발명에 따른 플라즈마 디스플레이 장치를 제조하는 프로세스를 보여준다.
도 5 는 종래 기술에 따른 플라즈마 디스플레이 장치내의 터미널의 평면도이다.
도 6 은 종래 기술에 따른 플라즈마 디스플레이 장치내의 PDP 터미널의 라인 A-A' 를 따라 절단한 단면도이다.
도 7 은 종래 기술에 따른 플라즈마 디스플레이 장치내의 PDP 터미널의 라인 B-B' 를 따라 절단한 단면도이다.
*도면의 주요부분에 대한 부호의 설명*
1 : 후면 기판 2 : 은 전극 (양극)
3 : 이방성 전도막 4 : FPC 전극 (외부 전극)
5 : FPC
본 발명에서 제 1 전극은 양극일 수 있다. 상기 제 1 전극은 바람직하게는 은 또는 은 합금으로 만들어지는데, 이는 은 또는 은 합금이 전극의 형성을 돕기 때문이다. 종래 기술에서, 제 1 전극으로서 은 또는 은 합금을 사용하는 것은 마이그레이션의 문제를 가져왔으나, 본 발명에 따르면, 상기 문제는 해결될 수 있고 따라서 제 1 전극으로서의 은 또는 은 합금의 장점들이 만족스럽게 활용될 수 있다.
여기에 사용된 것으로서, 외부 전극은 외부 회로로부터 제 1 전극으로 전압을 인가하기 위한 전극으로 말하여질 수 있다. FPC는 통상적으로 외부 회로로서 사용되고, 외부 전극이 상기 FPC 상에 형성된다. 외부 전극은 바람직하게는 예를 들어 구리, 구리 합금, 또는 금일 수 있다. 본 발명은 주로 제 1 전극 재료의 마이그레이션을 방지하기위해 설계되었고, 나아가 본 발명은 상기의 전극 재료가 사용되면, 인접한 외부 전극들 사이의 전자 마이그레이션을 효율적으로 방지할 수 있다.
상기 외부 전극은 상기 제 1 전극을 덮는다. 외부 전극은 제 1 전극의 폭보다 바람직하게는 1.1 에서 3배, 더 바람직하게는 1.3 에서 2.5배의 폭을 가진다. 지나치게 좁은 외부 전극은 만족스럽게 제 1 전극 재료의 마이그레이션을 방지하기에는 불충분하게 제 1 전극을 덮을 수 있고, 반면에 지나치게 넓은 외부 전극은 미세한 피치를 가진 제 1 전극들 또는 외부 전극들의 세트를 형성하기 어렵게한다.
본 발명에서, 외부 전극은 전도막을 통하여 제 1 전극과 연결된다. 상기 전도막은 바람직하게는 이방성 전도막 (이하에서는, "ACF" 라 기술한다), 예를 들어 바람직하게는 Ni 입자등의 전도막 입자가 열경화성 수지에 분산된 막이다.
예를 들어 제 1 전극들의 세트가 미세한 피치로 형성된 PDP 에 응용되는 경우 전계 집중에 기인한 제 1 전극 재료의 마이그레이션이 발생하기 쉽기 때문에, 본 발명이 현저하게 효과적으로 적용될 수 있다.
본 발명의 실시예가 도 1 에서 도 3 까지를 참조로하여 기술될 것이다.
도 1 은 PDP 패널의 터미널의 확대도이고, 도 2 와 도 3 은 각각 라인 A-A' 와 B-B' 를 따라 절단한 단면도이다.
도 2 에 도시된 바와 같이, 후면 기판 (1) 은 전면 기판 (9) 과 대면하고 있고 주변부는 밀봉재 (8) 로 밀봉되어 있다. 은 전극 (양극) (2) 은 이방성 전도막 (ACF) (3) 을 통하여 FPC (5) 상에 형성된 FPC 전극 (외부 전극) 에 연결되어 있다. 상기 FPC 전극은 구리로 만들어진다. 수분이 은 터미널에 들어가는 것을 방지하고 은 터미널내에서의 마이그레이션을 감소시키기 위하여, FPC (5) 위에 보호 유리판 (7) 이 형성되어있다. 터미널은 수지 (resin) (6) 로 덮여있다.
상기 은 전극 (2) 과 FPC 전극 (외부 전극) 은, 도 2 에 도시된 바와 같이, FPC 전극이 은 전극 (2) 보다 폭이 넓어서 은 전극 (2) 을 덮도록 배치된다. 이러한 배치는 은 전극내의 재료의 마이그레이션을 효과적으로 방지하여, 절연 신뢰성의 개선을 가져온다.
상기 구조를 갖는 플라즈마 디스플레이 패널의 터미널의 제조를 위한 프로세스가 도 4 를 참조로하여 기술될 것이다.
감광성 은 페이스트가 완전히 세정된 유리 기판에 놓이고 건조시켜진다. 상기 은 페이스트 필름을 건조시킨 후, 그것은 유리 마스크를 이용하여 노광 및 현상되어 패턴을 형성한다. 상기 제조물은 소성(燒成)되어 패널 전극 (양극) 을 형성한다. 다른 한편으로는, 모듈로서의 FPC 를 위하여, ACF 가 FPC 전극상에 가압착 (pre-crimping) 된다.
상기 패널 전극 (양극) 과 상술한 바와 같이 제작된 상기 FPC 전극을 서로 대면시키고 압착하여 터미널을 형성한다.
상술한 바와 같이 제작된 상기 터미널 구조에 대해서, TEG (Test Element Group) 를 사용하여 그 신뢰성에 대한 테스트를 행하였다. TEG는 기판상에 전극들의 세트가 형성된 테스트 패턴으로서, 전극간 거리 (터미널 폭) 등의 인자를 여러가지 값으로 변화시켜 배치되어 있다. 신뢰성 테스트는, 예를들어 65℃ 그리고 85% 와 같은 높은 습도/온도의 조건들에서 연속 500 시간동안 상기 터미널에 DC 100V 를 인가하고 확대하여 관찰함으로써 수행되었다. 대조 실험으로서, 은 전극 (2) 이 FPC 전극에 의해 덮이지 않은 도 5 에서 도 7 까지 도시된 것과 같은 종래의 터미널 구조에 대하여도 유사한 평가가 수행되었다.
평가 결과들은, 은 전극이 FPC 전극에 의해 덮이지 않은 종래의 터미널 구조에서는 은, 즉 은 전극 재료의 마이그레이션이 발생하였고, 반면에 은 전극이 FPC 전극에 의해 덮인 본 발명에 따르는 터미널 구조에서는 은의 마이그레이션이 관찰되어지지 않는 것으로 나타났다.
이러한 차이점의 이유가 도 2 와 도 6 을 참조로하여 기술될 것이다. 도 6 은 종래의 터미널 구조의 확대도이다. DC 바이어스가 인가되면, 전극 재료는 (도 6 의 화살표와 같이) "+" 에서 "-" 로 마이그레이션한다. 전계는 가장 짧은 거리의 공간에 집중되기 때문에, 좌측 두 전극들 사이의 전계는 상기 FPC 전극으로부터 은 전극 (2) 으로 (도에서 ① 로 표시된 방향) 향하게 되고, 반면에 우측 두 전극들 사이의 전계는 은 전극 (2) 으로부터 상기 FPC 전극으로 (도에서 ② 로 표시된 방향) 향하게 된다. 상기 ② 로 도시된 전계 집중이 발생하면, 은의 마이그레이션이 발생하여 전기적인 브레이크다운을 일으킨다. 반면에 도 2 에 도시된 본 발명에 따르는 터미널 구조에서는, FPC 전극이 은 전극을 덮고 있다. 따라서, FPC 전극들 사이의 거리가 FPC 와 은 전극들 사이의 거리보다 짧아진다. 따라서, 전계는 후자에 집중되어, 은의 마이그레이션이 방지될 수 있다. 더구나, FPC 전극은 일반적으로 구리와 같은 높은 마이그레이션-내성(耐性)의 재료로 만들어져 있다. 따라서 상기의 구조는 인접한 전극들 사이의 마이그레이션을 효과적으로 막을 수 있다.
상기의 실시예에서는, 구리가 FPC 전극 재료로서 사용되었으나, 그것은 금으로 대체될 수 있다. 비록 구리가 마이그레이션-내성의 물질이긴 하지만, 금은 구리보다 더 마이그레이션-내성이 있다. 따라서, 금이 절연 내성을 보다 더 개선 시키기 위해 사용될 수 있다.
상술한 바와 같이, 본 발명은 제 1 전극 가까이의 전계 집중을 방지함으로써 제 1 전극 재료의 마이그레이션의 문제를 해결하여, 패널 전극과 외부 회로 사이의 연결에서 인접한 패널 전극들 사이의 절연을 개선시킴으로써, PDP 터미널의 절연 신뢰성을 향상시키는 효과가 있다.
Claims (6)
- 다수의 제 1 전극들을 갖는 제 1 기판, 및상기 제 1 기판과 대면하고 다수의 제 2 전극들을 갖는 제 2 기판을 포함하며,제 1 기판과 제 2 기판의 주변부는 밀봉재로 밀봉되고, 외부 회로로부터 상기 제 1 전극으로 전압을 인가하기 위한 외부 전극이 전도막을 통하여 상기 제 1 전극에 연결되어 있고, 상기 외부 전극은 상기 제 1 전극보다 넓으며, 상기 외부 전극은 상기 제 1 전극을 덮고 있는 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서, 상기 제 1 전극은 양극이고 상기 제 2 전극은 음극인 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서, 상기 제 1 전극은 은 또는 은 합금으로 만들어진 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서, 상기 외부 전극은 구리 또는 구리 합금으로 만들어진 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서, 상기 외부 전극은 금으로 만들어진 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서, 상기 외부 전극은 상기 제 1 전극의 폭보다 1.1 에서 3배의 폭을 가지는 것을 특징으로 하는 플라즈마 디스플레이 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP01601799A JP3259771B2 (ja) | 1999-01-25 | 1999-01-25 | プラズマディスプレイパネル |
JP99-016017 | 1999-01-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000053548A true KR20000053548A (ko) | 2000-08-25 |
KR100367319B1 KR100367319B1 (ko) | 2003-01-09 |
Family
ID=11904817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0002663A KR100367319B1 (ko) | 1999-01-25 | 2000-01-20 | 플라즈마 디스플레이 패널 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP3259771B2 (ko) |
KR (1) | KR100367319B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100718963B1 (ko) * | 2005-02-17 | 2007-05-16 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 씨오에프/티씨피 패키지 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100512992B1 (ko) * | 2003-07-09 | 2005-09-05 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 접속 구조 및 방법 |
JP2008020797A (ja) * | 2006-07-14 | 2008-01-31 | Seiko Epson Corp | フォトマスク、電気光学装置の製造方法、及び電気光学装置用基板 |
-
1999
- 1999-01-25 JP JP01601799A patent/JP3259771B2/ja not_active Expired - Fee Related
-
2000
- 2000-01-20 KR KR10-2000-0002663A patent/KR100367319B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100718963B1 (ko) * | 2005-02-17 | 2007-05-16 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 씨오에프/티씨피 패키지 |
Also Published As
Publication number | Publication date |
---|---|
JP3259771B2 (ja) | 2002-02-25 |
JP2000215818A (ja) | 2000-08-04 |
KR100367319B1 (ko) | 2003-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3086606B2 (ja) | 液晶表示装置 | |
CN108874237B (zh) | 触控显示面板 | |
US6522073B2 (en) | Plasma display panel with an auxiliary bonding pad | |
US4824213A (en) | Liquid crystal display having opaque portions on the electrodes | |
GB2163602A (en) | Key switch structure | |
KR100367319B1 (ko) | 플라즈마 디스플레이 패널 | |
JPH0315136A (ja) | プラズマディスプレイ装置およびプラズマディスプレイ装置の製造方法 | |
JP2005338589A (ja) | 表示パネルのフレキシブル回路基板接続構造 | |
JPS6152629A (ja) | 平面型表示パネルの電極端子取出し構造 | |
JP2005190125A (ja) | パネル型入力装置 | |
JPH0589784A (ja) | プラズマデイスプレイパネル | |
JP3276339B2 (ja) | アルミニウム配線の接続構造及び接続方法 | |
JPH07152045A (ja) | 液晶表示装置 | |
JPS63100427A (ja) | 液晶表示素子 | |
JPH11119242A (ja) | 液晶表示パネル及びその製造方法 | |
JP4039549B2 (ja) | 液晶表示パネル | |
JP2009147129A (ja) | 配線基板及びその製造方法 | |
CN2938402Y (zh) | 抗电蚀电极结构及基板 | |
JPS61123818A (ja) | 液晶表示素子 | |
JPH06118425A (ja) | 液晶表示素子 | |
JP3776089B2 (ja) | 液晶ディスプレイパネルの電触防止の機構と方法 | |
JPH11297218A (ja) | プラズマディスプレイパネルの電極構造 | |
JP2000165022A (ja) | 電極端子接続構造 | |
JPS6039617A (ja) | 液晶表示素子の外部取り出し端子構造 | |
KR100247415B1 (ko) | 플라즈마 디스플레이 판넬의 에이징 방법 및 그 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20071207 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |