KR20000051641A - 액정표시장치의 구동회로 패턴 구조 - Google Patents

액정표시장치의 구동회로 패턴 구조 Download PDF

Info

Publication number
KR20000051641A
KR20000051641A KR1019990002197A KR19990002197A KR20000051641A KR 20000051641 A KR20000051641 A KR 20000051641A KR 1019990002197 A KR1019990002197 A KR 1019990002197A KR 19990002197 A KR19990002197 A KR 19990002197A KR 20000051641 A KR20000051641 A KR 20000051641A
Authority
KR
South Korea
Prior art keywords
shift registers
liquid crystal
crystal display
pattern structure
substrate
Prior art date
Application number
KR1019990002197A
Other languages
English (en)
Other versions
KR100313117B1 (ko
Inventor
오춘열
Original Assignee
김순택
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김순택, 삼성에스디아이 주식회사 filed Critical 김순택
Priority to KR1019990002197A priority Critical patent/KR100313117B1/ko
Publication of KR20000051641A publication Critical patent/KR20000051641A/ko
Application granted granted Critical
Publication of KR100313117B1 publication Critical patent/KR100313117B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136254Checking; Testing

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

목적: 액정표시장치의 구동회로 중 어느 한 부분의 불량이 발생하였을 경우에 불량 부분을 대체하여 줄 수 있는 여분의 회로 부분과 이들을 선택적으로 연결할 수 있는 배선구조를 갖춘 액정표시장치의 구동회로 패턴 구조를 제공한다.
구성: 액정 구동에 필요한 신호를 출력하는 구동회로의 시프트 레지스터들이 집적화되어 표시패널의 기판 상에 제작되는 구조로 된 액정표시장치에 있어서, 상기 기판 상에 패터닝된 신호 라인들의 일측단에 상기 구동회로의 시프트 레지스터들이 한 쌍씩 구비되어 2단의 배열구조를 갖고, 상기 2단으로 배열된 시프트 레지스터들의 출력단을 각각 상호 반대측 시프트 레지스터의 입력단에 연결 또는 절단할 수 있는 배선이 형성되어, 상기 신호 라인들에 상기 2단으로 배열된 한 쌍씩의 시프트 레지스터 중, 검사에 의해 정상으로 판별된 하나를 선택적으로 연결할 수 있도록 된 것이다.
효과: 로우측 구동회로 뿐 아니라 컬럼측 구동회로에도 적용이 가능하고, 신호 라인에 흐르는 구동신호의 지연에 의한 화질 차이를 배제할 수 있으며, 불량이 발생된 개소가 많아도 적합하게 대응하여 수리할 수 있게 된다.

Description

액정표시장치의 구동회로 패턴 구조{Pattern structure for drive circuits of liquid crystal display}
본 발명은 액정표시장치의 구동회로 패턴 구조에 관한 것으로, 특히 액정표시장치의 구동회로 중 어느 한 부분의 불량이 발생하였을 경우에 불량 부분을 대체하여 줄 수 있는 여분의 회로 부분과 이들을 선택적으로 연결할 수 있는 배선구조를 갖춘 액정표시장치의 구동회로 패턴 구조에 관한 것이다.
통상적으로, 폴리 실리콘을 사용하여 제작한 박막트랜지스터를 구동회로의 디바이스로 채용하는 액정표시장치는 아몰퍼스 실리콘을 사용하여 제작한 박막트랜지스터를 구동회로를 이루는 디바이스로 채용하는 액정표시장치에 비해 동작속도가 빨라서 고해상도의 디스플레이를 만드는 것이 가능하고, 구동회로의 점유면적을 줄일 수 있어 구동회로를 표시패널의 기판 상에 제작하는 것이 가능하다.
이와 같이 구동회로를 기판 상에 제작하는 경우, 그만큼 회로를 구성하는 많은 디바이스 중에 불량이 발생할 확률도 높아지기 때문에 수율이 낮아지게 된다.
이러한 점을 감안하여 액정표시장치의 수율을 높을 수 있는 방안으로 제안된 종래의 방법은 구동회로를 이루는 각 디바이스의 불량을 보상 수리할 수 있는 여분회로(redundancy circuit)를 기판 상에 제작하는 것이다.
도 4 는 여분회로를 갖춘 종래 액정표시장치의 기판의 일부 구조를 보인 평면도로서, 이는 디스플레이 학회지인 '아시아 디스플레이'의 98년분 961∼964쪽에 개재된 내용을 통해 공지되어 있다.
여기에 개시된 액정표시장치의 기판 구조를 살펴보면, 기판(2) 상의 로우(row)측인 게이트 라인(GL)의 양측에 각각 게이트신호 출력용 구동회로를 구성하는 다수의 시프트 레지스터(Sl)(Sr)를 제작하여, 어느 한 쪽의 시프트 레지스터에 불량이 있는 경우, 다른 한 쪽의 시프트 레지스터로 대체하여 줌으로써 불량을 수리할 수 있는 구조를 채택하고 있다.
그러나, 이러한 종래의 구동회로 패턴 구조는 수직으로 패터닝되는 데이터 라인(소스 라인)의 양쪽인 컬럼(COLUMN)측 상하에 모두 존재하는 데이터신호 구동회로의 경우 적용이 불가능하다.
또, 게이트 라인(GL) 중, 어떤 라인은 좌측의 시프트 레지스터(Sl)에서, 어떤 라인은 우측의 시프트 레지스터(Sr)에서 신호를 인가받도록 수리하는 경우에는 게이트 라인(GL)을 흐르는 신호의 지연에 의해 표시패널면의 좌우 화질 차이가 발생하여 불균일한 영상품질을 나타낼 우려가 크다.
특히, 구동회로 부분이 시프트 레지스터(Sl,Sr)에 의해 게이트 라인(GL)을 순차적으로 선택하여 신호를 인가하도록 된 경우에는 불량이 발생한 부분의 다음 단 시프트 레지스터에는 입력신호가 없게 된다. 따라서, 게이트 라인(GL)의 양쪽에 배치된 시프트 레지스터(Sl,Sr)중 어느 한 쪽에서만 불량이 발생한 경우에는 정상적으로 액정표시장치를 구동할 수 있으나, 상기 양쪽 시프트 레지스터(Sl,Sr) 모두에서 각각 하나 이상의 불량이 발생한 경우 정상적으로 액정표시장치를 구동할 수 없게 된다.
전술한 종래의 문제점을 해결하기 위해 안출된 본 발명은 컬럼측 구동회로에도 적용이 가능하고, 신호 라인에 흐르는 구동신호의 지연에 의한 화질 차이를 배제할 수 있으며, 불량이 발생된 개소가 많아도 적합하게 대응할 수 있는 액정표시장치의 구동회로 패턴 구조를 제공하는데 목적이 있다.
상기의 목적을 달성하기 위하여 본 발명은 액정 구동에 필요한 신호를 출력하는 구동회로의 시프트 레지스터들이 집적화되어 표시패널의 기판 상에 제작되는 구조로 된 액정표시장치에 있어서, 상기 기판 상에 패터닝된 신호 라인들의 일측단에 상기 구동회로의 시프트 레지스터들이 한 쌍씩 구비되어 2단의 배열구조를 갖고, 상기 2단으로 배열된 시프트 레지스터들의 출력단을 각각 상호 반대측 시프트 레지스터의 입력단에 연결 또는 절단할 수 있는 배선이 형성되어, 상기 신호 라인들에 상기 2단으로 배열된 한 쌍씩의 시프트 레지스터 중, 검사에 의해 정상으로 판별된 하나를 선택적으로 연결할 수 있도록 된 것을 특징으로 하는 액정표시장치용 구동회로 패턴 구조를 제안한다.
여기에서, 상기 정상적인 하나의 시프트 레지스터는 박막트랜지스터 소자의 게이트 라인에 연결되며, 상기 시프트 레지스터의 선택적 연결은 레이저에 의한 절단 및 접합에 의해 행해진다.
이와 같이 구현되는 본 발명은 구동회로를 구성하는 디바이스의 불량 발생시에 원만하게 대처할 수 있어, 구동회로를 표시패널 기판 상에 제작하는 액정표시장치의 수율을 향상시킬 수 있다.
도 1 은 본 발명에 의한 본 발명에 의한 구동회로 패턴 구조를 보인 기판의 평면도
도 2 는 본 발명의 구동회로 패턴 구조가 구현되는 일예를 보인 회로도
도 3 은 본 발명에 의한 불량수리를 위한 패턴 구조를 요약적으로 설명하기 위한 개념도
도 4 는 여분회로를 갖춘 종래 액정표시장치의 기판의 일부 구조를 보인 평면도
* 도면의 주요부분에 대한 부호의 설명 *
2 - 기판 10a,10b - 구동회로
Ss,Sr - 시프트 레지스터 GL - 게이트 라인
DL - 데이터 라인
이하, 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다.
도 1 은 본 발명에 의한 본 발명에 의한 구동회로 패턴 구조를 보인 기판의 평면도로서, 기판(2) 상의 게이트 라인(GL)과 데이터 라인(DL) 측 구동회로의 패턴, 즉 게이트신호 구동회로(10) 및 데이터신호 구동회로(20,20')를 이루는 다수의 시프트 레지스터(RSs,RSb)(CSs,CSb)를 한 쌍씩 구비시켜 2단으로 배치하고, 어느 하나의 시프트 레지스터가 불량일 때 여분으로 준비된 다른 하나의 시프트 레지스터로 대치하여 정상 동작시킬 수 있도록 한 구조이다. 도면의 미설명 부호 DAC 는 상기 시프트 레지스터(CSs,CSb)와 연결되는 디지털 아나로그 변환기이다.
도 2 는 본 발명을 구현되는 일예를 보인 회로도로서, 도면에서 상부측과 하부측의 구동회로(10a,10b)를 이루는 시프트 레지스터의 출력측(OUT1,OUT2)이 각각 서로 반대편의 다음단 시프트 레지스터의 입력측에 연결될 수 있도록 배선되어 있음을 보여주고 있다.
이러한 배선구조를 갖는 본 실시예에서, 예를 들어 상부측 시프트 레지스터의 출력단(OUT1)에 신호가 출력되지 못하는 불량이 있는 경우, 레이저를 이용하여 도면에서의 A 부분 배선을 절단하고, C 부분 배선을 레이저로 눌러 상부측과 하부측을 단락시켜 하부측 시프트 레지스터의 출력(OUT2)이 상부측 다음단 시프트 레지스터의 입력으로 인가되게 한다. 이와 같이 불량을 수리하면 다음단 시프트 레지스터가 정상적으로 동작할 수 있게 된다.
이와 같이 불량 수리를 위한 패턴 구조를 요약해서 설명하면, 도 3 에 도시된 바와 같이 2단으로 배열된 다수의 시프트 레지스터(RSs)(RSm)는 불량이 발생된 시프트 레지스터를 피해 지그재그로 연결해 나감으로써 정상적인 동작을 행할 수 있는 구동회로를 완성할 수 있게 된다.
결국, 2단으로 배치된 한 쌍의 시프트 레지스터(RSs)(RSm) 중 두 개가 모두 불량인 경우를 제외하고는 불량 수리가 가능하게 되는 것이다.
한편, 본 발명은 시프트 레지스터의 불량 수리에 대해 설명하였으나, 이에 국한하지 않고 도 2 의 트랜지스터 M8과 M9로 구성된 출력 버퍼의 불량시에도 적용할 수 있다. 즉, 두 출력 버퍼 중 하나가 출력을 하지 못하는 불량이 있는 경우, D 또는 E 배선 부분 중 불량이 발생된 출력 버퍼와 연결된 하나의 배선 부분을 레이저를 이용하여 절단하고, F 부분 배선을 단락시켜 불량 수리할 수 있다.
이상에서 설명한 바와 같이 본 발명은 로우측 구동회로 뿐 아니라 컬럼측 구동회로에도 적용이 가능하고, 신호 라인에 흐르는 구동신호의 지연에 의한 화질 차이를 배제할 수 있으며, 불량이 발생된 개소가 많아도 적합하게 대응하여 수리할 수 있도록 하는 유용한 것이다.

Claims (3)

  1. 액정 구동에 필요한 신호를 출력하는 구동회로의 시프트 레지스터들이 집적화되어 표시패널의 기판 상에 제작되는 구조로 된 액정표시장치에 있어서,
    상기 기판 상에 패터닝된 신호 라인들의 일측단에 상기 구동회로의 시프트 레지스터들이 한 쌍씩 구비되어 2단의 배열구조를 갖고, 상기 2단으로 배열된 시프트 레지스터들의 출력단을 각각 상호 반대측 시프트 레지스터의 입력단에 연결 또는 절단할 수 있는 배선이 형성되어, 상기 신호 라인들에 상기 2단으로 배열된 한 쌍씩의 시프트 레지스터 중, 검사에 의해 정상으로 판별된 하나를 선택적으로 연결할 수 있도록 된 것을 특징으로 하는 액정표시장치용 구동회로 패턴 구조.
  2. 제 1 항에 있어서, 상기 정상적인 하나의 시프트 레지스터는 박막트랜지스터 소자의 게이트 라인(GL)에 연결되는 것을 특징으로 하는 액정표시장치의 구동회로 패턴 구조.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 시프트 레지스터의 선택적 연결은 레이저에 의한 절단 밀 접합에 의해 행해지는 것을 특징으로 하는 액정표시장치의 구동회로 패턴 구조.
KR1019990002197A 1999-01-25 1999-01-25 액정표시장치의 구동회로 패턴 구조 KR100313117B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990002197A KR100313117B1 (ko) 1999-01-25 1999-01-25 액정표시장치의 구동회로 패턴 구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990002197A KR100313117B1 (ko) 1999-01-25 1999-01-25 액정표시장치의 구동회로 패턴 구조

Publications (2)

Publication Number Publication Date
KR20000051641A true KR20000051641A (ko) 2000-08-16
KR100313117B1 KR100313117B1 (ko) 2001-11-03

Family

ID=19572256

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990002197A KR100313117B1 (ko) 1999-01-25 1999-01-25 액정표시장치의 구동회로 패턴 구조

Country Status (1)

Country Link
KR (1) KR100313117B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101090251B1 (ko) * 2004-09-24 2011-12-06 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치
US9310657B2 (en) 2004-07-27 2016-04-12 Samsung Display Co., Ltd. Thin film transistor array panel and display device including the same

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100326527B1 (ko) * 1994-04-22 2002-08-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전기광학장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9310657B2 (en) 2004-07-27 2016-04-12 Samsung Display Co., Ltd. Thin film transistor array panel and display device including the same
US9874794B2 (en) 2004-07-27 2018-01-23 Samsung Display Co., Ltd. Thin film transistor array panel and display device including the same
US10025149B2 (en) 2004-07-27 2018-07-17 Samsung Display Co., Ltd. Thin film transistor array panel and display device including the same
KR101090251B1 (ko) * 2004-09-24 2011-12-06 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
KR100313117B1 (ko) 2001-11-03

Similar Documents

Publication Publication Date Title
US7636077B2 (en) Backup shift register module for a gateline driving circuit
JP5405726B2 (ja) 駆動チップ、それを具備した表示装置及びリペア方法
KR100260611B1 (ko) 배선을 수리하기 위한 평판 표시 장치용 기판
JP4498489B2 (ja) 液晶表示装置とその製造方法
US5111060A (en) Electronic circuit equipped with redundant or spare circuit elements for every circuit element
CN101004498A (zh) 液晶显示器及其修复方法
JPH0850465A (ja) シフトレジスタ及び表示装置の駆動回路
JPH08320466A (ja) アクティブマトリクス基板及びその欠陥修正方法
WO2007020784A1 (ja) 表示装置、液晶表示装置および表示装置の製造方法
JPH0667200A (ja) 液晶表示装置
CN110908200B (zh) 显示面板
KR20070077680A (ko) 게이트 드라이버 및 이를 포함한 액정 표시 장치
JPH1130772A (ja) 液晶表示装置
KR100313117B1 (ko) 액정표시장치의 구동회로 패턴 구조
JP3344680B2 (ja) 画像表示装置
CN109686258B (zh) 一种显示基板的修复方法、显示基板及显示装置
JPH05307167A (ja) アクティブマトリクスパネル
JP4658173B2 (ja) 液晶表示装置とその製造方法
KR100458839B1 (ko) 평판표시장치
KR100444794B1 (ko) 액정 표시 장치
KR100975801B1 (ko) 액정표시장치
JPH07287555A (ja) 液晶表示装置
JP4440941B2 (ja) 表示装置
JP2889751B2 (ja) 表示装置の駆動回路
KR100529562B1 (ko) 다수개의 수리 선을 갖는 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121008

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20141001

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee