KR20000009001A - 데이터 슬라이서 - Google Patents

데이터 슬라이서 Download PDF

Info

Publication number
KR20000009001A
KR20000009001A KR1019980029138A KR19980029138A KR20000009001A KR 20000009001 A KR20000009001 A KR 20000009001A KR 1019980029138 A KR1019980029138 A KR 1019980029138A KR 19980029138 A KR19980029138 A KR 19980029138A KR 20000009001 A KR20000009001 A KR 20000009001A
Authority
KR
South Korea
Prior art keywords
value
detector
peak
signal
detected
Prior art date
Application number
KR1019980029138A
Other languages
English (en)
Other versions
KR100307588B1 (ko
Inventor
조계옥
김천섭
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980029138A priority Critical patent/KR100307588B1/ko
Priority to US09/127,863 priority patent/US6069499A/en
Priority to JP30902198A priority patent/JP3159960B2/ja
Publication of KR20000009001A publication Critical patent/KR20000009001A/ko
Application granted granted Critical
Publication of KR100307588B1 publication Critical patent/KR100307588B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

디스크의 광학적 전기적 특성에 의한 워블 및 비대칭 현상을 효율적으로 보상하는 데이터 슬라이서에 관한 것이다.
본 발명에 따른 데이터 슬라이서는 픽업 장치로부터 검출된 RF신호를 슬라이스 기준값과 비교하여 펄스 신호를 출력는 비교기; 상기 비교기에서 출력되는 펄스 신호를 저역 통과 필터링하는 저역 통과 필터; 상기 저역 통과 필터의 출력과 소정의 기준값(VREF)과 차를 검출하고 이를 상기 비교기의 슬라이스 기준값으로 제공하는 제1차동 증폭기; 상기 RF신호의 피크값을 검출하는 피크 디텍터; 상기 RF신호의 버텀값을 검출하는 버텀 디텍터; 및 상기 피크 디텍터에서 검출된 피크값과 상기 버텀 디텍터에서 검출된 버텀값의 평균값을 검출하고, 이를 상기 비교기의 슬라이스 기준값에 가산하는 평균치 검출부를 포함하는 것을 특징으로 한다.
본 발명에 따른 데이터 슬라이서는 피크 디텍터, 버텀 디텍터, 그리고 평균치 검출부에 의해 RF신호의 중심값을 정확하게 검출하고, 이를 슬라이스 레벨값으로 사용함으로써 데이터의 유실을 최소화하는 효과를 갖는다.

Description

데이터 슬라이서
본 발명은 데이터 슬라이서에 관한 것으로서 특히, 디스크의 광학적 전기적 특성에 의한 워블 및 비대칭 현상을 효율적으로 보상하는 데이터 슬라이서에 관한 것이다.
DVD, DVD-RAM 등의 디스크에서 정보는 섹터 단위로 기록된다. 각 섹터는 크게 물리적 어드레스 정보(Physical Identification Data; 이하 PID라 함)를 가지는 헤더 정보 영역과 사용자 데이터 영역으로 이루어진다.
도 1a 및 도 1b는 DVD-RAM용 디스크에서 헤더 정보가 기록되는 형태를 보이기 위해 도시된 것이다. 도 1a는 트랙의 첫 번째 섹터에 기록된 헤더 정보를 보이는 것이고, 도 1b는 다른 섹터들에 형성된 헤더 정보를 보이는 것이다.
도 1a 및 도 1b에 도시된 바에 있어서, 참조부호 10은 헤더 정보 영역이고, 12는 사용자 데이터가 기록되는 사용자 데이터 영역이다. 헤더 정보 영역(50)은 다시 피크 헤더(peak header) 영역(10a), 버텀 헤더(bottom header) 영역(10b)으로 구분되고, 사용자 데이터 영역(12)은 랜드 및 그루브 영역으로 구분된다.
DVD-RAM용 디스크에서 트랙은 스파이럴(spiral) 형태로 형성되며 소정의 기준점에서 트랙이 이동된다. 통상 이 기준점은 첫 번째 섹터의 시작점이 된다.
도 1a에 도시된 바를 참조하면, 첫 번째 섹터에서 트랙 이동이 발생한다. 첫 번째 섹터의 헤더 정보는 다음 트랙이 랜드인 경우는 피크 헤더가 먼저 발생하고, 다음 트랙이 그루브인 경우는 버텀 헤더가 먼저 발생하도록 위치된다. 이는 다음 트랙이 랜드인지 혹은 그루브인지를 인식할 수 있도록 하기 위한 것이다.
사용자 데이터 영역(12)에는 워블(wobble)이 존재한다. 워블은 도 1A 및 도 1B에 있어서 랜드 및 그루브 사이에 형성된 물결 모양 즉, 트랙(랜드 및 그루브)의 측벽이 굴곡져 있는 것을 말한다.
픽업 장치(미도시)로 트랙에 기록된 신호를 읽으면 워블의 굴곡된 빈도(주파수)에 상응하는 저주파 신호가 RF 신호에 중첩되어 나타난다. 이 저주파 신호를 워블 신호라 하며, 이 워블 신호는 DVD 규격에 따라 소정의 주파수를 가진다.
도 1a 및 도 1b에 도시된 바에 있어서 헤더 정보 영역(10)에는 워블이 형성되어 있지 않은 것을 알 수 있다. 이는 상술한 바와 같이 헤더 정보가 피크 헤더 및 버텀 헤더로 나뉘어지고, 피크 헤더 및 버텀 헤더는 트랙의 경계선 상에 기록되기 때문이다.
따라서, 정확한 위치에 데이터를 기록하는 것을 보장하기 위하여 헤더 영역과 데이터 영역과의 사이에 버퍼(buffer)/갭(gap)/가드(guard) 등의 영역을 삽입한다.
도 2는 헤더 신호와 RF 신호의 관계를 보이기 위한 파형도이다. 도 2에 도시된 바와 같이 RF 신호는 크게 피크 헤더 부분(20), 버텀 헤더 부분(22), 그리고 사용자 데이터 부분(24)으로 구성된다. 피크 헤더 부분(20)은 사용자 데이터 부분(24)보다 피크-피크치는 비슷하지만 엔벨로프가 더 크고, 버텀 헤더 부분(22)은 사용자 데이터 부분(24)보다 피크-피크치는 비슷하지만 엔벨로프가 더 작은 것을 알 수 있다.
이와 같이 RF신호에는 헤더 신호에 의한 비대칭 현상이 발생하기 때문에 원래의 정보를 정확히 재생하기 위해서는 RF신호의 변동에 따라 데이터를 슬라이스하는 레벨(슬라이스 레벨)을 추종시켜야 한다.
도 3은 워블 신호와 RF신호와의 관계를 보이기 위한 파형도이다. 도 3에 있어서 RF신호의 중심선을 따라 그려지는 주파수 성분이 워블 신호에 해당한다. 도 3에 도시된 바와 같이 RF 신호는 워블 신호에 중첩된 형태로 나타나며 워블 신호의 변동에 따라 데이터를 슬라이스하는 레벨도 추종시켜야 한다.
도 4는 종래의 데이터 슬라이서의 구성을 보이는 블록도이다. 도 4에 도시된 장치는 비교기(40), 저역 통과 필터(42), 그리고 증폭기(44)를 포함한다. 도 4에 도시된 장치는 비교기(40)에서 출력되는 슬라이스된 데이터 펄스 신호의 평균 전력이 기준 전압과 동일하게 되도록 증폭기(44)를 통하여 부궤환을 걸어서 추적하게 함으로서 궁극적으로 비교기(40)의 출력은 듀티비(duty ratio)가 50%되는 신호를 출력시키도록 되어있다.
그런데 도 4에 도시된 장치는 입력 신호가 급격히 변화하거나 워블 신호가 크게 되면 슬라이스 레벨이 되는 RF신호의 중심 레벨을 정확히 추적할 수 없다. 즉, 평균 전력을 추적하기 위해서는 저역 필터링을 강하게 걸어야만 하지만 저역 통과 필터의 특성은 통상 고정된 것이므로 설정된 주파수 이상의 워블 신호가 들어오면 이에 대응할 수 없다는 문제점이 있다. 특히, DVD-RAM에서는 급격히 변화되는 신호 예를 들면 헤더 신호가 많기 때문에 더욱 문제가 된다.
본 발명은 상기의 문제점을 해결하기 위하여 안출된 것으로서 픽업으로부터 워블 및 비대칭 신호들을 감안하여 데이터의 손실없이 원래의 데이터를 정확히 검출하는 데이터 슬라이서를 제공하는 것을 그 목적으로 한다.
도 1a 및 도 1b는 DVD-RAM용 디스크에서 헤더 정보가 기록되는 형태를 보이기 위해 도시된 것이다.
도 2는 헤더 신호와 RF 신호의 관계를 보이기 위한 파형도이다.
도 3은 워블 신호와 RF신호와의 관계를 보이기 위한 파형도이다.
도 4는 종래의 데이터 슬라이서의 구성을 보이는 블록도이다.
도 5는 본 발명에 따른 데이터 슬라이서의 일 실시 예를 보이는 블록도이다.
도 6은 정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도이다.
도 7은 비정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도로서 레벨 조절부(56)가 없을 경우의 동작을 보이는 것이다.
도 8은 비정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도로서 레벨 조절부(56)가 있을 경우의 동작을 보이는 것이다.
도 9는 본 발명에 따른 데이터 슬라이서의 다른 실시 예를 보이는 블록도이다.
상기의 목적을 달성하는 본 발명에 따른 데이터 슬라이서는 픽업 장치로부터 검출된 RF신호를 슬라이스 기준값과 비교하여 펄스 신호를 출력하는 비교기; 상기 비교기에서 출력되는 펄스 신호를 저역 통과 필터링하는 저역 통과 필터; 상기 저역 통과 필터의 출력과 소정의 기준값(VREF)과 차를 검출하고 이를 상기 비교기의 슬라이스 기준값으로 제공하는 제1차동 증폭기; 상기 RF신호의 피크값을 검출하는 피크 디텍터; 상기 RF신호의 버텀값을 검출하는 버텀 디텍터; 및 상기 피크 디텍터에서 검출된 피크값과 상기 버텀 디텍터에서 검출된 버텀값의 평균값을 검출하고, 이를 상기 비교기의 슬라이스 기준값에 가산하는 평균치 검출부를 포함하는 것을 특징으로 한다.
여기서, 본 발명에 따른 데이터 슬라이서는 피크 디텍터에서 검출된 피크값과 버텀 디텍터에서 검출된 버텀값의 차이가 소정의 변동 레벨을 유지하도록 제어하는 레벨 조절부를 더 구비하는 것이 바람직하다. 이하 첨부된 도면을 참조하여 본 발명의 구성 및 동작을 상세히 설명한다.
도 5는 본 발명에 따른 데이터 슬라이서의 일 실시 예를 보이는 블록도이다. 도 5에 도시된 장치에 있어서 도 4에 의해 설명된 부분과 동일한 동작을 수행하는 뿐에 대해서는 동일한 참조 부호를 부가하고 그 상세한 설명을 생략한다.
도 5에 도시된 장치는 피크 디텍터(50), 버텀 디텍터(52), 평균치 검출부(54), 레벨 조절부(56)를 구비한다.
피크 디텍터(50) 및 버텀 디텍터(52)는 각각 입력되는 RF신호의 피크값 및 버팀값을 검출한다. 피크 디텍터(50) 및 버텀 디텍터(52)는 다이오드 및 RC 시정수 회로에 의해 구현된다.
도 5에 도시된 피크 디텍터(50)에 있어서, 입력되는 RF신호의 정(+)의 반파가 다이오드(D1)를 통하여 정류되고, 정류된 정(+)의 반파가 콘텐서(C1)를 충전함에 의해 RF신호의 피크값이 얻어진다. 콘덴서(C1)에 충전된 전하는 콘덴서(C1)와 저항(R1)에 의해 결정되는 시정수에 따라 방전된다.
도 5에 도시된 버텀 디텍터(54)에 있어서 입력되는 RF신호의 부(-)의 반파가 다이오드(D2)를 통하여 정류되고, 정류된 부(-)의 반파가 콘덴서(C2)를 충전함에 의해 RF신호의 버텀값이 얻어진다. 콘덴서(C2)에 충전된 전하는 콘덴서(C2)와 저항(R2)에 의해 결정되는 시정수에 따라 방전된다. 피크 디텍터(50) 및 버텀 디텍터(52)에 의해 검출된 피크값 및 버텀값은 평균치 검출부(54)에 제공된다.
평균치 검출부(54)는 피크 디텍터(50)에서 검출된 피크값과 버텀 디텍터(52)에서 검출된 버텀값의 중간값을 검출한다. 평균치 검출부(54)는 한 쪽 끝이 각각 피크 디텍터(50) 및 버텀 디텍터(52)의 출력에 연결되고 연결점이 비교기(10)의 반전 입력 단자에 연결된 직렬저항(R3, R4)으로 구성된다. 즉, R3과 R4의 값이 동등하다면 R3과 R4의 결합점에서는 (피크값+버텀값)/2로 결정되는 평균값(RF신호의 중간값)이 얻어진다. 평균치 검출부(54)에서 검출된 평균값은 비교기(10)에 제공된다.
피크 디텍터(50), 버텀 디텍터(52), 평균치 검출부(54)의 동작에 의해 RF신호의 중심값이 얻어지고, 이는 비교기(40)의 기준값으로 제공된다. 이에 따라 RF신호의 중심값을 기준으로 데이터 슬라이싱이 행해지므로 정확하게 데이터를 복원할 수 있다.
그러나, 피크 디텍터(50) 및 버텀 디텍터(52)는 각각 정해진 시정수에 따라 동작하기 때문에 시정수보다 빠른 변화를 동반하는 RF신호가 입력될 경우 이를 정상적으로 추종할 수 없다. 예를 들면, RF신호의 피크값이 한 순간에 매우 높은 값으로 변하고 이후에 정상적인 값을 유지한다고 할 때 비정상적인 높은 피크값이 인가될 때의 충전된 피크값이 지속적으로 정상적인 피크값이 입력되는 구간에도 영향을 주게 된다.
그 이유는 피크 디텍터(50)의 콘덴서(C1)에 충전된 전하는 C1 및 R1에 의해 결정되는 일정한 시정수에 의해 방전하기 때문에 RF신호가 시정수보다 빠르게 변동하면 피크 디텍터(50)가 정상적으로 RF신호의 피크값을 검출할 수 없다. 이는 버텀 디텍터(52)에 있어서도 마찬가지다.
이에 따라 비교기(10)의 기준값이 RF신호의 중심값을 정확하게 추종하기 못하게 되어 데이터의 유실이 발생하게 된다. 이를 방지하기 위하여 레벨 조절부(56)가 제공된다.
레벨 조절부(56)는 피크 디텍터(50) 및 버텀 디텍터(52)에서 검출된 피크값 및 버텀값이 소정의 전압 레벨을 유지하면서 변동되게 한다. 도 5에 도시된 바에 있어서 레벨 조절부(56)는 피크 디텍터(50) 및 버텀 디텍터(52)의 시정수를 조절하는 양방향 트랜지스터(TR1), 차동증폭기(DIFF)로 구현된다.
예를 들면 트랜지스터(TR1)의 베이스에 정의 전압이 인가되면 저항(R1)에서 저항(R2)로의 통로가 형성되고, 반대로 부의 전압이 인가되면 저항(R2)에서 저항(R1)로의 통로가 형성된다. 저항(R1)에서 저항(R2)로의 통로가 형성되면, 콘덴서(C1)의 충전 전하의 일부가 콘덴서(C2)로 유입되어 그만큼 콘덴서(C1)의 방전 시간이 감소한다. 저항(R2)에서 저항(R1)로의 통로가 형성되면, 콘덴서(C2)의 충전 전하의 일부가 콘덴서(C1)로 유입되어 그만큼 콘덴서(C2)의 방전 시간이 감소한다.
이와 같은 동작에 의해 피크 디텍터(50) 혹은 버텀 디텍터(52)의 시정수를 조절하고, 그 결과 피크 디텍터(50) 및 버텀 디텍터(52)가 RF의 신호의 급격한 변화에 추종할 수 있게 한다.
차동증폭기(DIFF)는 트랜지스터(TR1)의 스위칭 동작을 제어한다. 즉, 피크값과 버텀값의 차이가 주어진 소정의 전압 범위를 벗어날 경우 시정수 조절부(56)의 트랜지스터(TR1)를 스위칭시켜 콘덴서(C1)에 충전된 피크값 혹은 콘덴서(C2)에 충전된 버텀값이 빨리 방전되도록 한다.
차동 증폭기(DIFF)는 피크 디텍터(50)에서 검출된 피크값과 버텀 디텍터(52)에서 검출된 버텀값의 차이가 소정의 크기 차이(V1-V2)를 가지고 중심값을 추종하도록 시정수 조절부(56)를 제어한다.
차동 증폭기(DIFF)의 비반전 입력 단자에는 저항(R5)을 통한 피크값과 저항(R8)을 거친 제2기준 전압(V2)이 인가되며, 반전 입력 단자에는 저항(R6)을 통한 버텀값과 저항(R7)을 통한 제1기준 전압(V1)이 인가된다.
저항(R5, R8)이 동등한 값이라는 비반전 입력 단자에 인가되는 전압(V3)은 피크 디텍터(50)에서 검출된 피크값(V5)과 제2기준 전압(V2)과의 중간값이 된다.
또한, 저항(R6, R7)이 동등한 값이라면 반전 입력 단자에 인가되는 전압(V4)은 버텀 디텍터(52)에서 검출된 버텀값(V6)과 제1기준 전압(V1)과의 중간값이 된다.
여기서, V1과 V2는 각각 피크값과 버텀값의 변동 범위를 결정하는 하한값 및 상한값이 된다.
피크값(V5)과 버텀값(V6)의 차이(V5-V6)가 제1기준값(V1)과 제2기준값(V2)과의 차이(V1-V2)와 같다면 차동증폭기(DIFF)의 비반전 입력 단자와 반전 입력 단자에 인가되는 값은 같기 때문에 차동 증폭기(DIFF)는 정상 상태 즉, 0레벨의 전압을 출력한다.
만일, 피크값(V5)과 버텀값(V6)의 차이(V5-V6)가 제1기준값(V1)과 제2기준값(V2)과의 차이(V1-V2)보다 크다면, 즉, 피크값(V5)이 어떤 원인에 의해 급격히 증가했다면 차동 증폭기(DIFF)의 비반전 입력 단자에 인가되는 전압(V3)이 반전 입력 단자에 인가되는 전압(V4)보다 크기 때문에 차동 증폭기(DIFF)는 정(+)의 레벨의 전압을 출력한다. 이에 따라 트랜지스터(TR1)는 저항(R1)에서 저항(R2)로의 통로를 형성하도록 스위칭되고, 이에 따라 콘덴서(C1)의 충전 전하의 일부가 콘덴서(C2)로 유입되어 피크 디텍터(20)에서 검출된 피크값이 급격히 감소한다. 이 감소 상태는 피크값(V5)과 버텀값(V6)의 차이가 제1기준값(V1)과 제2기준값(V2)과의 차이(V1-V2)와 같게 될 때까지 지속된다.
한편, 피크값(V5)과 버텀값(V6)의 차이(V5-V6)가 제1기준값(V1)과 제2기준값(V2)과의 차이(V1-V2)보다 작다면, 즉, 버텀값(V6)이 어떤 원인에 의해 급격히 증가했다면 차동 증폭기(DIFF)의 비반전 입력 단자에 인가되는 전압(V3)이 반전 입력 단자에 인가되는 전압(V4)보다 작기 때문에 차동 증폭기(DIFF)는 부(+)의 레벨의 전압을 출력한다. 이에 따라 트랜지스터(TR1)는 저항(R2)에서 저항(R1)로의 통로를 형성하도록 스위칭되고, 이에 따라 콘덴서(C2)의 충전 전하의 일부가 콘덴서(C1)로 유입되어 버텀 디텍터(52)에서 검출된 버텀값이 급격히 감소한다. 이 감소 상태는 피크값(V5)과 버텀값(V6)의 차이가 제1기준값(V1)과 제2기준값(V2)과의 차이(V1-V2)와 같게 될 때까지 지속된다.
도 6은 정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도이다. 도 6에 있어서, 실선으로 도시된 것은 RF신호를 보이는 것이고, 위에서 가는 점선으로 도시된 것은 피크값을 보이는 것이고, 가운데에서 일점 쇄선으로 도시된 것은 평균값을 보이는 것이고, 아래에서 굵은 점선으로 도시된 것은 버텀값을 보이는 것이다.
도 7은 비정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도로서 레벨 조절부(56)가 없을 경우의 동작을 보이는 것이다. 전반부에서 피크값과 버텀값의 차이값이 적고 후반부에서 정상적인 차이값을 보이는 것을 알 수 있다.
도 8은 비정상적인 RF신호가 입력될 경우의 피크값, 평균값, 버텀값의 변동을 보이는 파형도로서 레벨 조절부(56)가 있을 경우의 동작을 보이는 것이다. 도 8에 도시된 바에 있어서, 위의 실선으로 도시된 것은 피크값을 보이는 것이고, 아래의 가는 점선으로 도시된 것은 버텀값을 보이는 것이고, 위의 일점 쇄선으로 도시된 것은 제2기준전압(V2)을 보이는 것이고, 아래의 굵은 점선으로 도시된 것은 제1기준 전압을 보이는 것이다.
도 8에 도시된 바와 같이 피크값 버텀값의 차이가 제1기준전압과 제2기준전압과의 차이만큼 유지되고, 또한, 그 변동이 거의 없음을 알 수 있다.
도 9는 본 발명에 따른 데이터 슬라이서의 다른 실시 예를 보이는 블록도이다. 도 9에 도시된 장치는 도 5에 도시된 장치에 비해 피크 디텍터(50) 및 버텀 디텍터(52)의 시정수를 조절하는 부분만이 다르다. 즉, 피크 디텍터(50)의 저항(R1)에 병렬로 트랜지스터(TR90)를 연결하고, 버텀 디텍터(52)의 저항(R2)에 병렬로 트랜지스터(TR92)를 연결하였다.
트랜지스터(TR90)는 그의 바이어스 단자에 정(+)의 전압이 인가되면 도통되어 콘덴서(C1)에 충전된 전하를 접지 전위로 방전시킨다. 한편, 트랜지스터(TR92)는 그의 바이어스 단자에 부(-)의 전압이 인가되면 도통되어 콘덴서(C2)에 충전된 전하를 접지 전위로 방전시킨다. 기타의 동작은 도 5에 도시된 장치의 동작과 동일하다.
상술한 바와 같이 본 발명에 따른 데이터 슬라이서는 피크 디텍터, 버텀 디텍터, 그리고 평균치 검출부에 의해 RF신호의 중심값을 정확하게 검출하고, 이를 슬라이스 레벨값으로 사용함으로써 데이터의 유실을 최소화하는 효과를 갖는다.
또한, 본 발명에 따른 데이터 슬라이서는 레벨 조절부에 의해 피크 디텍터 및 버텀 디텍터가 RF신호의 변동에 빠르게 추종하게 함으로써 데이터를 보다 정확하게 복원할 수 있게 하는 효과를 가진다.

Claims (5)

  1. 픽업 장치로부터 검출된 RF신호를 슬라이스 기준값과 비교하여 펄스 신호를 출력하는 비교기;
    상기 비교기에서 출력되는 펄스 신호를 저역 통과 필터링하는 저역 통과 필터;
    상기 저역 통과 필터의 출력과 소정의 기준값(VREF)과 차를 검출하고 이를 상기 비교기의 슬라이스 기준값으로 제공하는 제1차동 증폭기;
    상기 RF신호의 피크값을 검출하는 피크 디텍터;
    상기 RF신호의 버텀값을 검출하는 버텀 디텍터; 및
    상기 피크 디텍터에서 검출된 피크값과 상기 버텀 디텍터에서 검출된 버텀값의 평균값을 검출하고, 이를 상기 비교기의 슬라이스 기준값에 가산하는 평균치 검출부를 포함하는 데이터 슬라이서,
  2. 제1항에 있어서,
    상기 피크 디텍터는 RF신호의 정(-)의 반파를 정류하는 제1다이오드, 상기 제1다이오드를 통하여 검출된 정(+)의 반파에 의해 충전되는 제1콘덴서, 그리고 상기 제1콘덴서에 충전된 전하가 방전되는 방전 패스를 형성하는 제1저항을 구비하고,
    상기 버텀 디텍터는 RF신호의 부(-)의 반파를 정류하는 제2다이오드, 상기 제1다이오드를 통하여 검출된 부(-)의 반파에 의해 충전되는 제2콘덴서, 그리고 상기 제2콘덴서에 충전된 전하가 방전되는 방전 패스를 형성하는 제2저항을 구비하는 것을 특징으로 하는 데이터 슬라이서,
  3. 제2항에 있어서,
    상기 피크 디텍터에서 검출된 피크값과 상기 버텀 디텍터에서 검출된 버텀값의 차이가 소정의 변동 레벨을 유지하도록 제어하는 레벨 조정부를 더 구비하는 것을 특징으로 하는 데이터 슬라이서.
  4. 제3항에 있어서, 상기 데이터 슬라이서는
    상기 피크 디텍터의 제1저항과 상기 버텀 디텍터의 제2저항의 사이에 접속되는 양방향 트랜지스터;
    상기 피크 디텍터에서 검출된 피크값과 변동 레벨의 하한값을 나타내는 제2기준 전압과의 평균값을 비반전 입력단자로 입력하고, 상기 버텀 디텍터에서 검출된 버텀값과 변동 레벨의 상한값을 나타내는 제1기준 전압과의 평균값을 반전 입력 단자로 입력하며, 그리고 그의 출력에 의해 상기 양방향 트랜지스터의 스위칭을 제어하는 차동 증폭기를 포함하는 것을 특징으로 하는 데이터 슬라이서.
  5. 제3항에 있어서, 상기 데이터 슬라이서는
    상기 제1저항과 접지 전위 사이에 접속되는 제1트랜지스터;
    상기 제2저항의 접지 전위 사이에 접속되는 제2트랜지스터;
    상기 피크 디텍터에서 검출된 피크값과 변동 레벨의 하한값을 나타내는 제2기준 전압과의 평균값을 비반전 입력단자로 입력하고, 상기 버텀 디텍터에서 검출된 버텀값과 변동 레벨의 상한값을 나타내는 제1기준 전압과의 평균값을 반전 입력 단자로 입력하며, 그리고 그의 출력에 의해 상기 제1트랜지스터 및 제2트랜지스터의 스위칭을 제어하는 차동 증폭기를 포함하는 것을 특징으로 하는 데이터 슬라이서.
KR1019980029138A 1998-07-20 1998-07-20 데이터 슬라이서 KR100307588B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019980029138A KR100307588B1 (ko) 1998-07-20 1998-07-20 데이터 슬라이서
US09/127,863 US6069499A (en) 1998-07-20 1998-08-03 Data slicer
JP30902198A JP3159960B2 (ja) 1998-07-20 1998-10-29 データスライサ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980029138A KR100307588B1 (ko) 1998-07-20 1998-07-20 데이터 슬라이서

Publications (2)

Publication Number Publication Date
KR20000009001A true KR20000009001A (ko) 2000-02-15
KR100307588B1 KR100307588B1 (ko) 2001-10-19

Family

ID=19544634

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980029138A KR100307588B1 (ko) 1998-07-20 1998-07-20 데이터 슬라이서

Country Status (3)

Country Link
US (1) US6069499A (ko)
JP (1) JP3159960B2 (ko)
KR (1) KR100307588B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100416594B1 (ko) * 2001-04-11 2004-02-05 삼성전자주식회사 디스크 구동기에 있어서 알에프 신호의 슬라이스 및슬라이스 레벨 보상 장치와 그 방법
KR100507560B1 (ko) * 2000-12-05 2005-08-17 티아크 가부시키가이샤 광 디스크장치
KR100524924B1 (ko) * 1999-06-15 2005-10-31 삼성전자주식회사 광 디스크 시스템의 신호 재생 장치 및 방법

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100304704B1 (ko) * 1999-03-25 2001-09-26 윤종용 광 디스크 재생 시스템의 efm 신호 발생 장치 및 방법
US6735260B1 (en) 2000-04-17 2004-05-11 Texas Instruments Incorporated Adaptive data slicer
US6639773B2 (en) 2000-11-28 2003-10-28 Texas Instruments Incorporated Current limiter
US6535033B2 (en) 2000-12-07 2003-03-18 Texas Instruments Incorporated Peak hold circuit
JP2002300542A (ja) * 2001-04-03 2002-10-11 Mitsubishi Electric Corp データスライサ回路
KR100525854B1 (ko) * 2001-10-15 2005-11-02 엘지전자 주식회사 워블 위상 동기 루프에서의 워블신호 검출장치 및 방법
US7729453B1 (en) * 2002-04-26 2010-06-01 Bing Li System and method for fast dynamic adjustment of slicing level for burst mode optical receivers
JP4062448B2 (ja) * 2002-10-10 2008-03-19 インフィネオン テクノロジーズ アクチエンゲゼルシャフト ローレベルとハイレベルとの間の振幅を変更することによって(ask)変調される電圧のアナログ/デジタル変換のための回路構成物
US6914522B2 (en) * 2003-05-23 2005-07-05 Lear Corporation Clamping circuit for an RF receiver system
CN100371995C (zh) * 2003-08-07 2008-02-27 联发科技股份有限公司 锯齿波浪位元值侦测电路
US6943978B1 (en) 2004-01-31 2005-09-13 Western Digital Technologies, Inc. Servo writing a disk drive by synchronizing a servo write clock to a high frequency signal in a spiral track
JP2005286477A (ja) * 2004-03-29 2005-10-13 Renesas Technology Corp データスライサ
US6967799B1 (en) 2004-05-28 2005-11-22 Western Digital Technologies, Inc. Servo writing a disk drive from spiral tracks by generating a time-stamped sync mark detect signal processed by timing recovery firmware
US7330327B1 (en) 2004-06-23 2008-02-12 Western Digital Technologies, Inc. Servo writing a disk drive by writing discontinuous spiral tracks to prevent overheating
US7440210B1 (en) 2004-06-23 2008-10-21 Western Digital Technologies, Inc. Servo writing a disk drive by writing multi-bit sync marks in spiral tracks for improved servo writing
US7333280B1 (en) 2004-08-03 2008-02-19 Western Digital Technologies, Inc. Servo writing a disk drive by synchronizing a servo write clock to a reference pattern on the disk and compensating for repeatable phase error
TWI270853B (en) * 2004-09-10 2007-01-11 Mediatek Inc Method and device for determining slicing level of track-crossing signal
TWI240491B (en) * 2005-01-11 2005-09-21 Richwave Technology Corp Data slicer with source degradation structure
KR100761839B1 (ko) * 2006-02-28 2007-09-28 삼성전자주식회사 가변 슬라이스 기준레벨 생성방법 및 슬라이스 기준레벨생성기
US7298574B1 (en) 2006-05-10 2007-11-20 Western Digital Technologies, Inc. Servo writing a disk drive using correction values that attenuate phase error propagation
US7391584B1 (en) 2006-11-07 2008-06-24 Western Digital Technologies, Inc. Compensating for repeatable phase error when servo writing a disk drive from spiral tracks
US20130002304A1 (en) * 2011-06-30 2013-01-03 Pio Balmelli Threshold tracking edge detection
JP6097492B2 (ja) * 2012-06-04 2017-03-15 株式会社遠藤照明 直管形ledランプ、およびそれを用いた照明器具

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4631737A (en) * 1984-12-06 1986-12-23 Motorola, Inc. Self biasing direct coupled data limiter
US4965782A (en) * 1988-05-26 1990-10-23 Storage Technology Partners Ii Off-track bit shift compensation apparatus
US4975657A (en) * 1989-11-02 1990-12-04 Motorola Inc. Speech detector for automatic level control systems
JPH07114780A (ja) * 1993-10-18 1995-05-02 Matsushita Electric Ind Co Ltd トラッククロスパルス検出回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100524924B1 (ko) * 1999-06-15 2005-10-31 삼성전자주식회사 광 디스크 시스템의 신호 재생 장치 및 방법
KR100507560B1 (ko) * 2000-12-05 2005-08-17 티아크 가부시키가이샤 광 디스크장치
KR100416594B1 (ko) * 2001-04-11 2004-02-05 삼성전자주식회사 디스크 구동기에 있어서 알에프 신호의 슬라이스 및슬라이스 레벨 보상 장치와 그 방법
US7369625B2 (en) 2001-04-11 2008-05-06 Samsung Electronics Co., Ltd. Apparatus and method for slicing RF signal and compensating for the slice level of RF signal in disk drive

Also Published As

Publication number Publication date
KR100307588B1 (ko) 2001-10-19
JP2000048367A (ja) 2000-02-18
JP3159960B2 (ja) 2001-04-23
US6069499A (en) 2000-05-30

Similar Documents

Publication Publication Date Title
KR100307588B1 (ko) 데이터 슬라이서
EP0082357A1 (en) Semiconductor laser driving system
KR20030040179A (ko) 전압 레귤레이터
EP0183435A2 (en) Focus servo device
US6788115B2 (en) Fast sample-and-hold peak detector circuit
US6366549B1 (en) Circuit for detecting the mirror signal in an optical disk drive and method therefor
US5073885A (en) Optical memory disc driving apparatus
US7176726B2 (en) Integrated loss of signal detection with wide threshold range and precise hysteresis
KR0163757B1 (ko) 주파수 변조된 신호를 복조하기 위한 회로 장치
US4106063A (en) Circuit arrangement for a dropout detector
US6061192A (en) Method and circuit for providing feedback in a pre-amplifier for a multi-head disk drive
US20050189954A1 (en) Method for optimizing the accuracy of an electronic circuit
US6597224B2 (en) Hysteresis comparing device with constant hysteresis width
KR20060041866A (ko) 주파수 전류 변환회로, 이퀄라이저, 및 광디스크 장치
US6906568B2 (en) Hysteresis comparing device with constant hysteresis width and the method thereof
US6127829A (en) Method and apparatus for the efficient test of the center frequency of bandpass filters
KR101503971B1 (ko) 전력 검파 회로
KR100708101B1 (ko) 비디오신호 처리 ic의 엔벨로프 검출 회로 배치 설계 방법 및 이를 이용한 ic
KR930010361B1 (ko) 전류량 조절을 이용한 다중 주파수 드롭아웃 검출회로
KR100268487B1 (ko) 광대역피이크레벨검출기
KR920009033B1 (ko) 주파수 변조파용 자동이득 조절계
KR100608189B1 (ko) 트랙킹 신호 처리 회로
KR100468685B1 (ko) 광디스크의결점검출회로
JPH04342315A (ja) バースト信号受信回路
JP2877635B2 (ja) ドロップアウト検出装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080731

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee