KR920009033B1 - 주파수 변조파용 자동이득 조절계 - Google Patents

주파수 변조파용 자동이득 조절계 Download PDF

Info

Publication number
KR920009033B1
KR920009033B1 KR1019890019068A KR890019068A KR920009033B1 KR 920009033 B1 KR920009033 B1 KR 920009033B1 KR 1019890019068 A KR1019890019068 A KR 1019890019068A KR 890019068 A KR890019068 A KR 890019068A KR 920009033 B1 KR920009033 B1 KR 920009033B1
Authority
KR
South Korea
Prior art keywords
transistor
automatic gain
gain control
transistors
base
Prior art date
Application number
KR1019890019068A
Other languages
English (en)
Other versions
KR910013906A (ko
Inventor
이철호
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR1019890019068A priority Critical patent/KR920009033B1/ko
Publication of KR910013906A publication Critical patent/KR910013906A/ko
Application granted granted Critical
Publication of KR920009033B1 publication Critical patent/KR920009033B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Amplitude Modulation (AREA)

Abstract

내용 없음.

Description

주파수 변조파용 자동이득 조절계
제1도는 종래의 주파수 변조파용 자동이득조절계의 블록도.
제2도는 본 발명의 구성 블록도.
제3도는 본 발명을 구성하는 자동이득 조절증폭부 및 버퍼부의 상세회로도.
제4도는 본 발명을 구성하는 자동이득 조절전압검출부 및 기준전압부의 상세회로도.
제5도는 본 발명을 구성하는 레벨비교부의 상세회로도.
제6도는 본 발명을 구성하는 절환부의 상세회로도.
제7도는 제2도의 주요 구성부분의 출력파형도.
제8a도는 종래의 주파수변조파용 자동이득특성 곡선도, 제8b도는 본 발명의 주파수변조파용 자동이득특성 곡선도.
* 도면의 주요부분에 대한 부호의 설명
1 : 자동이득조절증폭부 2 : 버퍼부
3 : 자동이득조절전압검출부 4 : 레벨비교부
5 : 기준전압부 6 : 절환부
본 발명은 자동이득조절계에 있어서, 입력레벨의 변화에 따라 일정 레벨이상에서 자동이득전압검출부의 레벨비교기 절환기준전압이 절환되도록 하여 자동이득조절되도록 함으로써 화질의 열화를 방지하고 자동이득조절동작의 동(動)영역을 확대시킬 수 있는 주파수변조파용 자동이득조절계에 관한 것이다.
일반적으로 화상녹재기(Video Tape Recorder)에 있어서, 재생시 각각의 영상헤드(Video Head)가 영상테이프(Video Tape)로 부터 읽어낸 신호를 일련의 재생신호로 생성할 경우, 각각의 영상헤드로 부터의 신호간에 크기의 차가 발생하거나 재생파형의 진폭이 불균일함으로써 주파수변조영상신호를 영상신호로 복조시 화질의 열화를 초래할 수 있으므로 상기 재생파형의 신호진폭 크기를 일정하게 유지하는 것이 필요하다.
구체적인 종래의 자동이득조절회로는 제1도에 도시한바와 같은 구성으로 되어, 각각의 영상헤드가 영상테이프로부터 검출한 미세한 신호를 초단증폭기(예를들면, 전치증폭기)에서 일정배수로 증폭하여 이 증폭된 신호를 토대로 자동이득조절증폭부(10)에 의해 이득조절후 버퍼부(11)를 통해서 재생파형으로 출력하게 된다.
이때, 상기 자동이득조절증폭부(10)의 출력은 기준전압부(12)에 설정되어 있는 기준저전압과 비교되고, 자동이득조절레벨검출부(13)에서 필요한 이득범위를 검출한 후 자동이득조절증폭부(10)로 궤환시키도록 되어 있다.
그런데, 이와 같은 종래의 자동이득조절회로는 자동이득조절레벨 검출부(13)에 있는 레벨비교기(Comparater)의 절환전위(Switch potential)가 고정되어 있으므로 영상테이프의 여러가지 레벨의 신호를 조절하는 자동이득조절동작의 동영역이 일정범위로 한정될 수 밖에 없었다.(제3도 a)
즉, 예를들어서, 주파수변조영상신호의 여러가지 다양한 진폭 크기를 일정하게 조정할수가 없으므로 결과적으로 화질이 열화된다는 문제점을 초래할수 밖에 없었던 것이다.
따라서, 본 발명은 이와 같은 종래의 문제점을 감안하여 이루어진 것으로서, 본 발명의 목적은 화상녹재기의 재생시 영상신호의 진폭크기가 항상 일정하게 유지되도록 하여 화질의 열화를 방지할 수 있는 주파수 변조파용 자동이득조절계를 제공하는데 있다.
본 발명의 다른 목적은, 레벨비교부의 절환기준전압을 두가지로 설정하여 자동이득조절동작의 동영역을 개선시킴으로써 영상신호의 레벨변화에 자동적으로 대응할 수 있는 주파수 변조파용 자동이득 조절계를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명에 의한 주파수변조파용 자동이득조절계는, 영상테이프에 기록되어 있는 영상신호를 각각의 영상헤드에 의해 읽고, 이 영상헤드에 의해 읽혀진 주파수변조영상신호의 불균일한 진폭을 일정하게 조정하는 자동이득조절계에 있어서, 상기 영상헤드에 의해 읽혀진 영상신호를 입력받아서 변화되는 파형을 일정하게 조정하는 자동이득조절증폭부와, 상기 자동이득조절증폭부에 의해 조정된 신호를 입력받아서 최종출력인 재생신호로 출력함과 동시에 재차 이득범위를 조정하도록 복수단으로 시프트하는 버퍼부와, 상기 버퍼부에 의해 복수단으로 시프트되어 궤환입력된 상기 자동이득조절증폭부의 신호를 토대로 재차 자동이득조절전압을 검출하여 상기 자동이득조절증폭부에 입력시키는 자동이득 조절전압검출부와, 상기 버퍼부로부터 복수단으로 시프트되어 궤환입력된 자동이득조절증폭부의 조절신호를 토대로 설정된 이득조절범위를 비교하는 레벨비교부와, 상기 레벨비교부에서 비교된 신호를 입력받아서 상기 자동이득조절전압 검출부에 의해 검출되는 자동이득조절전압의 기준전압을 절환하는 절환부와, 상기 절환부의 출력전압을 입력받아서 상기 자동이득조절전압검출부내의 레벨비교기의 절환기준전압을 형성하여 공급하는 기준전압부로 구성된 것을 특징으로 한다.
이하, 본 발명의 실시예를 도면을 참조하여 상세히 설명한다.
제2도는 본 발명의 주파수변조파용 자동이득조절계의 블록도이고, 제3도는 제2도의 자동이득조절증폭부 및 버퍼부에 대한 상세회로도로써, 자동이득조절증폭부(1)의 구성은 트랜지스터(Q14,Q15)(Q17,Q18)(Q10,Q11)가 각각 대칭적으로 구성되어 차동증폭기로서의 역할을 수행하며, 버퍼트랜지스터(Q7)의 베이스에는 바이어스 1이 공급되고, 트랜지스터(Q9)와 트랜지스터(Q15)의 구성을 캐스캐이드식으로 하여 상기 차동증폭기 증폭단 출력에 있어서의 고주파영역특성이 향상되도록 하였으며, 바이어스 2가 공급되도록 접속된 버퍼트랜지스터(Q5)의 에미터는 저항(R8,R9)을 통해서 트랜지스터(Q10,Q11)의 베이스에 각각 접속된다.
상기 트랜지스터(Q10)의 베이스에는 A점 즉, 후술하는 영상헤드로부터 입력되는 신호가 콘덴서(C1)를 통해서 공급되며, 상기 트랜지스터(Q9)의 출력은 B점, 즉 후술하는 버퍼부(2)의 트랜지스터(Q20,Q23)의 베이스에 공급되고, 트랜지스터(Q5,Q7,Q10,Q14,Q15,Q17,Q11,Q18,Q20,Q21)의 에미터에는 전류원(Iref1,Iref2,Iref3,Iref4,Iref5,Iref6,Iref7)이 각각 접속된다.
트랜지스터(Q17,Q18,Q19)는 후술하는 자동이득조절전압검출부(3)로부터 자동이득조절증폭부(1)로 궤환되는 E점의 전위에 따라 작동되는 트랜지스터이다.
한편, 버퍼부(2)의 구성은 트랜지스터(Q20,Q22)와 저항(R20,R21) 및 전류원(Iref6)으로 구성되어 자동이득조절전압검출부(3)와 레벨비교부(4)로 상기 자동이득조절증폭부(1)의 출력을 궤환시키는 버퍼와, 트랜지스터(Q23,Q24,Q26)와 저항(R23,R24) 및 전류원(Iref7)으로 구성된 최종출력단 버퍼로 분리구성된다.
트랜지스터(Q20,Q23)의 에미터에는 전류원(Iref6)(Iref7)이 각각 접속된다.
상기 트랜지스터(Q23)는 레벨시프트용동로 구성되었으며, 저항(R20,R23)은 회로안정용 저항, 저항(R21,R24)은 트랜지스터(Q22,Q26)의 바이어스결정용 저항이다.
자동이득조절전압검출부(3)와 레벨비교부(4)로 궤환되는 전압(D점)은 트랜지스터(Q22)의 에미터에, 버퍼부(2)의 최종출력(C점)은 트랜지스터(Q26)의 에미터를 통해 출력되도록 구성되어 있다.
제4도는 제2도의 자동이득조절전압검출부(3) 및 기준전압부(5)에 대한 상세회로도로써, 자동이득조절전압검출부(3)의 구성은 전류원(Iref8)을 가지며 레벨비교동작을 수행하는 차동증폭기구조의 트랜지스터(Q32,Q33)의 각각의 베이스에는 후술하는 기준전압부(5)의 트랜지스터(Q29)의 에미터로부터의 전원(F'1)과 트랜지스터(Q31)의 에미터로부터의 전원(F'2)이 공급되고, 트랜지스터(Q30,Q31)는 기준전압부(5)의 F2점 바이어스를 레벨변화시켜서 트랜지스터(Q32)의 베이스에 공급하며, 트랜지스터(Q30)의 에미터에는 버퍼부(2)로부터의 궤환출력단인 D점과 접속된 콘덴서(C2)가 연결되어 클램프회로를 구성하고, 트랜지스터(Q32)의 콜렉터에는 트랜지스터(Q34)와 보허저항(R35) 다이오드양단에 저항이 결합된 구조로 접속시킨다.
또한, 트랜지스터(Q34)의 베이스는 트랜지스터(Q35)의 베이스와 공통시키고, 트랜지스터(Q35)의 에미터에는 저항(R37)을 연결시켜서 트랜지스터(Q32)의 콜렉터전류가 저항(R34)과 저항(R37)의 비율에 의해 트랜지스터(Q35)의 콜렉터전류로 재구현되도록 전류미러를 구성하며, 트랜지스터(Q35)의 콜렉터인 E점에서는 저항(R38) 및 다이오드형 트랜지스터(Q36)와 콘덴서(C3)가 병령접속되어 적분기로서의 역할을 수행토록한다. VCC는 공급전원이고, 저항(R32,R35)은 회로보호용 저항이다.
한편, 기준전압부(5)의 구성은 후술하는 절환부(6)의 H점으로부터 베이스기준전위를 공급받고 저항(R25,R26,R30)을 통해 바이어스를 공급받는 트랜지스터(Q27)의 콜렉터에는 공급전원을 분압하는 저항중 저항(R29)과 저항(R30)의 접속점에 연결되며, 공급전원을 분압하는 저항(R27,R30)의 접속점중 F1과 F2점에는 트랜지스터(Q28,Q30)의 베이스가 각각 접속된다.
제5도는 제3도의 레벨비교부에 대한 상세회로도로서 전류원(Iref12)을 가지며, 차동증폭기로 구성된 트랜지스터(Q51,Q52)의 각각의 베이스에는 캐스캐이드 접속된 트랜지스터(Q43,Q45,Q47)와 트랜지스터(Q44,Q46,Q48)가 직렬접속된 저항(R43,R44)과 저항(R48,R49)을 통한 기준바이어스가 공급되며, 상기 트랜지스터(Q43,Q44)는 공통베이스를 가지고, 트랜지스터(Q45,Q47,Q51)와 트랜지스터(Q46,Q48,Q52)의 에미터에는 전류원(Iref10,Iref12,Iref14)의 공급되도록 한다.
상기 트랜지스터(Q51,Q52)의 베이스에는 저항(R44,R49)을 통해 전류원(Iref11,Iref13)이 공급되도록하며, 다이오드형의 트랜지스터(Q37-Q40) 및 저항(R39,R40)으로 바이어스되는 트랜지스터(Q41)는 에미터전류원(Iref9)을 갖도록 하고, 트랜지스터(Q40)의 에미터는 트랜지스터(Q43,Q44)의 베이스에 접속시키고, 공급전원(VCC)은 각각의 트랜지스터(Q37,Q40,Q43,Q44,Q45,Q46,Q47,Q48,Q51)에 공급되도록하되, 저항(R47)을 통해서 트랜지스터(Q52)에도 공급되도록 한다.
콘덴서(C4)는 적분기로서의 역할을 수행토록 하며, 콘덴서(C5)는 버퍼부(2)로부터의 신호(D점)를 트랜지스터(Q46)의 베이스와 트랜지스터(Q44)의 에미터에 공급하도록 클램프회로를 구성한다.
제6도는 본 발명 제2의 절환부(6) 구성의 일실시예에 따른 회로도로써, 전류원(Iref15)을 가지며 차동증폭기 구종인 트랜지스터(Q55,Q56)에서 트랜지스터(Q55)의 베이스에는 상기 레벨비교부(4)로부터의 출력인 G점을 베이스로 제공받는 트랜지스터(Q45)의 에미터와 저항(R52)의 한쪽이 접속되며, 트랜지스터(Q56)의 콜렉터에는 다이오드형의 트랜지스터(Q57)가 접속되고, 트랜지스터(Q57)와 베이스를 공통으로 하는 트랜지스터(Q58)는 트랜지스터(Q59)에서 증폭되어 H점에서 기준전압부(5)로 출력된다.
H점은 전원전압이 저항(R58)을 통과한 지점으로 트랜지스터(Q59)의 출력점이다. R52, R53, R55, R60, R61, R59는 바이어스구성 저항이며,R57은 보호저항,R56,R58은 부하저항이다.
제7(a)-(f)도는 본 발명 제2도의 A, H, F1, F2, E, C점의 파형도이다.
제8도는 본 발명과 종래기술에 의한 특성곡선도이다.
다음에 본 발명의 동작을 상세히 설명한다.
먼저, 제2도에 도시한 바와 같이 각각의 영상헤드(도시하지 않음)에 의해 얽혀진 영상테이프에 기록되어 있는 주파수변조영상신호가 초단증폭기에 의해 일정레벨로 증폭된 후 자동이득조절증폭부(1)에 입력되면, 이 신호가 버퍼부(2)에 입력되어 최종출력인 재생파형으로 출력됨과 동시에 자동이득조절전압검출부(3) 및 레벨비교부(4)에 궤환입력된다. 그러면, 상기 자동이득조절전압검출부(3)는 그 자체회로내에 구성되어 있는 레벨비교기에 의해 자동이득조절증폭구(1)로부터의 신호를 비교하여 회상의 상태로 재생영상신호가 출력될 수 있도록 하기 위한 자동이득조절전압범위를 검출한다.
또한, 버퍼부(2)로부터 레벨비교부(4)의 궤환입력된 신호는 기준레벨과 비교되어 절환전압인 일정기준 레벨이상이 되면, 상기 절환전압이 절환부(6)에 입력되어 절환된 후 기준전압부(5)에 인가되어 상기 자동이득조정전압검출부(3)내에서 비교의 기준이 되는 기준전압을 발생시킨다.
상기 기준전압부(5)에 의해 발생된 기준전압은 상기 자동이득조절전압검출부(3)내에 입력되어 자동이득조절전압검출을 위한 기준전압으로 작용하여 비교된 결과 검출된 자동이득조절용 전압이 상기 자동이득조절증폭부(1)에 재차 입력되는 것이다.
이를 상세회로도를 참고로하여 설명한다.
화상녹재기(VTR)에서 영상테이프에 기록되어 있는 주파수변조영상신호가 각각의 영상헤드에 의해 읽혀지면 이 신호는 대단히 미세한 신호이기 때문에 초단증폭기를 통해 일정레벨로 증폭시킨다(예를들면 1000배). 이와 같이 증폭된 신호는 자동이득조절증폭부(1)로 입력된다(A). 이때 상기 자동이득조절증폭부(1)에 입력되는 신호는 영상헤드오차, PCB패턴 오차등으로 인해서 진폭이 불균일한 상태로 입력된다(제7(a)도).
이 진폭이 불균일한 상태의 신호를 임의의 일정레벨로 유지시켜주는 것이 자동이득조절의 주목적이며, 본 발명에서는 이러한 자동이득조절의 동영역을 확대시키고자 하는 것이다.
상기 자동이득조절증폭부(1)이 이득 즉, 영상헤드로부터 입력되는 입력단(A)에서부터 버퍼부(2)로 출력되는 출력단(B)까지의 이득(Av)은 다음식과 같이 나타낼 수 있다.
Figure kpo00001
Figure kpo00002
Figure kpo00003
Figure kpo00004
여기서, gm은 트랜스콘덕턴스(trans condutance)로 Ic/Vr, Vr는 써멀전압(thermal voltage)으로 상온 26mV, 제3도에 있어서 Ic13=Ic15=Iref4/2로 가정하고,Ic17=Ic18=Ic19/2로 가정한다.
상기 re14와 re17은 각각 트랜지스터(Q14,Q17)에서의 값을 뜻한다.
상시 식(1)-(4)에서 알 수 있듯이 전압이득(Av)은 E점 즉, 자동이득조절전압검출부(3)에서 자동이득조절증폭부(1)의 트랜지스머(Q19)의 베이스로 입력되는 전압이 증가됨에 따라 감소하고, 검출된 전압이 감소됨에 따라 증가되는데 이는, 트랜지스터(Q14,Q15) 및 트랜지스터(Q17,Q18)가 각각 차동증폭기로서의 역할을 수행하기 때문이다.
이와같은 자동이득조절증폭부(1)에서 조절된 신호는 트랜지스터(Q9)의 콜렉터에 접속된 출력단(B점)을 통해서 버퍼부(2)에 입력된다.
상기 버퍼부(2)에 입력된 신호는 트랜지스터(Q20) 및 트랜지스터(Q22)에 의해 2단 시프트된후 출력단(D점)을 통해서 자동이득조절전압검출부(3) 및 레벨비교부(4)로 궤환되어 재차 필요한 범위로 자동이득조절동작이 행해지도록 함과 동시에 트랜지스터(Q23), 트랜지스터(Q24) 및 트랜지스터(Q26)에 의해 3단시프트되어 최종출력단(C점)을 통해서 재생영상신호로 최종 출력된다.
이와같이 구성된 버퍼부(2)는 최종출력단(C점)과 궤환출력단(D점)을 각각 분리되도록 구성함으로써 최종출력단(C점)에 연결되는 외부부하로부터 궤환출력단(D점)에 미치는 영향을 최소화하여 안정된 궤환특성을 실현시킬 수 있다.
상기 버퍼부(2)의 궤환출력단(D점)을 통해서 자동이득조절전압검출부(3)의 콘덴서(C2)을 통해서 입력된 신호는 트랜지스터(Q30)의 베이스에 접속되어 있는 F2점의 전위를 VF2라 할 때, VF2-VBEQ30의 전위신호하단의 신호는 클램프되어 저항(R32)을 통해서 트랜지스터(Q31)의 베이스에 입력된다.
이때, 트랜지스터(Q32,Q33) 및 전류원(Iref8)으로 구성되어 있는 자동이득조절전압검출부(3)내의 레벨비교기의 기준전압은 트랜지스터(Q33)의 베이스전위가 트랜지스터(Q32)의 베이스전위에 비해 항상 트랜지스터(Q28)의 베이스전압(VF1)과 트랜지스터(Q30)의 베이스전압(VF2) 차이만큼 높게 설정되어 있으므로 제7도(c)(d)에 도시한바와 같이 상기 버퍼부(2)로부터 D점을 통해서 입력되는 신호가 없을 경우에는 트랜지스터(Q32)는 오프되고 트랜지스터(Q33)는 온된다.
반면에, 상기 버퍼부(2)로부터의 신호가 있을때에는 그 신호가 저항(R32)을 통해 트랜지스터(Q31)를 턴온시키고 이에 따라, 트랜지스터(Q32)에는 상기버퍼부(2)로부터 입력된 신호의 피크치에 비례하는 순서전류가 흐르게되며, 트랜지스터(Q34,Q35) 및 저항(R34,R35,R37)으로 구성된 전류미러회로에 의해 저항(R34,Q37)의 비율에 반비례하는 트랜지스터(Q32)의 콜렉터순시전류가 트랜지스터(Q35)의 콜렉터에도 순시전류로 흐르게 된다.
이때, 상기 트랜지스터(Q35)에 흐르는 순시전류를 저항(R38), 트랜지스터(Q36) 및 콘덴서(C3)로 구성된 적분기에 의해 전압이 충전되며, 이 경우 충전시정수가 방전시정수보다 매우 작게 설정되어 있으므로 신호의 크기에 비례하는 전압이 상기 적분기에 충전된다.
이 적분기의 충전전압 즉, 상기 자동이득조절전압검출기(3)의 출력크기에 비례하는 전압 VE가 E점을 통해서 자동이득조절증폭부(1)의 트랜지스터(Q19)의 베이스에 입력된후 상술한바와 같은 자동이득조절증폭부(1)의 이득조절동작을 수행함으로써 일정한 재생파형이 최종출력될 수 있도록 버퍼부(2)에 인가되는 것이다.
한편, 상기 자동이득조절증폭부(1)의 신호를 입력받은 버퍼부(2)로부터의 궤환신호가 궤환출력단(D점)을 통해서 레벨비교부(4)로 궤환 입력되면 트랜지스터(Q40)의 에미터전위를 VEQ40이라 할 때 VEQ40-VBEQ40의 전위로 신호하단이 클램프된 후 트랜지스터(Q46)의 베이스로 입력된다.
이때, 레벨비교기로서의 역할을 수행하는 차동증폭기 구성인 트랜지스터(Q51,Q52)중 트랜지스터(Q52)의 베이스전위는 캐스캐이드 접속된 트랜지스터(Q44,Q46,Q48)에 의해 다단증폭된 신호 또는 캐스캐이드 접속된 트랜지스터(Q43,Q45,Q47)에의해 다단증폭된 신호가 없으면 결과적으로 입력되는 신호도 없으므로 트랜지스터(Q52)가 오프된다.
반면에, 입력되는 신호가 있을 때는 트랜지스터(Q48)의 에미터에 접속된 저항(R48,R49) 및 콘덴서(C4)로 구성된 적분기에 그 입력신호가 충전되어 이 신호의 크기에 비례하는 적분기전압을 발생시킨다.
이때, 상기 적분기 전압이 일정기준레벨(절환전압) 이상의 되면 자동이득조절증폭부(1)에 의해 이득조절이 행해져야하므로 트랜지스터(Q52)가 온되어 상기 절환전압이 트랜지스터(Q52)의 콜렉터에 접속되어 있는 출력단(G점)을 통해서 절환부(6)에 입력된다.
상기 절환부(6)의 트랜지스터(Q54)의 베이스에 입력되는 신호는 그 신호가 하이레벨일때는 트랜지스터(Q56)가 오프되고, 로우레벨일때는 트랜지스터(Q56)가 온된다.
이때 트랜지스터(Q57)는 다이오드로서의 역할을 수행한다.
상기 트랜지스터(Q56)가 오프되면 트랜지스터(Q57,Q58,Q59)가 오프되므로 절환부(6)로부터 기준전압부(5)로의 출력단인 H점의 전위는 하이가 되고, 트랜지스터(Q56)가 온되면 트랜지스터(Q57,Q58,Q59)도 온 되므로 로우 신호가 된다.(제7도 b)
상기 절환부(6)의 출력단인 H점의 전위가 로우일때는 이 로우 신호가 기준전압부(5)의 트랜지스터(Q27)를 오프시켜서 기준전압부(5)에서의 바이어스전류(IREF)는 다음과 같이 성립된다. 즉
Figure kpo00005
또한, 상기 절환부(6)의 출력단이 H점의 전위가 하이일때는 트랜지스터(Q27)을 온 시켜서 기준전압부(5)에서의 바이어스전류(IREF)는
Figure kpo00006
이 된다. (여기서, 트랜지스터(Q27)의 포화전압과 베이스전류는 무시하고,R26//R30은 저항(R26)과 저항(R30)의 병령등가 저항값이다)
상기 식(5)(6)의 기준전압이 자동이득조절전압검출부(3)내에 레벨비교기에서 기준이 될 전압인 것이다.
상기 식(5)(6)의 경우 기준전압부(5)의 트랜지스터(Q28)의 베이스접속점 F과 트랜지스터(Q30)의 베이스 접속점 F2의 전위차는 트랜지스터(Q27)가 오프될 경우를 나타내는 식(5)의 경우보다 트랜지스터(Q27)가 온될 상태를 나타내는 식(6)의 경우가 더 커지게 되므로 트랜지스터(Q32,Q33)의 베이스전위변화는 제7(c)도 및 제(d)도에 도시한 바와 같이 F′점의 전위변화 파형과 F2′점의 전위변화파형과 같아진다.
상술한 바와 같이 일정입력레벨 이상에서는 기준전압부(5)의 기준전압단 바이어스의 변화가 발생하므로 자동이득조절전압검출부 및 레벨비교부의 비교기준전입이 변화한다.
이와같이 본 발명의 주파수변조파용 자동이득조절계에 의하면, 기준이 되는 일정크기 이상의 입력신호에 대해서는 자동이득조절전압검출부내의 레벨비교기와 레벨비교부의 기준전압을 변화시켜서 이 레벨비교기가 검출할 수 있는 자동이득조절동작 신호크기의 영역을 넓힘으로써 자동이득조절동작의 동영역을 확대시키는 큰 잇점이 있는 것이다.

Claims (6)

  1. 영상테이프에 기록되어 있는 영상신호를 각각의 영상헤드에 의해 읽고, 이 영상헤드에 의해 읽혀진 주파수변조영상신호의 불균일한 진폭을 일정하게 조정하는 자동이득조절계에 있어서, 상기 영상헤드에 의해 읽혀진 영상신호를 입력받아서 변화되는 파형을 일정하게 조정하는 자동이득조절증폭부(1)와, 상기 자동이득조절증폭부(1)에 의해 조정된 신호를 입력받아서 최종출력인 재생파형으로 출력함과 동시에 재차 변화된 이득범위로 조정하도록 복수단으로 시프트하는 버퍼부(2)와, 상기 버퍼부(2)에 의해 복수단으로 시프트되어 궤환입력된 상기 자동이득조절증폭부(1)의 신호를 토대로 재차 자동이득조절전압을 검출하여 상기 자동이득조절증폭부(1)에 입력시키는 자동이득조절전압검출부(3)와, 상기 버퍼부(2)로부터 복수단으로 시프트되어 궤환입력된 자동이득조절증폭부(1)의 신호를 토대로 재차 설정된 이득조절범위를 비교하는 레벨비교부(4)와, 상기 레벨비교부(4)에서 비교된 신호를 입력받아서 상기 자동이득조절전압검출부(3)에 의해 검출되는 자동이득조절전압의 기준이 되는 기준전압을 절환하는 절환부(6)와, 상기 절환부(6)의 출력전압을 입력받아서 상기 자동이득조절전압검출부(3)내의 레벨비교기의 절환기준전압을 형성하여 공급하는 기준전압부(5)로 구성된 것을 특징으로 하는 주파수 변조파용 자동이득조절계.
  2. 제1항에 있어서, 상기 자동이득조절증폭부(1)는 트랜지스터(Q14,Q15), (Q17,Q18), (Q10,Q11)가 각각 대칭으로 자동증폭기 구성을 하며, 트랜지스터(Q7) 베이스에 바이어스 1이 제공되고, 차동증폭기 출력구성에서 고주파특성향상을 위해 캐스캐이드형 싱글엔드 구성인 트랜지스터(Q15,Q19) 및 저항(R11)의 구성을 가지며, 바이어스 2를 베이스에 제공받는 트랜지스터(Q5)의 에미터에는 저항(R8,R9)을 통하여 양 트랜지스터(Q10,Q11)의 베이스에 각각 접속되며, 트랜지스터(Q10)의 베이스에는 영상헤드로부터의 신호가 콘덴서(C1)를 통하여 제공되며, 트랜지스터(Q9)의 출력은 출력단(B점)을 통하여 버퍼부(2)의 트랜지스터(Q20,Q23)의 베이스에 제공되고, 트랜지스터(Q5,Q7,Q10,Q14와 Q18,Q11,Q20,Q24)의 에미터에는 전류원(Iref1,Iref2,Iref3,Iref4,Iref6,Iref7))이 각각 접속된 것을 특징으로 하는 주파수변조파용 자동이득조절계.
  3. 제1항에 있어서, 상기 버퍼부(2)는 트랜지스터(Q20,Q22)와 저항(R20,R21) 및 전류원(Iref6)으로구성된 버퍼부와, 트랜지스터(Q23,Q24,Q26)와 저항(R23,R24) 및 전류원(Iref7)으로구성된 버퍼부의 2개의 버퍼로 분리구성된 버퍼부를 가진 것을 특징으로 하는 주파수변조파용 자동이득조절계.
  4. 제1항에 있어서, 상기 자동이득조절전압검출부(3)는 전류원(Iref8)을 가지며 레벨비교기를 수행하는 차동증폭기 구조의 트랜지스터(Q33)(Q32)의 양 베이스에는 기준전압부(5)의 트랜지스터(Q29)에의한 기준전압과, 트랜지스터(Q31)에 의한 기준전압이 각각 제공되고, 트랜지스터(Q30)(Q31)는 기준전압부(5)의 상기 트랜지스터(Q31)의 신호를 받아 차례로 증폭되는 구성이며, 트랜지스터(Q30)의 에미터에는 버퍼부(2)와 접속된 콘덴서(C2)가 연결되고, 트랜지스터(Q32)의 콜렉터에는 트랜지스터(Q34)와 저항(R35) 다이오드 양단에 저항이 결합된 구조로 접속되며, 트랜지스터(Q34)의 베이스는 트랜지스터(Q35)의베이스와 공통시키고, 트랜지스터(Q35)의 콜렉터인 출력단(E점)에는 저항(R38) 및 다이오드형 트랜지스터(Q36)와 콘덴서(C3)가 병렬접속되어 적분기를 구성한 것을 특징으로 하는 주파수변조파용 자동이득조절계.
  5. 제1항에 있어서, 상기 레벨비교부(4)는 전류원(Iref12)을 가지며 차동증폭기구조인 트랜지스터(Q51)(Q52)와, 트랜지스터(Q51)(Q52)의 양 베이스에는 케스케이드 접속된 트랜지스터(Q43,Q45,Q47)(Q44,Q46,Q48)가 직렬 접속된 저항(R43,R44)(R48,R49)을 통과한 신호가 제공되며, 트랜지스터(Q43,Q44)는 공통베이스를 가지며, 트랜지스터(Q45,Q47,Q51과 Q52,Q48,Q46)의 이미터에는 전류원(Iref10,Iref11,Iref12,Iref14)이 공급되고, 트랜지스터(Q51,Q52)의 베이스에는 저항(R44)(R49)과 각각 접속되어 전류원(Iref11,Iref12)을 제공받으며, 다이오드형의 트랜지스터(Q37-Q40) 및 저항(R39,R44)으로 바이어스되는 트랜지스터(Q41)는 이미터 전류원(Iref9)을 가지며, 트랜지스터(Q40)의 에미터는 트랜지스터(Q43)의 베이스에 접속되고, 공급전원(Vcc)은 각 트랜지스터(Q37,Q40,Q43,Q45,Q47,Q51,Q48,Q46,Q44)에 각각 제공되며, 저항(R47)을 통하여 출력된(G점)에서 트랜지스터(Q52)에 제공된 저항(R48,R49) 사이에는 접지된 콘덴서(C4)가 적분기로 작동하는 것을 특징으로 하는 주파수 변조파용 자동이득조절계.
  6. 제1항에 있어서, 상기 절환부(6)는 전류원(Iref15)을 가지며 차동증폭기 구조인 트랜지스터(Q55,Q56)에서 트랜지스터(Q55)의 베이스에는 레벨비교부(4)의 출력을 베이스로 제공받는 트랜지스터(Q54)의 에미터가 접속되며, 트랜지스터(Q56)의 콜렉터에는 다이오드형의 트랜지스터(Q57)가 접속되고, 트랜지스터(Q57)와 베이스를 공통으로 하는 트랜지스터(Q58)는 트랜지스터(Q59)에서 증폭되어 출력단(H)을 통해 기준전압부(5)에 출력되도록 한 것을 특징으로 하는 주파수 변조파용 자동이득조절계.
KR1019890019068A 1989-12-21 1989-12-21 주파수 변조파용 자동이득 조절계 KR920009033B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890019068A KR920009033B1 (ko) 1989-12-21 1989-12-21 주파수 변조파용 자동이득 조절계

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890019068A KR920009033B1 (ko) 1989-12-21 1989-12-21 주파수 변조파용 자동이득 조절계

Publications (2)

Publication Number Publication Date
KR910013906A KR910013906A (ko) 1991-08-08
KR920009033B1 true KR920009033B1 (ko) 1992-10-12

Family

ID=19293262

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890019068A KR920009033B1 (ko) 1989-12-21 1989-12-21 주파수 변조파용 자동이득 조절계

Country Status (1)

Country Link
KR (1) KR920009033B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000073053A (ko) * 1999-05-04 2000-12-05 김충환 이득 자동 조정방법

Also Published As

Publication number Publication date
KR910013906A (ko) 1991-08-08

Similar Documents

Publication Publication Date Title
KR0138224B1 (ko) 무선 주파수 증폭기 바이어스 제어방법 및 장치
US5038055A (en) Peak level detecting device and method
US5940235A (en) Reproducing circuit for a magnetic head incorporating the voltage-to-current and an exponent current amplifier
US5319804A (en) Transmitter with nonlinearity correction circuits
US5345346A (en) Positive feedback low input capacitance differential amplifier
US5256984A (en) Amplifier for controlling linear gain of wide band using external bias
US4422051A (en) Gain control circuit
US3428909A (en) Automatic control of drive for linear power amplifier
US4462008A (en) Noise reduction circuit having voltage to current converting means in the auxiliary channel
KR920009033B1 (ko) 주파수 변조파용 자동이득 조절계
US4928074A (en) Automatic gain control circuit
US3949317A (en) Fast recovery limiting and phase inverting amplifier
US4743861A (en) Frequency response compensation circuit
US4500932A (en) Signal processing circuit
US5337020A (en) Differential radio frequency detector/comparator for power level control
US20020101275A1 (en) Logarithmic amplifier
EP0465668B1 (en) Head amplifier
US5701353A (en) Audio signal processing circuit for compressing or expanding audio signal in which output DC voltage is controlled in response to reference voltage
US4859962A (en) Videoamplifier
GB2074410A (en) Variable emitter degeneration gain-controlled amplifier
JPH0974322A (ja) 可変利得増幅器
JPS6056322B2 (ja) 利得切換機能を有する広帯域平衡増幅器
JPS628570Y2 (ko)
KR910005774Y1 (ko) 제어신호 증폭 재생회로
JP3714651B2 (ja) ビデオ機器のコントロール信号再生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060928

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee