KR19990048567A - 통신 시스템의 프로세서 이중화 방법 - Google Patents
통신 시스템의 프로세서 이중화 방법 Download PDFInfo
- Publication number
- KR19990048567A KR19990048567A KR1019970067305A KR19970067305A KR19990048567A KR 19990048567 A KR19990048567 A KR 19990048567A KR 1019970067305 A KR1019970067305 A KR 1019970067305A KR 19970067305 A KR19970067305 A KR 19970067305A KR 19990048567 A KR19990048567 A KR 19990048567A
- Authority
- KR
- South Korea
- Prior art keywords
- processor
- board
- operating
- running
- active
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Abstract
본 발명은 통신 시스템내의 프로세서의 이중화시, 두 가지 경로를 통해 이중화를 처리하고 인터럽트에 의해 액티브/스탠바이 절체를 수행함으로써 안정된 이중화 구현으로 통신 시스템의 안정성을 도모할 수 있도록 한 통신 시스템의 프로세서 이중화 방법에 관한 것으로, 자신의 프로세서의 펌웨어가 동작중일 때 이중화 전용 경로를 통해 상대방 프로세서의 상태를 검색하여 상대방 프로세서의 운영체계가 동작중이면 스탠바이 보드로 동작하고 상대방 프로세서의 펌웨어도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하도록 하며, 자신의 프로세서의 운영체계가 동작중일 때 상대방 프로세서의 운영체계도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하고 상대방 프로세서의 펌웨어가 동작중이면 자신의 프로세서가 액티브 보드로 동작함으로써, 안정된 시스템을 구현할 수 있으며, 액티브 보드와 스탠바이 보드의 절체로 통화 자원을 계속해서 효율적으로 활용할 수 있게 되는 효과가 있다.
Description
본 발명은 개인 휴대 통신 시스템(Personal Communication System ; 이하, 'PCS'라 칭함)의 기지국 시스템내 디지털 유닛 블록중 SRCA(Shelf control & Routing Card Asseembly) 보드의 이중화시, 두 가지 경로를 통해 이중화를 처리하고 인터럽트에 의해 액티브/스탠바이 절체를 수행함으로써 안정된 이중화 구현으로 통신 시스템의 안정성을 도모할 수 있도록 한 통신 시스템의 프로세서 이중화 방법에 관한 것이다.
일반적으로 통신 시스템에서의 메인 프로세서(Main Processor)와 주변 프로세서(Peripheral Processor)의 이중화 방법은 다르다.
메인 프로세서는 이중화용으로 사용되는 전용선을 통해 타 보드의 상태를 인지하고, 액티브(Active) 동작 보드의 시스템 다운 발생시 스탠바이(Standby) 동작 보드가 액티브 상태로 동작하게 되며 액티브 보드와 스탠바이 보드의 절체는 인터럽트에 의해 이루어진다.
한편, 주변 프로세서는 외부 통신로를 통해 HDLC(High level Data Link Control) 프로토콜 형태로 시그널을 주고 받으며 이중화 처리를 하고 있고, 액티브/스탠바이 절체는 인터럽트에 의해 이루어진다.
그러나, 상기와 같이 이중화가 이루어지는 경우, 이중화된 보드사이의 통신로가 손상되거나 인터럽트시 오류가 발생하게 되면 이중화 동작에 치명적인 영향을 주어 전반적인 시스템 동작에 오류가 발생하게 되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 그 목적은 PCS와 같은 통신 시스템내의 프로세서를 이중화하는 경우, 두 가지 경로를 통해 HDLC 프로토콜 형태로 시그널을 주고 받으며 이중화를 처리하고 인터럽트에 의해 액티브/스탠바이 절체를 수행함으로써 안정된 이중화 구현으로 통신 시스템의 안정성을 도모할 수 있도록 한 통신 시스템의 프로세서 이중화 방법을 제공하는 데에 있다.
이러한 목적을 달성하기 위한 본 발명에 의한 통신 시스템의 프로세서 이중화 방법은, 자신의 프로세서의 펌웨어가 동작중일 때 이중화 전용 경로를 통해 상대방 프로세서의 상태를 검색하여 상대방 프로세서의 운영체계가 동작중이면 스탠바이 보드로 동작하고 상대방 프로세서의 펌웨어도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하도록 하며, 자신의 프로세서의 운영체계가 동작중일 때 상대방 프로세서의 운영체계도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하고 상대방 프로세서의 펌웨어가 동작중이면 자신의 프로세서가 액티브 보드로 동작하도록 함을 특징으로 한다.
도 1은 본 발명에 의한 프로세서 이중화 방법이 적용되는 기지국의 SRCA 이중화 구성도,
도 2는 본 발명에 의한 통신 시스템의 프로세서 이중화 방법을 펌웨어 상태에서 보인 흐름도,
도 3은 본 발명에 의한 통신 시스템의 프로세서 이중화 방법을 운영체계 상태에서 보인 흐름도.
<도면의 주요부분에 대한 부호의 설명>
1 : 이중화 전용 경로 2 : HDLC 통신로
10 : SRCA(A) 20 : SRCA(B)
이하, 첨부된 도면을 참고하여 본 발명에 의한 통신 시스템의 프로세서 이중화 방법을 상세히 설명한다.
도 1은 본 발명에 의한 이중화 방법이 적용되는 PCS의 기지국 시스템내 디지털 유닛 블록중 SRCA 보드의 이중화를 위한 하드웨어 구성도로서, 액티브 또는 스탠바이 보드로 각각 동작하게 되는 SRCA(A)(10)와 SRCA(B)(20)로 이루어지며, 이중화 전용 경로(1)를 통해 SRCA(A)(10)와 SRCA(B)(20)가 상대방의 상태를 검색하며, HDLC 통신로(2)를 통해 HDLC 프로토콜 형태로 데이터를 송수신한다.
상기와 같이 구성된 SRCA의 이중화 장치에 적용되는 본 발명의 이중화 방법을 도 2와 도 3을 참고하여 설명하면 다음과 같다.
도 2는 펌웨어(Firmware) 상태에서의 이중화 처리 흐름도로서, 먼저 자신의 프로세서의 펌웨어가 동작하기 시작하면(S1), 이중화 전용 경로(1)를 이용하여 상대방 프로세서의 상태를 검색한다(S2).
이때, 자신의 프로세서나 상대방 프로세서는 상호적으로 SRCA(A)(10) 또는 SRCA(B)(20)인 것을 말한다.
이어, 상대방 프로세서에게 자신의 펌웨어 상태값을 전송하고 나서(S3), 응답이 있다면(S4) 상대방 프로세서의 운영체계가 동작중인지를 확인하고(S5), 응답이 없으면 액티브 보드로 동작한다(S8).
상기 단계(S5)에서 상대방 프로세서의 운영체계가 동작중이라면 자신의 프로세서는 스탠바이 보드로 동작한다(S6).
그러나, 상기 단계(S5)에서 상대방 프로세서의 운영체계가 동작중이 아니라면 자신의 프로세서가 더 빠르게 동작중인지를 판단하여(S7) 더 빠르게 동작중이면 액티브 보드로 동작하고(S8), 그렇지 않으면 스탠바이 보드로 동작한다(S6).
다음으로 도 3에 도시된 운영체계(Operation System) 상태에서의 이중화 처리 과정을 설명하면, 먼저 자신의 프로세서의 운영체계가 동작하기 시작하면(S11), 이중화 전용 경로(1)를 이용하여 상대방 프로세서의 상태를 검색한다(S12).
이어, 상대방 프로세서에게 자신의 운영체계 상태값을 전송하고 나서(S13), 응답이 있다면(S14) 상대방 프로세서의 운영체계가 동작중인지를 확인하고(S15), 응답이 없으면 액티브 보드로 동작한다(S17).
상기 단계(S15)에서 상대방 프로세서의 운영체계가 동작중이라면 자신의 프로세서가 더 빠르게 동작중인지를 판단하여(S16) 더 빠르게 동작중이면 액티브 보드로 동작하고(S17), 그렇지 않으면 스탠바이 보드로 동작한다(S18).
그러나, 상기 단계(S15)에서 상대방 프로세서의 운영체계가 동작중이 아니고 펌웨어가 동작중이라면 자신의 프로세서는 액티브 보드로 동작한다(S17).
한편, 상기와 같은 이중화 처리에 있어서 HDLC 통신로(2)를 이용하여 상대방 프로세서의 동작 상태를 주기적으로 검색하기 위한 상태 정보를 송수신하고, 액티브/스탠바이 절체는 인터럽트로 수행한다.
이상, 상기 설명에서와 같이 본 발명은 두 개의 경로와 하나의 인터럽트 라인을 통해 이중화 상태를 검색함으로써 안정된 시스템을 구현할 수 있으며, 액티브 보드와 스탠바이 보드의 절체로 통화 자원을 계속해서 효율적으로 활용할 수 있게 되는 효과가 있다.
Claims (2)
- 자신의 프로세서의 펌웨어가 동작중인 경우 이중화 전용 경로를 통해 상대방 프로세서의 상태를 검색하는 제1단계와, 상기 제1단계에서 검색한 결과 상대방 프로세서의 운영체계가 동작중이면 자신의 프로세서가 스탠바이 보드로 동작하는 제2단계와, 상기 제1단계에서 검색한 결과 상대방 프로세서의 펌웨어도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하는 제3단계로 이루어지는 것을 특징으로 하는 통신 시스템의 프로세서 이중화 방법.
- 자신의 프로세서의 운영체계가 동작중인 경우 이중화 전용 경로를 통해 상대방 프로세서의 상태를 검색하는 제1단계와, 상기 제1단계에서 검색한 결과 상대방 프로세서의 펌웨어가 동작중이면 자신의 프로세서가 액티브 보드로 동작하는 제2단계와, 상기 제1단계에서 검색한 결과 상대방 프로세서의 운영체계도 동작중이면 먼저 살아나는 프로세서가 액티브 보드로 동작하는 제3단계로 이루어지는 것을 특징으로 하는 통신 시스템의 프로세서 이중화 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970067305A KR19990048567A (ko) | 1997-12-10 | 1997-12-10 | 통신 시스템의 프로세서 이중화 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970067305A KR19990048567A (ko) | 1997-12-10 | 1997-12-10 | 통신 시스템의 프로세서 이중화 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR19990048567A true KR19990048567A (ko) | 1999-07-05 |
Family
ID=66088372
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970067305A KR19990048567A (ko) | 1997-12-10 | 1997-12-10 | 통신 시스템의 프로세서 이중화 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR19990048567A (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR920014077A (ko) * | 1990-12-31 | 1992-07-30 | 경상현 | 이중화된 프로세서의 이중화 절체방법 |
KR940017582A (ko) * | 1992-12-29 | 1994-07-27 | 양승택 | 전전자 교환기의 시스템에서의 제어시스템의 이중화 운용 방법 |
KR940023093A (ko) * | 1993-03-18 | 1994-10-22 | 양승택 | 운용/대기 모드를 이용한 멀티프로세서 시스팀에서의 프로세서간 통신방법 |
JPH09181793A (ja) * | 1995-12-26 | 1997-07-11 | Matsushita Electric Ind Co Ltd | 二重化機器の制御方法 |
KR19980021542A (ko) * | 1996-09-17 | 1998-06-25 | 유기범 | 교환기에서의 이중화 절체시 피씨엠 데이터 유실 방지 방법 |
-
1997
- 1997-12-10 KR KR1019970067305A patent/KR19990048567A/ko active IP Right Grant
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR920014077A (ko) * | 1990-12-31 | 1992-07-30 | 경상현 | 이중화된 프로세서의 이중화 절체방법 |
KR940017582A (ko) * | 1992-12-29 | 1994-07-27 | 양승택 | 전전자 교환기의 시스템에서의 제어시스템의 이중화 운용 방법 |
KR940023093A (ko) * | 1993-03-18 | 1994-10-22 | 양승택 | 운용/대기 모드를 이용한 멀티프로세서 시스팀에서의 프로세서간 통신방법 |
JPH09181793A (ja) * | 1995-12-26 | 1997-07-11 | Matsushita Electric Ind Co Ltd | 二重化機器の制御方法 |
KR19980021542A (ko) * | 1996-09-17 | 1998-06-25 | 유기범 | 교환기에서의 이중화 절체시 피씨엠 데이터 유실 방지 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR19990048567A (ko) | 통신 시스템의 프로세서 이중화 방법 | |
KR100286539B1 (ko) | 이동통신교환기의 이중화넘버.7프로세서의 관리방법 | |
JPH03292554A (ja) | 通信処理装置 | |
JP3149047B2 (ja) | 二重化データ処理装置 | |
KR100191678B1 (ko) | 통신망 이중화를 위한 통신망 검사방법 | |
KR100291099B1 (ko) | 디바이스 제어보드의 이중화 상태 보고 방법 | |
KR20000045789A (ko) | 통신 시스템에서 이중화 구현 방법 | |
KR100296039B1 (ko) | 비동기 전송 모드 교환시스템에서 이중화된 링크를 선택하는방법 | |
KR200301942Y1 (ko) | 전송시스템의 전송경로 절체제어장치 | |
KR100229426B1 (ko) | 프로세서간 통신 노드보드의 이중화제어장치 | |
KR100295826B1 (ko) | 이중화 녹음 안내 시스템의 절체 장치 | |
KR100197439B1 (ko) | 전전자 교환기의 프로세서와 디바이스간 이중화 통신장치 | |
JP2645134B2 (ja) | 復旧信号リンクへのメッセージ送出制御方式 | |
KR100321259B1 (ko) | Cdma 시스템에서의 링크 오류 발생시 호절단 방지 방법 | |
JP2550273Y2 (ja) | 通信装置 | |
KR20030041279A (ko) | 네트워크 이중화 시스템 및 방법 | |
KR20000073679A (ko) | 통신 시스템의 티에프씨내 지피에스의 이중화 장치 | |
KR19980038766A (ko) | 교환기에 있어서 프로세서간 통신노드 자동복구방법 | |
KR20000073805A (ko) | 이동통신 시스템의 네트워크 장애발생시 절체방법 | |
JPS6247218A (ja) | 伝送路切替方式 | |
KR20030023086A (ko) | 이동통신 시스템에서의 오버헤드 채널 셋 이중화 방법 | |
JPS58105654A (ja) | 回線状態検出方式 | |
KR20030058030A (ko) | 이중화 시스템의 이중화 방법 | |
JPH0621927A (ja) | データ伝送方式 | |
JPH01251932A (ja) | シリアルデータ通信回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
NORF | Unpaid initial registration fee |