KR19990000221A - 반도체 소자의 제조 방법 - Google Patents
반도체 소자의 제조 방법 Download PDFInfo
- Publication number
- KR19990000221A KR19990000221A KR1019970022966A KR19970022966A KR19990000221A KR 19990000221 A KR19990000221 A KR 19990000221A KR 1019970022966 A KR1019970022966 A KR 1019970022966A KR 19970022966 A KR19970022966 A KR 19970022966A KR 19990000221 A KR19990000221 A KR 19990000221A
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- contact hole
- forming
- polysilicon
- plug
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 18
- 238000004519 manufacturing process Methods 0.000 title abstract description 11
- 239000010410 layer Substances 0.000 claims abstract description 98
- 238000000034 method Methods 0.000 claims abstract description 33
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 31
- 229920005591 polysilicon Polymers 0.000 claims abstract description 31
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 21
- 238000005530 etching Methods 0.000 claims abstract description 11
- 239000002184 metal Substances 0.000 claims abstract description 11
- 239000011229 interlayer Substances 0.000 claims abstract description 8
- 239000000758 substrate Substances 0.000 claims abstract description 6
- 238000000059 patterning Methods 0.000 claims abstract description 4
- 238000000206 photolithography Methods 0.000 claims description 5
- 239000005380 borophosphosilicate glass Substances 0.000 claims description 4
- 238000000151 deposition Methods 0.000 claims description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 3
- 238000001465 metallisation Methods 0.000 abstract 1
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000001312 dry etching Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 2
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 1
- GDFCWFBWQUEQIJ-UHFFFAOYSA-N [B].[P] Chemical compound [B].[P] GDFCWFBWQUEQIJ-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32139—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 폴리 실리콘을 이용한 플러그층의 형성시에 공정 마진을 높이는데 적당하도록한 반도체 소자의 제조 방법에 관한 것으로, 셀 트랜지스터등이 형성된 반도체 기판상에 선택적으로 콘택홀을 갖는 층간 절연층을 형성하는 공정과,상기 콘택홀을 포함하는 전면에 폴리 실리콘층을 형성하는 공정과,상기 폴리 실리콘층이 형성된 전면에 포토레지스트를 도포하고 상기 콘택홀 상부의 소정 영역에만 남도록 패터닝하여 포토레지스트 마스크층을 형성하는 공정과,상기 포토레지스트 마스크층을 이용하여 상기 폴리 실리콘층을 선택적으로 식각하여 콘택홀 영역을 매립하는 플러그층을 형성하는 공정과,상기 포토레지스트 마스크층을 제거하고 전면에 금속층들을 형성하고 선택적으로 식각하여 상기 플러그층에 콘택되는 금속 배선층을 형성하는 공정을 포함하여 이루어진다.
Description
본 발명은 반도체 소자에 관한 것으로, 특히 폴리 실리콘을 이용한 플러그층의 형성시에 공정 마진을 높이는데 적당하도록한 반도체 소자의 제조 방법에 관한 것이다.
이하, 첨부된 도면을 참고하여 종래 기술의 반도체 소자의 제조 공정에 관하여 설명하면 다음과 같다.
도 1a내지 도 1d는 종래 기술의 플러그층 형성을 나타낸 공정 단면도이다.
종래 기술의 반도체 소자의 제조 방법은 상부 전도성 영역과 하부 전도성 영역을 서로 연결하기 위한 플러그층을 폴리 실리콘을 사용하여 형성하는 것으로 그 공정 순서는 다음과 같다.
먼저, 도 1a에서와 같이, 셀 트랜지스터등이 형성된 반도체 기판(1)상에 HLD(High temperature Low Deposition)층(2),BPSG(Boron Phosphorus Silicate)층(3)등으로 이루어진 층간 절연층을 형성하고 포토리소그래피 공정으로 상기 층간 절연층을 선택적으로 제거하여 콘택홀(4)을 형성한다.
그리고 도 1b에서와 같이, 상기의 콘택홀(4)을 포함하는 전면에 폴리 실리콘(5)을 증착한다.
이어, 도 1c에서와 같이, 상기의 폴리 실리콘층(5)을 에치백하여 상기의 콘택홀(4)을 완전 매립하는 플러그층(6)을 형성한다. 이때, 에치백 공정시에 콘택홀(4)이외의 부분에 폴리 실리콘이 잔류되는 것을 막기 위하여 오버 에치를 한다. 통상적으로 1초 가량 오버 에치할 경우 폴리 실리콘이 제거되는 두께는 1500Å∼2000Å정도이다.
그리고 도 1d에서와 같이, 상기 플러그층(6)이 형성된 전면에 Ti(7a),TiN(7b),W(7c)을 차례로 증착하여 상부 배선층을 형성한다. 이어, 상기의 상부 배선층을 포토리소그래피 공정으로 선택적으로 패터닝하여 상부 금속 배선층을 형성한다.
이와 같은 종래 기술의 콘택 플러그층의 형성 공정에 있어서는 콘택홀을 포함하는 전면에 폴리 실리콘층을 형성하고 플러그층을 형성하기 위한 에치백 공정시에 콘택홀내의 폴리 실리콘층의 식각비가 높아 오버 에치 타임의 마진이 없어 다음과 같은 문제점이 있다.
먼저, 오버에치되는 량을 고려하여 최초의 폴리 실리콘층의 두께를 두껍게 증착하여야 하고, 콘택홀내에 형성되는 플러그층의 식각되는 량이 콘택홀의 종횡비에 따라 다르므로 정확한 프로파일을 갖도록 플러그층을 형성하는 것이 어렵다.
본 발명은 상기와 같은 종래 기술의 반도체 소자의 제조 공정의 문제점을 해결하기 위하여 안출한 것으로, 폴리 실리콘을 이용한 플러그층의 형성시에 공정 마진을 높이는데 적당하도록한 반도체 소자의 제조 방법을 제공하는데 그 목적이 있다.
도 1a내지 도 1d는 종래 기술의 플러그층 형성을 나타낸 공정 단면도
도 2a내지 도 2f는 본 발명에 따른 플러그층 형성을 나타낸 공정 단면도
도면의 주요 부분에 대한 부호의 설명
21. 반도체 기판22. HLD층
23. BPSG층24. 폴리 실리콘층
25. 포토레지스트 마스크층26. 플러그층
27a. 27b. 27c. 상부 금속 배선층
공정 마진을 높이고 정확한 프로파일을 갖는 플러그층을 형성하는데 적당하도록한 본 발명의 반도체 소자의 제조 방법은 셀 트랜지스터등이 형성된 반도체 기판상에 선택적으로 콘택홀을 갖는 층간 절연층을 형성하는 공정과, 상기 콘택홀을 포함하는 전면에 폴리 실리콘층을 형성하는 공정과, 상기 폴리 실리콘층이 형성된 전면에 포토레지스트를 도포하고 상기 콘택홀 상부의 소정 영역에만 남도록 패터닝하여 포토레지스트 마스크층을 형성하는 공정과, 상기 포토레지스트 마스크층을 이용하여 상기 폴리 실리콘층을 선택적으로 식각하여 콘택홀 영역을 매립하는 플러그층을 형성하는 공정과, 상기 포토레지스트 마스크층을 제거하고 전면에 금속층들을 형성하고 선택적으로 식각하여 상기 플러그층에 콘택되는 금속 배선층을 형성하는 공정을 포함하여 이루어지는 것을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명의 반도체 소자의 제조 방법에 관하여 설명하면 다음과 같다.
도 2a내지 도 2f는 본 발명에 따른 플러그층 형성을 나타낸 공정 단면도이다.
본 발명의 반도체 소자의 제조 공정은 폴리 실리콘을 사용한 플러그층의 형성시에 공정 마진을 높이기 위해 포토레지스트 마스크층을 이용하는 것으로, 그 공정 순서는 다음과 같다.
먼저, 도 2a에서와 같이, 셀 트랜지스터등이 형성된 반도체 기판(21)상에 HLD층(22),BPSG층(23)등으로 이루어진 층간 절연층을 형성하고 포토리소그래피 공정으로 상기 층간 절연층을 선택적으로 제거하여 콘택홀을 형성한다.
그리고 도 2b에서와 같이, 상기의 콘택홀을 포함하는 전면에 폴리 실리콘층(24)을 증착한다. 이때, 상기의 폴리 실리콘층(24)의 증착 두께는 16M DRAM의 경우에 3000Å이하로 하는 것도 가능하다.
이어, 도 2c에서와 같이, 상기의 폴리 실리콘층(24)이 형성된 전면에 포토레지스트를 도포하고 선택적으로 노광 및 현상하여 상기 콘택홀 상부의 소정 영역에만 남도록 패터닝하여 포토레지스트 마스크층(25)을 형성한다.
그리고 도 2d에서와 같이, 상기의 포토레지스트 마스크층(25)을 이용한 건식 식각으로 콘택홀 영역을 매립하는 플러그층(26)을 형성한다. 이때, 상기의 식각 공정시에 콘택홀이외의 부분에 폴리 실리콘이 잔류되는 것을 막기 위하여 오버 에치를 하여도 플러그층이 손실되는 현상은 발생하지 않는다.
이어, 도 2e에서와 같이, 상기의 식각 공정에서 마스크층으로 이용된 포토레지스트 마스크층(25)을 제거한다.
그리고 도 2f에서와 같이, 상기 플러그층(26)이 형성된 전면에 Ti(27a),TiN(27b),W(27c)을 차례로 증착하고 포토리소그래피 공정으로 선택적으로 패터닝하여 상부 금속 배선층을 형성한다.
이와 같은 본 발명의 반도체 소자의 제조 방법에 의한 콘택 플러그층의 형성 공정은 포토레지스트 마스크층(25)을 이용하여 건식 식각 공정으로 폴리 실리콘 플러그를 형성하여 공정 마진을 높일 수 있다.
하부 전도층과 상부 전도층을 연결하는 플러그층의 형성을 위한 폴리 실리콘층의 식각 공정을 에치백이 아닌 마스크를 사용한 건식 식각 공정으로 하여 플러그층 형성 공정의 공정 마진을 높일 수 있는 효과가 있다.
콘택홀내의 폴리 실리콘의 손실을 고려하지 않아도 되므로 최초 폴리 실리콘층의 형성 두께를 얇게 할 수 있고, 콘택홀의 종횡비에 따른 플러그층의 높이 차이가 발생하지 않아 후속되는 공정이 용이하게 이루어지도록 하는 효과가 있다.
Claims (3)
- 셀 트랜지스터등이 형성된 반도체 기판상에 선택적으로 콘택홀을 갖는 층간 절연층을 형성하는 공정과,상기 콘택홀을 포함하는 전면에 폴리 실리콘층을 형성하는 공정과,상기 폴리 실리콘층이 형성된 전면에 포토레지스트를 도포하고 상기 콘택홀 상부의 소정 영역에만 남도록 패터닝하여 포토레지스트 마스크층을 형성하는 공정과,상기 포토레지스트 마스크층을 이용하여 상기 폴리 실리콘층을 선택적으로 식각하여 콘택홀 영역을 매립하는 플러그층을 형성하는 공정과,상기 포토레지스트 마스크층을 제거하고 전면에 금속층들을 형성하고 선택적으로 식각하여 상기 플러그층에 콘택되는 금속 배선층을 형성하는 공정을 포함하여 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제 1 항에 있어서, 층간 절연층은 HLD층과 BPSG층을 차례로 증착하여 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.
- 제 1 항에 있어서, 금속 배선층은 Ti, TiN, W 의 금속층들을 차례로 증착하고 포토리소그래피 공정으로 선택적으로 패터닝하여 형성하는 것을 특징으로 하는 반도체 소자의 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970022966A KR100236060B1 (ko) | 1997-06-03 | 1997-06-03 | 반도체 소자의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970022966A KR100236060B1 (ko) | 1997-06-03 | 1997-06-03 | 반도체 소자의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990000221A true KR19990000221A (ko) | 1999-01-15 |
KR100236060B1 KR100236060B1 (ko) | 1999-12-15 |
Family
ID=19508509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970022966A KR100236060B1 (ko) | 1997-06-03 | 1997-06-03 | 반도체 소자의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100236060B1 (ko) |
-
1997
- 1997-06-03 KR KR1019970022966A patent/KR100236060B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100236060B1 (ko) | 1999-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100277377B1 (ko) | 콘택트홀/스루홀의형성방법 | |
KR100721185B1 (ko) | 반도체 소자의 비트라인 형성방법 | |
KR100236060B1 (ko) | 반도체 소자의 제조 방법 | |
US6391745B1 (en) | Method for forming overlay verniers for semiconductor devices | |
KR100268935B1 (ko) | 반도체소자의 플러그 형성방법 | |
KR100235960B1 (ko) | 반도체소자의 도전 라인 형성방법 | |
KR100224778B1 (ko) | 반도체 소자의 제조방법 | |
JP3555319B2 (ja) | 半導体装置の製造方法 | |
KR100230735B1 (ko) | 반도체 소자의 제조방법 | |
KR100209708B1 (ko) | 반도체 소자의 배선 형성방법 | |
KR19990055779A (ko) | 반도체 소자의 콘택형성 방법 | |
KR100318269B1 (ko) | 반도체 소자의 게이트 형성방법 | |
KR100226252B1 (ko) | 반도체 소자 및 그의 제조방법 | |
KR0137980B1 (ko) | 텅스텐 플러그 제조방법 | |
KR940011731B1 (ko) | 개구부의 형성방법 | |
KR970007821B1 (ko) | 반도체 장치의 콘택 제조방법 | |
KR19980037660A (ko) | 반도체 소자의 배선 및 그 제조방법 | |
KR20010065054A (ko) | 반도체 메모리 제조방법 | |
KR19990012930A (ko) | 반도체장치의 금속배선 형성방법 | |
KR20000032183A (ko) | 디램 셀용 스토리지 전극 제조를 위한 스토리지콘택 형성방법 | |
KR19980030405A (ko) | 반도체 장치의 콘택홀 형성방법 | |
KR20030096481A (ko) | 반도체 소자의 컨택트 홀 형성 방법 | |
KR20010056823A (ko) | 반도체장치의 콘택홀 형성방법 | |
KR20010046511A (ko) | 반도체소자의 캐패시터 및 그의 제조방법 | |
KR20000002783A (ko) | 반도체소자의 층간절연막 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090828 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |