KR19980081027A - 피드 포워드 증폭기 - Google Patents

피드 포워드 증폭기 Download PDF

Info

Publication number
KR19980081027A
KR19980081027A KR1019980011627A KR19980011627A KR19980081027A KR 19980081027 A KR19980081027 A KR 19980081027A KR 1019980011627 A KR1019980011627 A KR 1019980011627A KR 19980011627 A KR19980011627 A KR 19980011627A KR 19980081027 A KR19980081027 A KR 19980081027A
Authority
KR
South Korea
Prior art keywords
amplifier
output
phase shifter
main amplifier
distortion
Prior art date
Application number
KR1019980011627A
Other languages
English (en)
Other versions
KR100304783B1 (ko
Inventor
사까이가즈히꼬
Original Assignee
가네꼬히사시
닛본덴기가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬히사시, 닛본덴기가부시끼가이샤 filed Critical 가네꼬히사시
Publication of KR19980081027A publication Critical patent/KR19980081027A/ko
Application granted granted Critical
Publication of KR100304783B1 publication Critical patent/KR100304783B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction
    • H03F1/3235Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction using a pilot signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/447Indexing scheme relating to amplifiers the amplifier being protected to temperature influence

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 온도 변화에 대해서 충분한 보상을 제공하는 전치 왜곡 회로를 구비한 피드 포워드 증폭기를 제공한다. 주증폭기(6)의 왜곡을 개선하는데 전치 왜곡 회로(3)를 이용할 때는, 전치 왜곡 회로(3), 가변 감쇠기(4), 가변 위상 시프터(5) 및 주증폭기(6) 순으로 배치되며, 제어 회로(19)는 검출된 왜곡 성분 내의 반송파 성분, 즉 입력 신호가 최소가 되게 감소하도록 가변 감쇠기(4)와 가변 위상 시프터(5)를 제어한다. 이런 방식으로, 온도 변화로 인해 주증폭기(6)의 이득이 변하는 경우에, 주증폭기(6) 앞에 설치된 가변 감쇠기(4)와 가변 위상 시프터(5)가 그 이득 변화를 보상한다. 그러나, 전치 왜곡 회로(3)의 입력 레벨은 영향을 받지 않으므로, 전치 왜곡 회로(3)의 출력 레벨과 주증폭기(6)의 출력 레벨 간의 관계는 온도 변화 전과 비교해 변하지 않고 그대로 유지되어 동일한 보상 효과를 발휘한다.

Description

피드 포워드 증폭기
본 발명은 피드 포워드(feed-forward) 증폭기에 관한 것으로, 특히 주증폭기로의 입력 경로에 사전 왜곡 보상기를 가지고서 주증폭기 내의 왜곡 성분을 검출하는 에러 검출 루프와; 이 에러 검출 루프에 의해 검출된 왜곡 성분을 주증폭기의 출력에 주입하여 왜곡을 제거하는 에러 제거 루프를 포함하는 피드 포워드 증폭기에 관한 것이다.
이와 같은 피드 포워드의 일례는 일본 특개평 제1-200807호에 개시되어 있으며, 도 4는 이 증폭기의 블록도를 도시한 것이다. 도 4를 참조하여 설명하면, 이 증폭기는 주증폭기(106) 내의 왜곡 성분을 검출하는 에러 검출 루프(100)와 검출된 왜곡 성분을 주증폭기(106)로부터의 출력 신호 경로(114) 내로 주입하여 왜곡을 제거하는 에러 제거 루프(200)를 갖는다.
에러 검출 루프(100)는 주증폭기(106)의 왜곡을 개선하기 위하여 주증폭기(106)의 입력부에 전치 왜곡 회로(전치 왜곡 보상기)를 가지고 있고, 지연 라인(109) 상에 에러 검출 루프(100)를 제어하기 위한 감쇠기(108)도 갖고 있다.
입력 단자(101)로부터 입력된 신호는 전력 분배기(103)에 의해 분배되며, 이 전력 분배기로부터의 출력들 중 한 출력은 전치 왜곡 회로(120A)와 주증폭기(106)를 통해 전력 합성기(104)에 입력된다. 또한, 전력 분배기로부터(103)의 나머지 다른 한 출력은 가변 감쇠기(108)와 가변 지연 라인(109)을 통해 전력 합성기(104)에 입력되며, 이곳에서 주증폭기(106)로부터의 출력과 합성된다.
전력 합성기(104)로부터는 주증폭기(106)에서의 성분과 동일한 성분이 주증폭기의 출력 신호 경로에 공급되고, 에러 검출 루프(100)에 의해 검출된 주증폭기(106)에서의 왜곡 성분은 에러 주입 경로(115)로 출력된다. 에러 주입 경로(115) 상의 신호는 가변 감쇠기(110)와 가변 지연 라인(111)을 통과하여, 부증폭기(107)에 의해 증폭된 다음에, 전력 합성기(105)에 의해 주증폭기의 출력 신호 경로(114) 상의 신호와 합성된다.
또한, 도 5는 다른 종래예를 도시한 것으로, 이 도면에서는 동일한 구성 요소에 대해서는 동일한 도면 부호가 병기된다. 이 종래예에서, 에러 주입 경로(115)는 가변 감쇠기(110), 가변 지연 라인(111), 및 전치 왜곡 회로(120B)를 통해 부증폭기(107)로 입력된다. 전치 왜곡 회로(120B)는 부증폭기(107)의 왜곡을 개선한다. 나머지 다른 구성은 도 4와 같다.
이들 종래예들은 다음과 같은 문제점을 갖고 있다. 먼저, 주위 온도 변화로 인해 주증폭기(1060의 이득이 변한다면, 그에 따른 출력 레벨의 변화로 인해 주증폭기(106)에서 생기는 왜곡량이 변하지만, 이 왜곡은 전치 왜곡 회로(120A)의 일정한 왜곡 보상량으로 인해 보상될 수 없다.
일반적으로, 피드 포워드 증폭기에서는, 주위 온도 변화로 인해 주증폭기(106)의 이득이 변한다면, 선형 신호 경로(113) 내에 개재된 가변 감쇠기(108)는 왜곡을 정확하게 추출하기 위하여 이 선형 신호 경로(113)와 주증폭기의 신호 경로가 이득은 같되 위상은 반대가 되도록 조정되어야 한다. 그러나, 도 4와 5의 피드 포워드 증폭기는 선형 신호 경로(113) 내에 가변 감쇠기(108)를 갖고 있기 때문에 주증폭기(106)의 출력 레벨은 변화된 상태로 남아 있게 된다.
둘째, 주위 온도의 변화로 인해 부증폭기(107)의 이득이 변한다면, 부증폭기(107)의 왜곡이 보상되는 것을 방지하기 위하여 전치 왜곡 회로(120B)의 보상량이 변한다.
일반적으로, 피드 포워드 증폭기에서는, 주위 온도의 변화로 인해 부증폭기(107)의 이득이 변한다면, 가변 감쇠기(110)는 왜곡을 정확하게 추출하기 위하여 에러 주입 경로(115)와 주증폭기의 출력 신호 경로(114)가 이득은 같으나 위상은 반대되도록 제어된다. 그러나, 가변 감쇠기(110)가 전치 왜곡 회로(120B) 앞에 설치되어 있는 종래의 피드 포워드 증폭기에서는, 상기 동작으로 인해 전치 왜곡 회로(120B)의 출력 레벨이, 따라서 보상량이 변한다.
본 발명의 목적은 주위 온도의 변화로 인해 주증폭기와 부증폭기의 이득이 변하더라도, 전치 왜곡 회로가 보상 효과를 나타낼 수 있도록 하는 피드 포워드 증폭기를 제공하는데 있다.
본 발명은 주증폭기, 상기 주증폭기의 입력 경로에 설치된 전치 왜곡 보상기, 상기 주증폭기의 왜곡 성분을 검출하기 위한 에러 검출 수단, 및 상기 검출된 왜곡 성분을 상기 주증폭기의 출력에 주입하여 상기 왜곡을 제거하기 위한 에러 제거 수단을 포함하는 피드 포워드 증폭기에 있어서, 상기 전치 왜곡 보상기와 상기 주증폭기 사이에 설치된 가변 감쇠기와 가변 위상 시프터, 및 상기 에러 검출 수단에 의해 검출된 왜곡에 내포된 입력 신호 성분이 최소가 되게 감소되도록 상기 가변 감쇠기와 상기 가변 위상 시프터를 제어하기 위한 제어 수단을 포함하는 것을 특징으로 하는 피드 포워드 증폭기를 제공한다.
본 발명의 작용에 대해 설명하면, 온도 변화로 인해 주증폭기 또는 부증폭기의 이득이 변하면, 증폭기의 입력 경로 내에 개재된 가변 감쇠기와 가변 위상 시프터는 증폭기 앞에 있는 전치 왜곡 보상기(전치 왜곡 회로)에 대해서는 제어를 하지 않고 증폭기의 이득 변화 만을 제어함으로써 최적으로 제어될 수 있어, 전치 왜곡 보상기에 대해서 온도 변화 전의 보상과 동일한 보상을 행하도록 하여 온도 변화에 의해 영향을 받지 않고 에러를 제거할 수 있다.
도 1은 본 발명의 일 실시예의 블록도.
도 2a 및 2b는 도 1에 도시된 증폭기의 특성을 도시한 도면.
도 3은 본 발명의 다른 실시예의 블록도.
도 4는 종래의 피드 포워드 증폭기의 일례를 도시한 도면.
도 5는 종래의 피드 포워드의 다른 예를 도시한 도면.
도면의 주요 부분에 대한 부호의 설명
1 : 입력 단자
2, 7 : 분배기
3, 20 : 전치 왜곡 회로
4, 12 : 가변 감쇠기
5, 13 : 가변 위상 시프터
6 : 주증폭기
8, 10 : 지연 라인
9, 11 : 합성기
14 : 부증폭기
16 : 파일럿 신호 발생기
17 : 반송파 검출기
18 : 파일럿 신호 검출기
19 : 제어 회로
다음, 도면을 참조하여 본 발명의 실시예들에 대해서 설명한다.
도 1을 참조로 설명하면, 입력 단자(1)로부터 출력된 신호는 분배기(2)에 의해 신호 경로 (a)와 (b)로 분배된다. 신호 경로 (a)로 출력된 신호는 전치 왜곡 회로(3), 가변 감쇠기(4) 및 가변 위상 시프터(5)를 통과하며, 그 다음에 이 신호 내에 파일럿 신호 발생기(16)로부터 발생된 파일럿 신호가 주입된 다음에 주증폭기(6)로 입력된다. 가변 감쇠기(4)와 가변 위상 시프터(5)는 제어 회로(19)에 의해 제어된다.
주증폭기(6)로부터의 출력은 분배기(7)에 입력되고, 이 분배기(7)로부터의 출력 중 한 출력은 지연 라인(8)을 통해 합성기(9)에 입력되고, 나머지 한 출력은 합성기(11)에 입력된다. 합성기(11)는 지연 라인(10)을 통과한 신호와 분배기(7)로부터의 출력을 합성한다. 합성기(11)로부터의 출력은 가변 감쇠기(12)와 가변 위상 시프터(13)를 통해 부증폭기(14)에 입력된다. 가변 감쇠기(12)와 가변 위상 시프터(13)는 제어 회로(19)에 의해 제어된다.
부증폭기(14)로부터의 출력은 지연 라인(8)을 통해 합성기(9)로부터 전달된 신호와 합성된다. 합성기(11)의 출력점에서는, 반송파 검출기(17)가 반송파 성분(즉, 입력 단자(1)에 공급되는 증폭용 신호의 단일 주파수 성분)을 검출하고, 이 검출된 반송파 레벨을 제어 회로(19)에 입력시킨다.
또한, 합성기(9)의 출력점에서는, 파일럿 신호 검출기(18)가 주입된 파일럿 신호의 레벨을 검출하여 이것을 제어 회로(19)에 입력시킨다.
다음, 도 1의 회로 동작에 대해서 설명한다. 입력 단자(1)로부터 입력된 신호는 분배기(2)에 의해 신호 경로 (a)와 (b)로 분배된다. 신호 경로 (a)와 (b) 상의 이 신호들은 합성기(11)에 의해 합성되며, 이 합성된 출력 내의 반송파 성분은 반송파 검출기(17)에 의해 검출되고 제어 회로(19)로 입력된다.
제어 회로(19)는 반송파 검출기(17)로부터의 출력이 최소가 되게 감소하도록 가변 감쇠기(4)와 가변 위상 시프터(5)를 제어한다. 이 제어에 따라서, 신호 경로 (a)와 (b)는 진폭은 같으나 위상은 반대로 될 수 있어 주증폭기(6)의 왜곡 성분 만을 합성기(11)의 출력에서 추출할 수 있다.
신호 경로 (a)는 전치 왜곡 회로(3)를 이용하여 주증폭기(6)의 왜곡을 최소화한다. 합성기(11)에 의해서 검출된 왜곡 성분은 가변 감쇠기(12)와 가변 위상 시프터(13)를 통과하여 부증폭기(14)에 의해 증폭된 다음에, 지연 라인(8)을 통과한 신호와 합성기(9)에서 합성된다. 합성기(9)로부터의 출력에 내포된 파일럿 신호 성분은 파일럿 검출기(18)에 의해 검출된 다음에 제어 회로(19)에 입력된다.
제어 회로(19)는 반송파 검출기(18)로부터의 출력이 최소가 되게 감소하도록 가변 감쇠기(12)와 가변 위상 시프터(13)를 제어한다. 이 제어에 따라서, 신호 경로 (a)와 (b)는 진폭은 같으나 위상은 반대로 될 수 있어 주증폭기(6)에서 생기는 왜곡을 소거할 수 있다.
다음, 도 1에 도시된 실시예와 관련하여, 주위 온도가 변하는 경우에 수행되는 동작에 대해서 설명한다. 일반적으로, 도 2(a)에 도시된 바와 같이, 주증폭기(6)용 전력 증폭기의 이득은 주위 온도가 증가하면 감소하는 것으로 알려져 있다. 또한, 일반적으로, 왜곡 성분은 주위 온도보다는 출력 전력에 더 크게 의존하며, 도 2(b)에 도시된 바와 같이, 출력 레벨이 증가함에 따라서 증가하는 것으로 알려져 있다.
도 1에서, 주위 온도는 증가하는 것으로 가정한다. 주위 온도가 증가하면, 도 2(a)에 도시된 바와 같이, 주증폭기(6)의 이득은 감소하나, 이 상태에서는 신호 경로 (a)와 (b)는 진폭이 서로 달라 합성기(11)는 반송파 성분을 완전히 소거하기 전에 신호를 출력한다. 합성기(11)로부터 출력된 반송파 성분은 반송파 검출기(17)에 의해 검출된 다음에 제어 회로(19)에 입력된다.
제어 회로(19)는 반송파 검출기(17)로부터의 출력이 최소가 되게 감소하도록 가변 감쇠기(4)와 가변 위상 시프터(5)를 제어하므로, 가변 감쇠기(4)에 의한 감쇠가 주증폭기(6)의 이득 감소에 상당하는 량만큼 감소된 후에는 반송파 검출기(17)로부터의 출력은 다시 최소가 되도록 감소한다. 이 동작은 왜곡량을 온도 변화 전의 왜곡량으로 그대로 유지하면서 주증폭기(6)의 출력 레벨을 일정한 값으로 유지시킨다.
또한, 전치 왜곡 회로(3)는 가변 감쇠기(4) 앞에 설치되어 있기 때문에, 전치 왜곡 회로(3)는 상기 동작에도 불구하고 일정한 레벨에서 동작한다. 따라서, 전치 왜곡 회로(3)의 동작 레벨과 주증폭기(6)에서의 왜곡량은 온도 변화 전의 것들과 동일하므로, 주증폭기(6)의 왜곡을 최소화하기 위한 보상이 일정하게 행해진다.
다음, 도 3을 참조로 제2 실시예에 대해서 설명한다. 도 3에서 도 1에서와 동일한 도면 부호는 동일한 구성 요소를 나타낸다. 도 3을 참조로 설명하면, 합성기(11)와 가변 감쇠기(12) 사이에 전치 왜곡 회로(20)가 설치되어 있다.
제1 실시예에서 처럼, 주위 온도가 변하는 경우에 수행되는 동작에 대해서 설명한다. 일반적으로, 도 2(a)에 도시된 바와 같이, 부증폭기(14)용 전력 증폭기의 이득도 주위 온도가 증가하면 감소한다. 또한, 왜곡 성분은 주위 온도보다는 출력 전력에 더 크게 의존하며, 도 2(b)에 도시된 바와 같이, 출력 레벨이 증가함에 따라서 증가한다.
도 3에서, 주위 온도는 증가하는 것으로 가정한다. 주위 온도가 증가하면, 도 2(a)에 도시된 바와 같이, 부증폭기(14)의 이득은 감소하나, 이 상태에서는 신호 경로 (c)와 (d)는 진폭이 서로 달라 합성기(9)는 주입된 파일럿 신호를 완전히 소거하기 전에 신호를 출력한다.
합성기(9)로부터 출력된 파일럿 성분은 파일럿 신호 검출기(18)에 의해 검출된 다음에 제어 회로(19)에 입력된다. 제어 회로(19)는 반송파 검출기(18)로부터의 출력이 최소가 되게 감소하도록 가변 감쇠기(12)와 가변 위상 시프터(13)를 제어하므로, 가변 감쇠기(12)에 의한 감쇠가 부증폭기(14)의 이득 감소에 상당하는 량만큼 감소된 후에는 반송파 검출기(18)로부터의 출력은 다시 최소가 되도록 감소한다. 이 동작은 부증폭기(14)로부터의 왜곡량을 온도 변화 전의 왜곡량으로 그대로 유지하면서 부증폭기(14)의 출력 레벨을 일정한 값으로 유지시킨다. 또한, 전치 왜곡 회로(20)는 가변 감쇠기(12) 앞에 설치되어 있기 때문에, 전치 왜곡 회로(20)는 상기 동작에도 불구하고 일정한 레벨에서 동작한다. 따라서, 전치 왜곡 회로(20)의 동작 레벨과 부증폭기(14)에서의 왜곡량은 온도 변화 전의 것들과 동일하므로, 부증폭기(14)의 왜곡을 최소화하기 위한 보상이 일정하게 행해진다.
본 발명은 상술한 기술적 과제란에서 설명했던 특징 이외에도 입력 신호가 단일 주파수의 반송파를 갖는다는 것과 제어 수단이 반송파의 레벨이 최소로 되게 감소하게끔 제어를 행한다는 특징도 있다.
본 발명은 또한 에러 제거 수단이 검출된 왜곡을 증폭하는 부증폭기, 및 부증폭기의 입력 경로에 설치된 제2 가변 감쇠기와 제2 가변 위상 시프터를 구비하여, 부증폭기로부터의 출력과 주증폭기로부터의 출력을 합성하는 것과, 제어 수단이 검출된 왜곡이 최소로 되게 감소되도록 제2 가변 감쇠기와 가변 위상 시프터를 제어한다는 특징도 있다.
또한, 본 발명은, 에러 제거 수단으로부터의 출력에 포함되어 있는 파일럿 신호의 레벨이 최소가 되게 감소되도록 제2 가변 감쇠기와 가변 위상 시프터를 제어하는데 있어, 제어 수단이 주증폭기의 입력에 파일럿 신호를 공급하는 파일럿 신호 발생기와 협동하는 것과, 에러 제거 수단의 입력 경로에 제2 전치 왜곡 보상기를 설치한다는 특징도 있다.
이것은 에러 검출 루프의 주증폭기측이 전치 왜곡 회로, 가변 감쇠기, 가변 위상 시프터, 및 주증폭기 순으로 배치되어 있어, 주위 온도 변화로 인해 주증폭기의 이득이 변하는 경우, 가변 감쇠기와 가변 위상 시프터가 자동적으로 제어되어 주증폭기의 이득 변화를 흡수하되, 전치 왜곡 회로의 출력 레벨은 이 자동 제어에 의해 영향을 받지 않아 이득 변화 전의 보상과 동일한 량의 보상을 행하기 때문이다.
본 발명의 두번째 효과는 주위 온도 변화로 인해 부증폭기의 이득이 변하더라도 전치 왜곡 회로를 이용하여 왜곡을 보상하는 것이다.
이것은 에러 제거 루프의 부증폭기측이 전치 왜곡 회로, 가변 감쇠기, 가변 위상 시프터, 및 주증폭기 순으로 배치되어 있어, 주위 온도 변화로 인해 부증폭기의 이득이 변하는 경우, 가변 감쇠기와 가변 위상 시프터가 자동적으로 제어되어 부증폭기의 이득 변화를 흡수하되, 전치 왜곡 회로의 출력 레벨은 이 자동 제어에 의해 영향을 받지 않아 이득 변화 전의 보상과 동일한 량의 보상을 행하기 때문이다.

Claims (8)

  1. 주증폭기, 상기 주증폭기의 입력 경로에 설치된 전치 왜곡 보상기, 상기 주증폭기의 왜곡 성분을 검출하기 위한 에러 검출 수단, 및 상기 검출된 왜곡 성분을 상기 주증폭기의 출력에 주입하여 상기 왜곡을 제거하기 위한 에러 제거 수단을 포함하는 피드 포워드 증폭기에 있어서,
    상기 전치 왜곡 보상기와 상기 주증폭기 사이에 설치된 가변 감쇠기와 가변 위상 시프터, 및
    상기 에러 검출 수단에 의해 검출된 왜곡에 내포된 입력 신호 성분이 최소가 되게 감소되도록 상기 가변 감쇠기와 상기 가변 위상 시프터를 제어하기 위한 제어 수단
    을 포함하는 것을 특징으로 하는 피드 포워드 증폭기
  2. 제1항에 있어서, 상기 입력 신호가 단일 주파수의 반송파를 갖고, 상기 제어 수단이 상기 반송파의 레벨이 최소로 되게 감소하게끔 제어하는 것을 특징으로 하는 피드 포워드 증폭기.
  3. 제1항에 있어서, 상기 에러 제거 수단이 상기 검출된 왜곡을 증폭하는 부증폭기, 및 상기 부증폭기의 입력 경로에 설치된 제2 가변 감쇠기와 제2 가변 위상 시프터를 구비하여, 상기 부증폭기로부터의 출력과 상기 주증폭기로부터의 출력을 합성하고, 상기 제어 수단이 상기 검출된 왜곡이 최소로 되게 감소되도록 상기 제2 가변 감쇠기와 상기 제2 가변 위상 시프터를 제어하는 것을 특징으로 하는 피드 포워드 증폭기.
  4. 제3항에 있어서, 상기 에러 제거 수단으로부터의 출력에 포함되어 있는 파일럿 신호의 레벨이 최소가 되게 감소되도록 상기 제2 가변 감쇠기와 상기 제2 가변 위상 시프터를 제어하는데 있어, 상기 제어 수단이 상기 주증폭기의 입력에 파일럿 신호를 공급하는 파일럿 신호 발생기와 협동하는 것을 특징으로 하는 피드 포워드 증폭기.
  5. 제3항에 있어서, 상기 에러 제거 수단의 상기 입력 경로에 제2 전치 왜곡 보상기가 설치된 것을 특징으로 하는 피드 포워드 증폭기.
  6. 제2항에 있어서, 상기 에러 제거 수단이 상기 검출된 왜곡을 증폭하는 부증폭기, 및 상기 부증폭기의 입력 경로에 설치된 제2 가변 감쇠기와 제2 가변 위상 시프터를 구비하여, 상기 부증폭기로부터의 출력과 상기 주증폭기로부터의 출력을 합성하고, 상기 제어 수단이 상기 검출된 왜곡이 최소로 되게 감소되도록 상기 제2 가변 감쇠기와 상기 제2 가변 위상 시프터를 제어하는 것을 특징으로 하는 피드 포워드 증폭기.
  7. 제6항에 있어서, 상기 에러 제거 수단으로부터의 출력에 포함되어 있는 파일럿 신호의 레벨이 최소가 되게 감소되도록 상기 제2 가변 감쇠기와 상기 제2 가변 위상 시프터를 제어하는데 있어, 상기 제어 수단이 상기 주증폭기의 입력에 파일럿 신호를 공급하는 파일럿 신호 발생기와 협동하는 것을 특징으로 하는 피드 포워드 증폭기.
  8. 제6항에 있어서, 상기 에러 제거 수단의 상기 입력 경로에 제2 전치 왜곡 보상기가 설치된 것을 특징으로 하는 피드 포워드 증폭기.
KR1019980011627A 1997-04-02 1998-04-02 피드포워드증폭기 KR100304783B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP97-083179 1997-04-02
JP09083179A JP3106996B2 (ja) 1997-04-02 1997-04-02 フィードフォワード増幅回路

Publications (2)

Publication Number Publication Date
KR19980081027A true KR19980081027A (ko) 1998-11-25
KR100304783B1 KR100304783B1 (ko) 2001-09-24

Family

ID=13795082

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980011627A KR100304783B1 (ko) 1997-04-02 1998-04-02 피드포워드증폭기

Country Status (5)

Country Link
US (1) US6011434A (ko)
EP (1) EP0869606B1 (ko)
JP (1) JP3106996B2 (ko)
KR (1) KR100304783B1 (ko)
CA (1) CA2233793C (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3214463B2 (ja) * 1998-10-21 2001-10-02 日本電気株式会社 無線通信装置
US6236267B1 (en) * 1998-12-29 2001-05-22 International Business Machines Corporation Linearization for power amplifiers using feed-forward and feedback control
US6166601A (en) * 1999-01-07 2000-12-26 Wiseband Communications Ltd. Super-linear multi-carrier power amplifier
JP3951495B2 (ja) * 1999-03-18 2007-08-01 株式会社日立製作所 進行波型電力合成回路及び無線基地局
JP2001053552A (ja) 1999-08-10 2001-02-23 Nec Corp フィードフォワード増幅回路、及びフィードフォワード増幅回路における非線形歪の補償方法。
US6326840B1 (en) * 1999-08-27 2001-12-04 Kokusai Electric Co., Ltd. Feed-forward distortion compensation amplifier and method of amplifying signal with feed-forward distortion compensation
US6515544B1 (en) * 1999-09-17 2003-02-04 Ntt Docomo, Inc. Multi-terminal power combining feed-forward amplifier
EP1124324A1 (en) * 2000-02-10 2001-08-16 Alcatel Method for linearizing, over a wide frequency band, a transmission system comprising a power amplifier
KR20010084642A (ko) * 2000-02-28 2001-09-06 서평원 자동 이득 조절기를 가지는 피드포워드 선형화기
JP2002009557A (ja) * 2000-06-21 2002-01-11 Matsushita Electric Ind Co Ltd 線形補償増幅装置
US6934341B2 (en) * 2000-08-29 2005-08-23 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for plurality signal generation
JP3850649B2 (ja) 2000-09-22 2006-11-29 株式会社日立国際電気 歪補償増幅器
DE60135249D1 (de) 2000-12-04 2008-09-18 Matsushita Electric Ind Co Ltd Vorwärtskopplungsverstärker, kommunikationsvorrichtung, vorwärtskopplungsverstärkungsverfahren, programm und medium
US6731168B2 (en) * 2002-02-06 2004-05-04 Intersil Americas, Inc. Power amplifier linearizer that compensates for long-time-constant memory effects and method therefor
WO2003069773A2 (en) * 2002-02-14 2003-08-21 Powerwave Technologies, Inc. Deed forward rf power amplifier with high efficiency main amplifier and highly linear error amplifier
JP2003273658A (ja) * 2002-03-15 2003-09-26 Hitachi Kokusai Electric Inc フィードフォワード増幅回路
JP3986862B2 (ja) * 2002-03-28 2007-10-03 株式会社日立国際電気 増幅装置
FR2839165A1 (fr) * 2002-04-30 2003-10-31 Koninkl Philips Electronics Nv Appareil radioelectrique comportant un amplificateur pour signaux a radiofrequence, amplificateur pour signaux a radiofrequence et procede pour amplifier de tels signaux
US6680649B2 (en) * 2002-06-07 2004-01-20 Telefonaktiebolaget Lm Ericsson (Publ) Coordinate rotation of pre-distortion vector in feedforward linearization amplification system
US7064608B2 (en) * 2002-11-26 2006-06-20 Scriptl, Llc Feed-forward-back suppressed noise circuits
US7362168B2 (en) * 2005-05-05 2008-04-22 Audera International Sales Inc. Audio amplifier
US7881680B1 (en) * 2006-10-23 2011-02-01 Marvell International Ltd. Predictive transmitter calibration
JP4425262B2 (ja) 2006-12-07 2010-03-03 株式会社日立国際電気 フィードフォワード増幅器
US8995691B2 (en) * 2008-07-14 2015-03-31 Audera Acoustics Inc. Audio amplifier
DE102008052172B4 (de) 2008-10-17 2014-01-23 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung zum Erzeugen eines Korrektursignals
US10826440B2 (en) * 2018-12-28 2020-11-03 Motorola Solutions, Inc. Extended operational bandwidth amplifiers with fractional instantaneous bandwidth feed forward correction

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60106209A (ja) * 1983-11-15 1985-06-11 Kokusai Denshin Denwa Co Ltd <Kdd> マイクロ波電力増幅装置
JPH0785523B2 (ja) * 1988-02-05 1995-09-13 日本電信電話株式会社 非線形歪補償回路
US4943783A (en) * 1989-07-31 1990-07-24 Nippon Telegraph And Telephone Corporation Feed forward distortion correction circuit
JPH0831831B2 (ja) * 1993-06-15 1996-03-27 日本電気株式会社 フィードフォワード増幅器
JPH07147547A (ja) * 1993-11-24 1995-06-06 Nec Corp フィードフォワード型歪補償回路
JP2746107B2 (ja) * 1994-03-31 1998-04-28 日本電気株式会社 フィードフォワード増幅器
JP3320210B2 (ja) * 1994-05-31 2002-09-03 富士通株式会社 初期動作時不要波出力防止型フィードフォワード増幅装置
US5610554A (en) * 1994-07-28 1997-03-11 Aval Communications Inc. Cancellation loop, for a feed-forward amplifier, employing an adaptive controller
US5455537A (en) * 1994-08-19 1995-10-03 Radio Frequency Systems, Inc. Feed forward amplifier
JP2697625B2 (ja) * 1994-08-31 1998-01-14 日本電気株式会社 フィードフォワード増幅器
US5775018A (en) * 1996-08-19 1998-07-07 Steinborn; Mark J. J. Display eyeglass frame
US5847603A (en) * 1997-07-31 1998-12-08 Lucent Technologies Inc. Automatic control system for reducing distortion produced by electrical circuits

Also Published As

Publication number Publication date
CA2233793A1 (en) 1998-10-02
CA2233793C (en) 2001-05-29
US6011434A (en) 2000-01-04
EP0869606A3 (en) 2001-01-31
JPH10284951A (ja) 1998-10-23
KR100304783B1 (ko) 2001-09-24
EP0869606B1 (en) 2005-06-15
JP3106996B2 (ja) 2000-11-06
EP0869606A2 (en) 1998-10-07

Similar Documents

Publication Publication Date Title
KR100304783B1 (ko) 피드포워드증폭기
US6232838B1 (en) Feed-forward amplifier and method of compensating non-linear distortion in the same
KR0168505B1 (ko) 피드포워드 전력 증폭용 방법 및 장치
JP4896424B2 (ja) 歪補償増幅器
JP4425262B2 (ja) フィードフォワード増幅器
KR970031238A (ko) 선형 증폭 장치 및 방법
US5874856A (en) Feed forward amplifier
KR20000052514A (ko) 파일럿신호의 감소방법 및 왜곡 감소시스템
US5994957A (en) Feed forward amplifier improvement
JP2699864B2 (ja) フィードフォワード型歪補償回路
CA2284333C (en) Nested feed forward distortion reduction system
US6052023A (en) Calibration system for feed forward distortion reduction system
US6163210A (en) Feed-forward amplifier with improved linearity upon initial activation
JP4709446B2 (ja) フィードフォワード非線型歪補償増幅器
KR100697960B1 (ko) 입력 신호에 관련하여 파일럿 신호를 조절하기 위한 방법 및 장치
US6166600A (en) Automatic gain and phase controlled feedforward amplifier without pilot signal
US6774716B2 (en) Feedforward amplifier circuitry
KR20000017597A (ko) 출력 신호의 진폭 및 위상 제어 방법, 자동이득 및 위상 제어기, 및 피드포워드 증폭기
KR20000029378A (ko) 피드포워드 증폭기 및 신호 증폭 방법
JP2003092517A (ja) フィードフォワード増幅回路
JP2001077638A (ja) フィードフォワード増幅器
AU9631998A (en) Adaptation method and amplifier arrangement
JP2003324324A (ja) フィードフォワード非線形歪補償増幅器
JP2008154288A (ja) 歪補償増幅器
WO2003017478A2 (en) Feed forward compensation circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070710

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee