KR19980071137A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR19980071137A
KR19980071137A KR1019980003421A KR19980003421A KR19980071137A KR 19980071137 A KR19980071137 A KR 19980071137A KR 1019980003421 A KR1019980003421 A KR 1019980003421A KR 19980003421 A KR19980003421 A KR 19980003421A KR 19980071137 A KR19980071137 A KR 19980071137A
Authority
KR
South Korea
Prior art keywords
circuit
block
liquid crystal
standby
signal
Prior art date
Application number
KR1019980003421A
Other languages
English (en)
Other versions
KR100378311B1 (ko
Inventor
쿠로카와카즈나리
카타오카노보루
와타나베히로시
아베히데아키
Original Assignee
카나이쯔또무
가부시기가이샤히다찌세이사구쇼
나시모토류조
히다찌디바이스엔지니어링가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 카나이쯔또무, 가부시기가이샤히다찌세이사구쇼, 나시모토류조, 히다찌디바이스엔지니어링가부시기가이샤 filed Critical 카나이쯔또무
Publication of KR19980071137A publication Critical patent/KR19980071137A/ko
Application granted granted Critical
Publication of KR100378311B1 publication Critical patent/KR100378311B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3692Details of drivers for data electrodes suitable for passive matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

본 발명은, 액정표시장치에 있어서, 특히 휴대정보단말 등에 짜넣어지는 액정표시장치의 저소비전력화에 유효한 기술에 관한 것으로서, 액정구동장치의 소비전력화를 도모하는 것을 과제로 한 것이며, 그 해결수단으로서, 내부시프트레지스터(301), 비트래치회로(302), 라인래치회로(303), 출력회로(304)를 임의의 출력수분단위로 분할하고, 또 그 블록에 전송하는 데이터 및 클록도 마찬가지로 분할하고, 그 분할된 단위마다 대기기능을 가지고, 데이터래치를 실시하는 회로부만 동작하여, 소비전력을 저감하는 것을 특징으로 한 것이다.

Description

액정표시장치
본 발명은, 액정표시장치에 있어서, 특히 휴대정보단말 등에 짜넣어지는 액정표시장치의 저소비전력화에 유효한 기술에 관한 것이다.
STN(Super Twisted Nematic)방식의 단순매트릭스형 액정표시장치는, 노트형 개인컴퓨터 등의 표시장치로서 널리 사용되고 있다.
도 5는, 종래의 STN방식의 단순매트릭스형 액정표시장치의 개략구성을 표시한 블록도이며, (101)은 표시제어장치, (102)는 전원회로, LCD는 액정표시패널이다.
액정표시패널LCD는, 액정을 개재해서 서로 대향배치된 1쌍의 유리기판을 구비하고, 한쪽의 유리기판의 액정쪽의 면에는, X방향으로 뻗어있고, 또한, Y방향으로 병설되는 m개의 공통전극(주사선)이 형성되고, 이 m개의 공통전극의 각각은, 대응하는 각 공통드라이버(IC-C1∼IC-C5)에 접속된다.
또, 다른쪽의 유리기판의 액정쪽의 면에는, Y방향으로 뻗어있고, 또한, X방향으로 병설되는 n개의 세그먼트전극(데이터선)이 형성되고, 또, 이 n개의 세그먼트전극은 상하 2개로 분할되고, 이 2분할된 n개의 세그먼트전극의 각각은, 위쪽의 대응하는 각 세그먼트드라이버(IC-U1∼IC-Un), 또는, 아래쪽의 대응하는 각세그먼트드라이버(IC-L1∼IC-Ln)에 접속된다.
상기 복수의 세그먼트전극과 복수의 공통전극과의 교차부가 화소영역을 구성하고, 위쪽의 각 세그먼트드라이버(IC-U1∼IC-Un), 아래쪽의 각 세그먼트드라이버(IC-L1∼IC-Ln) 및 각 공통드라이버(IC-C1∼IC-C5)로부터, 상기 복수의 세그먼트전극 및 상기 복수의 공통전극에 각 구동전압을 인가해서, 상기 화소를 구동한다.
도 5에 있어서, 액정패널제어장치(101)은, 상위컴퓨터쪽등으로부터 전송되는 표시제어신호 및 표시용데이터에 의거하여, 각 세그먼트드라이버(IC-U1∼IC-Un, IC-L1∼IC-Ln) 및 각 공통드라이버(IC-C1∼IC-C5)를 제어한다.
전원회로(102)는, 각각 다른, 데이터신호선구동전압VH, VM, VL, 주사선신호구동전압VxH, VxL, Vcc, GND의 전압을 생성하고, VH, VM, VL, Vcc 및 GND의 전압을 각 세그먼트드라이버(IC-U1∼IC-Ln)에 공급하고, VxH, VM, VxL, Vcc 및 GND의 전압을 각 공통드라이버(IC-C1∼IC-C5)에 공급한다.
또, 단순매트릭스형 액정표시장치에 있어서는, 액정에 직류전압이 인가되지 않도록, 상기 복수의 세그먼트전극과 상기 복수의 공통전극에 인가하는 각구동전압을 소정의 주기에 의해 반전시키는, 소위 교류화구동방법이 채용된다.
도 6은, 도 5에 표시한 액정패널LCD의 세그먼트전극에 인가되는 데이터신호선 구동전압 및, 공통전극에 인가되는 주사선신호구동전압의 일예를 설명하기 위한 도면이다.
도 6에 표시한 예에서는, 교류화신호M이 하이(high)레벨의 경우에, 표시데이터「1」의 각 세그먼트전극에는, 전원회로(102)로부터 구동전압VL이 공급되고, 데이터「0」의 각 세그먼트전극에는, 전원회로(102)로부터 구동전압VH가 공급되어, 인가된다.
마찬가지로, 교류화신호M이 로(Low)레벨의 경우에, 선택된 공통전극에는, 전원회로(102)로부터 공급되는 구동전압VxH가, 교류화신호M이 하이레벨일 때에는, 선택된 공통전극에는 전원회로(102)로부터 공급되는 구동전압VxL이 인가되고, 또, 비선택의 공통전극에는, 교류화신호M이 하이레벨 또는 로레벨에 상관없이 전원회로(102)로부터 공급되는 VM의 구동전압이 인가된다.
도 3은, 도 5에 표시한 종래의 세그먼트드라이버의 블록도이다.
도 3에 표시한 세그먼트드라이버는 시프트레지스터회로(301), 비트래치회로(302), 라인래치회로(303), 출력회로(304) 및 랜덤로직회로(310)로 구성된다. 또한, 랜덤로직회로(310)내에는, 데이터래치를 필요로 하지 않는때에 세그먼트드라이버 1개를 대기상태로하는 대기회로(307)를 가진다. (308)은 EIO1회로, (309)는 EIO2회로로서 세그먼트드라이버의 시프트방향에 의해, 앞단계의 세그먼트드라이버로부터의 캐리신호를 입력하고 시프트레지스터회로(301)에 내부캐리어신호CAR1, CAR2 및 대기회로(307)에 대기신호STBY를 출력하거나, 다음 단계의 세그먼트드라이버에 캐리신호를 출력하거나 한다. 또한, 도 3에는 240출력의 세그먼트드라이버를 표시하고, Y1∼Y240은 각 출력단자를 표시한다.
다음에, 도 3에 표시한 세그먼트드라이버의 데이터도입, 출력동작을 설명한다.
랜덤로직회로(310)에서는, 표시제어장치(101)로부터 입력되는 표시데이터래치용 클록CL2를 내부데이터래치용클록SCL2로 변환하는, 이 내부데이터래치용 클록SCL2에 의거해서 시프트레지스터회로(301)는, 비트래치회로(302)의 데이터도입용 신호를 생성하고, 비트래치회로(302)에 출력한다.
또, 표시제어장치(101)로부터 입력되는 4비트의 표시데이터DATA도 내부데이터SD로 변환된다. 내부데이터래치용 클록SCL2, 내부데이터SD는 대기상태시에 로레벨에 고정된다.
비트래치회로(302)는, 시프트레지스터회로(301)로부터 입력되는 데이터도입용 신호에 의거해서, 내부데이터SD를 래치한다.
라인래치회로(303)는, 도시하지 않으나, 출력타이밍제어용 라인록CL1에 의거해서, 모든 비트래치회로(302)에 도입된 표시용 데이터를 래치하여, 출력회로(304)에 출력한다.
출력회로(304)는, 라인래치회로(303)로부터 입력된 표시용 데이터의 전압레벨을 액정구동용의 고전압레벨로 변환하고, 또 전원회로(102)로부터 공급되는 3레벨의 데이터신호선구동전압을 선택하기 위하여, 이 고전압레벨로 변환한 데이터와, 교류화신호M으로부터, 상기한 교류화연산을 행하고, 전원회로(102)로부터 공급되는 3레벨의 데이터신호선구동전압중의 하나를 각 세그먼트전극(데이터신호선)에 출력한다.
도 7에 1라인데이터기록기간마다의 각 세그먼트드라이버의 동작상태도를 표시한다.
도 7에서는, 도 5에 표시한 바와 같이, X방향으로 병설되는 1라인분의 표시데이터를 n개의 세그먼트드라이버에 의해 출력되어 있다. 이 경우에, 각 세그먼트드라이버(IC-U1∼Un, IC-L1∼Ln)는, 후술하는 캐리신호(바 EIO1 또는 EIO2)에 의해 동작을 개시하여, 표시데이터의 도입동작을 행한다. 이 캐리어신호가 입력되지 않는 세그먼트드라이버(IC-U1∼Un, IC-L1∼Ln)는 표시데이터를 도입할 필요가 없음으로 내부동작을 정지하는 대기상태로 하고 있다. 또, 표시데이터의 도입을 종료한 세그먼트드라이버(IC-U1∼Un, IC-L1∼Ln)은, 내부동작을 정지하여 대기상태로 한다. 이러한 것에 의해 종래는 각 세그먼트드라이버(IC-U1∼Un, IC-L1∼Ln)1개 단위로 대기상태로 하고, 저소비전력화를 실시하고 있었다.
도 4에 세그먼트드라이버내의 타이밍도를 표시하고, 캐리신호(바EIO1 또는 바EIO2)와 세그먼트드라이버내부의 동작을 표시한다.
도 4에서는, 도 3에 표시한 시프트레지스터(301)에 있어서, 좌에서 우로 데이터도입용 신호를 시프트시키는 경우의 예를 표시하고 있음으로, 캐리신호 바EIO1을 입력하고, 캐리신호 바EIO2를 출력하여, 다음 단계의 세그먼트드라이버(IC-U1∼Un, IC-L1∼Ln)의 캐리입력에 입력시키고 있다. 세그먼트드라이버내부는 도 3에 표시한 바와 같이, 각 내부회로로 나누어져 있으나, 캐리신호 바EIO1의 입력과 거의 동시에 모든 회로에 있어서 동작이 개시되고, 또, 세그먼트드라이버내의 내부데이터버스SD 및 내부데이터래치용 클록SCL2 모두를 동작시키고 있었다.
상기 종래기술에서는, 대기상태의 제어는 세그먼트드라이버 1개단위로밖에 할 수 없고, 저소비전력에 불충분하였다.
도 1은 본 발명의 일실시예에 의한 액정구동장치의 블록도
도 2는 본 발명의 일실시예에 의한 액정구동장치의 타이밍도
도 3은 종래의 액정구동장치의 블록도
도 4는 종래의 액정구동장치의 타이밍도
도 5는 종래의 액정구동장치의 개략구성을 표시한 블록도
도 6은 액정표시장치의 구동전압을 표시한 전압파형도
도 7은 종래의 액정표시장치의 동작상태를 표시한 타이밍도
도 8은 본 발명의 일실시예에 의한 액정구동장치의 블록도
도 9는 본 발명의 일실시예에 의한 액정구동장치의 타이밍도
도 10은 본 발명의 일실시예에 의한 대기(stand-by)회로의 회로도
도 11은 본 발명의 일실시예에 의한 대기회로의 타이밍도
도 12는 본 발명의 일실시예에 의한 대기회로의 회로도
도 13은 본 발명의 일실시예에 의한 대기회로의 타이밍도
도 14는 본 발명의 일실시예에 의한 대기회로의 타이밍도
(도면의 주요부분에 대한 부호의 설명)
101: 표시제어장치 102: 전원회로
301: 시프트레지스터회로 302: 비트래치회로
303: 라인래치회로 304: 출력회로
LCD: 액정표시패널
IC-U1∼IC-Un, IC-L1∼IC-Ln: 세그먼트드라이버
IC-C1∼IC-C5: 공통드라이버 CL2: 데이터래치용 클록
CL1: 라인클록 M: 교류화신호
Yn: 출력
본 발명의 일측면에 의하면,
세그먼트드라이버의 시프트레지스터, 비트래치회로, 라인래치회로, 출력회로를 임의의 출력수분마다 블록분할하고, 그 블록마다 대기기능을 가지고, 그 블록이 데이터를 래치하는 이외는 회로가 정지하는 것으로 한다.
본 발명의 다른 측면에 의하면, 블록단위마다 내부데이터버스 및 내부데이터래치용 클록도 분할하고, 그 분할된 내부데이터버스 및 내부데이터래치용 클록도 대기기능을 가지고, 상기 블록이 정지중에는 분할된 내부데이터버스 및 내부데이터래치용 클록도 정지하는 것으로 한다.
본 발명의 다른측면에 의하면, 블록단위마다 내부데이터버스 및 내부데이터래치용 클록도 분할하고, 그 분할된 내부데이터버스 및 내부데이터래치용 클록도 대기기능을 가지고, 상기 블록의 동작을 개시하려면 앞단계의 블록으로부터의 개시신호를 사용하고, 블록의 동작의 정지는 동작중의 블록으로부터의 정지신호를 사용한다.
상기 구성에 의하면, 대기기능이 액정구동장치 1개단위로 구성되지 않고, 내부에서 세분화되기 때문에, 세분화된 만큼 소비전력이 저감된다.
도 1은, 본 발명의 일실시예를 표시한 것으로서, 세그먼트드라이브의 블록도를 표시한다.
시프트레지스터(301), 비트래치회로(302), 라인래치회로(303), 출력회로(304)를 40출력수분마다 블록분할하고, 그 블록마다 대기회로(305)를 가진다. 또한, SSSD는 블록내의 데이터버스, SSSCL2는 블록내의 데이터래치용 클록신호선을 표시한다. 또, 내부데이터버스SSD 및 내부클록신호선SSCL2도 상기 블록마다 분할하고, 그 분할된 내부데이터버스SSD 및, 내부클록신호선SSCL2마다 대기회로(306)를 가진다.
또, 종래와 마찬가지로 세그먼트드라이버 1개단위로 대기상태로하는 대기회로(307)를 랜덤로직회로(310)에 가진다. 대기회로(307)에서부터 대기회로(306)에는, 내부데이터버스SD, 내부클록신호선SCL2가 입력하고 있다.
랜덤로직회로(310)에는, 출력타이밍제어용 라인클록CL1, 4비트의 표시데이터DATA, 표시데이터래치용 클록CL2, 교류화신호M, 캐리신호EIO1, EIO2가 입력되어 있다.
도 2는, 도 1에 표시한 블록의 타이밍도를 표시한다. 또한, 설명의 관계상 우시프트(Y1→Y240)에 있어서 이하 설명하나, 좌시프트(Y240→Y1)도 마찬가지이다.
앞단계의 액정구동장치로부터의 캐리신호(바EIO1)가 입력될때까지, 종래와 마찬가지로 그 세그먼트드라이버의 내부는 모두 대기(정지)상태이다.
캐리신호(바EIO1)가 입력되면 내부로직회로, 내부데이터버스SD, 내부클록신호SCL2가 동작개시한다. 또 대기회로(306(1)),(306(2)),(306(3))의 대기가 해제되고, 내부데이터버스SSD(1), SSD(2), SSD(3), 내부클록신호SSCL2(1), SSCL2(2), SSCL2(3)가 동작한다. 또 대기회로(305(1))의 대기가 해제되고, ICBLK1내의 블록내데이터버스SSSD(1) 및 블록내클록신호SSSCL2(1)가 동작하고, 블록ICBLK1의 래치회로(302)에 있어서 표시제어장치(101)로부터 입력되는 표시데이터DATA가 래치된다.
또한, 표시데이터DATA는 4비트의 데이터버스를 사용해서 공급되고 있으며, 1비트의 데이터가 1출력으로 래치되기 때문에, 40출력의 데이터를 래치하기 위해서는 데이터래치용 클록신호CL2의 펄스수는 10으로 된다.
블록ICBLK1은, 출력Y1∼40의 데이터를 래치하면 다음 단계블록으로 캐리를 전송하는 동시에, 대기회로(305(1))가 대기상태로 되고 블록내데이터버스SSSD(1) 및 블록내클록신호SSSCL2(1)를 로레벨로 고정하고, 블록내부의 회로를 정지한다. 또, 대기회로(306(1))가 대기상태로 되고 내부데이터버스SSD(1) 및 내부클록신호SSCL2(1)도 로레벨로 고정되어 정지상태로 한다.
다음에, 블록ICBLK1로부터의 캐리입력에 의해 대기회로(306(2))가 대기상태로부터 동작상태로 되고, 블록ICBLK2에 블록내 데이터버스SSSD(2) 및 블록내클록신호SSSCL2(2)가 공급되어 표시데이터가 래치된다. 블록ICBLK2는, 출력Y41∼80의 데이터를 래치하면 다음 단계블록으로 캐리를 전송하는 동시에, 대기회로(305(2))가 대기상태로 되고 블록내데이터버스SSSD(2) 및 블록내클록신호SSSCL2(2)를 로레벨로 고정하고, 블록내부의 회로를 정지한다. 또, 대기회로(306(2))가 대기상태로 되고 내부데이터버스SSD(2) 및 내부클록신호SSCL2(2)를 로레벨로 고정하고, 정지상태로 한다.
블록ICBLK3도 마찬가지로 동작한다.
다음에 블록ICBLK3으로 부터의 캐리입력에 의해 내부데이터버스SSD(4), 내부클록신호SSCL2(4) 및 블록ICBLK4는 대기상태로부터 동작상태로 되어, 블록ICBLK4는 표시데이터를 래치한다.
블록ICBLK4는, 출력Y121∼160의 데이터를 래치하면 다음단계블록으로 캐리를 전송하는 동시에 대기상태가 되어 블록내데이터버스SSSD(4) 및 블록내클록신호SSSCL2(4)를 Low레벨로 고정하고, 내부회로를 정지한다. 또한, 내부데이터버스SSD(4), 내부클록신호SSCL2(4)는 블록ICBLK5에 데이터 및 클록을 전달하기 위하여, 동작상태를 유지한다.
블록ICBLK4로부터의 캐리입력에 의해 내부데이터버스SSD(5), 내부클록신호SSCL2(5) 및 블록ICBLK5는 대기상태로부터 동작상태로 되고, 표시데이터를 래치한다. 블록ICBLK5는, 출력Y161∼200의 데이터를 래치하면 다음 단계블록에 캐리를 전송하는 동시에, 대기상태로 되어 블록내데이터버스SSSD(5) 및 블록내클록신호SSSCL2(5)를 로레벨로 고정하고, 내부회로를 정지한다. 또한, 내부데이터버스SSD(5) 및 내부클록신호SSCL2(5)도 앞단계와 마찬가지의 동작상태를 유지한다.
블록ICBLK6도 마찬가지로 동작한다. 출력Y201∼240의 데이터를 래치하면 다음단계세그먼트드라이버에 캐리EI02를 출력하는 동시에, 대기회로(307)에 의해 내부데이터버스SD 및 내부클록신호SCL2를 로레벨로 고정하고, 세그먼트드라이버전체를 대기상태로하여 내부회로를 정지한다.
이상에 의해, 종래에 비해 동작하는 회로규모를 작게할 수 있기 때문에, 저소비전력화가 가능하게 된다. 액정구동회로에서는, 배선폭이 감소하고, 적층된 배선의 절연막의 두께가 얇아지는 경향에 있고, 배선이 가진 용량 및 저항이 크게 되어 있다. 그 때문에 배선에 의한 전력의 소비도 무시할 수 없게 되어 있으며, 상기 구성과 같이 신호를 정지시킴으로써 저소비전력화가 가능해진다.
도 8은 320출력시의 회로도, 도 9는 그 타이밍도이다. 동작은, 상기 240출력의 경우와 마찬가지이다. 단, 앞단계의 액정구동장치로부터의 캐리신호(바 EIO1)가 입력되면 대기가 해제되는 내부데이터버스는 SSD(1), SSD(2), SSD(3), SSD(4)이다. 320출력시의 경우는, 먼저 출력 1∼160에 관한 블록ICBLK1∼4의 대기를 해제하고, 블록ICBLK4에서 출력Y160이 래치된 후, 나머지절반의 내부데이터버스SSD(5), SSD(6), SSD(7), SSD(8)의 대기가 해제된다.
다음에 대기회로(305) 및 대기회로(306)의 동작을 우시프트(Y1에서 Y240)시에 있어서 설명한다.
먼저, 도 1의 블록ICBLK2에 있어서의 대기동작을 도 10 및 도 11에 있어서 설명한다. 도 10은 대기회로(305)의 회로도이고, 도 11은 대기회로(305)의 동작타이밍도이다. 도 11에 있어서 SOUT는 시프트레지스터회로(301)가 출력하는 래치회로(302)의 데이터도입용 신호로서, SOUT1은 블록ICBLK1의 최초의 데이터도입용 신호로서, SOUT(10)는 최후의 데이터도입용 신호를 표시한다.
도 10에 표시한, 대기회로(305)는, 먼저 신호선CLEAR에 플립플롭회로FSR1의 리세트신호를 입력하여 블록내 데이터버스SSSD 및 블록내클록SSSCL2의 출력을 로레벨로 고정하여 대기상태로 되어 있다.
대기회로(305)의 대기해제에는, 시프트레지스터회로(301)로부터의 데이터도입용 신호SOUT가 사용된다. 예로서 블록ICBLK2의 대기해제의 경우를 설명한다.
도 11에 표시한 바와 같이 블록ICBLK1에 있어서 출력Y40의 데이터가, 래치회로(302)에 도입되는 타이밍에 의해 데이터도입용 신호SOUT10이 출력된다. 데이터도입용 신호SOUT10은 블록ICBLK2의 대기해제신호로서 도 10에 표시한 대기회로(305)의 신호선SET_N에 입력된다.
신호선SET_N이 로레벨(단 신호선SET_N은 로레벨에서 유효로 한다)이 되면, 플립플롭회로FSR1에서 대기신호STBYN을 하이레벨로 고정하고, 내부데이터버스SSD 및 내부클록SSCL2를 각각 블록내 데이터버스SSSD 및 블록내클록SSSCL2에 출력한다.
다음에 재차 대기상태로 하려면, 블록ICBLK2에 있어서 출력Y80의 데이터가 래치회로(302)에 도입될때에, 블록ICBLK2의 시프트레지스터회로(301)로부터 데이터도입용 신호SOUT를, 블록ICBLK2의 캐리신호로서 RESET_N신호에 입력한다. 캐리신호RESET_N이 입력되면 대기신호STBYN을 로레벨로 고정하고, 블록내 데이터버스SSSD 및 블록내클록SSSCL2의 출력을 로레벨를 고정하고, 블록ICBLK2는 대기상태로 된다.
이와 같이, 블록내클록SSSCL2의 대기상태의 해제를, 앞단계의 블록의 데이터도입용 신호를 사용함으로써, 래치회로(302)에 도입하는 데이터에 대해서, 블록내클록SSSCL2의 대기상태가 앞서서 미리 해제되어 있고, 데이터를 래치하기 위한 세트업, 홀드시간의 마진을 향상시킨다. 또 플립플롭F/F(A), F/F(B)에 의해, 캐리신호RESET_N이 입력되고 나서 클록신호SSCL2의 2주기후에 블록ICBLK2가 대기상태로 되기 때문에, 블록ICBLK2에서 판독해야할 데이터에 대해서 확실하게 도입가능하게 된다.
도 12는 대기회로(306)의 회로도이다.
도 13은 대기회로(306)의 동작타이밍도이다.
도 1의 내부데이터버스SSD(2)와 SSD(3)사이에 있는 대기회로(306)의 동작을 도 12 및 도 13에 있어서 설명한다. 블록ICBLK1쪽으로부터 동작시킬 경우, SET_N신호는 시프트레지스터의 리세트신호(상기한 신호CLEAR)를 입력한다. 신호선SET _N이 입력되면, 플립플롭회로FSR에서 신호선STBYN2를 하이레벨로 고정하고, 내부데이터버스SSD(3) 및 내부클록신호SSCL2(3)을 각각 내부데이터버스SSD(2) 및 내부클록신호SSCL2(2)에 출력한다. 신호RESET_N은 대기회로(305)에 의해 생성된 RES_N신호를 입력한다. RES_N신호가 입력되면 대기신호STBYN2를 로레벨로 고정하고, 내부데이터버스SSD(2) 및 내부클록신호SSCL2(2)의 출력을 로레벨에 고정하여 대기상태로 된다.
다음에 도 1의 내부데이터버스SSD(5)와 SSD(6)사이에 있는 대기회로(306)의 동작을 도 14에 있어서 설명한다. 신호SET_N은, 블록ICBLK4의 최종단계시프트레지스터의 캐리신호를 신호SET_N신호에 입력한다. 신호SET_N이 입력되면, 플립플롭회로FSR에서 대기신호STBYN2를 하이레벨로 고정하고 내부데이터버스SSD(5) 및 SSCL2(5)를 각각 내부데이터버스SSD(6) 및 SSCL2(6)에 출력한다. 신호RESET_N은 시프트레지스터의 리세트신호(상기한 CLEAR)를 입력한다. 신호RESET_N이 입력되면 대기신호STBYN2를 로레벨로 고정하고, 내부데이터버스SSD(2) 및 내부클록신호SSCL2(2)의 출력을 로레벨로 고정하고 대기상태로 된다. 또, 시프트레지스터의 리세트신호(상기한 CLEAR)가 입력되지 않고 최종단계까지 데이터래치가 완료했을 경우, 칩전체가 대기상태로 되고 내부데이터버스SD 및 내부클록신호SCL2가 로레벨로 고정되고 대기상태로 된다.
또한, 상기 설명은 4비트버스에 의해 설명하였으나, 8비트버스 및 12비트버스등에서도 마찬가지이다. 또, 상기 설명에서는 40출력마다 분할하였으나, 분할은 버스폭의 정배수라면 상기 목적을 달성할 수 있다.
상기 구성에 의하면, 대기기능이 세그먼트드라이버 1개단위로 구성되지 않고, 내부에서 세분화되기 때문에, 세분화된 만큼 소비전력을 저감할 수 있다.
또 액정패널을 구동하는 세그먼트드라이버가 저소비전력화됨으로써, 액정표시장치의 소비전력의 저감에 효과가 있다.

Claims (6)

  1. 액정표시소자와, 상기 액정표시소자를 구동하는 액정구동장치를 가지고, 상기 액정구동장치의 시프트레지스터회로는 출력단위로 블록분할되고, 상기 블록단위마다 대기회로를 가진 것을 특징으로 하는 액정표시장치.
  2. 액정표시소자와, 상기 액정표시소자를 구동하는 액정구동장치를 가지고, 상기 액정구동장치의 시프트레지스터회로는 출력단위로 블록분할되고, 상기 시프트레지스터회로에는 클록신호선이 블록단위마다 접속되고, 상기 클록신호선마다 대기회로를 가진 것을 특징으로 하는 액정표시장치.
  3. 제 2항에 있어서, 상기 시프트레지스터회로에 데이터선이 블록단위마다 접속되고, 상기 데이터선마다 대기회로를 가진 것을 특징으로 하는 액정표시장치.
  4. 액정표시소자와, 상기 액정표시소자를 구동하는 액정구동장치를 가지고,
    상기 액정구동장치의 시프트레지스터회로를 출력단위마다 블록분할하고,
    상기 시프트레지스터회로에 클록신호선 및 데이터선이 블록단위마다 접속되고,
    상기 클록신호선 및 데이터선마다 대기회로를 가지고,
    상기 시프트레지스터회로로부터 상기 대기회로에 대기개시신호선이 접속되어 있는 것을 특징으로 하는 액정표시장치.
  5. 액정표시소자와, 상기 액정표시소자를 구동하는 액정구동장치를 가지고,
    상기 액정구동장치의 시프트레지스터회로를 출력단위로 제 1블록과 제 2블록으로 분할하고,
    상기 시프트레지스터회로에 클록신호선 및 데이터선이 블록단위마다 접속되고,
    상기 클록신호선 및 데이터선마다 제 1대기회로와 제 2대기회로를 가지고,
    상기 제 1블록으로부터 상기 제 2대기회로에 대기해제신호선이 입력되는 것을 특징으로 하는 액정표시장치.
  6. 제 5항에 있어서, 상기 제 1블록으로부터 상기 제 1대기회로에 대기개시신호선이 입력되는 것을 특징으로 하는 액정표시장치.
KR10-1998-0003421A 1997-02-07 1998-02-06 액정표시장치 KR100378311B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP1997-24789 1997-02-07
JP2478997 1997-02-07
JP97-24789 1997-02-07

Publications (2)

Publication Number Publication Date
KR19980071137A true KR19980071137A (ko) 1998-10-26
KR100378311B1 KR100378311B1 (ko) 2003-08-06

Family

ID=12147964

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0003421A KR100378311B1 (ko) 1997-02-07 1998-02-06 액정표시장치

Country Status (3)

Country Link
US (1) US6130657A (ko)
KR (1) KR100378311B1 (ko)
TW (1) TW373115B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100713185B1 (ko) * 1999-02-26 2007-05-02 가부시끼가이샤 히다치 세이사꾸쇼 액정표시장치
KR20160118288A (ko) * 2014-02-05 2016-10-11 코핀 코포레이션 마이크로 디스플레이 디바이스를 위한 컬럼 버스 구동 방법
US9536471B2 (en) 2013-07-05 2017-01-03 Samsung Display Co., Ltd. Display device and power consumption reduction method

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11326932A (ja) * 1998-05-19 1999-11-26 Fujitsu Ltd 液晶表示装置
GB2385975B (en) * 2000-11-21 2004-10-13 Avery Dennison Corp Display device and methods of manufacture and control
US7199527B2 (en) * 2000-11-21 2007-04-03 Alien Technology Corporation Display device and methods of manufacturing and control
JP3744818B2 (ja) * 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、及び電気光学装置
JP3744819B2 (ja) * 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、電気光学装置及び信号駆動方法
JP2003005703A (ja) * 2001-06-22 2003-01-08 Pioneer Electronic Corp パネル駆動装置
JP4018902B2 (ja) * 2001-12-14 2007-12-05 王子製紙株式会社 吸収体製品とその製造方法およびその取り扱い方法ならびにこれに用いられる内袋とその製造方法およびこれを用いた下ばき
JP4175058B2 (ja) * 2002-08-27 2008-11-05 セイコーエプソン株式会社 表示駆動回路及び表示装置
JP3767559B2 (ja) * 2003-01-31 2006-04-19 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP2004264720A (ja) * 2003-03-04 2004-09-24 Seiko Epson Corp 表示ドライバ及び電気光学装置
JP3786100B2 (ja) * 2003-03-11 2006-06-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
TWI302625B (en) * 2003-06-26 2008-11-01 Au Optronics Corp Polysilicon thin film transistor liquid crystal display having a plurality of common voltage drivers
US7710379B2 (en) * 2003-09-01 2010-05-04 Semiconductor Energy Laboratory Co., Ltd Display device and method thereof
JP4549096B2 (ja) * 2004-04-23 2010-09-22 ルネサスエレクトロニクス株式会社 半導体集積回路装置
CN100388349C (zh) * 2005-03-31 2008-05-14 奇景光电股份有限公司 用于液晶显示器的省电方法
US20070035500A1 (en) * 2005-08-11 2007-02-15 Keisuke Takeo Data bus structure and driving method thereof
JP5027435B2 (ja) * 2006-03-31 2012-09-19 ルネサスエレクトロニクス株式会社 半導体集積回路装置
JP7280686B2 (ja) 2018-11-07 2023-05-24 キヤノン株式会社 表示装置および撮像装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0654421B2 (ja) * 1987-12-07 1994-07-20 シャープ株式会社 マトリクス型液晶表示装置の列電極駆動回路
US5192945A (en) * 1988-11-05 1993-03-09 Sharp Kabushiki Kaisha Device and method for driving a liquid crystal panel
JP2892444B2 (ja) * 1990-06-14 1999-05-17 シャープ株式会社 表示装置の列電極駆動回路
JP3582082B2 (ja) * 1992-07-07 2004-10-27 セイコーエプソン株式会社 マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100713185B1 (ko) * 1999-02-26 2007-05-02 가부시끼가이샤 히다치 세이사꾸쇼 액정표시장치
US9536471B2 (en) 2013-07-05 2017-01-03 Samsung Display Co., Ltd. Display device and power consumption reduction method
KR20160118288A (ko) * 2014-02-05 2016-10-11 코핀 코포레이션 마이크로 디스플레이 디바이스를 위한 컬럼 버스 구동 방법

Also Published As

Publication number Publication date
KR100378311B1 (ko) 2003-08-06
TW373115B (en) 1999-11-01
US6130657A (en) 2000-10-10

Similar Documents

Publication Publication Date Title
KR100378311B1 (ko) 액정표시장치
KR100361465B1 (ko) 액정 패널 구동 방법 및 그 장치
US6937216B1 (en) Electro-optical device, and electronic apparatus and display driver IC using the same
KR101385206B1 (ko) 게이트 드라이버, 그 구동 방법 및 이를 구비하는 표시장치
JP3593448B2 (ja) 液晶表示装置及びデータ信号線ドライバ
US20080062114A1 (en) Display driver circuit and display device
JPH10340070A (ja) 液晶表示装置
US7190343B2 (en) Liquid crystal display and driving method thereof
JP2004103226A (ja) シフトレジスタ及び該シフトレジスタを備えた液晶表示装置
US7245281B2 (en) Drive circuit device for display device, and display device using the same
JP3844668B2 (ja) 液晶表示装置の駆動方法及び駆動回路
KR100618673B1 (ko) 액정 표시 장치를 구동하는 장치
KR20070071955A (ko) 액정 표시 장치 및 이의 구동 방법
JP3482646B2 (ja) 液晶素子の駆動方法、液晶素子の駆動回路及び表示装置
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
JP3521658B2 (ja) 液晶素子の駆動方法,液晶素子の駆動回路,半導体集積回路装置,表示装置および電子機器
JP2883291B2 (ja) 液晶表示装置
JP2002006787A (ja) カラー液晶表示装置
JP2002072974A (ja) 液晶駆動装置の駆動方法
TWI769718B (zh) 省電型源極驅動晶片及利用其之液晶顯示器和資訊處理裝置
KR100619161B1 (ko) 액정표시장치의 구동회로
KR20120130901A (ko) 액정표시장치
JPH06130919A (ja) 液晶表示装置
JP2604750Y2 (ja) 表示駆動装置
KR100867482B1 (ko) 박막트랜지스터 액정표시장치의 드라이브 아이씨 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20010630

Effective date: 20021130

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140220

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20150224

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20160218

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20170220

Year of fee payment: 15

EXPY Expiration of term