KR19980064838A - 집적 회로 제조 방법 - Google Patents
집적 회로 제조 방법 Download PDFInfo
- Publication number
- KR19980064838A KR19980064838A KR1019970081732A KR19970081732A KR19980064838A KR 19980064838 A KR19980064838 A KR 19980064838A KR 1019970081732 A KR1019970081732 A KR 1019970081732A KR 19970081732 A KR19970081732 A KR 19970081732A KR 19980064838 A KR19980064838 A KR 19980064838A
- Authority
- KR
- South Korea
- Prior art keywords
- type
- substrate
- photoresist
- type region
- integrated circuit
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 4
- 239000000463 material Substances 0.000 claims abstract description 26
- 239000000758 substrate Substances 0.000 claims abstract description 22
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 15
- 238000000034 method Methods 0.000 claims abstract description 13
- 239000011521 glass Substances 0.000 claims abstract description 6
- 239000002019 doping agent Substances 0.000 claims description 12
- 238000000151 deposition Methods 0.000 claims description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 4
- 229910052710 silicon Inorganic materials 0.000 claims description 4
- 239000010703 silicon Substances 0.000 claims description 4
- 239000004642 Polyimide Substances 0.000 claims description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 2
- 229920001721 polyimide Polymers 0.000 claims description 2
- 230000001681 protective effect Effects 0.000 abstract description 11
- 238000005468 ion implantation Methods 0.000 abstract description 4
- 238000002513 implantation Methods 0.000 abstract description 3
- 239000011241 protective layer Substances 0.000 abstract description 3
- 238000001459 lithography Methods 0.000 abstract description 2
- 239000010410 layer Substances 0.000 description 9
- 239000007943 implant Substances 0.000 description 4
- 239000000956 alloy Substances 0.000 description 2
- 238000000137 annealing Methods 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000010561 standard procedure Methods 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910000807 Ga alloy Inorganic materials 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823892—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- High Energy & Nuclear Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
- Formation Of Insulating Films (AREA)
Abstract
트윈 터브(twin tub) 집적 회로 및 그 형성 방법이 개시된다. 기판의 일부가 포토레지스트에 의해 피복되며, n형 영역은, 예를 들어 이온 주입(ion implantation)에 의해 형성된다. 그 다음에 n형 영역은 보호 재료, 예를 들어 스핀 온 글래스(spin on glass) 또는 다른 포토레지스트로 피복된다. 이전에 형성된 포토레지스트가 제거되고 p형 주입이 수행되어 p형 영역을 형성한다. 모든 보호층이 제거될 때, 두 영역은 공면인 상부 표면을 갖는다. 이전의 실행과는 달리, 이 공면의 표면에 의해 서브미크론(submicron) 리소그래피가 보다 용이하게 된다. 영역들은 트윈 터브를 형성하도록 어닐링된다.
Description
본 발명은 트윈 터브를 갖는 집적 회로 및 그 형성 방법에 관한 것이다.
다수의 CMOS 집적 회로는 트윈 터브를 갖는 기판을 이용한다. 하나의 터브는 전형적으로 n형 도펀트로 도핑되는 반면, 다른 터브는 p형 도펀트로 도핑된다. 트윈 터브에 관한 특허의 일예로서 파릴로(parillo) 등에게 특허된 미국 특허 제 4,435,896 호가 있다.
몇몇 트윈 터브 제조 공정 아티팩트(artifact)는 n형 터브 및 p형 터브의 상부 실리콘 표면 사이의 높이 차이이다. 즉, p형 터브의 실리콘 표면은 n형 터브의 실리콘 표면과 공면(coplanar)이 아니다. 이러한 공면성의 결여로 인해 집적 회로의 치수가 감소함에 따라 적절한 스테퍼 포커스(stepper focus)를 성취하는데 있어서 어려움이 발생할 수도 있다. (공면성의 결여를 제거하거나 또는 감소시키기 위한 계속적인 시도는 잉여 마스크를 필요로 하여 잉여 비용을 야기할 수 있다.)
집적 회로의 개발과 관련된 이러한 시도는 반도체 기판내에서 트윈 터브를 형성하는 새롭고 향상된 방법을 계속해서 추구해 왔다.
도 1 내지 도 8은 본 발명의 예시적인 실시예를 설명하기 위한 유용한 횡단면도.
예시적으로, 본 발명은
기판의 제 1 표면상에 제 1 재료를 침착하는 단계와,
기판의 제 2 표면을 통해 하나 이상의 제 1 도전형의 도펀트를 주입하는 단계와,
기판의 제 2 표면상에 제 2 재료를 침착하는 단계와,
기판의 제 1 표면을 통해 하나 이상의 제 2 도전형의 도펀트를 주입하는 단계를 포함한다.
도 1에서, 참조 부호(11)은 예를 들어 p형 기판을 나타낸다. (그러나, 기판(11)은 또한 n형 또는 진성일 수도 있다.) 통상적으로, 기판이란 용어는 그 위에 다른 재료가 형성될 수 있는 재료를 말한다. 다른 적절한 기판으로는 갈륨 아세나이드(gallium arsenide) 및 그의 합금, 갈륨 나이트라이드(gallium nitride) 등이 있다. 인듐 포스파이드(indium phosphide) 및 그의 합금도 또한 적절한 기판일 수 있다. 참조 부호(13)는, 예를 들어 2 내지 15 미크론 사이의 두께를 갖는 p형 에피택셜 재료의 선택사양적인 층을 나타낸다. 참조 부호(15)는, 예를 들어 350 - 450Å 사이의 두께를 갖는 패드 산화물층을 나타낸다. 패드 산화물(15)은, 예를 들어 대략 1000℃에서 산화 환경에 기판(11)을 노출시킴으로써 형성될 수도 있다. 다른 방법들도 가능하며 이들은 당 분야에서 통상의 지식을 가진 자에게 알려져 있다. 참조 부호(17)는 기판의 일부를 피복하고 보호하도록 패터닝된 포토레지스트를 나타낸다.
포토레지스트(17)의 침착 후에, 노출된 패드 산화물(15)의 일부를 선택사양적으로 제거하면 깨끗한 상부 산화물 표면을 제공할 수 있다. 예를 들어, 0.5 미크론의 패드 산화물(15)이 플라즈마 에칭으로 제거될 수도 있다.
다음에, 하나 이상의 상이한 n형류의 이온 주입(191)이 수행된다. 선택사양적으로, 동일한 n형류의 2개의 개별적인 주입이 수행될 수 있다. 예를 들어, 먼저 인을 얕게 주입하고 그 다음에 비소를 깊게 주입할 수도 있다. 예를 들어, 0 내지 300 KeV 사이의 에너지에서 그리고 1E11 내지 5E16/cm2사이의 도우즈 범위에서 각각의 주입이 수행될 수 있다. 당 분야에서 통상의 지식을 가진 자라면 원하는 회로 유형에 따라 적절한 종류, 에너지 및 도우즈를 선택할 수 있다.
도 2를 참조하면, 에피택셜층(13)내의 n형 주입물의 종류가 참조 부호(23)로 표시되어 있다.
도 2는 상기한 선택사양적인 플라즈마 에칭에 의해 영역(23)상에서 패드 산화물(15)의 일부가 감소되었음을 도시하고 있다. 차후의 어닐링시에, 참조 부호(23)로 표시된 영역은 n형 터브가 될 것이다.
다음에, 보호 재료(21)는 이미 주입된 n형 영역(23)상에 주로 침착된다. 보호층(21)의 일부는 포토레지스트(17)의 상부 표면(19)상에 또한 침착될 수 있다. 적절한 보호 재료로는 스핀 온 글래스, 폴리이미드, 스핀-온 공정에 의해 형성된 티타늄 나이트라이드, 평탄화된 저온 글래스 및 포토레지스트(17)에 대해 차분적인 에칭율을 갖는 임의의 다른 재료를 들 수 있다. 보호 재료(21)의 두께는 이하 설명되는 바와 같이 재료(21)가 차후 주입되는 p형류로부터 n형 터브(23)를 보호할 수 있도록 선택된다.
예를 들어, 보호 재료(21)는 블랭킷 침착되고, 화학적-기계적 폴리싱(chemical-mechanical polishing; CMP) 또는 침착-에칭-침착 등의 공정이 수행되어 전체 웨이퍼가 평탄화될 수 있다.
보호 재료(21)가 (어닐링 후에 n형 터브가 될) 영역(23)상에 형성된 후에, 포토레지스트(17)의 상부 표면(19)상에 형성되는 보호 재료(21)의 소정의 부분이 광 클린업 에칭(light clean-up etch) 또는 CMP 등에 의해 제거된다.
도 3을 참조하면, 포토레지스트(17)가 제거되었다. 산화물(15)의 상부 표면(25)상에 적절한 세척 공정(cleaning procedure)이 수행된 후에, 하나 또는 둘의 p형류의 도펀트가 에피택셜층(13)내로 주입된다. 예를 들어, 2개의 개별적인 붕소 주입물을 하나는 얕게, 다른 하나는 깊게 주입하여 p형 영역(27)을 형성한다. 여기에서 도시되는 바와 같이, 반드시 그런 것은 아니지만, p형 영역(27)은 n형 영역(23)보다 약간 깊다.
도 4를 참조하면, 보호 재료(21)가 제거된다. 도 4를 살펴보면, 산화물층(15)이 제거되는 경우, n형 터브(23)의 상부 표면(31)이 p형 터브(27)의 상부 표면과 공면임에 주의해야 할 것이다.
이 시점에서 표준 방법에 따른 더 이상의 공정이 진행될 수 있다. p형 영역(27) 및 n형 영역(23)은 어닐링되어 대응하는 p형 터브 및 n형 터브를 형성한다. 필드 산화물은 LOCOS 또는 다수 버퍼처리된 LOCOS 또는 당 분야에서 알려진 다른 공정에 의해 형성될 수 있다. 그다음에 게이트가 형성되고 유전체층 및 금속화물이 형성될 수 있다.
도 5 내지 도 8은 터브를 형성하기 이전에 필드 산화물이 형성된 본 발명의 다른 실시예를 도시한다. 예를 들면, 도 5에서, 참조 부호(11)는 기판을 나타내고, 참조 부호(13)는 선택사양적인 에피택셜 상부층(overlayer)을 나타낸다. 참조 부호(115)는 패드 산화물층을 나타내고, 참조 부호(116)는 필드 산화물을 나타낸다. 필드 산화물(116)은, 예를 들어 LOCOS 공정 또는 다수 버퍼처리된 LOCOS 공정에 의해 형성될 수도 있다. 참조 부호(17)는 기판의 일부를 피복하고 보호하도록 패터닝되는 포토레지스트를 나타낸다. 또한, 노출된 패드 산화물(115)의 일부를 선택사양적으로 제거할 수도 있다. 그다음에 하나 이상의 상이한 주입물 종류의 이온 주입(191)이 수행된다. 예시적인 주입 에너지 및 도우즈는 이미 기술되었다. 도 2를 참조하면, 주입물의 종류에 의해 영역(123)이 한정된다. 다음에, 보호 재료(121)가 침착된다. 보호 재료(121)에 대한 적절한 대체 재료는 이미 기술되었다.
도 3에서, 포토레지스트(17)는 상부층 재료와 함께 제거되었다. 그다음에 하나 또는 둘의 도펀트 종류(192)가 주입되어 영역(127)을 형성한다. 재료(121)를 제거한 후 적절한 열 처리를 수행한 다음, 영역(123 및 127)은 상보형 터브를 형성하도록 어닐링될 수 있다. 이 시점에서 표준 방법에 따른 더 이상의 공정이 진행될 수 있다. 게이트가 형성되고 유전체층 및 금속화물이 형성될 수 있다.
상기한 바와 같은 본 발명에 따르면, 기판의 일부가 포토레지스트에 의해 피복되며, n형 영역은, 예를 들어 이온 주입에 의해 형성된다. 그 다음에 n형 영역은 보호 재료, 예를 들어 스핀 온 글래스 또는 다른 포토레지스트로 피복된다. 이전에 형성된 포토레지스트가 제거되고 p형 주입이 수행되어 p형 영역을 형성한다. 모든 보호층이 제거될 때, 두 영역은 공면인 상부 표면을 갖는다. 이전의 수행과는 달리, 이 공면상의 표면에 의해 서브미크론 리소그래피가 보다 용이하게 된다. 영역들은 트윈 터브를 형성하도록 어닐링된다.
Claims (6)
- 집적 회로 제조 방법에 있어서,기판(13)의 제 1 표면상에 제 1 재료(17)를 침착하는 단계와,상기 기판의 제 2 표면을 통해 하나 이상의 제 1 유형의 도펀트(191)를 주입하는 단계와,상기 기판(23)의 제 2 표면상에 제 2 재료(21)를 침착하는 단계와,상기 제 1 재료(19)를 제거하는 단계와,상기 기판(23)의 제 1 표면을 통해 하나 이상의 제 2 유형의 도펀트(192)를 주입하는 단계를 포함하는 집적 회로 제조 방법.
- 제 1 항에 있어서,상기 제 1 재료(17)는 포토레지스트인 집적 회로 제조 방법.
- 제 1 항에 있어서,상기 기판은 실리콘(23)인 집적 회로 제조 방법.
- 제 1 항에 있어서,상기 제 2 재료(21)는 스핀 온 글래스, 폴리이미드, 티타늄 나이트라이드, 및 평탄화된 저온 글래스로 구성되는 그룹으로부터 선택되는 집적 회로 제조 방법.
- 제 1 항에 있어서,상기 제 1 유형의 도펀트(191)는 n형 도펀트인 집적 회로 제조 방법.
- 제 5 항에 있어서,상기 제 2 유형의 도펀트(192)는 p형 도펀트인 집적 회로 제조 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/775,490 | 1996-12-31 | ||
US8/775,490 | 1996-12-31 | ||
US08/775,490 US6017787A (en) | 1996-12-31 | 1996-12-31 | Integrated circuit with twin tub |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980064838A true KR19980064838A (ko) | 1998-10-07 |
KR100554648B1 KR100554648B1 (ko) | 2006-04-21 |
Family
ID=25104593
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970081732A KR100554648B1 (ko) | 1996-12-31 | 1997-12-31 | 집적회로제조방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6017787A (ko) |
EP (1) | EP0851468A3 (ko) |
JP (1) | JP3253908B2 (ko) |
KR (1) | KR100554648B1 (ko) |
TW (1) | TW410438B (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6566181B2 (en) * | 1999-02-26 | 2003-05-20 | Agere Systems Inc. | Process for the fabrication of dual gate structures for CMOS devices |
US6391700B1 (en) * | 2000-10-17 | 2002-05-21 | United Microelectronics Corp. | Method for forming twin-well regions of semiconductor devices |
US6518107B2 (en) * | 2001-02-16 | 2003-02-11 | Advanced Micro Devices, Inc. | Non-arsenic N-type dopant implantation for improved source/drain interfaces with nickel silicides |
US6900091B2 (en) * | 2002-08-14 | 2005-05-31 | Advanced Analogic Technologies, Inc. | Isolated complementary MOS devices in epi-less substrate |
US7825488B2 (en) | 2006-05-31 | 2010-11-02 | Advanced Analogic Technologies, Inc. | Isolation structures for integrated circuits and modular methods of forming the same |
US6855985B2 (en) * | 2002-09-29 | 2005-02-15 | Advanced Analogic Technologies, Inc. | Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology |
KR100697289B1 (ko) * | 2005-08-10 | 2007-03-20 | 삼성전자주식회사 | 반도체 장치의 형성 방법 |
US7407851B2 (en) * | 2006-03-22 | 2008-08-05 | Miller Gayle W | DMOS device with sealed channel processing |
JP2007273588A (ja) * | 2006-03-30 | 2007-10-18 | Fujitsu Ltd | 半導体装置の製造方法 |
JP6216142B2 (ja) * | 2012-05-28 | 2017-10-18 | キヤノン株式会社 | 半導体装置の製造方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5613722A (en) * | 1979-07-13 | 1981-02-10 | Matsushita Electric Ind Co Ltd | Manufacture of semiconductor device |
US4435896A (en) * | 1981-12-07 | 1984-03-13 | Bell Telephone Laboratories, Incorporated | Method for fabricating complementary field effect transistor devices |
US4558508A (en) * | 1984-10-15 | 1985-12-17 | International Business Machines Corporation | Process of making dual well CMOS semiconductor structure with aligned field-dopings using single masking step |
JPS6197859A (ja) * | 1984-10-18 | 1986-05-16 | Matsushita Electronics Corp | 相補型mos集積回路の製造方法 |
US4584027A (en) * | 1984-11-07 | 1986-04-22 | Ncr Corporation | Twin well single mask CMOS process |
US5141882A (en) * | 1989-04-05 | 1992-08-25 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor field effect device having channel stop and channel region formed in a well and manufacturing method therefor |
JPH081930B2 (ja) * | 1989-09-11 | 1996-01-10 | 株式会社東芝 | 半導体装置の製造方法 |
JPH0483335A (ja) * | 1990-07-25 | 1992-03-17 | Fujitsu Ltd | 半導体装置の製造方法 |
US5217570A (en) * | 1991-01-31 | 1993-06-08 | Sony Corporation | Dry etching method |
US5300797A (en) * | 1992-03-31 | 1994-04-05 | Sgs-Thomson Microelectronics, Inc. | Coplanar twin-well integrated circuit structure |
JP2978345B2 (ja) * | 1992-11-26 | 1999-11-15 | 三菱電機株式会社 | 半導体装置の製造方法 |
JPH0745713A (ja) * | 1993-07-29 | 1995-02-14 | Kawasaki Steel Corp | 半導体装置の製造方法 |
JP3391410B2 (ja) * | 1993-09-17 | 2003-03-31 | 富士通株式会社 | レジストマスクの除去方法 |
US5413944A (en) * | 1994-05-06 | 1995-05-09 | United Microelectronics Corporation | Twin tub CMOS process |
US5422312A (en) * | 1994-06-06 | 1995-06-06 | United Microelectronics Corp. | Method for forming metal via |
US5573963A (en) * | 1995-05-03 | 1996-11-12 | Vanguard International Semiconductor Corporation | Method of forming self-aligned twin tub CMOS devices |
US5573962A (en) * | 1995-12-15 | 1996-11-12 | Vanguard International Semiconductor Corporation | Low cycle time CMOS process |
US5670395A (en) * | 1996-04-29 | 1997-09-23 | Chartered Semiconductor Manufacturing Pte. Ltd. | Process for self-aligned twin wells without N-well and P-well height difference |
-
1996
- 1996-12-31 US US08/775,490 patent/US6017787A/en not_active Expired - Lifetime
-
1997
- 1997-12-16 EP EP97310164A patent/EP0851468A3/en not_active Withdrawn
- 1997-12-26 JP JP36017697A patent/JP3253908B2/ja not_active Expired - Lifetime
- 1997-12-31 KR KR1019970081732A patent/KR100554648B1/ko not_active IP Right Cessation
-
1998
- 1998-01-14 TW TW086120081A patent/TW410438B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW410438B (en) | 2000-11-01 |
EP0851468A3 (en) | 1998-08-05 |
EP0851468A2 (en) | 1998-07-01 |
KR100554648B1 (ko) | 2006-04-21 |
JP3253908B2 (ja) | 2002-02-04 |
US6017787A (en) | 2000-01-25 |
JPH10209297A (ja) | 1998-08-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5766991A (en) | CMOS process utilizing disposable silicon nitride spacers for making lightly doped drain | |
KR100311886B1 (ko) | 실리콘-온-절연체기판의 표면실리콘층의두께를변화시키기위한방법 | |
US4717683A (en) | CMOS process | |
US5376560A (en) | Method for forming isolated semiconductor structures | |
KR930010121B1 (ko) | 단일의 집적회로칩에 고압 및 저압 cmos 트랜지스터를 형성하는 공정 | |
US5606191A (en) | Semiconductor device with lightly doped drain regions | |
KR0165457B1 (ko) | 트렌치 소자분리 방법 | |
US7785974B2 (en) | Methods of employing a thin oxide mask for high dose implants | |
JPS6037775A (ja) | 集積回路構成体の製造方法 | |
KR100554648B1 (ko) | 집적회로제조방법 | |
JPS6214459A (ja) | 半導体装置の製造方法 | |
US5106768A (en) | Method for the manufacture of CMOS FET by P+ maskless technique | |
KR100821494B1 (ko) | 상보형 금속 산화 반도체 디바이스용 이중 게이트 구조 제조 방법 | |
JPH04233235A (ja) | Pn接合装置を製造する方法 | |
US5780347A (en) | Method of forming polysilicon local interconnects | |
WO1996031903A1 (en) | Advanced isolation scheme for deep submicron technology | |
KR100203306B1 (ko) | 반도체 소자의 제조방법 | |
EP0809286B1 (en) | A process for the fabrication of semiconductor devices having various buried regions | |
US6245649B1 (en) | Method for forming a retrograde impurity profile | |
US8389370B2 (en) | Radiation-tolerant integrated circuit device and method for fabricating | |
US5811864A (en) | Planarized integrated circuit product and method for making it | |
US5179030A (en) | Method of fabricating a buried zener diode simultaneously with other semiconductor devices | |
US6284608B1 (en) | Method for making accumulation mode N-channel SOI | |
US6127247A (en) | Method of eliminating photoresist outgassing in constructing CMOS vertically modulated wells by high energy ion implantation | |
US6949438B2 (en) | Method of fabricating a bipolar junction transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130117 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140120 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150213 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160201 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |